ARM: OMAP: gpmc: enable hwecc for AM33xx SoCs
authorDaniel Mack <zonque@gmail.com>
Fri, 14 Dec 2012 10:36:43 +0000 (11:36 +0100)
committerTony Lindgren <tony@atomide.com>
Tue, 15 Jan 2013 22:50:15 +0000 (14:50 -0800)
The am33xx is capable of handling bch error correction modes, so
enable that feature in the driver.

Signed-off-by: Daniel Mack <zonque@gmail.com>
Acked-by: Grant Likely <grant.likely@secretlab.ca>
Signed-off-by: Tony Lindgren <tony@atomide.com>
arch/arm/mach-omap2/gpmc-nand.c

index 3059f5e8ee8585ab1f702bf2185fdb24fde459b6..afc1e8c32d6ccf8ced2372f6131300a8407ed1d7 100644 (file)
@@ -92,17 +92,18 @@ static int omap2_nand_gpmc_retime(
 static bool gpmc_hwecc_bch_capable(enum omap_ecc ecc_opt)
 {
        /* support only OMAP3 class */
-       if (!cpu_is_omap34xx()) {
+       if (!cpu_is_omap34xx() && !soc_is_am33xx()) {
                pr_err("BCH ecc is not supported on this CPU\n");
                return 0;
        }
 
        /*
-        * For now, assume 4-bit mode is only supported on OMAP3630 ES1.x, x>=1.
-        * Other chips may be added if confirmed to work.
+        * For now, assume 4-bit mode is only supported on OMAP3630 ES1.x, x>=1
+        * and AM33xx derivates. Other chips may be added if confirmed to work.
         */
        if ((ecc_opt == OMAP_ECC_BCH4_CODE_HW) &&
-           (!cpu_is_omap3630() || (GET_OMAP_REVISION() == 0))) {
+           (!cpu_is_omap3630() || (GET_OMAP_REVISION() == 0)) &&
+           (!soc_is_am33xx())) {
                pr_err("BCH 4-bit mode is not supported on this CPU\n");
                return 0;
        }