PCI: dwc: all: Modify dbi accessors to take dbi_base as argument
authorKishon Vijay Abraham I <kishon@ti.com>
Mon, 13 Mar 2017 13:43:25 +0000 (19:13 +0530)
committerBjorn Helgaas <bhelgaas@google.com>
Tue, 4 Apr 2017 13:40:12 +0000 (08:40 -0500)
dwc has 2 dbi address space labeled dbics and dbics2. The existing helper
to access dbi address space can access only dbics. However dbics2 has to
be accessed for programming the BAR registers in the case of EP mode. This
is in preparation for adding EP mode support to dwc driver.

Signed-off-by: Kishon Vijay Abraham I <kishon@ti.com>
Signed-off-by: Bjorn Helgaas <bhelgaas@google.com>
Acked-by: Niklas Cassel <niklas.cassel@axis.com>
Cc: Jingoo Han <jingoohan1@gmail.com>
Cc: Joao Pinto <Joao.Pinto@synopsys.com>
drivers/pci/dwc/pci-exynos.c
drivers/pci/dwc/pcie-designware.c
drivers/pci/dwc/pcie-designware.h

index 44f774c12fb25e7ab6f98df5edf8a09638971eca..c2dafad48d507581415a22ba6f635841bb0629d6 100644 (file)
@@ -521,23 +521,25 @@ static void exynos_pcie_enable_interrupts(struct exynos_pcie *ep)
                exynos_pcie_msi_init(ep);
 }
 
-static u32 exynos_pcie_readl_dbi(struct dw_pcie *pci, u32 reg)
+static u32 exynos_pcie_readl_dbi(struct dw_pcie *pci, void __iomem *base,
+                                u32 reg)
 {
        struct exynos_pcie *ep = to_exynos_pcie(pci);
        u32 val;
 
        exynos_pcie_sideband_dbi_r_mode(ep, true);
-       val = readl(pci->dbi_base + reg);
+       val = readl(base + reg);
        exynos_pcie_sideband_dbi_r_mode(ep, false);
        return val;
 }
 
-static void exynos_pcie_writel_dbi(struct dw_pcie *pci, u32 reg, u32 val)
+static void exynos_pcie_writel_dbi(struct dw_pcie *pci, void __iomem *base,
+                                  u32 reg, u32 val)
 {
        struct exynos_pcie *ep = to_exynos_pcie(pci);
 
        exynos_pcie_sideband_dbi_w_mode(ep, true);
-       writel(val, pci->dbi_base + reg);
+       writel(val, base + reg);
        exynos_pcie_sideband_dbi_w_mode(ep, false);
 }
 
index 3eaf3ccdc118e0183c3ec0c6205bd121662ade9e..ea403e2240cf8b0a69458c1be4f7d6bd2c93d509 100644 (file)
@@ -61,20 +61,21 @@ int dw_pcie_write(void __iomem *addr, int size, u32 val)
        return PCIBIOS_SUCCESSFUL;
 }
 
-u32 dw_pcie_readl_dbi(struct dw_pcie *pci, u32 reg)
+u32 __dw_pcie_readl_dbi(struct dw_pcie *pci, void __iomem *base, u32 reg)
 {
        if (pci->ops->readl_dbi)
-               return pci->ops->readl_dbi(pci, reg);
+               return pci->ops->readl_dbi(pci, base, reg);
 
-       return readl(pci->dbi_base + reg);
+       return readl(base + reg);
 }
 
-void dw_pcie_writel_dbi(struct dw_pcie *pci, u32 reg, u32 val)
+void __dw_pcie_writel_dbi(struct dw_pcie *pci, void __iomem *base, u32 reg,
+                         u32 val)
 {
        if (pci->ops->writel_dbi)
-               pci->ops->writel_dbi(pci, reg, val);
+               pci->ops->writel_dbi(pci, base, reg, val);
        else
-               writel(val, pci->dbi_base + reg);
+               writel(val, base + reg);
 }
 
 static u32 dw_pcie_readl_unroll(struct dw_pcie *pci, u32 index, u32 reg)
index 8f3dcb2b099b03a26ae872f3a650e2bc1ecf1058..09b334a128929b56c98e165a7fbc431618536cba 100644 (file)
@@ -144,8 +144,9 @@ struct pcie_port {
 
 struct dw_pcie_ops {
        u64     (*cpu_addr_fixup)(u64 cpu_addr);
-       u32     (*readl_dbi)(struct dw_pcie *pcie, u32 reg);
-       void    (*writel_dbi)(struct dw_pcie *pcie, u32 reg, u32 val);
+       u32     (*readl_dbi)(struct dw_pcie *pcie, void __iomem *base, u32 reg);
+       void    (*writel_dbi)(struct dw_pcie *pcie, void __iomem *base, u32 reg,
+                             u32 val);
        int     (*link_up)(struct dw_pcie *pcie);
 };
 
@@ -163,8 +164,9 @@ struct dw_pcie {
 int dw_pcie_read(void __iomem *addr, int size, u32 *val);
 int dw_pcie_write(void __iomem *addr, int size, u32 val);
 
-u32 dw_pcie_readl_dbi(struct dw_pcie *pci, u32 reg);
-void dw_pcie_writel_dbi(struct dw_pcie *pci, u32 reg, u32 val);
+u32 __dw_pcie_readl_dbi(struct dw_pcie *pci, void __iomem *base, u32 reg);
+void __dw_pcie_writel_dbi(struct dw_pcie *pci, void __iomem *base, u32 reg,
+                         u32 val);
 int dw_pcie_link_up(struct dw_pcie *pci);
 int dw_pcie_wait_for_link(struct dw_pcie *pci);
 void dw_pcie_prog_outbound_atu(struct dw_pcie *pci, int index,
@@ -172,6 +174,16 @@ void dw_pcie_prog_outbound_atu(struct dw_pcie *pci, int index,
                               u32 size);
 void dw_pcie_setup(struct dw_pcie *pci);
 
+static inline void dw_pcie_writel_dbi(struct dw_pcie *pci, u32 reg, u32 val)
+{
+       __dw_pcie_writel_dbi(pci, pci->dbi_base, reg, val);
+}
+
+static inline u32 dw_pcie_readl_dbi(struct dw_pcie *pci, u32 reg)
+{
+       return  __dw_pcie_readl_dbi(pci, pci->dbi_base, reg);
+}
+
 #ifdef CONFIG_PCIE_DW_HOST
 irqreturn_t dw_handle_msi_irq(struct pcie_port *pp);
 void dw_pcie_msi_init(struct pcie_port *pp);