drm: Fix warning when building docs for scdc_helper
authorSean Paul <seanpaul@chromium.org>
Thu, 20 Jul 2017 20:09:14 +0000 (16:09 -0400)
committerThierry Reding <treding@nvidia.com>
Mon, 31 Jul 2017 12:24:14 +0000 (14:24 +0200)
Fixes:
../drivers/gpu/drm/drm_scdc_helper.c:203: ERROR: Unexpected indentation.
../drivers/gpu/drm/drm_scdc_helper.c:204: WARNING: Block quote ends without a blank line; unexpected unindent.

Changes in v2:
 - Property blockquote TMDS calculations so they look pretty (Daniel)
 - Remove duplicate documentation from the header file

Signed-off-by: Sean Paul <seanpaul@chromium.org>
Reviewed-by: Shashank Sharma <shashank.sharma@intel.com>
Signed-off-by: Thierry Reding <treding@nvidia.com>
Link: https://patchwork.freedesktop.org/patch/msgid/20170720200921.36897-1-seanpaul@chromium.org
drivers/gpu/drm/drm_scdc_helper.c
include/drm/drm_scdc_helper.h

index 3cd96a95736d716fbb50f3343ab3d18e0fb47a15..7d1b0f011d33e1d796890bb71c88458b0ae6d054 100644 (file)
@@ -194,19 +194,26 @@ EXPORT_SYMBOL(drm_scdc_set_scrambling);
  * @adapter: I2C adapter for DDC channel
  * @set: ret or reset the high clock ratio
  *
- * TMDS clock ratio calculations go like this:
- * TMDS character = 10 bit TMDS encoded value
- * TMDS character rate = The rate at which TMDS characters are transmitted(Mcsc)
- * TMDS bit rate = 10x TMDS character rate
- * As per the spec:
- * TMDS clock rate for pixel clock < 340 MHz = 1x the character rate
- *     = 1/10 pixel clock rate
- * TMDS clock rate for pixel clock > 340 MHz = 0.25x the character rate
- *     = 1/40 pixel clock rate
- *
- * Writes to the TMDS config register over SCDC channel, and:
- * sets TMDS clock ratio to 1/40 when set = 1
- * sets TMDS clock ratio to 1/10 when set = 0
+ *
+ *     TMDS clock ratio calculations go like this:
+ *             TMDS character = 10 bit TMDS encoded value
+ *
+ *             TMDS character rate = The rate at which TMDS characters are
+ *             transmitted (Mcsc)
+ *
+ *             TMDS bit rate = 10x TMDS character rate
+ *
+ *     As per the spec:
+ *             TMDS clock rate for pixel clock < 340 MHz = 1x the character
+ *             rate = 1/10 pixel clock rate
+ *
+ *             TMDS clock rate for pixel clock > 340 MHz = 0.25x the character
+ *             rate = 1/40 pixel clock rate
+ *
+ *     Writes to the TMDS config register over SCDC channel, and:
+ *             sets TMDS clock ratio to 1/40 when set = 1
+ *
+ *             sets TMDS clock ratio to 1/10 when set = 0
  *
  * Returns:
  * True if write is successful, false otherwise.
index c25122bb490a345528f0228b0ef11ff542c5bc50..f92eb2094d6b1915630e299fbde67858ff34cd5a 100644 (file)
@@ -131,31 +131,6 @@ static inline int drm_scdc_writeb(struct i2c_adapter *adapter, u8 offset,
 
 bool drm_scdc_get_scrambling_status(struct i2c_adapter *adapter);
 
-/**
- * drm_scdc_set_scrambling - enable scrambling
- * @adapter: I2C adapter for DDC channel
- * @enable: bool to indicate if scrambling is to be enabled/disabled
- *
- * Writes the TMDS config register over SCDC channel, and:
- * enables scrambling when enable = 1
- * disables scrambling when enable = 0
- *
- * Returns:
- * True if scrambling is set/reset successfully, false otherwise.
- */
 bool drm_scdc_set_scrambling(struct i2c_adapter *adapter, bool enable);
-
-/**
- * drm_scdc_set_high_tmds_clock_ratio - set TMDS clock ratio
- * @adapter: I2C adapter for DDC channel
- * @set: ret or reset the high clock ratio
- *
- * Writes to the TMDS config register over SCDC channel, and:
- * sets TMDS clock ratio to 1/40 when set = 1
- * sets TMDS clock ratio to 1/10 when set = 0
- *
- * Returns:
- * True if write is successful, false otherwise.
- */
 bool drm_scdc_set_high_tmds_clock_ratio(struct i2c_adapter *adapter, bool set);
 #endif