powerpc/sysdev: Add __init attribute to eligible functions
authorNick Child <nick.child@ibm.com>
Thu, 16 Dec 2021 22:00:20 +0000 (17:00 -0500)
committerMichael Ellerman <mpe@ellerman.id.au>
Thu, 23 Dec 2021 11:33:12 +0000 (22:33 +1100)
Some files functions in 'arch/powerpc/sysdev' are deserving of an `__init`
macro attribute. These functions are only called by other initialization
functions and therefore should inherit the attribute.
Also, change function declarations in header files to include `__init`.

Signed-off-by: Nick Child <nick.child@ibm.com>
Signed-off-by: Michael Ellerman <mpe@ellerman.id.au>
Link: https://lore.kernel.org/r/20211216220035.605465-6-nick.child@ibm.com
24 files changed:
arch/powerpc/include/asm/cpm2.h
arch/powerpc/include/asm/i8259.h
arch/powerpc/include/asm/ipic.h
arch/powerpc/include/asm/mpic.h
arch/powerpc/include/asm/xics.h
arch/powerpc/sysdev/cpm2.c
arch/powerpc/sysdev/dart_iommu.c
arch/powerpc/sysdev/fsl_mpic_err.c
arch/powerpc/sysdev/fsl_pci.c
arch/powerpc/sysdev/fsl_pci.h
arch/powerpc/sysdev/i8259.c
arch/powerpc/sysdev/ipic.c
arch/powerpc/sysdev/mpic.c
arch/powerpc/sysdev/mpic.h
arch/powerpc/sysdev/mpic_msi.c
arch/powerpc/sysdev/mpic_timer.c
arch/powerpc/sysdev/mpic_u3msi.c
arch/powerpc/sysdev/tsi108_pci.c
arch/powerpc/sysdev/udbg_memcons.c
arch/powerpc/sysdev/xics/icp-hv.c
arch/powerpc/sysdev/xics/icp-opal.c
arch/powerpc/sysdev/xics/xics-common.c
arch/powerpc/sysdev/xive/native.c
arch/powerpc/sysdev/xive/spapr.c

index bda45788cfccaca2a5f45234f1e385841415d842..9ee192a6c5d764d0c8e1b9ea3fc2fb7778cf8a6f 100644 (file)
@@ -1133,8 +1133,8 @@ enum cpm_clk {
        CPM_CLK_DUMMY
 };
 
-extern int cpm2_clk_setup(enum cpm_clk_target target, int clock, int mode);
-extern int cpm2_smc_clk_setup(enum cpm_clk_target target, int clock);
+int __init cpm2_clk_setup(enum cpm_clk_target target, int clock, int mode);
+int __init cpm2_smc_clk_setup(enum cpm_clk_target target, int clock);
 
 #define CPM_PIN_INPUT     0
 #define CPM_PIN_OUTPUT    1
@@ -1143,7 +1143,7 @@ extern int cpm2_smc_clk_setup(enum cpm_clk_target target, int clock);
 #define CPM_PIN_GPIO      4
 #define CPM_PIN_OPENDRAIN 8
 
-void cpm2_set_pin(int port, int pin, int flags);
+void __init cpm2_set_pin(int port, int pin, int flags);
 
 #endif /* __CPM2__ */
 #endif /* __KERNEL__ */
index d7f08ae49e121b7f0b297c9cc4f1dc8c197b33d2..75481d363cd818afc3db864908542bc372f8c909 100644 (file)
@@ -7,7 +7,7 @@
 
 extern void i8259_init(struct device_node *node, unsigned long intack_addr);
 extern unsigned int i8259_irq(void);
-extern struct irq_domain *i8259_get_host(void);
+struct irq_domain *__init i8259_get_host(void);
 
 #endif /* __KERNEL__ */
 #endif /* _ASM_POWERPC_I8259_H */
index 0524df31a7e61ea0cec862830714f687bb732c7a..b47ca7dc7199500fd585e95151ecc0ec650d829a 100644 (file)
@@ -65,7 +65,7 @@ enum ipic_mcp_irq {
        IPIC_MCP_MU   = 7,
 };
 
-extern void ipic_set_default_priority(void);
+void __init ipic_set_default_priority(void);
 extern u32 ipic_get_mcp_status(void);
 extern void ipic_clear_mcp_status(u32 mask);
 
index 0abf2e7fd22262e843075f55ea8f14d1eb2625a2..58353c5bd3fba6e2b1549e05a6b4b8928b1c92af 100644 (file)
@@ -472,7 +472,7 @@ extern int mpic_cpu_get_priority(void);
 extern void mpic_cpu_set_priority(int prio);
 
 /* Request IPIs on primary mpic */
-extern void mpic_request_ipis(void);
+void __init mpic_request_ipis(void);
 
 /* Send a message (IPI) to a given target (cpu number or MSG_*) */
 void smp_mpic_message_pass(int target, int msg);
index 0ac9bfddf70427128dbbb3fe6792e51b2d16df0f..e2e704eca5f65b62daf02742303eeff0fe733cf3 100644 (file)
@@ -38,13 +38,13 @@ static inline int icp_native_init(void) { return -ENODEV; }
 
 /* PAPR ICP */
 #ifdef CONFIG_PPC_ICP_HV
-extern int icp_hv_init(void);
+int __init icp_hv_init(void);
 #else
 static inline int icp_hv_init(void) { return -ENODEV; }
 #endif
 
 #ifdef CONFIG_PPC_POWERNV
-extern int icp_opal_init(void);
+int __init icp_opal_init(void);
 extern void icp_opal_flush_interrupt(void);
 #else
 static inline int icp_opal_init(void) { return -ENODEV; }
index 68538b8329f7337944f7399a0b85e265c19936bf..3f130312b6e9012ec6cb13b2d706814550066085 100644 (file)
@@ -135,7 +135,7 @@ void __cpm2_setbrg(uint brg, uint rate, uint clk, int div16, int src)
 }
 EXPORT_SYMBOL(__cpm2_setbrg);
 
-int cpm2_clk_setup(enum cpm_clk_target target, int clock, int mode)
+int __init cpm2_clk_setup(enum cpm_clk_target target, int clock, int mode)
 {
        int ret = 0;
        int shift;
@@ -265,7 +265,7 @@ int cpm2_clk_setup(enum cpm_clk_target target, int clock, int mode)
        return ret;
 }
 
-int cpm2_smc_clk_setup(enum cpm_clk_target target, int clock)
+int __init cpm2_smc_clk_setup(enum cpm_clk_target target, int clock)
 {
        int ret = 0;
        int shift;
@@ -326,7 +326,7 @@ struct cpm2_ioports {
        u32 res[3];
 };
 
-void cpm2_set_pin(int port, int pin, int flags)
+void __init cpm2_set_pin(int port, int pin, int flags)
 {
        struct cpm2_ioports __iomem *iop =
                (struct cpm2_ioports __iomem *)&cpm2_immr->im_ioport;
index 1d33b7a5ea83264c34a9465b35e2f6f37f60c7cb..be6b99b1b3523405f1650b85a7d163e5b32ac2b2 100644 (file)
@@ -226,7 +226,7 @@ static void dart_free(struct iommu_table *tbl, long index, long npages)
        dart_cache_sync(orig_dp, orig_npages);
 }
 
-static void allocate_dart(void)
+static void __init allocate_dart(void)
 {
        unsigned long tmp;
 
index 9a98bb21292292acb3f3405c7ec8e054334bf5c3..df06bb6b838f4680469a27804c60e342346f130a 100644 (file)
@@ -58,7 +58,7 @@ static struct irq_chip fsl_mpic_err_chip = {
        .irq_unmask     = fsl_mpic_unmask_err,
 };
 
-int mpic_setup_error_int(struct mpic *mpic, int intvec)
+int __init mpic_setup_error_int(struct mpic *mpic, int intvec)
 {
        int i;
 
@@ -121,7 +121,7 @@ static irqreturn_t fsl_error_int_handler(int irq, void *data)
        return IRQ_HANDLED;
 }
 
-void mpic_err_int_init(struct mpic *mpic, irq_hw_number_t irqnum)
+void __init mpic_err_int_init(struct mpic *mpic, irq_hw_number_t irqnum)
 {
        unsigned int virq;
        int ret;
index b8f76f3fd99418091c1cd8b61d7feccb632fdd08..674f047b7820af42a05acbb6db87184e480a911b 100644 (file)
@@ -1106,7 +1106,7 @@ static const struct of_device_id pci_ids[] = {
 
 struct device_node *fsl_pci_primary;
 
-void fsl_pci_assign_primary(void)
+void __init fsl_pci_assign_primary(void)
 {
        struct device_node *np;
 
index 1d7a412056959ef85e07381353af8ae8263a8d46..cdbde2e0c96efdbd455b40eb27ba48d3739869ac 100644 (file)
@@ -120,7 +120,7 @@ u64 fsl_pci_immrbar_base(struct pci_controller *hose);
 extern struct device_node *fsl_pci_primary;
 
 #ifdef CONFIG_PCI
-void fsl_pci_assign_primary(void);
+void __init fsl_pci_assign_primary(void);
 #else
 static inline void fsl_pci_assign_primary(void) {}
 #endif
index dc1a151c63d7e607c90862380944bfa464175c68..3b1ae98e3ce923a439fade339b74730dcccd7a46 100644 (file)
@@ -208,7 +208,7 @@ static const struct irq_domain_ops i8259_host_ops = {
        .xlate = i8259_host_xlate,
 };
 
-struct irq_domain *i8259_get_host(void)
+struct irq_domain *__init i8259_get_host(void)
 {
        return i8259_host;
 }
index 7638a50a7c389a182453c9b568e818bb8817a353..3f10c9fc3b683115025c2e298e455d28b8ce8c71 100644 (file)
@@ -767,7 +767,7 @@ struct ipic * __init ipic_init(struct device_node *node, unsigned int flags)
        return ipic;
 }
 
-void ipic_set_default_priority(void)
+void __init ipic_set_default_priority(void)
 {
        ipic_write(primary_ipic->regs, IPIC_SIPRR_A, IPIC_PRIORITY_DEFAULT);
        ipic_write(primary_ipic->regs, IPIC_SIPRR_B, IPIC_PRIORITY_DEFAULT);
index 626ba4a9f64f20300c9558136cbccd450a204faf..d5cb48b61bbd2a884b9a5d7661ba63a6b95d6908 100644 (file)
@@ -1839,7 +1839,7 @@ unsigned int mpic_get_mcirq(void)
 }
 
 #ifdef CONFIG_SMP
-void mpic_request_ipis(void)
+void __init mpic_request_ipis(void)
 {
        struct mpic *mpic = mpic_primary;
        int i;
index 73a31a429d46e264c15e92b24d858a62c88e286e..cbcc3fee9fcae2f0347adb341c096d41287d9094 100644 (file)
@@ -8,8 +8,8 @@
 
 #ifdef CONFIG_PCI_MSI
 extern void mpic_msi_reserve_hwirq(struct mpic *mpic, irq_hw_number_t hwirq);
-extern int mpic_msi_init_allocator(struct mpic *mpic);
-extern int mpic_u3msi_init(struct mpic *mpic);
+int __init mpic_msi_init_allocator(struct mpic *mpic);
+int __init mpic_u3msi_init(struct mpic *mpic);
 #else
 static inline void mpic_msi_reserve_hwirq(struct mpic *mpic,
                                          irq_hw_number_t hwirq)
@@ -37,8 +37,8 @@ extern void mpic_reset_core(int cpu);
 
 #ifdef CONFIG_FSL_SOC
 extern int mpic_map_error_int(struct mpic *mpic, unsigned int virq, irq_hw_number_t  hw);
-extern void mpic_err_int_init(struct mpic *mpic, irq_hw_number_t irqnum);
-extern int mpic_setup_error_int(struct mpic *mpic, int intvec);
+void __init mpic_err_int_init(struct mpic *mpic, irq_hw_number_t irqnum);
+int __init mpic_setup_error_int(struct mpic *mpic, int intvec);
 #else
 static inline int mpic_map_error_int(struct mpic *mpic, unsigned int virq, irq_hw_number_t  hw)
 {
index 4695c04320aebf3b01fb362b8958bb58cce160b6..f412d6ad0b6602f63cb6a286d03734a454d29e64 100644 (file)
@@ -24,7 +24,7 @@ void mpic_msi_reserve_hwirq(struct mpic *mpic, irq_hw_number_t hwirq)
 }
 
 #ifdef CONFIG_MPIC_U3_HT_IRQS
-static int mpic_msi_reserve_u3_hwirqs(struct mpic *mpic)
+static int __init mpic_msi_reserve_u3_hwirqs(struct mpic *mpic)
 {
        irq_hw_number_t hwirq;
        const struct irq_domain_ops *ops = mpic->irqhost->ops;
@@ -68,13 +68,13 @@ static int mpic_msi_reserve_u3_hwirqs(struct mpic *mpic)
        return 0;
 }
 #else
-static int mpic_msi_reserve_u3_hwirqs(struct mpic *mpic)
+static int __init mpic_msi_reserve_u3_hwirqs(struct mpic *mpic)
 {
        return -1;
 }
 #endif
 
-int mpic_msi_init_allocator(struct mpic *mpic)
+int __init mpic_msi_init_allocator(struct mpic *mpic)
 {
        int rc;
 
index a42a20280035195279f7ddd8d30da604dd99f71e..444e9ce42d0a5175be39320714989ebef8ed1570 100644 (file)
@@ -384,7 +384,7 @@ struct mpic_timer *mpic_request_timer(irq_handler_t fn, void *dev,
 }
 EXPORT_SYMBOL(mpic_request_timer);
 
-static int timer_group_get_freq(struct device_node *np,
+static int __init timer_group_get_freq(struct device_node *np,
                        struct timer_group_priv *priv)
 {
        u32 div;
@@ -411,7 +411,7 @@ static int timer_group_get_freq(struct device_node *np,
        return 0;
 }
 
-static int timer_group_get_irq(struct device_node *np,
+static int __init timer_group_get_irq(struct device_node *np,
                struct timer_group_priv *priv)
 {
        const u32 all_timer[] = { 0, TIMERS_PER_GROUP };
@@ -459,7 +459,7 @@ static int timer_group_get_irq(struct device_node *np,
        return 0;
 }
 
-static void timer_group_init(struct device_node *np)
+static void __init timer_group_init(struct device_node *np)
 {
        struct timer_group_priv *priv;
        unsigned int i = 0;
index 3861023d378a36038e206db35c6d2144ccc18690..b1219eaa80cfb0269f11754bedfe85f2acd68756 100644 (file)
@@ -174,7 +174,7 @@ static int u3msi_setup_msi_irqs(struct pci_dev *pdev, int nvec, int type)
        return 0;
 }
 
-int mpic_u3msi_init(struct mpic *mpic)
+int __init mpic_u3msi_init(struct mpic *mpic)
 {
        int rc;
        struct pci_controller *phb;
index 042bb38fa5c24d17d6fc72c5c9194f9b53e3024a..1070220f15d596a9b0416adc5e0ec8250f5fd870 100644 (file)
@@ -257,7 +257,7 @@ static void tsi108_pci_int_unmask(u_int irq)
        mb();
 }
 
-static void init_pci_source(void)
+static void __init init_pci_source(void)
 {
        tsi108_write_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_CFG_CTL,
                        0x0000ff00);
index d38bbeed219b8174c2176171ca483b98e77d9804..5020044400dcb3caa60d5efebe366249dc7ff65e 100644 (file)
@@ -92,7 +92,7 @@ int memcons_getc(void)
        return c;
 }
 
-void udbg_init_memcons(void)
+void __init udbg_init_memcons(void)
 {
        udbg_putc = memcons_putc;
        udbg_getc = memcons_getc;
index 6765d9e264a397a51440764487dd5fd9ce83cde9..cf8db19a4f7df6d1fc501c5d7a6a4e79b1c803d6 100644 (file)
@@ -162,7 +162,7 @@ static const struct icp_ops icp_hv_ops = {
 #endif
 };
 
-int icp_hv_init(void)
+int __init icp_hv_init(void)
 {
        struct device_node *np;
 
index 675d708863d57540a8d00c2181e4f5f83cb4ca84..bda4c32582d973c21bde4fc41f4c2ea2f79917de 100644 (file)
@@ -184,7 +184,7 @@ static const struct icp_ops icp_opal_ops = {
 #endif
 };
 
-int icp_opal_init(void)
+int __init icp_opal_init(void)
 {
        struct device_node *np;
 
index 244a727c6ba49c8eb59ba9de65e51694a27aa644..f3fb2a12124c3dc235494423eb25cb8e866f6256 100644 (file)
@@ -121,7 +121,7 @@ void xics_mask_unknown_vec(unsigned int vec)
 
 #ifdef CONFIG_SMP
 
-static void xics_request_ipi(void)
+static void __init xics_request_ipi(void)
 {
        unsigned int ipi;
 
index d4243dab230eea9a0fa9be4d1c68aac15d26bc56..f940428ad13fed6135d853665581a30d2f3c97de 100644 (file)
@@ -492,7 +492,7 @@ static const struct xive_ops xive_native_ops = {
        .name                   = "native",
 };
 
-static bool xive_parse_provisioning(struct device_node *np)
+static bool __init xive_parse_provisioning(struct device_node *np)
 {
        int rc;
 
@@ -532,7 +532,7 @@ static bool xive_parse_provisioning(struct device_node *np)
        return true;
 }
 
-static void xive_native_setup_pools(void)
+static void __init xive_native_setup_pools(void)
 {
        /* Allocate a pool big enough */
        pr_debug("XIVE: Allocating VP block for pool size %u\n", nr_cpu_ids);
index 77943dc7086023ecd478c21c6850e94dbd843435..dfc4634335cc86befea83c71775adef491957f9a 100644 (file)
@@ -44,7 +44,7 @@ struct xive_irq_bitmap {
 
 static LIST_HEAD(xive_irq_bitmaps);
 
-static int xive_irq_bitmap_add(int base, int count)
+static int __init xive_irq_bitmap_add(int base, int count)
 {
        struct xive_irq_bitmap *xibm;
 
@@ -687,7 +687,7 @@ static const struct xive_ops xive_spapr_ops = {
 /*
  * get max priority from "/ibm,plat-res-int-priorities"
  */
-static bool xive_get_max_prio(u8 *max_prio)
+static bool __init xive_get_max_prio(u8 *max_prio)
 {
        struct device_node *rootdn;
        const __be32 *reg;
@@ -741,7 +741,7 @@ static bool xive_get_max_prio(u8 *max_prio)
        return true;
 }
 
-static const u8 *get_vec5_feature(unsigned int index)
+static const u8 *__init get_vec5_feature(unsigned int index)
 {
        unsigned long root, chosen;
        int size;