spi: zynqmp-gqspi: Support per spi-mem operation frequency switches
authorMiquel Raynal <miquel.raynal@bootlin.com>
Tue, 24 Dec 2024 17:06:02 +0000 (18:06 +0100)
committerMark Brown <broonie@kernel.org>
Thu, 9 Jan 2025 20:16:38 +0000 (20:16 +0000)
Every ->exec_op() call correctly configures the spi bus speed to the
maximum allowed frequency for the memory using the constant spi default
parameter. Since we can now have per-operation constraints, let's use
the value that comes from the spi-mem operation structure instead. In
case there is no specific limitation for this operation, the default spi
device value will be given anyway.

The per-operation frequency capability is thus advertised to the spi-mem
core.

Cc: Michal Simek <michal.simek@amd.com>
Signed-off-by: Miquel Raynal <miquel.raynal@bootlin.com>
Link: https://patch.msgid.link/20241224-winbond-6-11-rc1-quad-support-v2-17-ad218dbc406f@bootlin.com
Signed-off-by: Mark Brown <broonie@kernel.org>
drivers/spi/spi-zynqmp-gqspi.c

index 549a6e0c96546211223dd45e8e70620fa5fd18ab..d800d79f62a70c74551e1ad6f628685ec6c18b0d 100644 (file)
@@ -535,7 +535,7 @@ static inline u32 zynqmp_qspi_selectspimode(struct zynqmp_qspi *xqspi,
  * zynqmp_qspi_config_op - Configure QSPI controller for specified
  *                             transfer
  * @xqspi:     Pointer to the zynqmp_qspi structure
- * @qspi:      Pointer to the spi_device structure
+ * @op:                The memory operation to execute
  *
  * Sets the operational mode of QSPI controller for the next QSPI transfer and
  * sets the requested clock frequency.
@@ -553,12 +553,12 @@ static inline u32 zynqmp_qspi_selectspimode(struct zynqmp_qspi *xqspi,
  *     frequency supported by controller.
  */
 static int zynqmp_qspi_config_op(struct zynqmp_qspi *xqspi,
-                                struct spi_device *qspi)
+                                const struct spi_mem_op *op)
 {
        ulong clk_rate;
        u32 config_reg, req_speed_hz, baud_rate_val = 0;
 
-       req_speed_hz = qspi->max_speed_hz;
+       req_speed_hz = op->max_freq;
 
        if (xqspi->speed_hz != req_speed_hz) {
                xqspi->speed_hz = req_speed_hz;
@@ -1072,7 +1072,7 @@ static int zynqmp_qspi_exec_op(struct spi_mem *mem,
                op->dummy.buswidth, op->data.buswidth);
 
        mutex_lock(&xqspi->op_lock);
-       zynqmp_qspi_config_op(xqspi, mem->spi);
+       zynqmp_qspi_config_op(xqspi, op);
        zynqmp_qspi_chipselect(mem->spi, false);
        genfifoentry |= xqspi->genfifocs;
        genfifoentry |= xqspi->genfifobus;
@@ -1224,6 +1224,10 @@ static const struct spi_controller_mem_ops zynqmp_qspi_mem_ops = {
        .exec_op = zynqmp_qspi_exec_op,
 };
 
+static const struct spi_controller_mem_caps zynqmp_qspi_mem_caps = {
+       .per_op_freq = true,
+};
+
 /**
  * zynqmp_qspi_probe - Probe method for the QSPI driver
  * @pdev:      Pointer to the platform_device structure
@@ -1333,6 +1337,7 @@ static int zynqmp_qspi_probe(struct platform_device *pdev)
 
        ctlr->bits_per_word_mask = SPI_BPW_MASK(8);
        ctlr->mem_ops = &zynqmp_qspi_mem_ops;
+       ctlr->mem_caps = &zynqmp_qspi_mem_caps;
        ctlr->setup = zynqmp_qspi_setup_op;
        ctlr->bits_per_word_mask = SPI_BPW_MASK(8);
        ctlr->dev.of_node = np;