pinctrl: qcom: lpass-lpi: set output value before enabling output
authorKrzysztof Kozlowski <krzysztof.kozlowski@linaro.org>
Thu, 9 Mar 2023 15:49:46 +0000 (16:49 +0100)
committerLinus Walleij <linus.walleij@linaro.org>
Mon, 13 Mar 2023 10:24:57 +0000 (11:24 +0100)
As per Hardware Programming Guide, when configuring pin as output,
set the pin value before setting output-enable (OE).  Similar approach
is in main SoC TLMM pin controller.

Cc: <stable@vger.kernel.org>
Fixes: 6e261d1090d6 ("pinctrl: qcom: Add sm8250 lpass lpi pinctrl driver")
Signed-off-by: Krzysztof Kozlowski <krzysztof.kozlowski@linaro.org>
Reviewed-by: Konrad Dybcio <konrad.dybcio@linaro.org>
Link: https://lore.kernel.org/r/20230309154949.658380-1-krzysztof.kozlowski@linaro.org
Signed-off-by: Linus Walleij <linus.walleij@linaro.org>
drivers/pinctrl/qcom/pinctrl-lpass-lpi.c

index 87920257bb7320bac1844bc23814f094638974a5..27fc8b671954419aee2e495abcb78ba6064cd71d 100644 (file)
@@ -221,6 +221,15 @@ static int lpi_config_set(struct pinctrl_dev *pctldev, unsigned int group,
                }
        }
 
+       /*
+        * As per Hardware Programming Guide, when configuring pin as output,
+        * set the pin value before setting output-enable (OE).
+        */
+       if (output_enabled) {
+               val = u32_encode_bits(value ? 1 : 0, LPI_GPIO_VALUE_OUT_MASK);
+               lpi_gpio_write(pctrl, group, LPI_GPIO_VALUE_REG, val);
+       }
+
        val = lpi_gpio_read(pctrl, group, LPI_GPIO_CFG_REG);
 
        u32p_replace_bits(&val, pullup, LPI_GPIO_PULL_MASK);
@@ -230,11 +239,6 @@ static int lpi_config_set(struct pinctrl_dev *pctldev, unsigned int group,
 
        lpi_gpio_write(pctrl, group, LPI_GPIO_CFG_REG, val);
 
-       if (output_enabled) {
-               val = u32_encode_bits(value ? 1 : 0, LPI_GPIO_VALUE_OUT_MASK);
-               lpi_gpio_write(pctrl, group, LPI_GPIO_VALUE_REG, val);
-       }
-
        return 0;
 }