mtd: rawnand: arasan: Fix clock rate in NV-DDR
authorOlga Kitaina <okitain@gmail.com>
Tue, 28 Jun 2022 15:48:24 +0000 (21:18 +0530)
committerMiquel Raynal <miquel.raynal@bootlin.com>
Wed, 29 Jun 2022 11:38:08 +0000 (13:38 +0200)
commite16eceea863b417fd328588b1be1a79de0bc937f
tree3f5daf164c4ea3e3dc7e54158159b38a887a4cf5
parent7499bfeedb47efc1ee4dc793b92c610d46e6d6a6
mtd: rawnand: arasan: Fix clock rate in NV-DDR

According to the Arasan NAND controller spec, the flash clock rate for SDR
must be <= 100 MHz, while for NV-DDR it must be the same as the rate of the
CLK line for the mode. The driver previously always set 100 MHz for NV-DDR,
which would result in incorrect behavior for NV-DDR modes 0-4.

The appropriate clock rate can be calculated from the NV-DDR timing
parameters as 1/tCK, or for rates measured in picoseconds,
10^12 / nand_nvddr_timings->tCK_min.

Fixes: 197b88fecc50 ("mtd: rawnand: arasan: Add new Arasan NAND controller")
CC: stable@vger.kernel.org # 5.8+
Signed-off-by: Olga Kitaina <okitain@gmail.com>
Signed-off-by: Amit Kumar Mahapatra <amit.kumar-mahapatra@xilinx.com>
Signed-off-by: Miquel Raynal <miquel.raynal@bootlin.com>
Link: https://lore.kernel.org/linux-mtd/20220628154824.12222-3-amit.kumar-mahapatra@xilinx.com
drivers/mtd/nand/raw/arasan-nand-controller.c