dt-bindings: interrupt-controller: Add risc-v,aplic hart indexes
authorVladimir Kondratiev <vladimir.kondratiev@mobileye.com>
Wed, 29 Jan 2025 09:16:36 +0000 (11:16 +0200)
committerThomas Gleixner <tglx@linutronix.de>
Mon, 3 Feb 2025 13:27:39 +0000 (14:27 +0100)
commitc057b6e4213519e3ac167318238cd772b483f14a
tree09399c26ab433f85cb9e05680e6f7dff9308d9e1
parent2014c95afecee3e76ca4a56956a936e23283f05b
dt-bindings: interrupt-controller: Add risc-v,aplic hart indexes

Document optional property "riscv,hart-indexes"

The RISC-V APLIC specification defines "hart index" in:

  https://github.com/riscv/riscv-aia

Within a given interrupt domain, each of the domain’s harts has a unique
index number in the range 0 to 2^14 − 1 (= 16,383). The index number a
domain associates with a hart may or may not have any relationship to the
unique hart identifier (“hart ID”) that the RISC-V Privileged Architecture
assigns to the hart. Two different interrupt domains may employ entirely
different index numbers for the same set of harts.

Further, this document says in "4.5 Memory-mapped control region for an
interrupt domain":

The array of IDC structures may include some for potential hart index
numbers that are not actual hart index numbers in the domain. For example,
the first IDC structure is always for hart index 0, but 0 is not
necessarily a valid index number for any hart in the domain.

Support arbitrary hart indexes specified in a optional APLIC property
"riscv,hart-indexes" which is specificed as an array of u32 elements, one
per interrupt target. If this property is not specified, fallback to use
the logical hart indices within the domain.

Signed-off-by: Vladimir Kondratiev <vladimir.kondratiev@mobileye.com>
Signed-off-by: Thomas Gleixner <tglx@linutronix.de>
Reviewed-by: Anup Patel <anup@brainfault.org>
Reviewed-by: Rob Herring (Arm) <robh@kernel.org>
Link: https://lore.kernel.org/all/20250129091637.1667279-2-vladimir.kondratiev@mobileye.com
Documentation/devicetree/bindings/interrupt-controller/riscv,aplic.yaml