x86/cpu/intel: Fix the constant_tsc model check for Pentium 4
authorSuchit Karunakaran <suchitkarunakaran@gmail.com>
Sat, 16 Aug 2025 06:51:26 +0000 (12:21 +0530)
committerDave Hansen <dave.hansen@linux.intel.com>
Mon, 25 Aug 2025 15:23:37 +0000 (08:23 -0700)
commit24963ae1b0b6596dc36e352c18593800056251d8
tree9a364a693fdae62ace1dc1c515b99f77a6627b00
parent1b237f190eb3d36f52dffe07a40b5eb210280e00
x86/cpu/intel: Fix the constant_tsc model check for Pentium 4

Pentium 4's which are INTEL_P4_PRESCOTT (model 0x03) and later have
a constant TSC. This was correctly captured until commit fadb6f569b10
("x86/cpu/intel: Limit the non-architectural constant_tsc model checks").

In that commit, an error was introduced while selecting the last P4
model (0x06) as the upper bound. Model 0x06 was transposed to
INTEL_P4_WILLAMETTE, which is just plain wrong. That was presumably a
simple typo, probably just copying and pasting the wrong P4 model.

Fix the constant TSC logic to cover all later P4 models. End at
INTEL_P4_CEDARMILL which accurately corresponds to the last P4 model.

Fixes: fadb6f569b10 ("x86/cpu/intel: Limit the non-architectural constant_tsc model checks")
Signed-off-by: Suchit Karunakaran <suchitkarunakaran@gmail.com>
Signed-off-by: Dave Hansen <dave.hansen@linux.intel.com>
Reviewed-by: Sohil Mehta <sohil.mehta@intel.com>
Cc:stable@vger.kernel.org
Link: https://lore.kernel.org/all/20250816065126.5000-1-suchitkarunakaran%40gmail.com
arch/x86/kernel/cpu/intel.c