ASoC: twl4030: Separate write condition checking from I/O function
[linux-2.6-block.git] / sound / soc / codecs / twl4030.c
1 /*
2  * ALSA SoC TWL4030 codec driver
3  *
4  * Author:      Steve Sakoman, <steve@sakoman.com>
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License
8  * version 2 as published by the Free Software Foundation.
9  *
10  * This program is distributed in the hope that it will be useful, but
11  * WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
13  * General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA
18  * 02110-1301 USA
19  *
20  */
21
22 #include <linux/module.h>
23 #include <linux/moduleparam.h>
24 #include <linux/init.h>
25 #include <linux/delay.h>
26 #include <linux/pm.h>
27 #include <linux/i2c.h>
28 #include <linux/platform_device.h>
29 #include <linux/of.h>
30 #include <linux/of_gpio.h>
31 #include <linux/i2c/twl.h>
32 #include <linux/slab.h>
33 #include <linux/gpio.h>
34 #include <sound/core.h>
35 #include <sound/pcm.h>
36 #include <sound/pcm_params.h>
37 #include <sound/soc.h>
38 #include <sound/initval.h>
39 #include <sound/tlv.h>
40
41 /* Register descriptions are here */
42 #include <linux/mfd/twl4030-audio.h>
43
44 /* TWL4030 PMBR1 Register */
45 #define TWL4030_PMBR1_REG               0x0D
46 /* TWL4030 PMBR1 Register GPIO6 mux bits */
47 #define TWL4030_GPIO6_PWM0_MUTE(value)  ((value & 0x03) << 2)
48
49 #define TWL4030_CACHEREGNUM     (TWL4030_REG_MISC_SET_2 + 1)
50
51 /*
52  * twl4030 register cache & default register settings
53  */
54 static const u8 twl4030_reg[TWL4030_CACHEREGNUM] = {
55         0x00, /* this register not used         */
56         0x00, /* REG_CODEC_MODE         (0x1)   */
57         0x00, /* REG_OPTION             (0x2)   */
58         0x00, /* REG_UNKNOWN            (0x3)   */
59         0x00, /* REG_MICBIAS_CTL        (0x4)   */
60         0x00, /* REG_ANAMICL            (0x5)   */
61         0x00, /* REG_ANAMICR            (0x6)   */
62         0x00, /* REG_AVADC_CTL          (0x7)   */
63         0x00, /* REG_ADCMICSEL          (0x8)   */
64         0x00, /* REG_DIGMIXING          (0x9)   */
65         0x0f, /* REG_ATXL1PGA           (0xA)   */
66         0x0f, /* REG_ATXR1PGA           (0xB)   */
67         0x0f, /* REG_AVTXL2PGA          (0xC)   */
68         0x0f, /* REG_AVTXR2PGA          (0xD)   */
69         0x00, /* REG_AUDIO_IF           (0xE)   */
70         0x00, /* REG_VOICE_IF           (0xF)   */
71         0x3f, /* REG_ARXR1PGA           (0x10)  */
72         0x3f, /* REG_ARXL1PGA           (0x11)  */
73         0x3f, /* REG_ARXR2PGA           (0x12)  */
74         0x3f, /* REG_ARXL2PGA           (0x13)  */
75         0x25, /* REG_VRXPGA             (0x14)  */
76         0x00, /* REG_VSTPGA             (0x15)  */
77         0x00, /* REG_VRX2ARXPGA         (0x16)  */
78         0x00, /* REG_AVDAC_CTL          (0x17)  */
79         0x00, /* REG_ARX2VTXPGA         (0x18)  */
80         0x32, /* REG_ARXL1_APGA_CTL     (0x19)  */
81         0x32, /* REG_ARXR1_APGA_CTL     (0x1A)  */
82         0x32, /* REG_ARXL2_APGA_CTL     (0x1B)  */
83         0x32, /* REG_ARXR2_APGA_CTL     (0x1C)  */
84         0x00, /* REG_ATX2ARXPGA         (0x1D)  */
85         0x00, /* REG_BT_IF              (0x1E)  */
86         0x55, /* REG_BTPGA              (0x1F)  */
87         0x00, /* REG_BTSTPGA            (0x20)  */
88         0x00, /* REG_EAR_CTL            (0x21)  */
89         0x00, /* REG_HS_SEL             (0x22)  */
90         0x00, /* REG_HS_GAIN_SET        (0x23)  */
91         0x00, /* REG_HS_POPN_SET        (0x24)  */
92         0x00, /* REG_PREDL_CTL          (0x25)  */
93         0x00, /* REG_PREDR_CTL          (0x26)  */
94         0x00, /* REG_PRECKL_CTL         (0x27)  */
95         0x00, /* REG_PRECKR_CTL         (0x28)  */
96         0x00, /* REG_HFL_CTL            (0x29)  */
97         0x00, /* REG_HFR_CTL            (0x2A)  */
98         0x05, /* REG_ALC_CTL            (0x2B)  */
99         0x00, /* REG_ALC_SET1           (0x2C)  */
100         0x00, /* REG_ALC_SET2           (0x2D)  */
101         0x00, /* REG_BOOST_CTL          (0x2E)  */
102         0x00, /* REG_SOFTVOL_CTL        (0x2F)  */
103         0x13, /* REG_DTMF_FREQSEL       (0x30)  */
104         0x00, /* REG_DTMF_TONEXT1H      (0x31)  */
105         0x00, /* REG_DTMF_TONEXT1L      (0x32)  */
106         0x00, /* REG_DTMF_TONEXT2H      (0x33)  */
107         0x00, /* REG_DTMF_TONEXT2L      (0x34)  */
108         0x79, /* REG_DTMF_TONOFF        (0x35)  */
109         0x11, /* REG_DTMF_WANONOFF      (0x36)  */
110         0x00, /* REG_I2S_RX_SCRAMBLE_H  (0x37)  */
111         0x00, /* REG_I2S_RX_SCRAMBLE_M  (0x38)  */
112         0x00, /* REG_I2S_RX_SCRAMBLE_L  (0x39)  */
113         0x06, /* REG_APLL_CTL           (0x3A)  */
114         0x00, /* REG_DTMF_CTL           (0x3B)  */
115         0x44, /* REG_DTMF_PGA_CTL2      (0x3C)  */
116         0x69, /* REG_DTMF_PGA_CTL1      (0x3D)  */
117         0x00, /* REG_MISC_SET_1         (0x3E)  */
118         0x00, /* REG_PCMBTMUX           (0x3F)  */
119         0x00, /* not used               (0x40)  */
120         0x00, /* not used               (0x41)  */
121         0x00, /* not used               (0x42)  */
122         0x00, /* REG_RX_PATH_SEL        (0x43)  */
123         0x32, /* REG_VDL_APGA_CTL       (0x44)  */
124         0x00, /* REG_VIBRA_CTL          (0x45)  */
125         0x00, /* REG_VIBRA_SET          (0x46)  */
126         0x00, /* REG_VIBRA_PWM_SET      (0x47)  */
127         0x00, /* REG_ANAMIC_GAIN        (0x48)  */
128         0x00, /* REG_MISC_SET_2         (0x49)  */
129 };
130
131 /* codec private data */
132 struct twl4030_priv {
133         unsigned int codec_powered;
134
135         /* reference counts of AIF/APLL users */
136         unsigned int apll_enabled;
137
138         struct snd_pcm_substream *master_substream;
139         struct snd_pcm_substream *slave_substream;
140
141         unsigned int configured;
142         unsigned int rate;
143         unsigned int sample_bits;
144         unsigned int channels;
145
146         unsigned int sysclk;
147
148         /* Output (with associated amp) states */
149         u8 hsl_enabled, hsr_enabled;
150         u8 earpiece_enabled;
151         u8 predrivel_enabled, predriver_enabled;
152         u8 carkitl_enabled, carkitr_enabled;
153
154         struct twl4030_codec_data *pdata;
155 };
156
157 /*
158  * read twl4030 register cache
159  */
160 static inline unsigned int twl4030_read_reg_cache(struct snd_soc_codec *codec,
161         unsigned int reg)
162 {
163         u8 *cache = codec->reg_cache;
164
165         if (reg >= TWL4030_CACHEREGNUM)
166                 return -EIO;
167
168         return cache[reg];
169 }
170
171 /*
172  * write twl4030 register cache
173  */
174 static inline void twl4030_write_reg_cache(struct snd_soc_codec *codec,
175                                                 u8 reg, u8 value)
176 {
177         u8 *cache = codec->reg_cache;
178
179         if (reg >= TWL4030_CACHEREGNUM)
180                 return;
181         cache[reg] = value;
182 }
183
184 static bool twl4030_can_write_to_chip(struct snd_soc_codec *codec,
185                                       unsigned int reg)
186 {
187         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
188         bool write_to_reg = false;
189
190         /* Decide if the given register can be written */
191         switch (reg) {
192         case TWL4030_REG_EAR_CTL:
193                 if (twl4030->earpiece_enabled)
194                         write_to_reg = true;
195                 break;
196         case TWL4030_REG_PREDL_CTL:
197                 if (twl4030->predrivel_enabled)
198                         write_to_reg = true;
199                 break;
200         case TWL4030_REG_PREDR_CTL:
201                 if (twl4030->predriver_enabled)
202                         write_to_reg = true;
203                 break;
204         case TWL4030_REG_PRECKL_CTL:
205                 if (twl4030->carkitl_enabled)
206                         write_to_reg = true;
207                 break;
208         case TWL4030_REG_PRECKR_CTL:
209                 if (twl4030->carkitr_enabled)
210                         write_to_reg = true;
211                 break;
212         case TWL4030_REG_HS_GAIN_SET:
213                 if (twl4030->hsl_enabled || twl4030->hsr_enabled)
214                         write_to_reg = true;
215                 break;
216         default:
217                 /* All other register can be written */
218                 write_to_reg = true;
219                 break;
220         }
221
222         return write_to_reg;
223 }
224
225 /*
226  * write to the twl4030 register space
227  */
228 static int twl4030_write(struct snd_soc_codec *codec,
229                          unsigned int reg, unsigned int value)
230 {
231         twl4030_write_reg_cache(codec, reg, value);
232         if (twl4030_can_write_to_chip(codec, reg))
233                 return twl_i2c_write_u8(TWL4030_MODULE_AUDIO_VOICE, value, reg);
234
235         return 0;
236 }
237
238 static inline void twl4030_wait_ms(int time)
239 {
240         if (time < 60) {
241                 time *= 1000;
242                 usleep_range(time, time + 500);
243         } else {
244                 msleep(time);
245         }
246 }
247
248 static void twl4030_codec_enable(struct snd_soc_codec *codec, int enable)
249 {
250         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
251         int mode;
252
253         if (enable == twl4030->codec_powered)
254                 return;
255
256         if (enable)
257                 mode = twl4030_audio_enable_resource(TWL4030_AUDIO_RES_POWER);
258         else
259                 mode = twl4030_audio_disable_resource(TWL4030_AUDIO_RES_POWER);
260
261         if (mode >= 0) {
262                 twl4030_write_reg_cache(codec, TWL4030_REG_CODEC_MODE, mode);
263                 twl4030->codec_powered = enable;
264         }
265
266         /* REVISIT: this delay is present in TI sample drivers */
267         /* but there seems to be no TRM requirement for it     */
268         udelay(10);
269 }
270
271 static inline void twl4030_check_defaults(struct snd_soc_codec *codec)
272 {
273         int i, difference = 0;
274         u8 val;
275
276         dev_dbg(codec->dev, "Checking TWL audio default configuration\n");
277         for (i = 1; i <= TWL4030_REG_MISC_SET_2; i++) {
278                 twl_i2c_read_u8(TWL4030_MODULE_AUDIO_VOICE, &val, i);
279                 if (val != twl4030_reg[i]) {
280                         difference++;
281                         dev_dbg(codec->dev,
282                                  "Reg 0x%02x: chip: 0x%02x driver: 0x%02x\n",
283                                  i, val, twl4030_reg[i]);
284                 }
285         }
286         dev_dbg(codec->dev, "Found %d non-matching registers. %s\n",
287                  difference, difference ? "Not OK" : "OK");
288 }
289
290 static inline void twl4030_reset_registers(struct snd_soc_codec *codec)
291 {
292         int i;
293
294         /* set all audio section registers to reasonable defaults */
295         for (i = TWL4030_REG_OPTION; i <= TWL4030_REG_MISC_SET_2; i++)
296                 if (i != TWL4030_REG_APLL_CTL)
297                         twl4030_write(codec, i, twl4030_reg[i]);
298
299 }
300
301 static void twl4030_setup_pdata_of(struct twl4030_codec_data *pdata,
302                                    struct device_node *node)
303 {
304         int value;
305
306         of_property_read_u32(node, "ti,digimic_delay",
307                              &pdata->digimic_delay);
308         of_property_read_u32(node, "ti,ramp_delay_value",
309                              &pdata->ramp_delay_value);
310         of_property_read_u32(node, "ti,offset_cncl_path",
311                              &pdata->offset_cncl_path);
312         if (!of_property_read_u32(node, "ti,hs_extmute", &value))
313                 pdata->hs_extmute = value;
314
315         pdata->hs_extmute_gpio = of_get_named_gpio(node,
316                                                    "ti,hs_extmute_gpio", 0);
317         if (gpio_is_valid(pdata->hs_extmute_gpio))
318                 pdata->hs_extmute = 1;
319 }
320
321 static struct twl4030_codec_data *twl4030_get_pdata(struct snd_soc_codec *codec)
322 {
323         struct twl4030_codec_data *pdata = dev_get_platdata(codec->dev);
324         struct device_node *twl4030_codec_node = NULL;
325
326         twl4030_codec_node = of_find_node_by_name(codec->dev->parent->of_node,
327                                                   "codec");
328
329         if (!pdata && twl4030_codec_node) {
330                 pdata = devm_kzalloc(codec->dev,
331                                      sizeof(struct twl4030_codec_data),
332                                      GFP_KERNEL);
333                 if (!pdata) {
334                         dev_err(codec->dev, "Can not allocate memory\n");
335                         return NULL;
336                 }
337                 twl4030_setup_pdata_of(pdata, twl4030_codec_node);
338         }
339
340         return pdata;
341 }
342
343 static void twl4030_init_chip(struct snd_soc_codec *codec)
344 {
345         struct twl4030_codec_data *pdata;
346         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
347         u8 reg, byte;
348         int i = 0;
349
350         pdata = twl4030_get_pdata(codec);
351
352         if (pdata && pdata->hs_extmute) {
353                 if (gpio_is_valid(pdata->hs_extmute_gpio)) {
354                         int ret;
355
356                         if (!pdata->hs_extmute_gpio)
357                                 dev_warn(codec->dev,
358                                         "Extmute GPIO is 0 is this correct?\n");
359
360                         ret = gpio_request_one(pdata->hs_extmute_gpio,
361                                                GPIOF_OUT_INIT_LOW,
362                                                "hs_extmute");
363                         if (ret) {
364                                 dev_err(codec->dev,
365                                         "Failed to get hs_extmute GPIO\n");
366                                 pdata->hs_extmute_gpio = -1;
367                         }
368                 } else {
369                         u8 pin_mux;
370
371                         /* Set TWL4030 GPIO6 as EXTMUTE signal */
372                         twl_i2c_read_u8(TWL4030_MODULE_INTBR, &pin_mux,
373                                         TWL4030_PMBR1_REG);
374                         pin_mux &= ~TWL4030_GPIO6_PWM0_MUTE(0x03);
375                         pin_mux |= TWL4030_GPIO6_PWM0_MUTE(0x02);
376                         twl_i2c_write_u8(TWL4030_MODULE_INTBR, pin_mux,
377                                          TWL4030_PMBR1_REG);
378                 }
379         }
380
381         /* Check defaults, if instructed before anything else */
382         if (pdata && pdata->check_defaults)
383                 twl4030_check_defaults(codec);
384
385         /* Reset registers, if no setup data or if instructed to do so */
386         if (!pdata || (pdata && pdata->reset_registers))
387                 twl4030_reset_registers(codec);
388
389         /* Refresh APLL_CTL register from HW */
390         twl_i2c_read_u8(TWL4030_MODULE_AUDIO_VOICE, &byte,
391                             TWL4030_REG_APLL_CTL);
392         twl4030_write_reg_cache(codec, TWL4030_REG_APLL_CTL, byte);
393
394         /* anti-pop when changing analog gain */
395         reg = twl4030_read_reg_cache(codec, TWL4030_REG_MISC_SET_1);
396         twl4030_write(codec, TWL4030_REG_MISC_SET_1,
397                 reg | TWL4030_SMOOTH_ANAVOL_EN);
398
399         twl4030_write(codec, TWL4030_REG_OPTION,
400                 TWL4030_ATXL1_EN | TWL4030_ATXR1_EN |
401                 TWL4030_ARXL2_EN | TWL4030_ARXR2_EN);
402
403         /* REG_ARXR2_APGA_CTL reset according to the TRM: 0dB, DA_EN */
404         twl4030_write(codec, TWL4030_REG_ARXR2_APGA_CTL, 0x32);
405
406         /* Machine dependent setup */
407         if (!pdata)
408                 return;
409
410         twl4030->pdata = pdata;
411
412         reg = twl4030_read_reg_cache(codec, TWL4030_REG_HS_POPN_SET);
413         reg &= ~TWL4030_RAMP_DELAY;
414         reg |= (pdata->ramp_delay_value << 2);
415         twl4030_write_reg_cache(codec, TWL4030_REG_HS_POPN_SET, reg);
416
417         /* initiate offset cancellation */
418         twl4030_codec_enable(codec, 1);
419
420         reg = twl4030_read_reg_cache(codec, TWL4030_REG_ANAMICL);
421         reg &= ~TWL4030_OFFSET_CNCL_SEL;
422         reg |= pdata->offset_cncl_path;
423         twl4030_write(codec, TWL4030_REG_ANAMICL,
424                 reg | TWL4030_CNCL_OFFSET_START);
425
426         /*
427          * Wait for offset cancellation to complete.
428          * Since this takes a while, do not slam the i2c.
429          * Start polling the status after ~20ms.
430          */
431         msleep(20);
432         do {
433                 usleep_range(1000, 2000);
434                 twl_i2c_read_u8(TWL4030_MODULE_AUDIO_VOICE, &byte,
435                                     TWL4030_REG_ANAMICL);
436         } while ((i++ < 100) &&
437                  ((byte & TWL4030_CNCL_OFFSET_START) ==
438                   TWL4030_CNCL_OFFSET_START));
439
440         /* Make sure that the reg_cache has the same value as the HW */
441         twl4030_write_reg_cache(codec, TWL4030_REG_ANAMICL, byte);
442
443         twl4030_codec_enable(codec, 0);
444 }
445
446 static void twl4030_apll_enable(struct snd_soc_codec *codec, int enable)
447 {
448         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
449         int status = -1;
450
451         if (enable) {
452                 twl4030->apll_enabled++;
453                 if (twl4030->apll_enabled == 1)
454                         status = twl4030_audio_enable_resource(
455                                                         TWL4030_AUDIO_RES_APLL);
456         } else {
457                 twl4030->apll_enabled--;
458                 if (!twl4030->apll_enabled)
459                         status = twl4030_audio_disable_resource(
460                                                         TWL4030_AUDIO_RES_APLL);
461         }
462
463         if (status >= 0)
464                 twl4030_write_reg_cache(codec, TWL4030_REG_APLL_CTL, status);
465 }
466
467 /* Earpiece */
468 static const struct snd_kcontrol_new twl4030_dapm_earpiece_controls[] = {
469         SOC_DAPM_SINGLE("Voice", TWL4030_REG_EAR_CTL, 0, 1, 0),
470         SOC_DAPM_SINGLE("AudioL1", TWL4030_REG_EAR_CTL, 1, 1, 0),
471         SOC_DAPM_SINGLE("AudioL2", TWL4030_REG_EAR_CTL, 2, 1, 0),
472         SOC_DAPM_SINGLE("AudioR1", TWL4030_REG_EAR_CTL, 3, 1, 0),
473 };
474
475 /* PreDrive Left */
476 static const struct snd_kcontrol_new twl4030_dapm_predrivel_controls[] = {
477         SOC_DAPM_SINGLE("Voice", TWL4030_REG_PREDL_CTL, 0, 1, 0),
478         SOC_DAPM_SINGLE("AudioL1", TWL4030_REG_PREDL_CTL, 1, 1, 0),
479         SOC_DAPM_SINGLE("AudioL2", TWL4030_REG_PREDL_CTL, 2, 1, 0),
480         SOC_DAPM_SINGLE("AudioR2", TWL4030_REG_PREDL_CTL, 3, 1, 0),
481 };
482
483 /* PreDrive Right */
484 static const struct snd_kcontrol_new twl4030_dapm_predriver_controls[] = {
485         SOC_DAPM_SINGLE("Voice", TWL4030_REG_PREDR_CTL, 0, 1, 0),
486         SOC_DAPM_SINGLE("AudioR1", TWL4030_REG_PREDR_CTL, 1, 1, 0),
487         SOC_DAPM_SINGLE("AudioR2", TWL4030_REG_PREDR_CTL, 2, 1, 0),
488         SOC_DAPM_SINGLE("AudioL2", TWL4030_REG_PREDR_CTL, 3, 1, 0),
489 };
490
491 /* Headset Left */
492 static const struct snd_kcontrol_new twl4030_dapm_hsol_controls[] = {
493         SOC_DAPM_SINGLE("Voice", TWL4030_REG_HS_SEL, 0, 1, 0),
494         SOC_DAPM_SINGLE("AudioL1", TWL4030_REG_HS_SEL, 1, 1, 0),
495         SOC_DAPM_SINGLE("AudioL2", TWL4030_REG_HS_SEL, 2, 1, 0),
496 };
497
498 /* Headset Right */
499 static const struct snd_kcontrol_new twl4030_dapm_hsor_controls[] = {
500         SOC_DAPM_SINGLE("Voice", TWL4030_REG_HS_SEL, 3, 1, 0),
501         SOC_DAPM_SINGLE("AudioR1", TWL4030_REG_HS_SEL, 4, 1, 0),
502         SOC_DAPM_SINGLE("AudioR2", TWL4030_REG_HS_SEL, 5, 1, 0),
503 };
504
505 /* Carkit Left */
506 static const struct snd_kcontrol_new twl4030_dapm_carkitl_controls[] = {
507         SOC_DAPM_SINGLE("Voice", TWL4030_REG_PRECKL_CTL, 0, 1, 0),
508         SOC_DAPM_SINGLE("AudioL1", TWL4030_REG_PRECKL_CTL, 1, 1, 0),
509         SOC_DAPM_SINGLE("AudioL2", TWL4030_REG_PRECKL_CTL, 2, 1, 0),
510 };
511
512 /* Carkit Right */
513 static const struct snd_kcontrol_new twl4030_dapm_carkitr_controls[] = {
514         SOC_DAPM_SINGLE("Voice", TWL4030_REG_PRECKR_CTL, 0, 1, 0),
515         SOC_DAPM_SINGLE("AudioR1", TWL4030_REG_PRECKR_CTL, 1, 1, 0),
516         SOC_DAPM_SINGLE("AudioR2", TWL4030_REG_PRECKR_CTL, 2, 1, 0),
517 };
518
519 /* Handsfree Left */
520 static const char *twl4030_handsfreel_texts[] =
521                 {"Voice", "AudioL1", "AudioL2", "AudioR2"};
522
523 static const struct soc_enum twl4030_handsfreel_enum =
524         SOC_ENUM_SINGLE(TWL4030_REG_HFL_CTL, 0,
525                         ARRAY_SIZE(twl4030_handsfreel_texts),
526                         twl4030_handsfreel_texts);
527
528 static const struct snd_kcontrol_new twl4030_dapm_handsfreel_control =
529 SOC_DAPM_ENUM("Route", twl4030_handsfreel_enum);
530
531 /* Handsfree Left virtual mute */
532 static const struct snd_kcontrol_new twl4030_dapm_handsfreelmute_control =
533         SOC_DAPM_SINGLE_VIRT("Switch", 1);
534
535 /* Handsfree Right */
536 static const char *twl4030_handsfreer_texts[] =
537                 {"Voice", "AudioR1", "AudioR2", "AudioL2"};
538
539 static const struct soc_enum twl4030_handsfreer_enum =
540         SOC_ENUM_SINGLE(TWL4030_REG_HFR_CTL, 0,
541                         ARRAY_SIZE(twl4030_handsfreer_texts),
542                         twl4030_handsfreer_texts);
543
544 static const struct snd_kcontrol_new twl4030_dapm_handsfreer_control =
545 SOC_DAPM_ENUM("Route", twl4030_handsfreer_enum);
546
547 /* Handsfree Right virtual mute */
548 static const struct snd_kcontrol_new twl4030_dapm_handsfreermute_control =
549         SOC_DAPM_SINGLE_VIRT("Switch", 1);
550
551 /* Vibra */
552 /* Vibra audio path selection */
553 static const char *twl4030_vibra_texts[] =
554                 {"AudioL1", "AudioR1", "AudioL2", "AudioR2"};
555
556 static const struct soc_enum twl4030_vibra_enum =
557         SOC_ENUM_SINGLE(TWL4030_REG_VIBRA_CTL, 2,
558                         ARRAY_SIZE(twl4030_vibra_texts),
559                         twl4030_vibra_texts);
560
561 static const struct snd_kcontrol_new twl4030_dapm_vibra_control =
562 SOC_DAPM_ENUM("Route", twl4030_vibra_enum);
563
564 /* Vibra path selection: local vibrator (PWM) or audio driven */
565 static const char *twl4030_vibrapath_texts[] =
566                 {"Local vibrator", "Audio"};
567
568 static const struct soc_enum twl4030_vibrapath_enum =
569         SOC_ENUM_SINGLE(TWL4030_REG_VIBRA_CTL, 4,
570                         ARRAY_SIZE(twl4030_vibrapath_texts),
571                         twl4030_vibrapath_texts);
572
573 static const struct snd_kcontrol_new twl4030_dapm_vibrapath_control =
574 SOC_DAPM_ENUM("Route", twl4030_vibrapath_enum);
575
576 /* Left analog microphone selection */
577 static const struct snd_kcontrol_new twl4030_dapm_analoglmic_controls[] = {
578         SOC_DAPM_SINGLE("Main Mic Capture Switch",
579                         TWL4030_REG_ANAMICL, 0, 1, 0),
580         SOC_DAPM_SINGLE("Headset Mic Capture Switch",
581                         TWL4030_REG_ANAMICL, 1, 1, 0),
582         SOC_DAPM_SINGLE("AUXL Capture Switch",
583                         TWL4030_REG_ANAMICL, 2, 1, 0),
584         SOC_DAPM_SINGLE("Carkit Mic Capture Switch",
585                         TWL4030_REG_ANAMICL, 3, 1, 0),
586 };
587
588 /* Right analog microphone selection */
589 static const struct snd_kcontrol_new twl4030_dapm_analogrmic_controls[] = {
590         SOC_DAPM_SINGLE("Sub Mic Capture Switch", TWL4030_REG_ANAMICR, 0, 1, 0),
591         SOC_DAPM_SINGLE("AUXR Capture Switch", TWL4030_REG_ANAMICR, 2, 1, 0),
592 };
593
594 /* TX1 L/R Analog/Digital microphone selection */
595 static const char *twl4030_micpathtx1_texts[] =
596                 {"Analog", "Digimic0"};
597
598 static const struct soc_enum twl4030_micpathtx1_enum =
599         SOC_ENUM_SINGLE(TWL4030_REG_ADCMICSEL, 0,
600                         ARRAY_SIZE(twl4030_micpathtx1_texts),
601                         twl4030_micpathtx1_texts);
602
603 static const struct snd_kcontrol_new twl4030_dapm_micpathtx1_control =
604 SOC_DAPM_ENUM("Route", twl4030_micpathtx1_enum);
605
606 /* TX2 L/R Analog/Digital microphone selection */
607 static const char *twl4030_micpathtx2_texts[] =
608                 {"Analog", "Digimic1"};
609
610 static const struct soc_enum twl4030_micpathtx2_enum =
611         SOC_ENUM_SINGLE(TWL4030_REG_ADCMICSEL, 2,
612                         ARRAY_SIZE(twl4030_micpathtx2_texts),
613                         twl4030_micpathtx2_texts);
614
615 static const struct snd_kcontrol_new twl4030_dapm_micpathtx2_control =
616 SOC_DAPM_ENUM("Route", twl4030_micpathtx2_enum);
617
618 /* Analog bypass for AudioR1 */
619 static const struct snd_kcontrol_new twl4030_dapm_abypassr1_control =
620         SOC_DAPM_SINGLE("Switch", TWL4030_REG_ARXR1_APGA_CTL, 2, 1, 0);
621
622 /* Analog bypass for AudioL1 */
623 static const struct snd_kcontrol_new twl4030_dapm_abypassl1_control =
624         SOC_DAPM_SINGLE("Switch", TWL4030_REG_ARXL1_APGA_CTL, 2, 1, 0);
625
626 /* Analog bypass for AudioR2 */
627 static const struct snd_kcontrol_new twl4030_dapm_abypassr2_control =
628         SOC_DAPM_SINGLE("Switch", TWL4030_REG_ARXR2_APGA_CTL, 2, 1, 0);
629
630 /* Analog bypass for AudioL2 */
631 static const struct snd_kcontrol_new twl4030_dapm_abypassl2_control =
632         SOC_DAPM_SINGLE("Switch", TWL4030_REG_ARXL2_APGA_CTL, 2, 1, 0);
633
634 /* Analog bypass for Voice */
635 static const struct snd_kcontrol_new twl4030_dapm_abypassv_control =
636         SOC_DAPM_SINGLE("Switch", TWL4030_REG_VDL_APGA_CTL, 2, 1, 0);
637
638 /* Digital bypass gain, mute instead of -30dB */
639 static const unsigned int twl4030_dapm_dbypass_tlv[] = {
640         TLV_DB_RANGE_HEAD(3),
641         0, 1, TLV_DB_SCALE_ITEM(-3000, 600, 1),
642         2, 3, TLV_DB_SCALE_ITEM(-2400, 0, 0),
643         4, 7, TLV_DB_SCALE_ITEM(-1800, 600, 0),
644 };
645
646 /* Digital bypass left (TX1L -> RX2L) */
647 static const struct snd_kcontrol_new twl4030_dapm_dbypassl_control =
648         SOC_DAPM_SINGLE_TLV("Volume",
649                         TWL4030_REG_ATX2ARXPGA, 3, 7, 0,
650                         twl4030_dapm_dbypass_tlv);
651
652 /* Digital bypass right (TX1R -> RX2R) */
653 static const struct snd_kcontrol_new twl4030_dapm_dbypassr_control =
654         SOC_DAPM_SINGLE_TLV("Volume",
655                         TWL4030_REG_ATX2ARXPGA, 0, 7, 0,
656                         twl4030_dapm_dbypass_tlv);
657
658 /*
659  * Voice Sidetone GAIN volume control:
660  * from -51 to -10 dB in 1 dB steps (mute instead of -51 dB)
661  */
662 static DECLARE_TLV_DB_SCALE(twl4030_dapm_dbypassv_tlv, -5100, 100, 1);
663
664 /* Digital bypass voice: sidetone (VUL -> VDL)*/
665 static const struct snd_kcontrol_new twl4030_dapm_dbypassv_control =
666         SOC_DAPM_SINGLE_TLV("Volume",
667                         TWL4030_REG_VSTPGA, 0, 0x29, 0,
668                         twl4030_dapm_dbypassv_tlv);
669
670 /*
671  * Output PGA builder:
672  * Handle the muting and unmuting of the given output (turning off the
673  * amplifier associated with the output pin)
674  * On mute bypass the reg_cache and write 0 to the register
675  * On unmute: restore the register content from the reg_cache
676  * Outputs handled in this way:  Earpiece, PreDrivL/R, CarkitL/R
677  */
678 #define TWL4030_OUTPUT_PGA(pin_name, reg, mask)                         \
679 static int pin_name##pga_event(struct snd_soc_dapm_widget *w,           \
680                 struct snd_kcontrol *kcontrol, int event)               \
681 {                                                                       \
682         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(w->codec); \
683                                                                         \
684         switch (event) {                                                \
685         case SND_SOC_DAPM_POST_PMU:                                     \
686                 twl4030->pin_name##_enabled = 1;                        \
687                 twl4030_write(w->codec, reg,                            \
688                         twl4030_read_reg_cache(w->codec, reg));         \
689                 break;                                                  \
690         case SND_SOC_DAPM_POST_PMD:                                     \
691                 twl4030->pin_name##_enabled = 0;                        \
692                 twl_i2c_write_u8(TWL4030_MODULE_AUDIO_VOICE,            \
693                                         0, reg);                        \
694                 break;                                                  \
695         }                                                               \
696         return 0;                                                       \
697 }
698
699 TWL4030_OUTPUT_PGA(earpiece, TWL4030_REG_EAR_CTL, TWL4030_EAR_GAIN);
700 TWL4030_OUTPUT_PGA(predrivel, TWL4030_REG_PREDL_CTL, TWL4030_PREDL_GAIN);
701 TWL4030_OUTPUT_PGA(predriver, TWL4030_REG_PREDR_CTL, TWL4030_PREDR_GAIN);
702 TWL4030_OUTPUT_PGA(carkitl, TWL4030_REG_PRECKL_CTL, TWL4030_PRECKL_GAIN);
703 TWL4030_OUTPUT_PGA(carkitr, TWL4030_REG_PRECKR_CTL, TWL4030_PRECKR_GAIN);
704
705 static void handsfree_ramp(struct snd_soc_codec *codec, int reg, int ramp)
706 {
707         unsigned char hs_ctl;
708
709         hs_ctl = twl4030_read_reg_cache(codec, reg);
710
711         if (ramp) {
712                 /* HF ramp-up */
713                 hs_ctl |= TWL4030_HF_CTL_REF_EN;
714                 twl4030_write(codec, reg, hs_ctl);
715                 udelay(10);
716                 hs_ctl |= TWL4030_HF_CTL_RAMP_EN;
717                 twl4030_write(codec, reg, hs_ctl);
718                 udelay(40);
719                 hs_ctl |= TWL4030_HF_CTL_LOOP_EN;
720                 hs_ctl |= TWL4030_HF_CTL_HB_EN;
721                 twl4030_write(codec, reg, hs_ctl);
722         } else {
723                 /* HF ramp-down */
724                 hs_ctl &= ~TWL4030_HF_CTL_LOOP_EN;
725                 hs_ctl &= ~TWL4030_HF_CTL_HB_EN;
726                 twl4030_write(codec, reg, hs_ctl);
727                 hs_ctl &= ~TWL4030_HF_CTL_RAMP_EN;
728                 twl4030_write(codec, reg, hs_ctl);
729                 udelay(40);
730                 hs_ctl &= ~TWL4030_HF_CTL_REF_EN;
731                 twl4030_write(codec, reg, hs_ctl);
732         }
733 }
734
735 static int handsfreelpga_event(struct snd_soc_dapm_widget *w,
736                 struct snd_kcontrol *kcontrol, int event)
737 {
738         switch (event) {
739         case SND_SOC_DAPM_POST_PMU:
740                 handsfree_ramp(w->codec, TWL4030_REG_HFL_CTL, 1);
741                 break;
742         case SND_SOC_DAPM_POST_PMD:
743                 handsfree_ramp(w->codec, TWL4030_REG_HFL_CTL, 0);
744                 break;
745         }
746         return 0;
747 }
748
749 static int handsfreerpga_event(struct snd_soc_dapm_widget *w,
750                 struct snd_kcontrol *kcontrol, int event)
751 {
752         switch (event) {
753         case SND_SOC_DAPM_POST_PMU:
754                 handsfree_ramp(w->codec, TWL4030_REG_HFR_CTL, 1);
755                 break;
756         case SND_SOC_DAPM_POST_PMD:
757                 handsfree_ramp(w->codec, TWL4030_REG_HFR_CTL, 0);
758                 break;
759         }
760         return 0;
761 }
762
763 static int vibramux_event(struct snd_soc_dapm_widget *w,
764                 struct snd_kcontrol *kcontrol, int event)
765 {
766         twl4030_write(w->codec, TWL4030_REG_VIBRA_SET, 0xff);
767         return 0;
768 }
769
770 static int apll_event(struct snd_soc_dapm_widget *w,
771                 struct snd_kcontrol *kcontrol, int event)
772 {
773         switch (event) {
774         case SND_SOC_DAPM_PRE_PMU:
775                 twl4030_apll_enable(w->codec, 1);
776                 break;
777         case SND_SOC_DAPM_POST_PMD:
778                 twl4030_apll_enable(w->codec, 0);
779                 break;
780         }
781         return 0;
782 }
783
784 static int aif_event(struct snd_soc_dapm_widget *w,
785                 struct snd_kcontrol *kcontrol, int event)
786 {
787         u8 audio_if;
788
789         audio_if = twl4030_read_reg_cache(w->codec, TWL4030_REG_AUDIO_IF);
790         switch (event) {
791         case SND_SOC_DAPM_PRE_PMU:
792                 /* Enable AIF */
793                 /* enable the PLL before we use it to clock the DAI */
794                 twl4030_apll_enable(w->codec, 1);
795
796                 twl4030_write(w->codec, TWL4030_REG_AUDIO_IF,
797                                                 audio_if | TWL4030_AIF_EN);
798                 break;
799         case SND_SOC_DAPM_POST_PMD:
800                 /* disable the DAI before we stop it's source PLL */
801                 twl4030_write(w->codec, TWL4030_REG_AUDIO_IF,
802                                                 audio_if &  ~TWL4030_AIF_EN);
803                 twl4030_apll_enable(w->codec, 0);
804                 break;
805         }
806         return 0;
807 }
808
809 static void headset_ramp(struct snd_soc_codec *codec, int ramp)
810 {
811         unsigned char hs_gain, hs_pop;
812         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
813         struct twl4030_codec_data *pdata = twl4030->pdata;
814         /* Base values for ramp delay calculation: 2^19 - 2^26 */
815         unsigned int ramp_base[] = {524288, 1048576, 2097152, 4194304,
816                                     8388608, 16777216, 33554432, 67108864};
817         unsigned int delay;
818
819         hs_gain = twl4030_read_reg_cache(codec, TWL4030_REG_HS_GAIN_SET);
820         hs_pop = twl4030_read_reg_cache(codec, TWL4030_REG_HS_POPN_SET);
821         delay = (ramp_base[(hs_pop & TWL4030_RAMP_DELAY) >> 2] /
822                 twl4030->sysclk) + 1;
823
824         /* Enable external mute control, this dramatically reduces
825          * the pop-noise */
826         if (pdata && pdata->hs_extmute) {
827                 if (gpio_is_valid(pdata->hs_extmute_gpio)) {
828                         gpio_set_value(pdata->hs_extmute_gpio, 1);
829                 } else {
830                         hs_pop |= TWL4030_EXTMUTE;
831                         twl4030_write(codec, TWL4030_REG_HS_POPN_SET, hs_pop);
832                 }
833         }
834
835         if (ramp) {
836                 /* Headset ramp-up according to the TRM */
837                 hs_pop |= TWL4030_VMID_EN;
838                 twl4030_write(codec, TWL4030_REG_HS_POPN_SET, hs_pop);
839                 /* Actually write to the register */
840                 twl_i2c_write_u8(TWL4030_MODULE_AUDIO_VOICE,
841                                         hs_gain,
842                                         TWL4030_REG_HS_GAIN_SET);
843                 hs_pop |= TWL4030_RAMP_EN;
844                 twl4030_write(codec, TWL4030_REG_HS_POPN_SET, hs_pop);
845                 /* Wait ramp delay time + 1, so the VMID can settle */
846                 twl4030_wait_ms(delay);
847         } else {
848                 /* Headset ramp-down _not_ according to
849                  * the TRM, but in a way that it is working */
850                 hs_pop &= ~TWL4030_RAMP_EN;
851                 twl4030_write(codec, TWL4030_REG_HS_POPN_SET, hs_pop);
852                 /* Wait ramp delay time + 1, so the VMID can settle */
853                 twl4030_wait_ms(delay);
854                 /* Bypass the reg_cache to mute the headset */
855                 twl_i2c_write_u8(TWL4030_MODULE_AUDIO_VOICE,
856                                         hs_gain & (~0x0f),
857                                         TWL4030_REG_HS_GAIN_SET);
858
859                 hs_pop &= ~TWL4030_VMID_EN;
860                 twl4030_write(codec, TWL4030_REG_HS_POPN_SET, hs_pop);
861         }
862
863         /* Disable external mute */
864         if (pdata && pdata->hs_extmute) {
865                 if (gpio_is_valid(pdata->hs_extmute_gpio)) {
866                         gpio_set_value(pdata->hs_extmute_gpio, 0);
867                 } else {
868                         hs_pop &= ~TWL4030_EXTMUTE;
869                         twl4030_write(codec, TWL4030_REG_HS_POPN_SET, hs_pop);
870                 }
871         }
872 }
873
874 static int headsetlpga_event(struct snd_soc_dapm_widget *w,
875                 struct snd_kcontrol *kcontrol, int event)
876 {
877         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(w->codec);
878
879         switch (event) {
880         case SND_SOC_DAPM_POST_PMU:
881                 /* Do the ramp-up only once */
882                 if (!twl4030->hsr_enabled)
883                         headset_ramp(w->codec, 1);
884
885                 twl4030->hsl_enabled = 1;
886                 break;
887         case SND_SOC_DAPM_POST_PMD:
888                 /* Do the ramp-down only if both headsetL/R is disabled */
889                 if (!twl4030->hsr_enabled)
890                         headset_ramp(w->codec, 0);
891
892                 twl4030->hsl_enabled = 0;
893                 break;
894         }
895         return 0;
896 }
897
898 static int headsetrpga_event(struct snd_soc_dapm_widget *w,
899                 struct snd_kcontrol *kcontrol, int event)
900 {
901         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(w->codec);
902
903         switch (event) {
904         case SND_SOC_DAPM_POST_PMU:
905                 /* Do the ramp-up only once */
906                 if (!twl4030->hsl_enabled)
907                         headset_ramp(w->codec, 1);
908
909                 twl4030->hsr_enabled = 1;
910                 break;
911         case SND_SOC_DAPM_POST_PMD:
912                 /* Do the ramp-down only if both headsetL/R is disabled */
913                 if (!twl4030->hsl_enabled)
914                         headset_ramp(w->codec, 0);
915
916                 twl4030->hsr_enabled = 0;
917                 break;
918         }
919         return 0;
920 }
921
922 static int digimic_event(struct snd_soc_dapm_widget *w,
923                 struct snd_kcontrol *kcontrol, int event)
924 {
925         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(w->codec);
926         struct twl4030_codec_data *pdata = twl4030->pdata;
927
928         if (pdata && pdata->digimic_delay)
929                 twl4030_wait_ms(pdata->digimic_delay);
930         return 0;
931 }
932
933 /*
934  * Some of the gain controls in TWL (mostly those which are associated with
935  * the outputs) are implemented in an interesting way:
936  * 0x0 : Power down (mute)
937  * 0x1 : 6dB
938  * 0x2 : 0 dB
939  * 0x3 : -6 dB
940  * Inverting not going to help with these.
941  * Custom volsw and volsw_2r get/put functions to handle these gain bits.
942  */
943 static int snd_soc_get_volsw_twl4030(struct snd_kcontrol *kcontrol,
944         struct snd_ctl_elem_value *ucontrol)
945 {
946         struct soc_mixer_control *mc =
947                 (struct soc_mixer_control *)kcontrol->private_value;
948         struct snd_soc_codec *codec = snd_kcontrol_chip(kcontrol);
949         unsigned int reg = mc->reg;
950         unsigned int shift = mc->shift;
951         unsigned int rshift = mc->rshift;
952         int max = mc->max;
953         int mask = (1 << fls(max)) - 1;
954
955         ucontrol->value.integer.value[0] =
956                 (snd_soc_read(codec, reg) >> shift) & mask;
957         if (ucontrol->value.integer.value[0])
958                 ucontrol->value.integer.value[0] =
959                         max + 1 - ucontrol->value.integer.value[0];
960
961         if (shift != rshift) {
962                 ucontrol->value.integer.value[1] =
963                         (snd_soc_read(codec, reg) >> rshift) & mask;
964                 if (ucontrol->value.integer.value[1])
965                         ucontrol->value.integer.value[1] =
966                                 max + 1 - ucontrol->value.integer.value[1];
967         }
968
969         return 0;
970 }
971
972 static int snd_soc_put_volsw_twl4030(struct snd_kcontrol *kcontrol,
973         struct snd_ctl_elem_value *ucontrol)
974 {
975         struct soc_mixer_control *mc =
976                 (struct soc_mixer_control *)kcontrol->private_value;
977         struct snd_soc_codec *codec = snd_kcontrol_chip(kcontrol);
978         unsigned int reg = mc->reg;
979         unsigned int shift = mc->shift;
980         unsigned int rshift = mc->rshift;
981         int max = mc->max;
982         int mask = (1 << fls(max)) - 1;
983         unsigned short val, val2, val_mask;
984
985         val = (ucontrol->value.integer.value[0] & mask);
986
987         val_mask = mask << shift;
988         if (val)
989                 val = max + 1 - val;
990         val = val << shift;
991         if (shift != rshift) {
992                 val2 = (ucontrol->value.integer.value[1] & mask);
993                 val_mask |= mask << rshift;
994                 if (val2)
995                         val2 = max + 1 - val2;
996                 val |= val2 << rshift;
997         }
998         return snd_soc_update_bits(codec, reg, val_mask, val);
999 }
1000
1001 static int snd_soc_get_volsw_r2_twl4030(struct snd_kcontrol *kcontrol,
1002         struct snd_ctl_elem_value *ucontrol)
1003 {
1004         struct soc_mixer_control *mc =
1005                 (struct soc_mixer_control *)kcontrol->private_value;
1006         struct snd_soc_codec *codec = snd_kcontrol_chip(kcontrol);
1007         unsigned int reg = mc->reg;
1008         unsigned int reg2 = mc->rreg;
1009         unsigned int shift = mc->shift;
1010         int max = mc->max;
1011         int mask = (1<<fls(max))-1;
1012
1013         ucontrol->value.integer.value[0] =
1014                 (snd_soc_read(codec, reg) >> shift) & mask;
1015         ucontrol->value.integer.value[1] =
1016                 (snd_soc_read(codec, reg2) >> shift) & mask;
1017
1018         if (ucontrol->value.integer.value[0])
1019                 ucontrol->value.integer.value[0] =
1020                         max + 1 - ucontrol->value.integer.value[0];
1021         if (ucontrol->value.integer.value[1])
1022                 ucontrol->value.integer.value[1] =
1023                         max + 1 - ucontrol->value.integer.value[1];
1024
1025         return 0;
1026 }
1027
1028 static int snd_soc_put_volsw_r2_twl4030(struct snd_kcontrol *kcontrol,
1029         struct snd_ctl_elem_value *ucontrol)
1030 {
1031         struct soc_mixer_control *mc =
1032                 (struct soc_mixer_control *)kcontrol->private_value;
1033         struct snd_soc_codec *codec = snd_kcontrol_chip(kcontrol);
1034         unsigned int reg = mc->reg;
1035         unsigned int reg2 = mc->rreg;
1036         unsigned int shift = mc->shift;
1037         int max = mc->max;
1038         int mask = (1 << fls(max)) - 1;
1039         int err;
1040         unsigned short val, val2, val_mask;
1041
1042         val_mask = mask << shift;
1043         val = (ucontrol->value.integer.value[0] & mask);
1044         val2 = (ucontrol->value.integer.value[1] & mask);
1045
1046         if (val)
1047                 val = max + 1 - val;
1048         if (val2)
1049                 val2 = max + 1 - val2;
1050
1051         val = val << shift;
1052         val2 = val2 << shift;
1053
1054         err = snd_soc_update_bits(codec, reg, val_mask, val);
1055         if (err < 0)
1056                 return err;
1057
1058         err = snd_soc_update_bits(codec, reg2, val_mask, val2);
1059         return err;
1060 }
1061
1062 /* Codec operation modes */
1063 static const char *twl4030_op_modes_texts[] = {
1064         "Option 2 (voice/audio)", "Option 1 (audio)"
1065 };
1066
1067 static const struct soc_enum twl4030_op_modes_enum =
1068         SOC_ENUM_SINGLE(TWL4030_REG_CODEC_MODE, 0,
1069                         ARRAY_SIZE(twl4030_op_modes_texts),
1070                         twl4030_op_modes_texts);
1071
1072 static int snd_soc_put_twl4030_opmode_enum_double(struct snd_kcontrol *kcontrol,
1073         struct snd_ctl_elem_value *ucontrol)
1074 {
1075         struct snd_soc_codec *codec = snd_kcontrol_chip(kcontrol);
1076         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
1077         struct soc_enum *e = (struct soc_enum *)kcontrol->private_value;
1078         unsigned short val;
1079         unsigned short mask;
1080
1081         if (twl4030->configured) {
1082                 dev_err(codec->dev,
1083                         "operation mode cannot be changed on-the-fly\n");
1084                 return -EBUSY;
1085         }
1086
1087         if (ucontrol->value.enumerated.item[0] > e->max - 1)
1088                 return -EINVAL;
1089
1090         val = ucontrol->value.enumerated.item[0] << e->shift_l;
1091         mask = e->mask << e->shift_l;
1092         if (e->shift_l != e->shift_r) {
1093                 if (ucontrol->value.enumerated.item[1] > e->max - 1)
1094                         return -EINVAL;
1095                 val |= ucontrol->value.enumerated.item[1] << e->shift_r;
1096                 mask |= e->mask << e->shift_r;
1097         }
1098
1099         return snd_soc_update_bits(codec, e->reg, mask, val);
1100 }
1101
1102 /*
1103  * FGAIN volume control:
1104  * from -62 to 0 dB in 1 dB steps (mute instead of -63 dB)
1105  */
1106 static DECLARE_TLV_DB_SCALE(digital_fine_tlv, -6300, 100, 1);
1107
1108 /*
1109  * CGAIN volume control:
1110  * 0 dB to 12 dB in 6 dB steps
1111  * value 2 and 3 means 12 dB
1112  */
1113 static DECLARE_TLV_DB_SCALE(digital_coarse_tlv, 0, 600, 0);
1114
1115 /*
1116  * Voice Downlink GAIN volume control:
1117  * from -37 to 12 dB in 1 dB steps (mute instead of -37 dB)
1118  */
1119 static DECLARE_TLV_DB_SCALE(digital_voice_downlink_tlv, -3700, 100, 1);
1120
1121 /*
1122  * Analog playback gain
1123  * -24 dB to 12 dB in 2 dB steps
1124  */
1125 static DECLARE_TLV_DB_SCALE(analog_tlv, -2400, 200, 0);
1126
1127 /*
1128  * Gain controls tied to outputs
1129  * -6 dB to 6 dB in 6 dB steps (mute instead of -12)
1130  */
1131 static DECLARE_TLV_DB_SCALE(output_tvl, -1200, 600, 1);
1132
1133 /*
1134  * Gain control for earpiece amplifier
1135  * 0 dB to 12 dB in 6 dB steps (mute instead of -6)
1136  */
1137 static DECLARE_TLV_DB_SCALE(output_ear_tvl, -600, 600, 1);
1138
1139 /*
1140  * Capture gain after the ADCs
1141  * from 0 dB to 31 dB in 1 dB steps
1142  */
1143 static DECLARE_TLV_DB_SCALE(digital_capture_tlv, 0, 100, 0);
1144
1145 /*
1146  * Gain control for input amplifiers
1147  * 0 dB to 30 dB in 6 dB steps
1148  */
1149 static DECLARE_TLV_DB_SCALE(input_gain_tlv, 0, 600, 0);
1150
1151 /* AVADC clock priority */
1152 static const char *twl4030_avadc_clk_priority_texts[] = {
1153         "Voice high priority", "HiFi high priority"
1154 };
1155
1156 static const struct soc_enum twl4030_avadc_clk_priority_enum =
1157         SOC_ENUM_SINGLE(TWL4030_REG_AVADC_CTL, 2,
1158                         ARRAY_SIZE(twl4030_avadc_clk_priority_texts),
1159                         twl4030_avadc_clk_priority_texts);
1160
1161 static const char *twl4030_rampdelay_texts[] = {
1162         "27/20/14 ms", "55/40/27 ms", "109/81/55 ms", "218/161/109 ms",
1163         "437/323/218 ms", "874/645/437 ms", "1748/1291/874 ms",
1164         "3495/2581/1748 ms"
1165 };
1166
1167 static const struct soc_enum twl4030_rampdelay_enum =
1168         SOC_ENUM_SINGLE(TWL4030_REG_HS_POPN_SET, 2,
1169                         ARRAY_SIZE(twl4030_rampdelay_texts),
1170                         twl4030_rampdelay_texts);
1171
1172 /* Vibra H-bridge direction mode */
1173 static const char *twl4030_vibradirmode_texts[] = {
1174         "Vibra H-bridge direction", "Audio data MSB",
1175 };
1176
1177 static const struct soc_enum twl4030_vibradirmode_enum =
1178         SOC_ENUM_SINGLE(TWL4030_REG_VIBRA_CTL, 5,
1179                         ARRAY_SIZE(twl4030_vibradirmode_texts),
1180                         twl4030_vibradirmode_texts);
1181
1182 /* Vibra H-bridge direction */
1183 static const char *twl4030_vibradir_texts[] = {
1184         "Positive polarity", "Negative polarity",
1185 };
1186
1187 static const struct soc_enum twl4030_vibradir_enum =
1188         SOC_ENUM_SINGLE(TWL4030_REG_VIBRA_CTL, 1,
1189                         ARRAY_SIZE(twl4030_vibradir_texts),
1190                         twl4030_vibradir_texts);
1191
1192 /* Digimic Left and right swapping */
1193 static const char *twl4030_digimicswap_texts[] = {
1194         "Not swapped", "Swapped",
1195 };
1196
1197 static const struct soc_enum twl4030_digimicswap_enum =
1198         SOC_ENUM_SINGLE(TWL4030_REG_MISC_SET_1, 0,
1199                         ARRAY_SIZE(twl4030_digimicswap_texts),
1200                         twl4030_digimicswap_texts);
1201
1202 static const struct snd_kcontrol_new twl4030_snd_controls[] = {
1203         /* Codec operation mode control */
1204         SOC_ENUM_EXT("Codec Operation Mode", twl4030_op_modes_enum,
1205                 snd_soc_get_enum_double,
1206                 snd_soc_put_twl4030_opmode_enum_double),
1207
1208         /* Common playback gain controls */
1209         SOC_DOUBLE_R_TLV("DAC1 Digital Fine Playback Volume",
1210                 TWL4030_REG_ARXL1PGA, TWL4030_REG_ARXR1PGA,
1211                 0, 0x3f, 0, digital_fine_tlv),
1212         SOC_DOUBLE_R_TLV("DAC2 Digital Fine Playback Volume",
1213                 TWL4030_REG_ARXL2PGA, TWL4030_REG_ARXR2PGA,
1214                 0, 0x3f, 0, digital_fine_tlv),
1215
1216         SOC_DOUBLE_R_TLV("DAC1 Digital Coarse Playback Volume",
1217                 TWL4030_REG_ARXL1PGA, TWL4030_REG_ARXR1PGA,
1218                 6, 0x2, 0, digital_coarse_tlv),
1219         SOC_DOUBLE_R_TLV("DAC2 Digital Coarse Playback Volume",
1220                 TWL4030_REG_ARXL2PGA, TWL4030_REG_ARXR2PGA,
1221                 6, 0x2, 0, digital_coarse_tlv),
1222
1223         SOC_DOUBLE_R_TLV("DAC1 Analog Playback Volume",
1224                 TWL4030_REG_ARXL1_APGA_CTL, TWL4030_REG_ARXR1_APGA_CTL,
1225                 3, 0x12, 1, analog_tlv),
1226         SOC_DOUBLE_R_TLV("DAC2 Analog Playback Volume",
1227                 TWL4030_REG_ARXL2_APGA_CTL, TWL4030_REG_ARXR2_APGA_CTL,
1228                 3, 0x12, 1, analog_tlv),
1229         SOC_DOUBLE_R("DAC1 Analog Playback Switch",
1230                 TWL4030_REG_ARXL1_APGA_CTL, TWL4030_REG_ARXR1_APGA_CTL,
1231                 1, 1, 0),
1232         SOC_DOUBLE_R("DAC2 Analog Playback Switch",
1233                 TWL4030_REG_ARXL2_APGA_CTL, TWL4030_REG_ARXR2_APGA_CTL,
1234                 1, 1, 0),
1235
1236         /* Common voice downlink gain controls */
1237         SOC_SINGLE_TLV("DAC Voice Digital Downlink Volume",
1238                 TWL4030_REG_VRXPGA, 0, 0x31, 0, digital_voice_downlink_tlv),
1239
1240         SOC_SINGLE_TLV("DAC Voice Analog Downlink Volume",
1241                 TWL4030_REG_VDL_APGA_CTL, 3, 0x12, 1, analog_tlv),
1242
1243         SOC_SINGLE("DAC Voice Analog Downlink Switch",
1244                 TWL4030_REG_VDL_APGA_CTL, 1, 1, 0),
1245
1246         /* Separate output gain controls */
1247         SOC_DOUBLE_R_EXT_TLV("PreDriv Playback Volume",
1248                 TWL4030_REG_PREDL_CTL, TWL4030_REG_PREDR_CTL,
1249                 4, 3, 0, snd_soc_get_volsw_r2_twl4030,
1250                 snd_soc_put_volsw_r2_twl4030, output_tvl),
1251
1252         SOC_DOUBLE_EXT_TLV("Headset Playback Volume",
1253                 TWL4030_REG_HS_GAIN_SET, 0, 2, 3, 0, snd_soc_get_volsw_twl4030,
1254                 snd_soc_put_volsw_twl4030, output_tvl),
1255
1256         SOC_DOUBLE_R_EXT_TLV("Carkit Playback Volume",
1257                 TWL4030_REG_PRECKL_CTL, TWL4030_REG_PRECKR_CTL,
1258                 4, 3, 0, snd_soc_get_volsw_r2_twl4030,
1259                 snd_soc_put_volsw_r2_twl4030, output_tvl),
1260
1261         SOC_SINGLE_EXT_TLV("Earpiece Playback Volume",
1262                 TWL4030_REG_EAR_CTL, 4, 3, 0, snd_soc_get_volsw_twl4030,
1263                 snd_soc_put_volsw_twl4030, output_ear_tvl),
1264
1265         /* Common capture gain controls */
1266         SOC_DOUBLE_R_TLV("TX1 Digital Capture Volume",
1267                 TWL4030_REG_ATXL1PGA, TWL4030_REG_ATXR1PGA,
1268                 0, 0x1f, 0, digital_capture_tlv),
1269         SOC_DOUBLE_R_TLV("TX2 Digital Capture Volume",
1270                 TWL4030_REG_AVTXL2PGA, TWL4030_REG_AVTXR2PGA,
1271                 0, 0x1f, 0, digital_capture_tlv),
1272
1273         SOC_DOUBLE_TLV("Analog Capture Volume", TWL4030_REG_ANAMIC_GAIN,
1274                 0, 3, 5, 0, input_gain_tlv),
1275
1276         SOC_ENUM("AVADC Clock Priority", twl4030_avadc_clk_priority_enum),
1277
1278         SOC_ENUM("HS ramp delay", twl4030_rampdelay_enum),
1279
1280         SOC_ENUM("Vibra H-bridge mode", twl4030_vibradirmode_enum),
1281         SOC_ENUM("Vibra H-bridge direction", twl4030_vibradir_enum),
1282
1283         SOC_ENUM("Digimic LR Swap", twl4030_digimicswap_enum),
1284 };
1285
1286 static const struct snd_soc_dapm_widget twl4030_dapm_widgets[] = {
1287         /* Left channel inputs */
1288         SND_SOC_DAPM_INPUT("MAINMIC"),
1289         SND_SOC_DAPM_INPUT("HSMIC"),
1290         SND_SOC_DAPM_INPUT("AUXL"),
1291         SND_SOC_DAPM_INPUT("CARKITMIC"),
1292         /* Right channel inputs */
1293         SND_SOC_DAPM_INPUT("SUBMIC"),
1294         SND_SOC_DAPM_INPUT("AUXR"),
1295         /* Digital microphones (Stereo) */
1296         SND_SOC_DAPM_INPUT("DIGIMIC0"),
1297         SND_SOC_DAPM_INPUT("DIGIMIC1"),
1298
1299         /* Outputs */
1300         SND_SOC_DAPM_OUTPUT("EARPIECE"),
1301         SND_SOC_DAPM_OUTPUT("PREDRIVEL"),
1302         SND_SOC_DAPM_OUTPUT("PREDRIVER"),
1303         SND_SOC_DAPM_OUTPUT("HSOL"),
1304         SND_SOC_DAPM_OUTPUT("HSOR"),
1305         SND_SOC_DAPM_OUTPUT("CARKITL"),
1306         SND_SOC_DAPM_OUTPUT("CARKITR"),
1307         SND_SOC_DAPM_OUTPUT("HFL"),
1308         SND_SOC_DAPM_OUTPUT("HFR"),
1309         SND_SOC_DAPM_OUTPUT("VIBRA"),
1310
1311         /* AIF and APLL clocks for running DAIs (including loopback) */
1312         SND_SOC_DAPM_OUTPUT("Virtual HiFi OUT"),
1313         SND_SOC_DAPM_INPUT("Virtual HiFi IN"),
1314         SND_SOC_DAPM_OUTPUT("Virtual Voice OUT"),
1315
1316         /* DACs */
1317         SND_SOC_DAPM_DAC("DAC Right1", NULL, SND_SOC_NOPM, 0, 0),
1318         SND_SOC_DAPM_DAC("DAC Left1", NULL, SND_SOC_NOPM, 0, 0),
1319         SND_SOC_DAPM_DAC("DAC Right2", NULL, SND_SOC_NOPM, 0, 0),
1320         SND_SOC_DAPM_DAC("DAC Left2", NULL, SND_SOC_NOPM, 0, 0),
1321         SND_SOC_DAPM_DAC("DAC Voice", NULL, SND_SOC_NOPM, 0, 0),
1322
1323         SND_SOC_DAPM_AIF_IN("VAIFIN", "Voice Playback", 0,
1324                             TWL4030_REG_VOICE_IF, 6, 0),
1325
1326         /* Analog bypasses */
1327         SND_SOC_DAPM_SWITCH("Right1 Analog Loopback", SND_SOC_NOPM, 0, 0,
1328                         &twl4030_dapm_abypassr1_control),
1329         SND_SOC_DAPM_SWITCH("Left1 Analog Loopback", SND_SOC_NOPM, 0, 0,
1330                         &twl4030_dapm_abypassl1_control),
1331         SND_SOC_DAPM_SWITCH("Right2 Analog Loopback", SND_SOC_NOPM, 0, 0,
1332                         &twl4030_dapm_abypassr2_control),
1333         SND_SOC_DAPM_SWITCH("Left2 Analog Loopback", SND_SOC_NOPM, 0, 0,
1334                         &twl4030_dapm_abypassl2_control),
1335         SND_SOC_DAPM_SWITCH("Voice Analog Loopback", SND_SOC_NOPM, 0, 0,
1336                         &twl4030_dapm_abypassv_control),
1337
1338         /* Master analog loopback switch */
1339         SND_SOC_DAPM_SUPPLY("FM Loop Enable", TWL4030_REG_MISC_SET_1, 5, 0,
1340                             NULL, 0),
1341
1342         /* Digital bypasses */
1343         SND_SOC_DAPM_SWITCH("Left Digital Loopback", SND_SOC_NOPM, 0, 0,
1344                         &twl4030_dapm_dbypassl_control),
1345         SND_SOC_DAPM_SWITCH("Right Digital Loopback", SND_SOC_NOPM, 0, 0,
1346                         &twl4030_dapm_dbypassr_control),
1347         SND_SOC_DAPM_SWITCH("Voice Digital Loopback", SND_SOC_NOPM, 0, 0,
1348                         &twl4030_dapm_dbypassv_control),
1349
1350         /* Digital mixers, power control for the physical DACs */
1351         SND_SOC_DAPM_MIXER("Digital R1 Playback Mixer",
1352                         TWL4030_REG_AVDAC_CTL, 0, 0, NULL, 0),
1353         SND_SOC_DAPM_MIXER("Digital L1 Playback Mixer",
1354                         TWL4030_REG_AVDAC_CTL, 1, 0, NULL, 0),
1355         SND_SOC_DAPM_MIXER("Digital R2 Playback Mixer",
1356                         TWL4030_REG_AVDAC_CTL, 2, 0, NULL, 0),
1357         SND_SOC_DAPM_MIXER("Digital L2 Playback Mixer",
1358                         TWL4030_REG_AVDAC_CTL, 3, 0, NULL, 0),
1359         SND_SOC_DAPM_MIXER("Digital Voice Playback Mixer",
1360                         TWL4030_REG_AVDAC_CTL, 4, 0, NULL, 0),
1361
1362         /* Analog mixers, power control for the physical PGAs */
1363         SND_SOC_DAPM_MIXER("Analog R1 Playback Mixer",
1364                         TWL4030_REG_ARXR1_APGA_CTL, 0, 0, NULL, 0),
1365         SND_SOC_DAPM_MIXER("Analog L1 Playback Mixer",
1366                         TWL4030_REG_ARXL1_APGA_CTL, 0, 0, NULL, 0),
1367         SND_SOC_DAPM_MIXER("Analog R2 Playback Mixer",
1368                         TWL4030_REG_ARXR2_APGA_CTL, 0, 0, NULL, 0),
1369         SND_SOC_DAPM_MIXER("Analog L2 Playback Mixer",
1370                         TWL4030_REG_ARXL2_APGA_CTL, 0, 0, NULL, 0),
1371         SND_SOC_DAPM_MIXER("Analog Voice Playback Mixer",
1372                         TWL4030_REG_VDL_APGA_CTL, 0, 0, NULL, 0),
1373
1374         SND_SOC_DAPM_SUPPLY("APLL Enable", SND_SOC_NOPM, 0, 0, apll_event,
1375                             SND_SOC_DAPM_PRE_PMU|SND_SOC_DAPM_POST_PMD),
1376
1377         SND_SOC_DAPM_SUPPLY("AIF Enable", SND_SOC_NOPM, 0, 0, aif_event,
1378                             SND_SOC_DAPM_PRE_PMU|SND_SOC_DAPM_POST_PMD),
1379
1380         /* Output MIXER controls */
1381         /* Earpiece */
1382         SND_SOC_DAPM_MIXER("Earpiece Mixer", SND_SOC_NOPM, 0, 0,
1383                         &twl4030_dapm_earpiece_controls[0],
1384                         ARRAY_SIZE(twl4030_dapm_earpiece_controls)),
1385         SND_SOC_DAPM_PGA_E("Earpiece PGA", SND_SOC_NOPM,
1386                         0, 0, NULL, 0, earpiecepga_event,
1387                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1388         /* PreDrivL/R */
1389         SND_SOC_DAPM_MIXER("PredriveL Mixer", SND_SOC_NOPM, 0, 0,
1390                         &twl4030_dapm_predrivel_controls[0],
1391                         ARRAY_SIZE(twl4030_dapm_predrivel_controls)),
1392         SND_SOC_DAPM_PGA_E("PredriveL PGA", SND_SOC_NOPM,
1393                         0, 0, NULL, 0, predrivelpga_event,
1394                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1395         SND_SOC_DAPM_MIXER("PredriveR Mixer", SND_SOC_NOPM, 0, 0,
1396                         &twl4030_dapm_predriver_controls[0],
1397                         ARRAY_SIZE(twl4030_dapm_predriver_controls)),
1398         SND_SOC_DAPM_PGA_E("PredriveR PGA", SND_SOC_NOPM,
1399                         0, 0, NULL, 0, predriverpga_event,
1400                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1401         /* HeadsetL/R */
1402         SND_SOC_DAPM_MIXER("HeadsetL Mixer", SND_SOC_NOPM, 0, 0,
1403                         &twl4030_dapm_hsol_controls[0],
1404                         ARRAY_SIZE(twl4030_dapm_hsol_controls)),
1405         SND_SOC_DAPM_PGA_E("HeadsetL PGA", SND_SOC_NOPM,
1406                         0, 0, NULL, 0, headsetlpga_event,
1407                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1408         SND_SOC_DAPM_MIXER("HeadsetR Mixer", SND_SOC_NOPM, 0, 0,
1409                         &twl4030_dapm_hsor_controls[0],
1410                         ARRAY_SIZE(twl4030_dapm_hsor_controls)),
1411         SND_SOC_DAPM_PGA_E("HeadsetR PGA", SND_SOC_NOPM,
1412                         0, 0, NULL, 0, headsetrpga_event,
1413                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1414         /* CarkitL/R */
1415         SND_SOC_DAPM_MIXER("CarkitL Mixer", SND_SOC_NOPM, 0, 0,
1416                         &twl4030_dapm_carkitl_controls[0],
1417                         ARRAY_SIZE(twl4030_dapm_carkitl_controls)),
1418         SND_SOC_DAPM_PGA_E("CarkitL PGA", SND_SOC_NOPM,
1419                         0, 0, NULL, 0, carkitlpga_event,
1420                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1421         SND_SOC_DAPM_MIXER("CarkitR Mixer", SND_SOC_NOPM, 0, 0,
1422                         &twl4030_dapm_carkitr_controls[0],
1423                         ARRAY_SIZE(twl4030_dapm_carkitr_controls)),
1424         SND_SOC_DAPM_PGA_E("CarkitR PGA", SND_SOC_NOPM,
1425                         0, 0, NULL, 0, carkitrpga_event,
1426                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1427
1428         /* Output MUX controls */
1429         /* HandsfreeL/R */
1430         SND_SOC_DAPM_MUX("HandsfreeL Mux", SND_SOC_NOPM, 0, 0,
1431                 &twl4030_dapm_handsfreel_control),
1432         SND_SOC_DAPM_SWITCH("HandsfreeL", SND_SOC_NOPM, 0, 0,
1433                         &twl4030_dapm_handsfreelmute_control),
1434         SND_SOC_DAPM_PGA_E("HandsfreeL PGA", SND_SOC_NOPM,
1435                         0, 0, NULL, 0, handsfreelpga_event,
1436                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1437         SND_SOC_DAPM_MUX("HandsfreeR Mux", SND_SOC_NOPM, 5, 0,
1438                 &twl4030_dapm_handsfreer_control),
1439         SND_SOC_DAPM_SWITCH("HandsfreeR", SND_SOC_NOPM, 0, 0,
1440                         &twl4030_dapm_handsfreermute_control),
1441         SND_SOC_DAPM_PGA_E("HandsfreeR PGA", SND_SOC_NOPM,
1442                         0, 0, NULL, 0, handsfreerpga_event,
1443                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1444         /* Vibra */
1445         SND_SOC_DAPM_MUX_E("Vibra Mux", TWL4030_REG_VIBRA_CTL, 0, 0,
1446                            &twl4030_dapm_vibra_control, vibramux_event,
1447                            SND_SOC_DAPM_PRE_PMU),
1448         SND_SOC_DAPM_MUX("Vibra Route", SND_SOC_NOPM, 0, 0,
1449                 &twl4030_dapm_vibrapath_control),
1450
1451         /* Introducing four virtual ADC, since TWL4030 have four channel for
1452            capture */
1453         SND_SOC_DAPM_ADC("ADC Virtual Left1", NULL, SND_SOC_NOPM, 0, 0),
1454         SND_SOC_DAPM_ADC("ADC Virtual Right1", NULL, SND_SOC_NOPM, 0, 0),
1455         SND_SOC_DAPM_ADC("ADC Virtual Left2", NULL, SND_SOC_NOPM, 0, 0),
1456         SND_SOC_DAPM_ADC("ADC Virtual Right2", NULL, SND_SOC_NOPM, 0, 0),
1457
1458         SND_SOC_DAPM_AIF_OUT("VAIFOUT", "Voice Capture", 0,
1459                              TWL4030_REG_VOICE_IF, 5, 0),
1460
1461         /* Analog/Digital mic path selection.
1462            TX1 Left/Right: either analog Left/Right or Digimic0
1463            TX2 Left/Right: either analog Left/Right or Digimic1 */
1464         SND_SOC_DAPM_MUX("TX1 Capture Route", SND_SOC_NOPM, 0, 0,
1465                 &twl4030_dapm_micpathtx1_control),
1466         SND_SOC_DAPM_MUX("TX2 Capture Route", SND_SOC_NOPM, 0, 0,
1467                 &twl4030_dapm_micpathtx2_control),
1468
1469         /* Analog input mixers for the capture amplifiers */
1470         SND_SOC_DAPM_MIXER("Analog Left",
1471                 TWL4030_REG_ANAMICL, 4, 0,
1472                 &twl4030_dapm_analoglmic_controls[0],
1473                 ARRAY_SIZE(twl4030_dapm_analoglmic_controls)),
1474         SND_SOC_DAPM_MIXER("Analog Right",
1475                 TWL4030_REG_ANAMICR, 4, 0,
1476                 &twl4030_dapm_analogrmic_controls[0],
1477                 ARRAY_SIZE(twl4030_dapm_analogrmic_controls)),
1478
1479         SND_SOC_DAPM_PGA("ADC Physical Left",
1480                 TWL4030_REG_AVADC_CTL, 3, 0, NULL, 0),
1481         SND_SOC_DAPM_PGA("ADC Physical Right",
1482                 TWL4030_REG_AVADC_CTL, 1, 0, NULL, 0),
1483
1484         SND_SOC_DAPM_PGA_E("Digimic0 Enable",
1485                 TWL4030_REG_ADCMICSEL, 1, 0, NULL, 0,
1486                 digimic_event, SND_SOC_DAPM_POST_PMU),
1487         SND_SOC_DAPM_PGA_E("Digimic1 Enable",
1488                 TWL4030_REG_ADCMICSEL, 3, 0, NULL, 0,
1489                 digimic_event, SND_SOC_DAPM_POST_PMU),
1490
1491         SND_SOC_DAPM_SUPPLY("micbias1 select", TWL4030_REG_MICBIAS_CTL, 5, 0,
1492                             NULL, 0),
1493         SND_SOC_DAPM_SUPPLY("micbias2 select", TWL4030_REG_MICBIAS_CTL, 6, 0,
1494                             NULL, 0),
1495
1496         /* Microphone bias */
1497         SND_SOC_DAPM_SUPPLY("Mic Bias 1",
1498                             TWL4030_REG_MICBIAS_CTL, 0, 0, NULL, 0),
1499         SND_SOC_DAPM_SUPPLY("Mic Bias 2",
1500                             TWL4030_REG_MICBIAS_CTL, 1, 0, NULL, 0),
1501         SND_SOC_DAPM_SUPPLY("Headset Mic Bias",
1502                             TWL4030_REG_MICBIAS_CTL, 2, 0, NULL, 0),
1503
1504         SND_SOC_DAPM_SUPPLY("VIF Enable", TWL4030_REG_VOICE_IF, 0, 0, NULL, 0),
1505 };
1506
1507 static const struct snd_soc_dapm_route intercon[] = {
1508         /* Stream -> DAC mapping */
1509         {"DAC Right1", NULL, "HiFi Playback"},
1510         {"DAC Left1", NULL, "HiFi Playback"},
1511         {"DAC Right2", NULL, "HiFi Playback"},
1512         {"DAC Left2", NULL, "HiFi Playback"},
1513         {"DAC Voice", NULL, "VAIFIN"},
1514
1515         /* ADC -> Stream mapping */
1516         {"HiFi Capture", NULL, "ADC Virtual Left1"},
1517         {"HiFi Capture", NULL, "ADC Virtual Right1"},
1518         {"HiFi Capture", NULL, "ADC Virtual Left2"},
1519         {"HiFi Capture", NULL, "ADC Virtual Right2"},
1520         {"VAIFOUT", NULL, "ADC Virtual Left2"},
1521         {"VAIFOUT", NULL, "ADC Virtual Right2"},
1522         {"VAIFOUT", NULL, "VIF Enable"},
1523
1524         {"Digital L1 Playback Mixer", NULL, "DAC Left1"},
1525         {"Digital R1 Playback Mixer", NULL, "DAC Right1"},
1526         {"Digital L2 Playback Mixer", NULL, "DAC Left2"},
1527         {"Digital R2 Playback Mixer", NULL, "DAC Right2"},
1528         {"Digital Voice Playback Mixer", NULL, "DAC Voice"},
1529
1530         /* Supply for the digital part (APLL) */
1531         {"Digital Voice Playback Mixer", NULL, "APLL Enable"},
1532
1533         {"DAC Left1", NULL, "AIF Enable"},
1534         {"DAC Right1", NULL, "AIF Enable"},
1535         {"DAC Left2", NULL, "AIF Enable"},
1536         {"DAC Right1", NULL, "AIF Enable"},
1537         {"DAC Voice", NULL, "VIF Enable"},
1538
1539         {"Digital R2 Playback Mixer", NULL, "AIF Enable"},
1540         {"Digital L2 Playback Mixer", NULL, "AIF Enable"},
1541
1542         {"Analog L1 Playback Mixer", NULL, "Digital L1 Playback Mixer"},
1543         {"Analog R1 Playback Mixer", NULL, "Digital R1 Playback Mixer"},
1544         {"Analog L2 Playback Mixer", NULL, "Digital L2 Playback Mixer"},
1545         {"Analog R2 Playback Mixer", NULL, "Digital R2 Playback Mixer"},
1546         {"Analog Voice Playback Mixer", NULL, "Digital Voice Playback Mixer"},
1547
1548         /* Internal playback routings */
1549         /* Earpiece */
1550         {"Earpiece Mixer", "Voice", "Analog Voice Playback Mixer"},
1551         {"Earpiece Mixer", "AudioL1", "Analog L1 Playback Mixer"},
1552         {"Earpiece Mixer", "AudioL2", "Analog L2 Playback Mixer"},
1553         {"Earpiece Mixer", "AudioR1", "Analog R1 Playback Mixer"},
1554         {"Earpiece PGA", NULL, "Earpiece Mixer"},
1555         /* PreDrivL */
1556         {"PredriveL Mixer", "Voice", "Analog Voice Playback Mixer"},
1557         {"PredriveL Mixer", "AudioL1", "Analog L1 Playback Mixer"},
1558         {"PredriveL Mixer", "AudioL2", "Analog L2 Playback Mixer"},
1559         {"PredriveL Mixer", "AudioR2", "Analog R2 Playback Mixer"},
1560         {"PredriveL PGA", NULL, "PredriveL Mixer"},
1561         /* PreDrivR */
1562         {"PredriveR Mixer", "Voice", "Analog Voice Playback Mixer"},
1563         {"PredriveR Mixer", "AudioR1", "Analog R1 Playback Mixer"},
1564         {"PredriveR Mixer", "AudioR2", "Analog R2 Playback Mixer"},
1565         {"PredriveR Mixer", "AudioL2", "Analog L2 Playback Mixer"},
1566         {"PredriveR PGA", NULL, "PredriveR Mixer"},
1567         /* HeadsetL */
1568         {"HeadsetL Mixer", "Voice", "Analog Voice Playback Mixer"},
1569         {"HeadsetL Mixer", "AudioL1", "Analog L1 Playback Mixer"},
1570         {"HeadsetL Mixer", "AudioL2", "Analog L2 Playback Mixer"},
1571         {"HeadsetL PGA", NULL, "HeadsetL Mixer"},
1572         /* HeadsetR */
1573         {"HeadsetR Mixer", "Voice", "Analog Voice Playback Mixer"},
1574         {"HeadsetR Mixer", "AudioR1", "Analog R1 Playback Mixer"},
1575         {"HeadsetR Mixer", "AudioR2", "Analog R2 Playback Mixer"},
1576         {"HeadsetR PGA", NULL, "HeadsetR Mixer"},
1577         /* CarkitL */
1578         {"CarkitL Mixer", "Voice", "Analog Voice Playback Mixer"},
1579         {"CarkitL Mixer", "AudioL1", "Analog L1 Playback Mixer"},
1580         {"CarkitL Mixer", "AudioL2", "Analog L2 Playback Mixer"},
1581         {"CarkitL PGA", NULL, "CarkitL Mixer"},
1582         /* CarkitR */
1583         {"CarkitR Mixer", "Voice", "Analog Voice Playback Mixer"},
1584         {"CarkitR Mixer", "AudioR1", "Analog R1 Playback Mixer"},
1585         {"CarkitR Mixer", "AudioR2", "Analog R2 Playback Mixer"},
1586         {"CarkitR PGA", NULL, "CarkitR Mixer"},
1587         /* HandsfreeL */
1588         {"HandsfreeL Mux", "Voice", "Analog Voice Playback Mixer"},
1589         {"HandsfreeL Mux", "AudioL1", "Analog L1 Playback Mixer"},
1590         {"HandsfreeL Mux", "AudioL2", "Analog L2 Playback Mixer"},
1591         {"HandsfreeL Mux", "AudioR2", "Analog R2 Playback Mixer"},
1592         {"HandsfreeL", "Switch", "HandsfreeL Mux"},
1593         {"HandsfreeL PGA", NULL, "HandsfreeL"},
1594         /* HandsfreeR */
1595         {"HandsfreeR Mux", "Voice", "Analog Voice Playback Mixer"},
1596         {"HandsfreeR Mux", "AudioR1", "Analog R1 Playback Mixer"},
1597         {"HandsfreeR Mux", "AudioR2", "Analog R2 Playback Mixer"},
1598         {"HandsfreeR Mux", "AudioL2", "Analog L2 Playback Mixer"},
1599         {"HandsfreeR", "Switch", "HandsfreeR Mux"},
1600         {"HandsfreeR PGA", NULL, "HandsfreeR"},
1601         /* Vibra */
1602         {"Vibra Mux", "AudioL1", "DAC Left1"},
1603         {"Vibra Mux", "AudioR1", "DAC Right1"},
1604         {"Vibra Mux", "AudioL2", "DAC Left2"},
1605         {"Vibra Mux", "AudioR2", "DAC Right2"},
1606
1607         /* outputs */
1608         /* Must be always connected (for AIF and APLL) */
1609         {"Virtual HiFi OUT", NULL, "DAC Left1"},
1610         {"Virtual HiFi OUT", NULL, "DAC Right1"},
1611         {"Virtual HiFi OUT", NULL, "DAC Left2"},
1612         {"Virtual HiFi OUT", NULL, "DAC Right2"},
1613         /* Must be always connected (for APLL) */
1614         {"Virtual Voice OUT", NULL, "Digital Voice Playback Mixer"},
1615         /* Physical outputs */
1616         {"EARPIECE", NULL, "Earpiece PGA"},
1617         {"PREDRIVEL", NULL, "PredriveL PGA"},
1618         {"PREDRIVER", NULL, "PredriveR PGA"},
1619         {"HSOL", NULL, "HeadsetL PGA"},
1620         {"HSOR", NULL, "HeadsetR PGA"},
1621         {"CARKITL", NULL, "CarkitL PGA"},
1622         {"CARKITR", NULL, "CarkitR PGA"},
1623         {"HFL", NULL, "HandsfreeL PGA"},
1624         {"HFR", NULL, "HandsfreeR PGA"},
1625         {"Vibra Route", "Audio", "Vibra Mux"},
1626         {"VIBRA", NULL, "Vibra Route"},
1627
1628         /* Capture path */
1629         /* Must be always connected (for AIF and APLL) */
1630         {"ADC Virtual Left1", NULL, "Virtual HiFi IN"},
1631         {"ADC Virtual Right1", NULL, "Virtual HiFi IN"},
1632         {"ADC Virtual Left2", NULL, "Virtual HiFi IN"},
1633         {"ADC Virtual Right2", NULL, "Virtual HiFi IN"},
1634         /* Physical inputs */
1635         {"Analog Left", "Main Mic Capture Switch", "MAINMIC"},
1636         {"Analog Left", "Headset Mic Capture Switch", "HSMIC"},
1637         {"Analog Left", "AUXL Capture Switch", "AUXL"},
1638         {"Analog Left", "Carkit Mic Capture Switch", "CARKITMIC"},
1639
1640         {"Analog Right", "Sub Mic Capture Switch", "SUBMIC"},
1641         {"Analog Right", "AUXR Capture Switch", "AUXR"},
1642
1643         {"ADC Physical Left", NULL, "Analog Left"},
1644         {"ADC Physical Right", NULL, "Analog Right"},
1645
1646         {"Digimic0 Enable", NULL, "DIGIMIC0"},
1647         {"Digimic1 Enable", NULL, "DIGIMIC1"},
1648
1649         {"DIGIMIC0", NULL, "micbias1 select"},
1650         {"DIGIMIC1", NULL, "micbias2 select"},
1651
1652         /* TX1 Left capture path */
1653         {"TX1 Capture Route", "Analog", "ADC Physical Left"},
1654         {"TX1 Capture Route", "Digimic0", "Digimic0 Enable"},
1655         /* TX1 Right capture path */
1656         {"TX1 Capture Route", "Analog", "ADC Physical Right"},
1657         {"TX1 Capture Route", "Digimic0", "Digimic0 Enable"},
1658         /* TX2 Left capture path */
1659         {"TX2 Capture Route", "Analog", "ADC Physical Left"},
1660         {"TX2 Capture Route", "Digimic1", "Digimic1 Enable"},
1661         /* TX2 Right capture path */
1662         {"TX2 Capture Route", "Analog", "ADC Physical Right"},
1663         {"TX2 Capture Route", "Digimic1", "Digimic1 Enable"},
1664
1665         {"ADC Virtual Left1", NULL, "TX1 Capture Route"},
1666         {"ADC Virtual Right1", NULL, "TX1 Capture Route"},
1667         {"ADC Virtual Left2", NULL, "TX2 Capture Route"},
1668         {"ADC Virtual Right2", NULL, "TX2 Capture Route"},
1669
1670         {"ADC Virtual Left1", NULL, "AIF Enable"},
1671         {"ADC Virtual Right1", NULL, "AIF Enable"},
1672         {"ADC Virtual Left2", NULL, "AIF Enable"},
1673         {"ADC Virtual Right2", NULL, "AIF Enable"},
1674
1675         /* Analog bypass routes */
1676         {"Right1 Analog Loopback", "Switch", "Analog Right"},
1677         {"Left1 Analog Loopback", "Switch", "Analog Left"},
1678         {"Right2 Analog Loopback", "Switch", "Analog Right"},
1679         {"Left2 Analog Loopback", "Switch", "Analog Left"},
1680         {"Voice Analog Loopback", "Switch", "Analog Left"},
1681
1682         /* Supply for the Analog loopbacks */
1683         {"Right1 Analog Loopback", NULL, "FM Loop Enable"},
1684         {"Left1 Analog Loopback", NULL, "FM Loop Enable"},
1685         {"Right2 Analog Loopback", NULL, "FM Loop Enable"},
1686         {"Left2 Analog Loopback", NULL, "FM Loop Enable"},
1687         {"Voice Analog Loopback", NULL, "FM Loop Enable"},
1688
1689         {"Analog R1 Playback Mixer", NULL, "Right1 Analog Loopback"},
1690         {"Analog L1 Playback Mixer", NULL, "Left1 Analog Loopback"},
1691         {"Analog R2 Playback Mixer", NULL, "Right2 Analog Loopback"},
1692         {"Analog L2 Playback Mixer", NULL, "Left2 Analog Loopback"},
1693         {"Analog Voice Playback Mixer", NULL, "Voice Analog Loopback"},
1694
1695         /* Digital bypass routes */
1696         {"Right Digital Loopback", "Volume", "TX1 Capture Route"},
1697         {"Left Digital Loopback", "Volume", "TX1 Capture Route"},
1698         {"Voice Digital Loopback", "Volume", "TX2 Capture Route"},
1699
1700         {"Digital R2 Playback Mixer", NULL, "Right Digital Loopback"},
1701         {"Digital L2 Playback Mixer", NULL, "Left Digital Loopback"},
1702         {"Digital Voice Playback Mixer", NULL, "Voice Digital Loopback"},
1703
1704 };
1705
1706 static int twl4030_set_bias_level(struct snd_soc_codec *codec,
1707                                   enum snd_soc_bias_level level)
1708 {
1709         switch (level) {
1710         case SND_SOC_BIAS_ON:
1711                 break;
1712         case SND_SOC_BIAS_PREPARE:
1713                 break;
1714         case SND_SOC_BIAS_STANDBY:
1715                 if (codec->dapm.bias_level == SND_SOC_BIAS_OFF)
1716                         twl4030_codec_enable(codec, 1);
1717                 break;
1718         case SND_SOC_BIAS_OFF:
1719                 twl4030_codec_enable(codec, 0);
1720                 break;
1721         }
1722         codec->dapm.bias_level = level;
1723
1724         return 0;
1725 }
1726
1727 static void twl4030_constraints(struct twl4030_priv *twl4030,
1728                                 struct snd_pcm_substream *mst_substream)
1729 {
1730         struct snd_pcm_substream *slv_substream;
1731
1732         /* Pick the stream, which need to be constrained */
1733         if (mst_substream == twl4030->master_substream)
1734                 slv_substream = twl4030->slave_substream;
1735         else if (mst_substream == twl4030->slave_substream)
1736                 slv_substream = twl4030->master_substream;
1737         else /* This should not happen.. */
1738                 return;
1739
1740         /* Set the constraints according to the already configured stream */
1741         snd_pcm_hw_constraint_minmax(slv_substream->runtime,
1742                                 SNDRV_PCM_HW_PARAM_RATE,
1743                                 twl4030->rate,
1744                                 twl4030->rate);
1745
1746         snd_pcm_hw_constraint_minmax(slv_substream->runtime,
1747                                 SNDRV_PCM_HW_PARAM_SAMPLE_BITS,
1748                                 twl4030->sample_bits,
1749                                 twl4030->sample_bits);
1750
1751         snd_pcm_hw_constraint_minmax(slv_substream->runtime,
1752                                 SNDRV_PCM_HW_PARAM_CHANNELS,
1753                                 twl4030->channels,
1754                                 twl4030->channels);
1755 }
1756
1757 /* In case of 4 channel mode, the RX1 L/R for playback and the TX2 L/R for
1758  * capture has to be enabled/disabled. */
1759 static void twl4030_tdm_enable(struct snd_soc_codec *codec, int direction,
1760                                 int enable)
1761 {
1762         u8 reg, mask;
1763
1764         reg = twl4030_read_reg_cache(codec, TWL4030_REG_OPTION);
1765
1766         if (direction == SNDRV_PCM_STREAM_PLAYBACK)
1767                 mask = TWL4030_ARXL1_VRX_EN | TWL4030_ARXR1_EN;
1768         else
1769                 mask = TWL4030_ATXL2_VTXL_EN | TWL4030_ATXR2_VTXR_EN;
1770
1771         if (enable)
1772                 reg |= mask;
1773         else
1774                 reg &= ~mask;
1775
1776         twl4030_write(codec, TWL4030_REG_OPTION, reg);
1777 }
1778
1779 static int twl4030_startup(struct snd_pcm_substream *substream,
1780                            struct snd_soc_dai *dai)
1781 {
1782         struct snd_soc_codec *codec = dai->codec;
1783         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
1784
1785         if (twl4030->master_substream) {
1786                 twl4030->slave_substream = substream;
1787                 /* The DAI has one configuration for playback and capture, so
1788                  * if the DAI has been already configured then constrain this
1789                  * substream to match it. */
1790                 if (twl4030->configured)
1791                         twl4030_constraints(twl4030, twl4030->master_substream);
1792         } else {
1793                 if (!(twl4030_read_reg_cache(codec, TWL4030_REG_CODEC_MODE) &
1794                         TWL4030_OPTION_1)) {
1795                         /* In option2 4 channel is not supported, set the
1796                          * constraint for the first stream for channels, the
1797                          * second stream will 'inherit' this cosntraint */
1798                         snd_pcm_hw_constraint_minmax(substream->runtime,
1799                                                 SNDRV_PCM_HW_PARAM_CHANNELS,
1800                                                 2, 2);
1801                 }
1802                 twl4030->master_substream = substream;
1803         }
1804
1805         return 0;
1806 }
1807
1808 static void twl4030_shutdown(struct snd_pcm_substream *substream,
1809                              struct snd_soc_dai *dai)
1810 {
1811         struct snd_soc_codec *codec = dai->codec;
1812         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
1813
1814         if (twl4030->master_substream == substream)
1815                 twl4030->master_substream = twl4030->slave_substream;
1816
1817         twl4030->slave_substream = NULL;
1818
1819         /* If all streams are closed, or the remaining stream has not yet
1820          * been configured than set the DAI as not configured. */
1821         if (!twl4030->master_substream)
1822                 twl4030->configured = 0;
1823          else if (!twl4030->master_substream->runtime->channels)
1824                 twl4030->configured = 0;
1825
1826          /* If the closing substream had 4 channel, do the necessary cleanup */
1827         if (substream->runtime->channels == 4)
1828                 twl4030_tdm_enable(codec, substream->stream, 0);
1829 }
1830
1831 static int twl4030_hw_params(struct snd_pcm_substream *substream,
1832                            struct snd_pcm_hw_params *params,
1833                            struct snd_soc_dai *dai)
1834 {
1835         struct snd_soc_codec *codec = dai->codec;
1836         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
1837         u8 mode, old_mode, format, old_format;
1838
1839          /* If the substream has 4 channel, do the necessary setup */
1840         if (params_channels(params) == 4) {
1841                 format = twl4030_read_reg_cache(codec, TWL4030_REG_AUDIO_IF);
1842                 mode = twl4030_read_reg_cache(codec, TWL4030_REG_CODEC_MODE);
1843
1844                 /* Safety check: are we in the correct operating mode and
1845                  * the interface is in TDM mode? */
1846                 if ((mode & TWL4030_OPTION_1) &&
1847                     ((format & TWL4030_AIF_FORMAT) == TWL4030_AIF_FORMAT_TDM))
1848                         twl4030_tdm_enable(codec, substream->stream, 1);
1849                 else
1850                         return -EINVAL;
1851         }
1852
1853         if (twl4030->configured)
1854                 /* Ignoring hw_params for already configured DAI */
1855                 return 0;
1856
1857         /* bit rate */
1858         old_mode = twl4030_read_reg_cache(codec,
1859                         TWL4030_REG_CODEC_MODE) & ~TWL4030_CODECPDZ;
1860         mode = old_mode & ~TWL4030_APLL_RATE;
1861
1862         switch (params_rate(params)) {
1863         case 8000:
1864                 mode |= TWL4030_APLL_RATE_8000;
1865                 break;
1866         case 11025:
1867                 mode |= TWL4030_APLL_RATE_11025;
1868                 break;
1869         case 12000:
1870                 mode |= TWL4030_APLL_RATE_12000;
1871                 break;
1872         case 16000:
1873                 mode |= TWL4030_APLL_RATE_16000;
1874                 break;
1875         case 22050:
1876                 mode |= TWL4030_APLL_RATE_22050;
1877                 break;
1878         case 24000:
1879                 mode |= TWL4030_APLL_RATE_24000;
1880                 break;
1881         case 32000:
1882                 mode |= TWL4030_APLL_RATE_32000;
1883                 break;
1884         case 44100:
1885                 mode |= TWL4030_APLL_RATE_44100;
1886                 break;
1887         case 48000:
1888                 mode |= TWL4030_APLL_RATE_48000;
1889                 break;
1890         case 96000:
1891                 mode |= TWL4030_APLL_RATE_96000;
1892                 break;
1893         default:
1894                 dev_err(codec->dev, "%s: unknown rate %d\n", __func__,
1895                         params_rate(params));
1896                 return -EINVAL;
1897         }
1898
1899         /* sample size */
1900         old_format = twl4030_read_reg_cache(codec, TWL4030_REG_AUDIO_IF);
1901         format = old_format;
1902         format &= ~TWL4030_DATA_WIDTH;
1903         switch (params_format(params)) {
1904         case SNDRV_PCM_FORMAT_S16_LE:
1905                 format |= TWL4030_DATA_WIDTH_16S_16W;
1906                 break;
1907         case SNDRV_PCM_FORMAT_S32_LE:
1908                 format |= TWL4030_DATA_WIDTH_32S_24W;
1909                 break;
1910         default:
1911                 dev_err(codec->dev, "%s: unknown format %d\n", __func__,
1912                         params_format(params));
1913                 return -EINVAL;
1914         }
1915
1916         if (format != old_format || mode != old_mode) {
1917                 if (twl4030->codec_powered) {
1918                         /*
1919                          * If the codec is powered, than we need to toggle the
1920                          * codec power.
1921                          */
1922                         twl4030_codec_enable(codec, 0);
1923                         twl4030_write(codec, TWL4030_REG_CODEC_MODE, mode);
1924                         twl4030_write(codec, TWL4030_REG_AUDIO_IF, format);
1925                         twl4030_codec_enable(codec, 1);
1926                 } else {
1927                         twl4030_write(codec, TWL4030_REG_CODEC_MODE, mode);
1928                         twl4030_write(codec, TWL4030_REG_AUDIO_IF, format);
1929                 }
1930         }
1931
1932         /* Store the important parameters for the DAI configuration and set
1933          * the DAI as configured */
1934         twl4030->configured = 1;
1935         twl4030->rate = params_rate(params);
1936         twl4030->sample_bits = hw_param_interval(params,
1937                                         SNDRV_PCM_HW_PARAM_SAMPLE_BITS)->min;
1938         twl4030->channels = params_channels(params);
1939
1940         /* If both playback and capture streams are open, and one of them
1941          * is setting the hw parameters right now (since we are here), set
1942          * constraints to the other stream to match the current one. */
1943         if (twl4030->slave_substream)
1944                 twl4030_constraints(twl4030, substream);
1945
1946         return 0;
1947 }
1948
1949 static int twl4030_set_dai_sysclk(struct snd_soc_dai *codec_dai,
1950                 int clk_id, unsigned int freq, int dir)
1951 {
1952         struct snd_soc_codec *codec = codec_dai->codec;
1953         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
1954
1955         switch (freq) {
1956         case 19200000:
1957         case 26000000:
1958         case 38400000:
1959                 break;
1960         default:
1961                 dev_err(codec->dev, "Unsupported HFCLKIN: %u\n", freq);
1962                 return -EINVAL;
1963         }
1964
1965         if ((freq / 1000) != twl4030->sysclk) {
1966                 dev_err(codec->dev,
1967                         "Mismatch in HFCLKIN: %u (configured: %u)\n",
1968                         freq, twl4030->sysclk * 1000);
1969                 return -EINVAL;
1970         }
1971
1972         return 0;
1973 }
1974
1975 static int twl4030_set_dai_fmt(struct snd_soc_dai *codec_dai,
1976                              unsigned int fmt)
1977 {
1978         struct snd_soc_codec *codec = codec_dai->codec;
1979         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
1980         u8 old_format, format;
1981
1982         /* get format */
1983         old_format = twl4030_read_reg_cache(codec, TWL4030_REG_AUDIO_IF);
1984         format = old_format;
1985
1986         /* set master/slave audio interface */
1987         switch (fmt & SND_SOC_DAIFMT_MASTER_MASK) {
1988         case SND_SOC_DAIFMT_CBM_CFM:
1989                 format &= ~(TWL4030_AIF_SLAVE_EN);
1990                 format &= ~(TWL4030_CLK256FS_EN);
1991                 break;
1992         case SND_SOC_DAIFMT_CBS_CFS:
1993                 format |= TWL4030_AIF_SLAVE_EN;
1994                 format |= TWL4030_CLK256FS_EN;
1995                 break;
1996         default:
1997                 return -EINVAL;
1998         }
1999
2000         /* interface format */
2001         format &= ~TWL4030_AIF_FORMAT;
2002         switch (fmt & SND_SOC_DAIFMT_FORMAT_MASK) {
2003         case SND_SOC_DAIFMT_I2S:
2004                 format |= TWL4030_AIF_FORMAT_CODEC;
2005                 break;
2006         case SND_SOC_DAIFMT_DSP_A:
2007                 format |= TWL4030_AIF_FORMAT_TDM;
2008                 break;
2009         default:
2010                 return -EINVAL;
2011         }
2012
2013         if (format != old_format) {
2014                 if (twl4030->codec_powered) {
2015                         /*
2016                          * If the codec is powered, than we need to toggle the
2017                          * codec power.
2018                          */
2019                         twl4030_codec_enable(codec, 0);
2020                         twl4030_write(codec, TWL4030_REG_AUDIO_IF, format);
2021                         twl4030_codec_enable(codec, 1);
2022                 } else {
2023                         twl4030_write(codec, TWL4030_REG_AUDIO_IF, format);
2024                 }
2025         }
2026
2027         return 0;
2028 }
2029
2030 static int twl4030_set_tristate(struct snd_soc_dai *dai, int tristate)
2031 {
2032         struct snd_soc_codec *codec = dai->codec;
2033         u8 reg = twl4030_read_reg_cache(codec, TWL4030_REG_AUDIO_IF);
2034
2035         if (tristate)
2036                 reg |= TWL4030_AIF_TRI_EN;
2037         else
2038                 reg &= ~TWL4030_AIF_TRI_EN;
2039
2040         return twl4030_write(codec, TWL4030_REG_AUDIO_IF, reg);
2041 }
2042
2043 /* In case of voice mode, the RX1 L(VRX) for downlink and the TX2 L/R
2044  * (VTXL, VTXR) for uplink has to be enabled/disabled. */
2045 static void twl4030_voice_enable(struct snd_soc_codec *codec, int direction,
2046                                 int enable)
2047 {
2048         u8 reg, mask;
2049
2050         reg = twl4030_read_reg_cache(codec, TWL4030_REG_OPTION);
2051
2052         if (direction == SNDRV_PCM_STREAM_PLAYBACK)
2053                 mask = TWL4030_ARXL1_VRX_EN;
2054         else
2055                 mask = TWL4030_ATXL2_VTXL_EN | TWL4030_ATXR2_VTXR_EN;
2056
2057         if (enable)
2058                 reg |= mask;
2059         else
2060                 reg &= ~mask;
2061
2062         twl4030_write(codec, TWL4030_REG_OPTION, reg);
2063 }
2064
2065 static int twl4030_voice_startup(struct snd_pcm_substream *substream,
2066                 struct snd_soc_dai *dai)
2067 {
2068         struct snd_soc_codec *codec = dai->codec;
2069         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
2070         u8 mode;
2071
2072         /* If the system master clock is not 26MHz, the voice PCM interface is
2073          * not available.
2074          */
2075         if (twl4030->sysclk != 26000) {
2076                 dev_err(codec->dev,
2077                         "%s: HFCLKIN is %u KHz, voice interface needs 26MHz\n",
2078                         __func__, twl4030->sysclk);
2079                 return -EINVAL;
2080         }
2081
2082         /* If the codec mode is not option2, the voice PCM interface is not
2083          * available.
2084          */
2085         mode = twl4030_read_reg_cache(codec, TWL4030_REG_CODEC_MODE)
2086                 & TWL4030_OPT_MODE;
2087
2088         if (mode != TWL4030_OPTION_2) {
2089                 dev_err(codec->dev, "%s: the codec mode is not option2\n",
2090                         __func__);
2091                 return -EINVAL;
2092         }
2093
2094         return 0;
2095 }
2096
2097 static void twl4030_voice_shutdown(struct snd_pcm_substream *substream,
2098                                 struct snd_soc_dai *dai)
2099 {
2100         struct snd_soc_codec *codec = dai->codec;
2101
2102         /* Enable voice digital filters */
2103         twl4030_voice_enable(codec, substream->stream, 0);
2104 }
2105
2106 static int twl4030_voice_hw_params(struct snd_pcm_substream *substream,
2107                 struct snd_pcm_hw_params *params, struct snd_soc_dai *dai)
2108 {
2109         struct snd_soc_codec *codec = dai->codec;
2110         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
2111         u8 old_mode, mode;
2112
2113         /* Enable voice digital filters */
2114         twl4030_voice_enable(codec, substream->stream, 1);
2115
2116         /* bit rate */
2117         old_mode = twl4030_read_reg_cache(codec, TWL4030_REG_CODEC_MODE)
2118                 & ~(TWL4030_CODECPDZ);
2119         mode = old_mode;
2120
2121         switch (params_rate(params)) {
2122         case 8000:
2123                 mode &= ~(TWL4030_SEL_16K);
2124                 break;
2125         case 16000:
2126                 mode |= TWL4030_SEL_16K;
2127                 break;
2128         default:
2129                 dev_err(codec->dev, "%s: unknown rate %d\n", __func__,
2130                         params_rate(params));
2131                 return -EINVAL;
2132         }
2133
2134         if (mode != old_mode) {
2135                 if (twl4030->codec_powered) {
2136                         /*
2137                          * If the codec is powered, than we need to toggle the
2138                          * codec power.
2139                          */
2140                         twl4030_codec_enable(codec, 0);
2141                         twl4030_write(codec, TWL4030_REG_CODEC_MODE, mode);
2142                         twl4030_codec_enable(codec, 1);
2143                 } else {
2144                         twl4030_write(codec, TWL4030_REG_CODEC_MODE, mode);
2145                 }
2146         }
2147
2148         return 0;
2149 }
2150
2151 static int twl4030_voice_set_dai_sysclk(struct snd_soc_dai *codec_dai,
2152                 int clk_id, unsigned int freq, int dir)
2153 {
2154         struct snd_soc_codec *codec = codec_dai->codec;
2155         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
2156
2157         if (freq != 26000000) {
2158                 dev_err(codec->dev,
2159                         "%s: HFCLKIN is %u KHz, voice interface needs 26MHz\n",
2160                         __func__, freq / 1000);
2161                 return -EINVAL;
2162         }
2163         if ((freq / 1000) != twl4030->sysclk) {
2164                 dev_err(codec->dev,
2165                         "Mismatch in HFCLKIN: %u (configured: %u)\n",
2166                         freq, twl4030->sysclk * 1000);
2167                 return -EINVAL;
2168         }
2169         return 0;
2170 }
2171
2172 static int twl4030_voice_set_dai_fmt(struct snd_soc_dai *codec_dai,
2173                 unsigned int fmt)
2174 {
2175         struct snd_soc_codec *codec = codec_dai->codec;
2176         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
2177         u8 old_format, format;
2178
2179         /* get format */
2180         old_format = twl4030_read_reg_cache(codec, TWL4030_REG_VOICE_IF);
2181         format = old_format;
2182
2183         /* set master/slave audio interface */
2184         switch (fmt & SND_SOC_DAIFMT_MASTER_MASK) {
2185         case SND_SOC_DAIFMT_CBM_CFM:
2186                 format &= ~(TWL4030_VIF_SLAVE_EN);
2187                 break;
2188         case SND_SOC_DAIFMT_CBS_CFS:
2189                 format |= TWL4030_VIF_SLAVE_EN;
2190                 break;
2191         default:
2192                 return -EINVAL;
2193         }
2194
2195         /* clock inversion */
2196         switch (fmt & SND_SOC_DAIFMT_INV_MASK) {
2197         case SND_SOC_DAIFMT_IB_NF:
2198                 format &= ~(TWL4030_VIF_FORMAT);
2199                 break;
2200         case SND_SOC_DAIFMT_NB_IF:
2201                 format |= TWL4030_VIF_FORMAT;
2202                 break;
2203         default:
2204                 return -EINVAL;
2205         }
2206
2207         if (format != old_format) {
2208                 if (twl4030->codec_powered) {
2209                         /*
2210                          * If the codec is powered, than we need to toggle the
2211                          * codec power.
2212                          */
2213                         twl4030_codec_enable(codec, 0);
2214                         twl4030_write(codec, TWL4030_REG_VOICE_IF, format);
2215                         twl4030_codec_enable(codec, 1);
2216                 } else {
2217                         twl4030_write(codec, TWL4030_REG_VOICE_IF, format);
2218                 }
2219         }
2220
2221         return 0;
2222 }
2223
2224 static int twl4030_voice_set_tristate(struct snd_soc_dai *dai, int tristate)
2225 {
2226         struct snd_soc_codec *codec = dai->codec;
2227         u8 reg = twl4030_read_reg_cache(codec, TWL4030_REG_VOICE_IF);
2228
2229         if (tristate)
2230                 reg |= TWL4030_VIF_TRI_EN;
2231         else
2232                 reg &= ~TWL4030_VIF_TRI_EN;
2233
2234         return twl4030_write(codec, TWL4030_REG_VOICE_IF, reg);
2235 }
2236
2237 #define TWL4030_RATES    (SNDRV_PCM_RATE_8000_48000)
2238 #define TWL4030_FORMATS  (SNDRV_PCM_FMTBIT_S16_LE | SNDRV_PCM_FMTBIT_S32_LE)
2239
2240 static const struct snd_soc_dai_ops twl4030_dai_hifi_ops = {
2241         .startup        = twl4030_startup,
2242         .shutdown       = twl4030_shutdown,
2243         .hw_params      = twl4030_hw_params,
2244         .set_sysclk     = twl4030_set_dai_sysclk,
2245         .set_fmt        = twl4030_set_dai_fmt,
2246         .set_tristate   = twl4030_set_tristate,
2247 };
2248
2249 static const struct snd_soc_dai_ops twl4030_dai_voice_ops = {
2250         .startup        = twl4030_voice_startup,
2251         .shutdown       = twl4030_voice_shutdown,
2252         .hw_params      = twl4030_voice_hw_params,
2253         .set_sysclk     = twl4030_voice_set_dai_sysclk,
2254         .set_fmt        = twl4030_voice_set_dai_fmt,
2255         .set_tristate   = twl4030_voice_set_tristate,
2256 };
2257
2258 static struct snd_soc_dai_driver twl4030_dai[] = {
2259 {
2260         .name = "twl4030-hifi",
2261         .playback = {
2262                 .stream_name = "HiFi Playback",
2263                 .channels_min = 2,
2264                 .channels_max = 4,
2265                 .rates = TWL4030_RATES | SNDRV_PCM_RATE_96000,
2266                 .formats = TWL4030_FORMATS,
2267                 .sig_bits = 24,},
2268         .capture = {
2269                 .stream_name = "HiFi Capture",
2270                 .channels_min = 2,
2271                 .channels_max = 4,
2272                 .rates = TWL4030_RATES,
2273                 .formats = TWL4030_FORMATS,
2274                 .sig_bits = 24,},
2275         .ops = &twl4030_dai_hifi_ops,
2276 },
2277 {
2278         .name = "twl4030-voice",
2279         .playback = {
2280                 .stream_name = "Voice Playback",
2281                 .channels_min = 1,
2282                 .channels_max = 1,
2283                 .rates = SNDRV_PCM_RATE_8000 | SNDRV_PCM_RATE_16000,
2284                 .formats = SNDRV_PCM_FMTBIT_S16_LE,},
2285         .capture = {
2286                 .stream_name = "Voice Capture",
2287                 .channels_min = 1,
2288                 .channels_max = 2,
2289                 .rates = SNDRV_PCM_RATE_8000 | SNDRV_PCM_RATE_16000,
2290                 .formats = SNDRV_PCM_FMTBIT_S16_LE,},
2291         .ops = &twl4030_dai_voice_ops,
2292 },
2293 };
2294
2295 static int twl4030_soc_probe(struct snd_soc_codec *codec)
2296 {
2297         struct twl4030_priv *twl4030;
2298
2299         twl4030 = devm_kzalloc(codec->dev, sizeof(struct twl4030_priv),
2300                                GFP_KERNEL);
2301         if (twl4030 == NULL) {
2302                 dev_err(codec->dev, "Can not allocate memory\n");
2303                 return -ENOMEM;
2304         }
2305         snd_soc_codec_set_drvdata(codec, twl4030);
2306         /* Set the defaults, and power up the codec */
2307         twl4030->sysclk = twl4030_audio_get_mclk() / 1000;
2308
2309         twl4030_init_chip(codec);
2310
2311         return 0;
2312 }
2313
2314 static int twl4030_soc_remove(struct snd_soc_codec *codec)
2315 {
2316         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
2317         struct twl4030_codec_data *pdata = twl4030->pdata;
2318
2319         /* Reset registers to their chip default before leaving */
2320         twl4030_reset_registers(codec);
2321         twl4030_set_bias_level(codec, SND_SOC_BIAS_OFF);
2322
2323         if (pdata && pdata->hs_extmute && gpio_is_valid(pdata->hs_extmute_gpio))
2324                 gpio_free(pdata->hs_extmute_gpio);
2325
2326         return 0;
2327 }
2328
2329 static struct snd_soc_codec_driver soc_codec_dev_twl4030 = {
2330         .probe = twl4030_soc_probe,
2331         .remove = twl4030_soc_remove,
2332         .read = twl4030_read_reg_cache,
2333         .write = twl4030_write,
2334         .set_bias_level = twl4030_set_bias_level,
2335         .idle_bias_off = true,
2336         .reg_cache_size = sizeof(twl4030_reg),
2337         .reg_word_size = sizeof(u8),
2338         .reg_cache_default = twl4030_reg,
2339
2340         .controls = twl4030_snd_controls,
2341         .num_controls = ARRAY_SIZE(twl4030_snd_controls),
2342         .dapm_widgets = twl4030_dapm_widgets,
2343         .num_dapm_widgets = ARRAY_SIZE(twl4030_dapm_widgets),
2344         .dapm_routes = intercon,
2345         .num_dapm_routes = ARRAY_SIZE(intercon),
2346 };
2347
2348 static int twl4030_codec_probe(struct platform_device *pdev)
2349 {
2350         return snd_soc_register_codec(&pdev->dev, &soc_codec_dev_twl4030,
2351                         twl4030_dai, ARRAY_SIZE(twl4030_dai));
2352 }
2353
2354 static int twl4030_codec_remove(struct platform_device *pdev)
2355 {
2356         snd_soc_unregister_codec(&pdev->dev);
2357         return 0;
2358 }
2359
2360 MODULE_ALIAS("platform:twl4030-codec");
2361
2362 static struct platform_driver twl4030_codec_driver = {
2363         .probe          = twl4030_codec_probe,
2364         .remove         = twl4030_codec_remove,
2365         .driver         = {
2366                 .name   = "twl4030-codec",
2367                 .owner  = THIS_MODULE,
2368         },
2369 };
2370
2371 module_platform_driver(twl4030_codec_driver);
2372
2373 MODULE_DESCRIPTION("ASoC TWL4030 codec driver");
2374 MODULE_AUTHOR("Steve Sakoman");
2375 MODULE_LICENSE("GPL");