RDMA/cxgb4: Support on-chip SQs
[linux-2.6-block.git] / drivers / infiniband / hw / cxgb4 / iw_cxgb4.h
1 /*
2  * Copyright (c) 2009-2010 Chelsio, Inc. All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *      - Redistributions in binary form must reproduce the above
18  *        copyright notice, this list of conditions and the following
19  *        disclaimer in the documentation and/or other materials
20  *        provided with the distribution.
21  *
22  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
23  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
24  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
25  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
26  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
27  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
28  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
29  * SOFTWARE.
30  */
31 #ifndef __IW_CXGB4_H__
32 #define __IW_CXGB4_H__
33
34 #include <linux/mutex.h>
35 #include <linux/list.h>
36 #include <linux/spinlock.h>
37 #include <linux/idr.h>
38 #include <linux/workqueue.h>
39 #include <linux/netdevice.h>
40 #include <linux/sched.h>
41 #include <linux/pci.h>
42 #include <linux/dma-mapping.h>
43 #include <linux/inet.h>
44 #include <linux/wait.h>
45 #include <linux/kref.h>
46 #include <linux/timer.h>
47 #include <linux/io.h>
48 #include <linux/kfifo.h>
49
50 #include <asm/byteorder.h>
51
52 #include <net/net_namespace.h>
53
54 #include <rdma/ib_verbs.h>
55 #include <rdma/iw_cm.h>
56
57 #include "cxgb4.h"
58 #include "cxgb4_uld.h"
59 #include "l2t.h"
60 #include "user.h"
61
62 #define DRV_NAME "iw_cxgb4"
63 #define MOD DRV_NAME ":"
64
65 extern int c4iw_debug;
66 #define PDBG(fmt, args...) \
67 do { \
68         if (c4iw_debug) \
69                 printk(MOD fmt, ## args); \
70 } while (0)
71
72 #include "t4.h"
73
74 #define PBL_OFF(rdev_p, a) ((a) - (rdev_p)->lldi.vr->pbl.start)
75 #define RQT_OFF(rdev_p, a) ((a) - (rdev_p)->lldi.vr->rq.start)
76
77 static inline void *cplhdr(struct sk_buff *skb)
78 {
79         return skb->data;
80 }
81
82 struct c4iw_resource {
83         struct kfifo tpt_fifo;
84         spinlock_t tpt_fifo_lock;
85         struct kfifo qid_fifo;
86         spinlock_t qid_fifo_lock;
87         struct kfifo pdid_fifo;
88         spinlock_t pdid_fifo_lock;
89 };
90
91 struct c4iw_qid_list {
92         struct list_head entry;
93         u32 qid;
94 };
95
96 struct c4iw_dev_ucontext {
97         struct list_head qpids;
98         struct list_head cqids;
99         struct mutex lock;
100 };
101
102 enum c4iw_rdev_flags {
103         T4_FATAL_ERROR = (1<<0),
104 };
105
106 struct c4iw_rdev {
107         struct c4iw_resource resource;
108         unsigned long qpshift;
109         u32 qpmask;
110         unsigned long cqshift;
111         u32 cqmask;
112         struct c4iw_dev_ucontext uctx;
113         struct gen_pool *pbl_pool;
114         struct gen_pool *rqt_pool;
115         struct gen_pool *ocqp_pool;
116         u32 flags;
117         struct cxgb4_lld_info lldi;
118         unsigned long oc_mw_pa;
119         void __iomem *oc_mw_kva;
120 };
121
122 static inline int c4iw_fatal_error(struct c4iw_rdev *rdev)
123 {
124         return rdev->flags & T4_FATAL_ERROR;
125 }
126
127 static inline int c4iw_num_stags(struct c4iw_rdev *rdev)
128 {
129         return min((int)T4_MAX_NUM_STAG, (int)(rdev->lldi.vr->stag.size >> 5));
130 }
131
132 #define C4IW_WR_TO (10*HZ)
133
134 struct c4iw_wr_wait {
135         wait_queue_head_t wait;
136         int done;
137         int ret;
138 };
139
140 static inline void c4iw_init_wr_wait(struct c4iw_wr_wait *wr_waitp)
141 {
142         wr_waitp->ret = 0;
143         wr_waitp->done = 0;
144         init_waitqueue_head(&wr_waitp->wait);
145 }
146
147 static inline int c4iw_wait_for_reply(struct c4iw_rdev *rdev,
148                                  struct c4iw_wr_wait *wr_waitp,
149                                  u32 hwtid, u32 qpid,
150                                  const char *func)
151 {
152         unsigned to = C4IW_WR_TO;
153         do {
154
155                 wait_event_timeout(wr_waitp->wait, wr_waitp->done, to);
156                 if (!wr_waitp->done) {
157                         printk(KERN_ERR MOD "%s - Device %s not responding - "
158                                "tid %u qpid %u\n", func,
159                                pci_name(rdev->lldi.pdev), hwtid, qpid);
160                         to = to << 2;
161                 }
162         } while (!wr_waitp->done);
163         if (wr_waitp->ret)
164                 printk(KERN_WARNING MOD "%s: FW reply %d tid %u qpid %u\n",
165                        pci_name(rdev->lldi.pdev), wr_waitp->ret, hwtid, qpid);
166         return wr_waitp->ret;
167 }
168
169
170 struct c4iw_dev {
171         struct ib_device ibdev;
172         struct c4iw_rdev rdev;
173         u32 device_cap_flags;
174         struct idr cqidr;
175         struct idr qpidr;
176         struct idr mmidr;
177         spinlock_t lock;
178         struct list_head entry;
179         struct delayed_work db_drop_task;
180         struct dentry *debugfs_root;
181         u8 registered;
182 };
183
184 static inline struct c4iw_dev *to_c4iw_dev(struct ib_device *ibdev)
185 {
186         return container_of(ibdev, struct c4iw_dev, ibdev);
187 }
188
189 static inline struct c4iw_dev *rdev_to_c4iw_dev(struct c4iw_rdev *rdev)
190 {
191         return container_of(rdev, struct c4iw_dev, rdev);
192 }
193
194 static inline struct c4iw_cq *get_chp(struct c4iw_dev *rhp, u32 cqid)
195 {
196         return idr_find(&rhp->cqidr, cqid);
197 }
198
199 static inline struct c4iw_qp *get_qhp(struct c4iw_dev *rhp, u32 qpid)
200 {
201         return idr_find(&rhp->qpidr, qpid);
202 }
203
204 static inline struct c4iw_mr *get_mhp(struct c4iw_dev *rhp, u32 mmid)
205 {
206         return idr_find(&rhp->mmidr, mmid);
207 }
208
209 static inline int insert_handle(struct c4iw_dev *rhp, struct idr *idr,
210                                 void *handle, u32 id)
211 {
212         int ret;
213         int newid;
214
215         do {
216                 if (!idr_pre_get(idr, GFP_KERNEL))
217                         return -ENOMEM;
218                 spin_lock_irq(&rhp->lock);
219                 ret = idr_get_new_above(idr, handle, id, &newid);
220                 BUG_ON(newid != id);
221                 spin_unlock_irq(&rhp->lock);
222         } while (ret == -EAGAIN);
223
224         return ret;
225 }
226
227 static inline void remove_handle(struct c4iw_dev *rhp, struct idr *idr, u32 id)
228 {
229         spin_lock_irq(&rhp->lock);
230         idr_remove(idr, id);
231         spin_unlock_irq(&rhp->lock);
232 }
233
234 struct c4iw_pd {
235         struct ib_pd ibpd;
236         u32 pdid;
237         struct c4iw_dev *rhp;
238 };
239
240 static inline struct c4iw_pd *to_c4iw_pd(struct ib_pd *ibpd)
241 {
242         return container_of(ibpd, struct c4iw_pd, ibpd);
243 }
244
245 struct tpt_attributes {
246         u64 len;
247         u64 va_fbo;
248         enum fw_ri_mem_perms perms;
249         u32 stag;
250         u32 pdid;
251         u32 qpid;
252         u32 pbl_addr;
253         u32 pbl_size;
254         u32 state:1;
255         u32 type:2;
256         u32 rsvd:1;
257         u32 remote_invaliate_disable:1;
258         u32 zbva:1;
259         u32 mw_bind_enable:1;
260         u32 page_size:5;
261 };
262
263 struct c4iw_mr {
264         struct ib_mr ibmr;
265         struct ib_umem *umem;
266         struct c4iw_dev *rhp;
267         u64 kva;
268         struct tpt_attributes attr;
269 };
270
271 static inline struct c4iw_mr *to_c4iw_mr(struct ib_mr *ibmr)
272 {
273         return container_of(ibmr, struct c4iw_mr, ibmr);
274 }
275
276 struct c4iw_mw {
277         struct ib_mw ibmw;
278         struct c4iw_dev *rhp;
279         u64 kva;
280         struct tpt_attributes attr;
281 };
282
283 static inline struct c4iw_mw *to_c4iw_mw(struct ib_mw *ibmw)
284 {
285         return container_of(ibmw, struct c4iw_mw, ibmw);
286 }
287
288 struct c4iw_fr_page_list {
289         struct ib_fast_reg_page_list ibpl;
290         DEFINE_DMA_UNMAP_ADDR(mapping);
291         dma_addr_t dma_addr;
292         struct c4iw_dev *dev;
293         int size;
294 };
295
296 static inline struct c4iw_fr_page_list *to_c4iw_fr_page_list(
297                                         struct ib_fast_reg_page_list *ibpl)
298 {
299         return container_of(ibpl, struct c4iw_fr_page_list, ibpl);
300 }
301
302 struct c4iw_cq {
303         struct ib_cq ibcq;
304         struct c4iw_dev *rhp;
305         struct t4_cq cq;
306         spinlock_t lock;
307         atomic_t refcnt;
308         wait_queue_head_t wait;
309 };
310
311 static inline struct c4iw_cq *to_c4iw_cq(struct ib_cq *ibcq)
312 {
313         return container_of(ibcq, struct c4iw_cq, ibcq);
314 }
315
316 struct c4iw_mpa_attributes {
317         u8 initiator;
318         u8 recv_marker_enabled;
319         u8 xmit_marker_enabled;
320         u8 crc_enabled;
321         u8 version;
322         u8 p2p_type;
323 };
324
325 struct c4iw_qp_attributes {
326         u32 scq;
327         u32 rcq;
328         u32 sq_num_entries;
329         u32 rq_num_entries;
330         u32 sq_max_sges;
331         u32 sq_max_sges_rdma_write;
332         u32 rq_max_sges;
333         u32 state;
334         u8 enable_rdma_read;
335         u8 enable_rdma_write;
336         u8 enable_bind;
337         u8 enable_mmid0_fastreg;
338         u32 max_ord;
339         u32 max_ird;
340         u32 pd;
341         u32 next_state;
342         char terminate_buffer[52];
343         u32 terminate_msg_len;
344         u8 is_terminate_local;
345         struct c4iw_mpa_attributes mpa_attr;
346         struct c4iw_ep *llp_stream_handle;
347 };
348
349 struct c4iw_qp {
350         struct ib_qp ibqp;
351         struct c4iw_dev *rhp;
352         struct c4iw_ep *ep;
353         struct c4iw_qp_attributes attr;
354         struct t4_wq wq;
355         spinlock_t lock;
356         atomic_t refcnt;
357         wait_queue_head_t wait;
358         struct timer_list timer;
359 };
360
361 static inline struct c4iw_qp *to_c4iw_qp(struct ib_qp *ibqp)
362 {
363         return container_of(ibqp, struct c4iw_qp, ibqp);
364 }
365
366 struct c4iw_ucontext {
367         struct ib_ucontext ibucontext;
368         struct c4iw_dev_ucontext uctx;
369         u32 key;
370         spinlock_t mmap_lock;
371         struct list_head mmaps;
372 };
373
374 static inline struct c4iw_ucontext *to_c4iw_ucontext(struct ib_ucontext *c)
375 {
376         return container_of(c, struct c4iw_ucontext, ibucontext);
377 }
378
379 struct c4iw_mm_entry {
380         struct list_head entry;
381         u64 addr;
382         u32 key;
383         unsigned len;
384 };
385
386 static inline struct c4iw_mm_entry *remove_mmap(struct c4iw_ucontext *ucontext,
387                                                 u32 key, unsigned len)
388 {
389         struct list_head *pos, *nxt;
390         struct c4iw_mm_entry *mm;
391
392         spin_lock(&ucontext->mmap_lock);
393         list_for_each_safe(pos, nxt, &ucontext->mmaps) {
394
395                 mm = list_entry(pos, struct c4iw_mm_entry, entry);
396                 if (mm->key == key && mm->len == len) {
397                         list_del_init(&mm->entry);
398                         spin_unlock(&ucontext->mmap_lock);
399                         PDBG("%s key 0x%x addr 0x%llx len %d\n", __func__,
400                              key, (unsigned long long) mm->addr, mm->len);
401                         return mm;
402                 }
403         }
404         spin_unlock(&ucontext->mmap_lock);
405         return NULL;
406 }
407
408 static inline void insert_mmap(struct c4iw_ucontext *ucontext,
409                                struct c4iw_mm_entry *mm)
410 {
411         spin_lock(&ucontext->mmap_lock);
412         PDBG("%s key 0x%x addr 0x%llx len %d\n", __func__,
413              mm->key, (unsigned long long) mm->addr, mm->len);
414         list_add_tail(&mm->entry, &ucontext->mmaps);
415         spin_unlock(&ucontext->mmap_lock);
416 }
417
418 enum c4iw_qp_attr_mask {
419         C4IW_QP_ATTR_NEXT_STATE = 1 << 0,
420         C4IW_QP_ATTR_ENABLE_RDMA_READ = 1 << 7,
421         C4IW_QP_ATTR_ENABLE_RDMA_WRITE = 1 << 8,
422         C4IW_QP_ATTR_ENABLE_RDMA_BIND = 1 << 9,
423         C4IW_QP_ATTR_MAX_ORD = 1 << 11,
424         C4IW_QP_ATTR_MAX_IRD = 1 << 12,
425         C4IW_QP_ATTR_LLP_STREAM_HANDLE = 1 << 22,
426         C4IW_QP_ATTR_STREAM_MSG_BUFFER = 1 << 23,
427         C4IW_QP_ATTR_MPA_ATTR = 1 << 24,
428         C4IW_QP_ATTR_QP_CONTEXT_ACTIVATE = 1 << 25,
429         C4IW_QP_ATTR_VALID_MODIFY = (C4IW_QP_ATTR_ENABLE_RDMA_READ |
430                                      C4IW_QP_ATTR_ENABLE_RDMA_WRITE |
431                                      C4IW_QP_ATTR_MAX_ORD |
432                                      C4IW_QP_ATTR_MAX_IRD |
433                                      C4IW_QP_ATTR_LLP_STREAM_HANDLE |
434                                      C4IW_QP_ATTR_STREAM_MSG_BUFFER |
435                                      C4IW_QP_ATTR_MPA_ATTR |
436                                      C4IW_QP_ATTR_QP_CONTEXT_ACTIVATE)
437 };
438
439 int c4iw_modify_qp(struct c4iw_dev *rhp,
440                                 struct c4iw_qp *qhp,
441                                 enum c4iw_qp_attr_mask mask,
442                                 struct c4iw_qp_attributes *attrs,
443                                 int internal);
444
445 enum c4iw_qp_state {
446         C4IW_QP_STATE_IDLE,
447         C4IW_QP_STATE_RTS,
448         C4IW_QP_STATE_ERROR,
449         C4IW_QP_STATE_TERMINATE,
450         C4IW_QP_STATE_CLOSING,
451         C4IW_QP_STATE_TOT
452 };
453
454 static inline int c4iw_convert_state(enum ib_qp_state ib_state)
455 {
456         switch (ib_state) {
457         case IB_QPS_RESET:
458         case IB_QPS_INIT:
459                 return C4IW_QP_STATE_IDLE;
460         case IB_QPS_RTS:
461                 return C4IW_QP_STATE_RTS;
462         case IB_QPS_SQD:
463                 return C4IW_QP_STATE_CLOSING;
464         case IB_QPS_SQE:
465                 return C4IW_QP_STATE_TERMINATE;
466         case IB_QPS_ERR:
467                 return C4IW_QP_STATE_ERROR;
468         default:
469                 return -1;
470         }
471 }
472
473 static inline u32 c4iw_ib_to_tpt_access(int a)
474 {
475         return (a & IB_ACCESS_REMOTE_WRITE ? FW_RI_MEM_ACCESS_REM_WRITE : 0) |
476                (a & IB_ACCESS_REMOTE_READ ? FW_RI_MEM_ACCESS_REM_READ : 0) |
477                (a & IB_ACCESS_LOCAL_WRITE ? FW_RI_MEM_ACCESS_LOCAL_WRITE : 0) |
478                FW_RI_MEM_ACCESS_LOCAL_READ;
479 }
480
481 static inline u32 c4iw_ib_to_tpt_bind_access(int acc)
482 {
483         return (acc & IB_ACCESS_REMOTE_WRITE ? FW_RI_MEM_ACCESS_REM_WRITE : 0) |
484                (acc & IB_ACCESS_REMOTE_READ ? FW_RI_MEM_ACCESS_REM_READ : 0);
485 }
486
487 enum c4iw_mmid_state {
488         C4IW_STAG_STATE_VALID,
489         C4IW_STAG_STATE_INVALID
490 };
491
492 #define C4IW_NODE_DESC "cxgb4 Chelsio Communications"
493
494 #define MPA_KEY_REQ "MPA ID Req Frame"
495 #define MPA_KEY_REP "MPA ID Rep Frame"
496
497 #define MPA_MAX_PRIVATE_DATA    256
498 #define MPA_REJECT              0x20
499 #define MPA_CRC                 0x40
500 #define MPA_MARKERS             0x80
501 #define MPA_FLAGS_MASK          0xE0
502
503 #define c4iw_put_ep(ep) { \
504         PDBG("put_ep (via %s:%u) ep %p refcnt %d\n", __func__, __LINE__,  \
505              ep, atomic_read(&((ep)->kref.refcount))); \
506         WARN_ON(atomic_read(&((ep)->kref.refcount)) < 1); \
507         kref_put(&((ep)->kref), _c4iw_free_ep); \
508 }
509
510 #define c4iw_get_ep(ep) { \
511         PDBG("get_ep (via %s:%u) ep %p, refcnt %d\n", __func__, __LINE__, \
512              ep, atomic_read(&((ep)->kref.refcount))); \
513         kref_get(&((ep)->kref));  \
514 }
515 void _c4iw_free_ep(struct kref *kref);
516
517 struct mpa_message {
518         u8 key[16];
519         u8 flags;
520         u8 revision;
521         __be16 private_data_size;
522         u8 private_data[0];
523 };
524
525 struct terminate_message {
526         u8 layer_etype;
527         u8 ecode;
528         __be16 hdrct_rsvd;
529         u8 len_hdrs[0];
530 };
531
532 #define TERM_MAX_LENGTH (sizeof(struct terminate_message) + 2 + 18 + 28)
533
534 enum c4iw_layers_types {
535         LAYER_RDMAP             = 0x00,
536         LAYER_DDP               = 0x10,
537         LAYER_MPA               = 0x20,
538         RDMAP_LOCAL_CATA        = 0x00,
539         RDMAP_REMOTE_PROT       = 0x01,
540         RDMAP_REMOTE_OP         = 0x02,
541         DDP_LOCAL_CATA          = 0x00,
542         DDP_TAGGED_ERR          = 0x01,
543         DDP_UNTAGGED_ERR        = 0x02,
544         DDP_LLP                 = 0x03
545 };
546
547 enum c4iw_rdma_ecodes {
548         RDMAP_INV_STAG          = 0x00,
549         RDMAP_BASE_BOUNDS       = 0x01,
550         RDMAP_ACC_VIOL          = 0x02,
551         RDMAP_STAG_NOT_ASSOC    = 0x03,
552         RDMAP_TO_WRAP           = 0x04,
553         RDMAP_INV_VERS          = 0x05,
554         RDMAP_INV_OPCODE        = 0x06,
555         RDMAP_STREAM_CATA       = 0x07,
556         RDMAP_GLOBAL_CATA       = 0x08,
557         RDMAP_CANT_INV_STAG     = 0x09,
558         RDMAP_UNSPECIFIED       = 0xff
559 };
560
561 enum c4iw_ddp_ecodes {
562         DDPT_INV_STAG           = 0x00,
563         DDPT_BASE_BOUNDS        = 0x01,
564         DDPT_STAG_NOT_ASSOC     = 0x02,
565         DDPT_TO_WRAP            = 0x03,
566         DDPT_INV_VERS           = 0x04,
567         DDPU_INV_QN             = 0x01,
568         DDPU_INV_MSN_NOBUF      = 0x02,
569         DDPU_INV_MSN_RANGE      = 0x03,
570         DDPU_INV_MO             = 0x04,
571         DDPU_MSG_TOOBIG         = 0x05,
572         DDPU_INV_VERS           = 0x06
573 };
574
575 enum c4iw_mpa_ecodes {
576         MPA_CRC_ERR             = 0x02,
577         MPA_MARKER_ERR          = 0x03
578 };
579
580 enum c4iw_ep_state {
581         IDLE = 0,
582         LISTEN,
583         CONNECTING,
584         MPA_REQ_WAIT,
585         MPA_REQ_SENT,
586         MPA_REQ_RCVD,
587         MPA_REP_SENT,
588         FPDU_MODE,
589         ABORTING,
590         CLOSING,
591         MORIBUND,
592         DEAD,
593 };
594
595 enum c4iw_ep_flags {
596         PEER_ABORT_IN_PROGRESS  = 0,
597         ABORT_REQ_IN_PROGRESS   = 1,
598         RELEASE_RESOURCES       = 2,
599         CLOSE_SENT              = 3,
600 };
601
602 struct c4iw_ep_common {
603         struct iw_cm_id *cm_id;
604         struct c4iw_qp *qp;
605         struct c4iw_dev *dev;
606         enum c4iw_ep_state state;
607         struct kref kref;
608         spinlock_t lock;
609         struct sockaddr_in local_addr;
610         struct sockaddr_in remote_addr;
611         struct c4iw_wr_wait wr_wait;
612         unsigned long flags;
613 };
614
615 struct c4iw_listen_ep {
616         struct c4iw_ep_common com;
617         unsigned int stid;
618         int backlog;
619 };
620
621 struct c4iw_ep {
622         struct c4iw_ep_common com;
623         struct c4iw_ep *parent_ep;
624         struct timer_list timer;
625         struct list_head entry;
626         unsigned int atid;
627         u32 hwtid;
628         u32 snd_seq;
629         u32 rcv_seq;
630         struct l2t_entry *l2t;
631         struct dst_entry *dst;
632         struct sk_buff *mpa_skb;
633         struct c4iw_mpa_attributes mpa_attr;
634         u8 mpa_pkt[sizeof(struct mpa_message) + MPA_MAX_PRIVATE_DATA];
635         unsigned int mpa_pkt_len;
636         u32 ird;
637         u32 ord;
638         u32 smac_idx;
639         u32 tx_chan;
640         u32 mtu;
641         u16 mss;
642         u16 emss;
643         u16 plen;
644         u16 rss_qid;
645         u16 txq_idx;
646         u16 ctrlq_idx;
647         u8 tos;
648 };
649
650 static inline struct c4iw_ep *to_ep(struct iw_cm_id *cm_id)
651 {
652         return cm_id->provider_data;
653 }
654
655 static inline struct c4iw_listen_ep *to_listen_ep(struct iw_cm_id *cm_id)
656 {
657         return cm_id->provider_data;
658 }
659
660 static inline int compute_wscale(int win)
661 {
662         int wscale = 0;
663
664         while (wscale < 14 && (65535<<wscale) < win)
665                 wscale++;
666         return wscale;
667 }
668
669 typedef int (*c4iw_handler_func)(struct c4iw_dev *dev, struct sk_buff *skb);
670
671 int c4iw_ep_redirect(void *ctx, struct dst_entry *old, struct dst_entry *new,
672                      struct l2t_entry *l2t);
673 void c4iw_put_qpid(struct c4iw_rdev *rdev, u32 qpid,
674                    struct c4iw_dev_ucontext *uctx);
675 u32 c4iw_get_resource(struct kfifo *fifo, spinlock_t *lock);
676 void c4iw_put_resource(struct kfifo *fifo, u32 entry, spinlock_t *lock);
677 int c4iw_init_resource(struct c4iw_rdev *rdev, u32 nr_tpt, u32 nr_pdid);
678 int c4iw_init_ctrl_qp(struct c4iw_rdev *rdev);
679 int c4iw_pblpool_create(struct c4iw_rdev *rdev);
680 int c4iw_rqtpool_create(struct c4iw_rdev *rdev);
681 int c4iw_ocqp_pool_create(struct c4iw_rdev *rdev);
682 void c4iw_pblpool_destroy(struct c4iw_rdev *rdev);
683 void c4iw_rqtpool_destroy(struct c4iw_rdev *rdev);
684 void c4iw_ocqp_pool_destroy(struct c4iw_rdev *rdev);
685 void c4iw_destroy_resource(struct c4iw_resource *rscp);
686 int c4iw_destroy_ctrl_qp(struct c4iw_rdev *rdev);
687 int c4iw_register_device(struct c4iw_dev *dev);
688 void c4iw_unregister_device(struct c4iw_dev *dev);
689 int __init c4iw_cm_init(void);
690 void __exit c4iw_cm_term(void);
691 void c4iw_release_dev_ucontext(struct c4iw_rdev *rdev,
692                                struct c4iw_dev_ucontext *uctx);
693 void c4iw_init_dev_ucontext(struct c4iw_rdev *rdev,
694                             struct c4iw_dev_ucontext *uctx);
695 int c4iw_poll_cq(struct ib_cq *ibcq, int num_entries, struct ib_wc *wc);
696 int c4iw_post_send(struct ib_qp *ibqp, struct ib_send_wr *wr,
697                       struct ib_send_wr **bad_wr);
698 int c4iw_post_receive(struct ib_qp *ibqp, struct ib_recv_wr *wr,
699                       struct ib_recv_wr **bad_wr);
700 int c4iw_bind_mw(struct ib_qp *qp, struct ib_mw *mw,
701                  struct ib_mw_bind *mw_bind);
702 int c4iw_connect(struct iw_cm_id *cm_id, struct iw_cm_conn_param *conn_param);
703 int c4iw_create_listen(struct iw_cm_id *cm_id, int backlog);
704 int c4iw_destroy_listen(struct iw_cm_id *cm_id);
705 int c4iw_accept_cr(struct iw_cm_id *cm_id, struct iw_cm_conn_param *conn_param);
706 int c4iw_reject_cr(struct iw_cm_id *cm_id, const void *pdata, u8 pdata_len);
707 void c4iw_qp_add_ref(struct ib_qp *qp);
708 void c4iw_qp_rem_ref(struct ib_qp *qp);
709 void c4iw_free_fastreg_pbl(struct ib_fast_reg_page_list *page_list);
710 struct ib_fast_reg_page_list *c4iw_alloc_fastreg_pbl(
711                                         struct ib_device *device,
712                                         int page_list_len);
713 struct ib_mr *c4iw_alloc_fast_reg_mr(struct ib_pd *pd, int pbl_depth);
714 int c4iw_dealloc_mw(struct ib_mw *mw);
715 struct ib_mw *c4iw_alloc_mw(struct ib_pd *pd);
716 struct ib_mr *c4iw_reg_user_mr(struct ib_pd *pd, u64 start,
717                                            u64 length, u64 virt, int acc,
718                                            struct ib_udata *udata);
719 struct ib_mr *c4iw_get_dma_mr(struct ib_pd *pd, int acc);
720 struct ib_mr *c4iw_register_phys_mem(struct ib_pd *pd,
721                                         struct ib_phys_buf *buffer_list,
722                                         int num_phys_buf,
723                                         int acc,
724                                         u64 *iova_start);
725 int c4iw_reregister_phys_mem(struct ib_mr *mr,
726                                      int mr_rereg_mask,
727                                      struct ib_pd *pd,
728                                      struct ib_phys_buf *buffer_list,
729                                      int num_phys_buf,
730                                      int acc, u64 *iova_start);
731 int c4iw_dereg_mr(struct ib_mr *ib_mr);
732 int c4iw_destroy_cq(struct ib_cq *ib_cq);
733 struct ib_cq *c4iw_create_cq(struct ib_device *ibdev, int entries,
734                                         int vector,
735                                         struct ib_ucontext *ib_context,
736                                         struct ib_udata *udata);
737 int c4iw_resize_cq(struct ib_cq *cq, int cqe, struct ib_udata *udata);
738 int c4iw_arm_cq(struct ib_cq *ibcq, enum ib_cq_notify_flags flags);
739 int c4iw_destroy_qp(struct ib_qp *ib_qp);
740 struct ib_qp *c4iw_create_qp(struct ib_pd *pd,
741                              struct ib_qp_init_attr *attrs,
742                              struct ib_udata *udata);
743 int c4iw_ib_modify_qp(struct ib_qp *ibqp, struct ib_qp_attr *attr,
744                                  int attr_mask, struct ib_udata *udata);
745 struct ib_qp *c4iw_get_qp(struct ib_device *dev, int qpn);
746 u32 c4iw_rqtpool_alloc(struct c4iw_rdev *rdev, int size);
747 void c4iw_rqtpool_free(struct c4iw_rdev *rdev, u32 addr, int size);
748 u32 c4iw_pblpool_alloc(struct c4iw_rdev *rdev, int size);
749 void c4iw_pblpool_free(struct c4iw_rdev *rdev, u32 addr, int size);
750 u32 c4iw_ocqp_pool_alloc(struct c4iw_rdev *rdev, int size);
751 void c4iw_ocqp_pool_free(struct c4iw_rdev *rdev, u32 addr, int size);
752 int c4iw_ofld_send(struct c4iw_rdev *rdev, struct sk_buff *skb);
753 void c4iw_flush_hw_cq(struct t4_cq *cq);
754 void c4iw_count_rcqes(struct t4_cq *cq, struct t4_wq *wq, int *count);
755 void c4iw_count_scqes(struct t4_cq *cq, struct t4_wq *wq, int *count);
756 int c4iw_ep_disconnect(struct c4iw_ep *ep, int abrupt, gfp_t gfp);
757 int c4iw_flush_rq(struct t4_wq *wq, struct t4_cq *cq, int count);
758 int c4iw_flush_sq(struct t4_wq *wq, struct t4_cq *cq, int count);
759 int c4iw_ev_handler(struct c4iw_dev *rnicp, u32 qid);
760 u16 c4iw_rqes_posted(struct c4iw_qp *qhp);
761 int c4iw_post_zb_read(struct c4iw_qp *qhp);
762 int c4iw_post_terminate(struct c4iw_qp *qhp, struct t4_cqe *err_cqe);
763 u32 c4iw_get_cqid(struct c4iw_rdev *rdev, struct c4iw_dev_ucontext *uctx);
764 void c4iw_put_cqid(struct c4iw_rdev *rdev, u32 qid,
765                 struct c4iw_dev_ucontext *uctx);
766 u32 c4iw_get_qpid(struct c4iw_rdev *rdev, struct c4iw_dev_ucontext *uctx);
767 void c4iw_put_qpid(struct c4iw_rdev *rdev, u32 qid,
768                 struct c4iw_dev_ucontext *uctx);
769 void c4iw_ev_dispatch(struct c4iw_dev *dev, struct t4_cqe *err_cqe);
770
771 extern struct cxgb4_client t4c_client;
772 extern c4iw_handler_func c4iw_handlers[NUM_CPL_CMDS];
773 extern int c4iw_max_read_depth;
774
775 #endif