Merge drm/drm-next into drm-intel-next
[linux-block.git] / drivers / gpu / drm / i915 / i915_reg.h
1 /* Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
2  * All Rights Reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the
6  * "Software"), to deal in the Software without restriction, including
7  * without limitation the rights to use, copy, modify, merge, publish,
8  * distribute, sub license, and/or sell copies of the Software, and to
9  * permit persons to whom the Software is furnished to do so, subject to
10  * the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the
13  * next paragraph) shall be included in all copies or substantial portions
14  * of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
17  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
18  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
19  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
20  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
21  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
22  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #ifndef _I915_REG_H_
26 #define _I915_REG_H_
27
28 #include "i915_reg_defs.h"
29
30 /**
31  * DOC: The i915 register macro definition style guide
32  *
33  * Follow the style described here for new macros, and while changing existing
34  * macros. Do **not** mass change existing definitions just to update the style.
35  *
36  * File Layout
37  * ~~~~~~~~~~~
38  *
39  * Keep helper macros near the top. For example, _PIPE() and friends.
40  *
41  * Prefix macros that generally should not be used outside of this file with
42  * underscore '_'. For example, _PIPE() and friends, single instances of
43  * registers that are defined solely for the use by function-like macros.
44  *
45  * Avoid using the underscore prefixed macros outside of this file. There are
46  * exceptions, but keep them to a minimum.
47  *
48  * There are two basic types of register definitions: Single registers and
49  * register groups. Register groups are registers which have two or more
50  * instances, for example one per pipe, port, transcoder, etc. Register groups
51  * should be defined using function-like macros.
52  *
53  * For single registers, define the register offset first, followed by register
54  * contents.
55  *
56  * For register groups, define the register instance offsets first, prefixed
57  * with underscore, followed by a function-like macro choosing the right
58  * instance based on the parameter, followed by register contents.
59  *
60  * Define the register contents (i.e. bit and bit field macros) from most
61  * significant to least significant bit. Indent the register content macros
62  * using two extra spaces between ``#define`` and the macro name.
63  *
64  * Define bit fields using ``REG_GENMASK(h, l)``. Define bit field contents
65  * using ``REG_FIELD_PREP(mask, value)``. This will define the values already
66  * shifted in place, so they can be directly OR'd together. For convenience,
67  * function-like macros may be used to define bit fields, but do note that the
68  * macros may be needed to read as well as write the register contents.
69  *
70  * Define bits using ``REG_BIT(N)``. Do **not** add ``_BIT`` suffix to the name.
71  *
72  * Group the register and its contents together without blank lines, separate
73  * from other registers and their contents with one blank line.
74  *
75  * Indent macro values from macro names using TABs. Align values vertically. Use
76  * braces in macro values as needed to avoid unintended precedence after macro
77  * substitution. Use spaces in macro values according to kernel coding
78  * style. Use lower case in hexadecimal values.
79  *
80  * Naming
81  * ~~~~~~
82  *
83  * Try to name registers according to the specs. If the register name changes in
84  * the specs from platform to another, stick to the original name.
85  *
86  * Try to re-use existing register macro definitions. Only add new macros for
87  * new register offsets, or when the register contents have changed enough to
88  * warrant a full redefinition.
89  *
90  * When a register macro changes for a new platform, prefix the new macro using
91  * the platform acronym or generation. For example, ``SKL_`` or ``GEN8_``. The
92  * prefix signifies the start platform/generation using the register.
93  *
94  * When a bit (field) macro changes or gets added for a new platform, while
95  * retaining the existing register macro, add a platform acronym or generation
96  * suffix to the name. For example, ``_SKL`` or ``_GEN8``.
97  *
98  * Examples
99  * ~~~~~~~~
100  *
101  * (Note that the values in the example are indented using spaces instead of
102  * TABs to avoid misalignment in generated documentation. Use TABs in the
103  * definitions.)::
104  *
105  *  #define _FOO_A                      0xf000
106  *  #define _FOO_B                      0xf001
107  *  #define FOO(pipe)                   _MMIO_PIPE(pipe, _FOO_A, _FOO_B)
108  *  #define   FOO_ENABLE                REG_BIT(31)
109  *  #define   FOO_MODE_MASK             REG_GENMASK(19, 16)
110  *  #define   FOO_MODE_BAR              REG_FIELD_PREP(FOO_MODE_MASK, 0)
111  *  #define   FOO_MODE_BAZ              REG_FIELD_PREP(FOO_MODE_MASK, 1)
112  *  #define   FOO_MODE_QUX_SNB          REG_FIELD_PREP(FOO_MODE_MASK, 2)
113  *
114  *  #define BAR                         _MMIO(0xb000)
115  *  #define GEN8_BAR                    _MMIO(0xb888)
116  */
117
118 #define DISPLAY_MMIO_BASE(dev_priv)     (INTEL_INFO(dev_priv)->display_mmio_offset)
119
120 /*
121  * Given the first two numbers __a and __b of arbitrarily many evenly spaced
122  * numbers, pick the 0-based __index'th value.
123  *
124  * Always prefer this over _PICK() if the numbers are evenly spaced.
125  */
126 #define _PICK_EVEN(__index, __a, __b) ((__a) + (__index) * ((__b) - (__a)))
127
128 /*
129  * Given the arbitrary numbers in varargs, pick the 0-based __index'th number.
130  *
131  * Always prefer _PICK_EVEN() over this if the numbers are evenly spaced.
132  */
133 #define _PICK(__index, ...) (((const u32 []){ __VA_ARGS__ })[__index])
134
135 /*
136  * Named helper wrappers around _PICK_EVEN() and _PICK().
137  */
138 #define _PIPE(pipe, a, b)               _PICK_EVEN(pipe, a, b)
139 #define _PLANE(plane, a, b)             _PICK_EVEN(plane, a, b)
140 #define _TRANS(tran, a, b)              _PICK_EVEN(tran, a, b)
141 #define _PORT(port, a, b)               _PICK_EVEN(port, a, b)
142 #define _PLL(pll, a, b)                 _PICK_EVEN(pll, a, b)
143 #define _PHY(phy, a, b)                 _PICK_EVEN(phy, a, b)
144
145 #define _MMIO_PIPE(pipe, a, b)          _MMIO(_PIPE(pipe, a, b))
146 #define _MMIO_PLANE(plane, a, b)        _MMIO(_PLANE(plane, a, b))
147 #define _MMIO_TRANS(tran, a, b)         _MMIO(_TRANS(tran, a, b))
148 #define _MMIO_PORT(port, a, b)          _MMIO(_PORT(port, a, b))
149 #define _MMIO_PLL(pll, a, b)            _MMIO(_PLL(pll, a, b))
150 #define _MMIO_PHY(phy, a, b)            _MMIO(_PHY(phy, a, b))
151
152 #define _PHY3(phy, ...)                 _PICK(phy, __VA_ARGS__)
153
154 #define _MMIO_PIPE3(pipe, a, b, c)      _MMIO(_PICK(pipe, a, b, c))
155 #define _MMIO_PORT3(pipe, a, b, c)      _MMIO(_PICK(pipe, a, b, c))
156 #define _MMIO_PHY3(phy, a, b, c)        _MMIO(_PHY3(phy, a, b, c))
157 #define _MMIO_PLL3(pll, ...)            _MMIO(_PICK(pll, __VA_ARGS__))
158
159
160 /*
161  * Device info offset array based helpers for groups of registers with unevenly
162  * spaced base offsets.
163  */
164 #define _MMIO_PIPE2(pipe, reg)          _MMIO(INTEL_INFO(dev_priv)->pipe_offsets[pipe] - \
165                                               INTEL_INFO(dev_priv)->pipe_offsets[PIPE_A] + (reg) + \
166                                               DISPLAY_MMIO_BASE(dev_priv))
167 #define _TRANS2(tran, reg)              (INTEL_INFO(dev_priv)->trans_offsets[(tran)] - \
168                                          INTEL_INFO(dev_priv)->trans_offsets[TRANSCODER_A] + (reg) + \
169                                          DISPLAY_MMIO_BASE(dev_priv))
170 #define _MMIO_TRANS2(tran, reg)         _MMIO(_TRANS2(tran, reg))
171 #define _CURSOR2(pipe, reg)             _MMIO(INTEL_INFO(dev_priv)->cursor_offsets[(pipe)] - \
172                                               INTEL_INFO(dev_priv)->cursor_offsets[PIPE_A] + (reg) + \
173                                               DISPLAY_MMIO_BASE(dev_priv))
174
175 #define __MASKED_FIELD(mask, value) ((mask) << 16 | (value))
176 #define _MASKED_FIELD(mask, value) ({                                      \
177         if (__builtin_constant_p(mask))                                    \
178                 BUILD_BUG_ON_MSG(((mask) & 0xffff0000), "Incorrect mask"); \
179         if (__builtin_constant_p(value))                                   \
180                 BUILD_BUG_ON_MSG((value) & 0xffff0000, "Incorrect value"); \
181         if (__builtin_constant_p(mask) && __builtin_constant_p(value))     \
182                 BUILD_BUG_ON_MSG((value) & ~(mask),                        \
183                                  "Incorrect value for mask");              \
184         __MASKED_FIELD(mask, value); })
185 #define _MASKED_BIT_ENABLE(a)   ({ typeof(a) _a = (a); _MASKED_FIELD(_a, _a); })
186 #define _MASKED_BIT_DISABLE(a)  (_MASKED_FIELD((a), 0))
187
188 #define GU_CNTL                         _MMIO(0x101010)
189 #define   LMEM_INIT                     REG_BIT(7)
190
191 #define GEN6_STOLEN_RESERVED            _MMIO(0x1082C0)
192 #define GEN6_STOLEN_RESERVED_ADDR_MASK  (0xFFF << 20)
193 #define GEN7_STOLEN_RESERVED_ADDR_MASK  (0x3FFF << 18)
194 #define GEN6_STOLEN_RESERVED_SIZE_MASK  (3 << 4)
195 #define GEN6_STOLEN_RESERVED_1M         (0 << 4)
196 #define GEN6_STOLEN_RESERVED_512K       (1 << 4)
197 #define GEN6_STOLEN_RESERVED_256K       (2 << 4)
198 #define GEN6_STOLEN_RESERVED_128K       (3 << 4)
199 #define GEN7_STOLEN_RESERVED_SIZE_MASK  (1 << 5)
200 #define GEN7_STOLEN_RESERVED_1M         (0 << 5)
201 #define GEN7_STOLEN_RESERVED_256K       (1 << 5)
202 #define GEN8_STOLEN_RESERVED_SIZE_MASK  (3 << 7)
203 #define GEN8_STOLEN_RESERVED_1M         (0 << 7)
204 #define GEN8_STOLEN_RESERVED_2M         (1 << 7)
205 #define GEN8_STOLEN_RESERVED_4M         (2 << 7)
206 #define GEN8_STOLEN_RESERVED_8M         (3 << 7)
207 #define GEN6_STOLEN_RESERVED_ENABLE     (1 << 0)
208 #define GEN11_STOLEN_RESERVED_ADDR_MASK (0xFFFFFFFFFFFULL << 20)
209
210 #define _VGA_MSR_WRITE _MMIO(0x3c2)
211
212 #define _GEN7_PIPEA_DE_LOAD_SL  0x70068
213 #define _GEN7_PIPEB_DE_LOAD_SL  0x71068
214 #define GEN7_PIPE_DE_LOAD_SL(pipe) _MMIO_PIPE(pipe, _GEN7_PIPEA_DE_LOAD_SL, _GEN7_PIPEB_DE_LOAD_SL)
215
216 /*
217  * Reset registers
218  */
219 #define DEBUG_RESET_I830                _MMIO(0x6070)
220 #define  DEBUG_RESET_FULL               (1 << 7)
221 #define  DEBUG_RESET_RENDER             (1 << 8)
222 #define  DEBUG_RESET_DISPLAY            (1 << 9)
223
224 /*
225  * IOSF sideband
226  */
227 #define VLV_IOSF_DOORBELL_REQ                   _MMIO(VLV_DISPLAY_BASE + 0x2100)
228 #define   IOSF_DEVFN_SHIFT                      24
229 #define   IOSF_OPCODE_SHIFT                     16
230 #define   IOSF_PORT_SHIFT                       8
231 #define   IOSF_BYTE_ENABLES_SHIFT               4
232 #define   IOSF_BAR_SHIFT                        1
233 #define   IOSF_SB_BUSY                          (1 << 0)
234 #define   IOSF_PORT_BUNIT                       0x03
235 #define   IOSF_PORT_PUNIT                       0x04
236 #define   IOSF_PORT_NC                          0x11
237 #define   IOSF_PORT_DPIO                        0x12
238 #define   IOSF_PORT_GPIO_NC                     0x13
239 #define   IOSF_PORT_CCK                         0x14
240 #define   IOSF_PORT_DPIO_2                      0x1a
241 #define   IOSF_PORT_FLISDSI                     0x1b
242 #define   IOSF_PORT_GPIO_SC                     0x48
243 #define   IOSF_PORT_GPIO_SUS                    0xa8
244 #define   IOSF_PORT_CCU                         0xa9
245 #define   CHV_IOSF_PORT_GPIO_N                  0x13
246 #define   CHV_IOSF_PORT_GPIO_SE                 0x48
247 #define   CHV_IOSF_PORT_GPIO_E                  0xa8
248 #define   CHV_IOSF_PORT_GPIO_SW                 0xb2
249 #define VLV_IOSF_DATA                           _MMIO(VLV_DISPLAY_BASE + 0x2104)
250 #define VLV_IOSF_ADDR                           _MMIO(VLV_DISPLAY_BASE + 0x2108)
251
252 /* DPIO registers */
253 #define DPIO_DEVFN                      0
254
255 #define DPIO_CTL                        _MMIO(VLV_DISPLAY_BASE + 0x2110)
256 #define  DPIO_MODSEL1                   (1 << 3) /* if ref clk b == 27 */
257 #define  DPIO_MODSEL0                   (1 << 2) /* if ref clk a == 27 */
258 #define  DPIO_SFR_BYPASS                (1 << 1)
259 #define  DPIO_CMNRST                    (1 << 0)
260
261 #define DPIO_PHY(pipe)                  ((pipe) >> 1)
262
263 /*
264  * Per pipe/PLL DPIO regs
265  */
266 #define _VLV_PLL_DW3_CH0                0x800c
267 #define   DPIO_POST_DIV_SHIFT           (28) /* 3 bits */
268 #define   DPIO_POST_DIV_DAC             0
269 #define   DPIO_POST_DIV_HDMIDP          1 /* DAC 225-400M rate */
270 #define   DPIO_POST_DIV_LVDS1           2
271 #define   DPIO_POST_DIV_LVDS2           3
272 #define   DPIO_K_SHIFT                  (24) /* 4 bits */
273 #define   DPIO_P1_SHIFT                 (21) /* 3 bits */
274 #define   DPIO_P2_SHIFT                 (16) /* 5 bits */
275 #define   DPIO_N_SHIFT                  (12) /* 4 bits */
276 #define   DPIO_ENABLE_CALIBRATION       (1 << 11)
277 #define   DPIO_M1DIV_SHIFT              (8) /* 3 bits */
278 #define   DPIO_M2DIV_MASK               0xff
279 #define _VLV_PLL_DW3_CH1                0x802c
280 #define VLV_PLL_DW3(ch) _PIPE(ch, _VLV_PLL_DW3_CH0, _VLV_PLL_DW3_CH1)
281
282 #define _VLV_PLL_DW5_CH0                0x8014
283 #define   DPIO_REFSEL_OVERRIDE          27
284 #define   DPIO_PLL_MODESEL_SHIFT        24 /* 3 bits */
285 #define   DPIO_BIAS_CURRENT_CTL_SHIFT   21 /* 3 bits, always 0x7 */
286 #define   DPIO_PLL_REFCLK_SEL_SHIFT     16 /* 2 bits */
287 #define   DPIO_PLL_REFCLK_SEL_MASK      3
288 #define   DPIO_DRIVER_CTL_SHIFT         12 /* always set to 0x8 */
289 #define   DPIO_CLK_BIAS_CTL_SHIFT       8 /* always set to 0x5 */
290 #define _VLV_PLL_DW5_CH1                0x8034
291 #define VLV_PLL_DW5(ch) _PIPE(ch, _VLV_PLL_DW5_CH0, _VLV_PLL_DW5_CH1)
292
293 #define _VLV_PLL_DW7_CH0                0x801c
294 #define _VLV_PLL_DW7_CH1                0x803c
295 #define VLV_PLL_DW7(ch) _PIPE(ch, _VLV_PLL_DW7_CH0, _VLV_PLL_DW7_CH1)
296
297 #define _VLV_PLL_DW8_CH0                0x8040
298 #define _VLV_PLL_DW8_CH1                0x8060
299 #define VLV_PLL_DW8(ch) _PIPE(ch, _VLV_PLL_DW8_CH0, _VLV_PLL_DW8_CH1)
300
301 #define VLV_PLL_DW9_BCAST               0xc044
302 #define _VLV_PLL_DW9_CH0                0x8044
303 #define _VLV_PLL_DW9_CH1                0x8064
304 #define VLV_PLL_DW9(ch) _PIPE(ch, _VLV_PLL_DW9_CH0, _VLV_PLL_DW9_CH1)
305
306 #define _VLV_PLL_DW10_CH0               0x8048
307 #define _VLV_PLL_DW10_CH1               0x8068
308 #define VLV_PLL_DW10(ch) _PIPE(ch, _VLV_PLL_DW10_CH0, _VLV_PLL_DW10_CH1)
309
310 #define _VLV_PLL_DW11_CH0               0x804c
311 #define _VLV_PLL_DW11_CH1               0x806c
312 #define VLV_PLL_DW11(ch) _PIPE(ch, _VLV_PLL_DW11_CH0, _VLV_PLL_DW11_CH1)
313
314 /* Spec for ref block start counts at DW10 */
315 #define VLV_REF_DW13                    0x80ac
316
317 #define VLV_CMN_DW0                     0x8100
318
319 /*
320  * Per DDI channel DPIO regs
321  */
322
323 #define _VLV_PCS_DW0_CH0                0x8200
324 #define _VLV_PCS_DW0_CH1                0x8400
325 #define   DPIO_PCS_TX_LANE2_RESET       (1 << 16)
326 #define   DPIO_PCS_TX_LANE1_RESET       (1 << 7)
327 #define   DPIO_LEFT_TXFIFO_RST_MASTER2  (1 << 4)
328 #define   DPIO_RIGHT_TXFIFO_RST_MASTER2 (1 << 3)
329 #define VLV_PCS_DW0(ch) _PORT(ch, _VLV_PCS_DW0_CH0, _VLV_PCS_DW0_CH1)
330
331 #define _VLV_PCS01_DW0_CH0              0x200
332 #define _VLV_PCS23_DW0_CH0              0x400
333 #define _VLV_PCS01_DW0_CH1              0x2600
334 #define _VLV_PCS23_DW0_CH1              0x2800
335 #define VLV_PCS01_DW0(ch) _PORT(ch, _VLV_PCS01_DW0_CH0, _VLV_PCS01_DW0_CH1)
336 #define VLV_PCS23_DW0(ch) _PORT(ch, _VLV_PCS23_DW0_CH0, _VLV_PCS23_DW0_CH1)
337
338 #define _VLV_PCS_DW1_CH0                0x8204
339 #define _VLV_PCS_DW1_CH1                0x8404
340 #define   CHV_PCS_REQ_SOFTRESET_EN      (1 << 23)
341 #define   DPIO_PCS_CLK_CRI_RXEB_EIOS_EN (1 << 22)
342 #define   DPIO_PCS_CLK_CRI_RXDIGFILTSG_EN (1 << 21)
343 #define   DPIO_PCS_CLK_DATAWIDTH_SHIFT  (6)
344 #define   DPIO_PCS_CLK_SOFT_RESET       (1 << 5)
345 #define VLV_PCS_DW1(ch) _PORT(ch, _VLV_PCS_DW1_CH0, _VLV_PCS_DW1_CH1)
346
347 #define _VLV_PCS01_DW1_CH0              0x204
348 #define _VLV_PCS23_DW1_CH0              0x404
349 #define _VLV_PCS01_DW1_CH1              0x2604
350 #define _VLV_PCS23_DW1_CH1              0x2804
351 #define VLV_PCS01_DW1(ch) _PORT(ch, _VLV_PCS01_DW1_CH0, _VLV_PCS01_DW1_CH1)
352 #define VLV_PCS23_DW1(ch) _PORT(ch, _VLV_PCS23_DW1_CH0, _VLV_PCS23_DW1_CH1)
353
354 #define _VLV_PCS_DW8_CH0                0x8220
355 #define _VLV_PCS_DW8_CH1                0x8420
356 #define   CHV_PCS_USEDCLKCHANNEL_OVRRIDE        (1 << 20)
357 #define   CHV_PCS_USEDCLKCHANNEL                (1 << 21)
358 #define VLV_PCS_DW8(ch) _PORT(ch, _VLV_PCS_DW8_CH0, _VLV_PCS_DW8_CH1)
359
360 #define _VLV_PCS01_DW8_CH0              0x0220
361 #define _VLV_PCS23_DW8_CH0              0x0420
362 #define _VLV_PCS01_DW8_CH1              0x2620
363 #define _VLV_PCS23_DW8_CH1              0x2820
364 #define VLV_PCS01_DW8(port) _PORT(port, _VLV_PCS01_DW8_CH0, _VLV_PCS01_DW8_CH1)
365 #define VLV_PCS23_DW8(port) _PORT(port, _VLV_PCS23_DW8_CH0, _VLV_PCS23_DW8_CH1)
366
367 #define _VLV_PCS_DW9_CH0                0x8224
368 #define _VLV_PCS_DW9_CH1                0x8424
369 #define   DPIO_PCS_TX2MARGIN_MASK       (0x7 << 13)
370 #define   DPIO_PCS_TX2MARGIN_000        (0 << 13)
371 #define   DPIO_PCS_TX2MARGIN_101        (1 << 13)
372 #define   DPIO_PCS_TX1MARGIN_MASK       (0x7 << 10)
373 #define   DPIO_PCS_TX1MARGIN_000        (0 << 10)
374 #define   DPIO_PCS_TX1MARGIN_101        (1 << 10)
375 #define VLV_PCS_DW9(ch) _PORT(ch, _VLV_PCS_DW9_CH0, _VLV_PCS_DW9_CH1)
376
377 #define _VLV_PCS01_DW9_CH0              0x224
378 #define _VLV_PCS23_DW9_CH0              0x424
379 #define _VLV_PCS01_DW9_CH1              0x2624
380 #define _VLV_PCS23_DW9_CH1              0x2824
381 #define VLV_PCS01_DW9(ch) _PORT(ch, _VLV_PCS01_DW9_CH0, _VLV_PCS01_DW9_CH1)
382 #define VLV_PCS23_DW9(ch) _PORT(ch, _VLV_PCS23_DW9_CH0, _VLV_PCS23_DW9_CH1)
383
384 #define _CHV_PCS_DW10_CH0               0x8228
385 #define _CHV_PCS_DW10_CH1               0x8428
386 #define   DPIO_PCS_SWING_CALC_TX0_TX2   (1 << 30)
387 #define   DPIO_PCS_SWING_CALC_TX1_TX3   (1 << 31)
388 #define   DPIO_PCS_TX2DEEMP_MASK        (0xf << 24)
389 #define   DPIO_PCS_TX2DEEMP_9P5         (0 << 24)
390 #define   DPIO_PCS_TX2DEEMP_6P0         (2 << 24)
391 #define   DPIO_PCS_TX1DEEMP_MASK        (0xf << 16)
392 #define   DPIO_PCS_TX1DEEMP_9P5         (0 << 16)
393 #define   DPIO_PCS_TX1DEEMP_6P0         (2 << 16)
394 #define CHV_PCS_DW10(ch) _PORT(ch, _CHV_PCS_DW10_CH0, _CHV_PCS_DW10_CH1)
395
396 #define _VLV_PCS01_DW10_CH0             0x0228
397 #define _VLV_PCS23_DW10_CH0             0x0428
398 #define _VLV_PCS01_DW10_CH1             0x2628
399 #define _VLV_PCS23_DW10_CH1             0x2828
400 #define VLV_PCS01_DW10(port) _PORT(port, _VLV_PCS01_DW10_CH0, _VLV_PCS01_DW10_CH1)
401 #define VLV_PCS23_DW10(port) _PORT(port, _VLV_PCS23_DW10_CH0, _VLV_PCS23_DW10_CH1)
402
403 #define _VLV_PCS_DW11_CH0               0x822c
404 #define _VLV_PCS_DW11_CH1               0x842c
405 #define   DPIO_TX2_STAGGER_MASK(x)      ((x) << 24)
406 #define   DPIO_LANEDESKEW_STRAP_OVRD    (1 << 3)
407 #define   DPIO_LEFT_TXFIFO_RST_MASTER   (1 << 1)
408 #define   DPIO_RIGHT_TXFIFO_RST_MASTER  (1 << 0)
409 #define VLV_PCS_DW11(ch) _PORT(ch, _VLV_PCS_DW11_CH0, _VLV_PCS_DW11_CH1)
410
411 #define _VLV_PCS01_DW11_CH0             0x022c
412 #define _VLV_PCS23_DW11_CH0             0x042c
413 #define _VLV_PCS01_DW11_CH1             0x262c
414 #define _VLV_PCS23_DW11_CH1             0x282c
415 #define VLV_PCS01_DW11(ch) _PORT(ch, _VLV_PCS01_DW11_CH0, _VLV_PCS01_DW11_CH1)
416 #define VLV_PCS23_DW11(ch) _PORT(ch, _VLV_PCS23_DW11_CH0, _VLV_PCS23_DW11_CH1)
417
418 #define _VLV_PCS01_DW12_CH0             0x0230
419 #define _VLV_PCS23_DW12_CH0             0x0430
420 #define _VLV_PCS01_DW12_CH1             0x2630
421 #define _VLV_PCS23_DW12_CH1             0x2830
422 #define VLV_PCS01_DW12(ch) _PORT(ch, _VLV_PCS01_DW12_CH0, _VLV_PCS01_DW12_CH1)
423 #define VLV_PCS23_DW12(ch) _PORT(ch, _VLV_PCS23_DW12_CH0, _VLV_PCS23_DW12_CH1)
424
425 #define _VLV_PCS_DW12_CH0               0x8230
426 #define _VLV_PCS_DW12_CH1               0x8430
427 #define   DPIO_TX2_STAGGER_MULT(x)      ((x) << 20)
428 #define   DPIO_TX1_STAGGER_MULT(x)      ((x) << 16)
429 #define   DPIO_TX1_STAGGER_MASK(x)      ((x) << 8)
430 #define   DPIO_LANESTAGGER_STRAP_OVRD   (1 << 6)
431 #define   DPIO_LANESTAGGER_STRAP(x)     ((x) << 0)
432 #define VLV_PCS_DW12(ch) _PORT(ch, _VLV_PCS_DW12_CH0, _VLV_PCS_DW12_CH1)
433
434 #define _VLV_PCS_DW14_CH0               0x8238
435 #define _VLV_PCS_DW14_CH1               0x8438
436 #define VLV_PCS_DW14(ch) _PORT(ch, _VLV_PCS_DW14_CH0, _VLV_PCS_DW14_CH1)
437
438 #define _VLV_PCS_DW23_CH0               0x825c
439 #define _VLV_PCS_DW23_CH1               0x845c
440 #define VLV_PCS_DW23(ch) _PORT(ch, _VLV_PCS_DW23_CH0, _VLV_PCS_DW23_CH1)
441
442 #define _VLV_TX_DW2_CH0                 0x8288
443 #define _VLV_TX_DW2_CH1                 0x8488
444 #define   DPIO_SWING_MARGIN000_SHIFT    16
445 #define   DPIO_SWING_MARGIN000_MASK     (0xff << DPIO_SWING_MARGIN000_SHIFT)
446 #define   DPIO_UNIQ_TRANS_SCALE_SHIFT   8
447 #define VLV_TX_DW2(ch) _PORT(ch, _VLV_TX_DW2_CH0, _VLV_TX_DW2_CH1)
448
449 #define _VLV_TX_DW3_CH0                 0x828c
450 #define _VLV_TX_DW3_CH1                 0x848c
451 /* The following bit for CHV phy */
452 #define   DPIO_TX_UNIQ_TRANS_SCALE_EN   (1 << 27)
453 #define   DPIO_SWING_MARGIN101_SHIFT    16
454 #define   DPIO_SWING_MARGIN101_MASK     (0xff << DPIO_SWING_MARGIN101_SHIFT)
455 #define VLV_TX_DW3(ch) _PORT(ch, _VLV_TX_DW3_CH0, _VLV_TX_DW3_CH1)
456
457 #define _VLV_TX_DW4_CH0                 0x8290
458 #define _VLV_TX_DW4_CH1                 0x8490
459 #define   DPIO_SWING_DEEMPH9P5_SHIFT    24
460 #define   DPIO_SWING_DEEMPH9P5_MASK     (0xff << DPIO_SWING_DEEMPH9P5_SHIFT)
461 #define   DPIO_SWING_DEEMPH6P0_SHIFT    16
462 #define   DPIO_SWING_DEEMPH6P0_MASK     (0xff << DPIO_SWING_DEEMPH6P0_SHIFT)
463 #define VLV_TX_DW4(ch) _PORT(ch, _VLV_TX_DW4_CH0, _VLV_TX_DW4_CH1)
464
465 #define _VLV_TX3_DW4_CH0                0x690
466 #define _VLV_TX3_DW4_CH1                0x2a90
467 #define VLV_TX3_DW4(ch) _PORT(ch, _VLV_TX3_DW4_CH0, _VLV_TX3_DW4_CH1)
468
469 #define _VLV_TX_DW5_CH0                 0x8294
470 #define _VLV_TX_DW5_CH1                 0x8494
471 #define   DPIO_TX_OCALINIT_EN           (1 << 31)
472 #define VLV_TX_DW5(ch) _PORT(ch, _VLV_TX_DW5_CH0, _VLV_TX_DW5_CH1)
473
474 #define _VLV_TX_DW11_CH0                0x82ac
475 #define _VLV_TX_DW11_CH1                0x84ac
476 #define VLV_TX_DW11(ch) _PORT(ch, _VLV_TX_DW11_CH0, _VLV_TX_DW11_CH1)
477
478 #define _VLV_TX_DW14_CH0                0x82b8
479 #define _VLV_TX_DW14_CH1                0x84b8
480 #define VLV_TX_DW14(ch) _PORT(ch, _VLV_TX_DW14_CH0, _VLV_TX_DW14_CH1)
481
482 /* CHV dpPhy registers */
483 #define _CHV_PLL_DW0_CH0                0x8000
484 #define _CHV_PLL_DW0_CH1                0x8180
485 #define CHV_PLL_DW0(ch) _PIPE(ch, _CHV_PLL_DW0_CH0, _CHV_PLL_DW0_CH1)
486
487 #define _CHV_PLL_DW1_CH0                0x8004
488 #define _CHV_PLL_DW1_CH1                0x8184
489 #define   DPIO_CHV_N_DIV_SHIFT          8
490 #define   DPIO_CHV_M1_DIV_BY_2          (0 << 0)
491 #define CHV_PLL_DW1(ch) _PIPE(ch, _CHV_PLL_DW1_CH0, _CHV_PLL_DW1_CH1)
492
493 #define _CHV_PLL_DW2_CH0                0x8008
494 #define _CHV_PLL_DW2_CH1                0x8188
495 #define CHV_PLL_DW2(ch) _PIPE(ch, _CHV_PLL_DW2_CH0, _CHV_PLL_DW2_CH1)
496
497 #define _CHV_PLL_DW3_CH0                0x800c
498 #define _CHV_PLL_DW3_CH1                0x818c
499 #define  DPIO_CHV_FRAC_DIV_EN           (1 << 16)
500 #define  DPIO_CHV_FIRST_MOD             (0 << 8)
501 #define  DPIO_CHV_SECOND_MOD            (1 << 8)
502 #define  DPIO_CHV_FEEDFWD_GAIN_SHIFT    0
503 #define  DPIO_CHV_FEEDFWD_GAIN_MASK             (0xF << 0)
504 #define CHV_PLL_DW3(ch) _PIPE(ch, _CHV_PLL_DW3_CH0, _CHV_PLL_DW3_CH1)
505
506 #define _CHV_PLL_DW6_CH0                0x8018
507 #define _CHV_PLL_DW6_CH1                0x8198
508 #define   DPIO_CHV_GAIN_CTRL_SHIFT      16
509 #define   DPIO_CHV_INT_COEFF_SHIFT      8
510 #define   DPIO_CHV_PROP_COEFF_SHIFT     0
511 #define CHV_PLL_DW6(ch) _PIPE(ch, _CHV_PLL_DW6_CH0, _CHV_PLL_DW6_CH1)
512
513 #define _CHV_PLL_DW8_CH0                0x8020
514 #define _CHV_PLL_DW8_CH1                0x81A0
515 #define   DPIO_CHV_TDC_TARGET_CNT_SHIFT 0
516 #define   DPIO_CHV_TDC_TARGET_CNT_MASK  (0x3FF << 0)
517 #define CHV_PLL_DW8(ch) _PIPE(ch, _CHV_PLL_DW8_CH0, _CHV_PLL_DW8_CH1)
518
519 #define _CHV_PLL_DW9_CH0                0x8024
520 #define _CHV_PLL_DW9_CH1                0x81A4
521 #define  DPIO_CHV_INT_LOCK_THRESHOLD_SHIFT              1 /* 3 bits */
522 #define  DPIO_CHV_INT_LOCK_THRESHOLD_MASK               (7 << 1)
523 #define  DPIO_CHV_INT_LOCK_THRESHOLD_SEL_COARSE 1 /* 1: coarse & 0 : fine  */
524 #define CHV_PLL_DW9(ch) _PIPE(ch, _CHV_PLL_DW9_CH0, _CHV_PLL_DW9_CH1)
525
526 #define _CHV_CMN_DW0_CH0               0x8100
527 #define   DPIO_ALLDL_POWERDOWN_SHIFT_CH0        19
528 #define   DPIO_ANYDL_POWERDOWN_SHIFT_CH0        18
529 #define   DPIO_ALLDL_POWERDOWN                  (1 << 1)
530 #define   DPIO_ANYDL_POWERDOWN                  (1 << 0)
531
532 #define _CHV_CMN_DW5_CH0               0x8114
533 #define   CHV_BUFRIGHTENA1_DISABLE      (0 << 20)
534 #define   CHV_BUFRIGHTENA1_NORMAL       (1 << 20)
535 #define   CHV_BUFRIGHTENA1_FORCE        (3 << 20)
536 #define   CHV_BUFRIGHTENA1_MASK         (3 << 20)
537 #define   CHV_BUFLEFTENA1_DISABLE       (0 << 22)
538 #define   CHV_BUFLEFTENA1_NORMAL        (1 << 22)
539 #define   CHV_BUFLEFTENA1_FORCE         (3 << 22)
540 #define   CHV_BUFLEFTENA1_MASK          (3 << 22)
541
542 #define _CHV_CMN_DW13_CH0               0x8134
543 #define _CHV_CMN_DW0_CH1                0x8080
544 #define   DPIO_CHV_S1_DIV_SHIFT         21
545 #define   DPIO_CHV_P1_DIV_SHIFT         13 /* 3 bits */
546 #define   DPIO_CHV_P2_DIV_SHIFT         8  /* 5 bits */
547 #define   DPIO_CHV_K_DIV_SHIFT          4
548 #define   DPIO_PLL_FREQLOCK             (1 << 1)
549 #define   DPIO_PLL_LOCK                 (1 << 0)
550 #define CHV_CMN_DW13(ch) _PIPE(ch, _CHV_CMN_DW13_CH0, _CHV_CMN_DW0_CH1)
551
552 #define _CHV_CMN_DW14_CH0               0x8138
553 #define _CHV_CMN_DW1_CH1                0x8084
554 #define   DPIO_AFC_RECAL                (1 << 14)
555 #define   DPIO_DCLKP_EN                 (1 << 13)
556 #define   CHV_BUFLEFTENA2_DISABLE       (0 << 17) /* CL2 DW1 only */
557 #define   CHV_BUFLEFTENA2_NORMAL        (1 << 17) /* CL2 DW1 only */
558 #define   CHV_BUFLEFTENA2_FORCE         (3 << 17) /* CL2 DW1 only */
559 #define   CHV_BUFLEFTENA2_MASK          (3 << 17) /* CL2 DW1 only */
560 #define   CHV_BUFRIGHTENA2_DISABLE      (0 << 19) /* CL2 DW1 only */
561 #define   CHV_BUFRIGHTENA2_NORMAL       (1 << 19) /* CL2 DW1 only */
562 #define   CHV_BUFRIGHTENA2_FORCE        (3 << 19) /* CL2 DW1 only */
563 #define   CHV_BUFRIGHTENA2_MASK         (3 << 19) /* CL2 DW1 only */
564 #define CHV_CMN_DW14(ch) _PIPE(ch, _CHV_CMN_DW14_CH0, _CHV_CMN_DW1_CH1)
565
566 #define _CHV_CMN_DW19_CH0               0x814c
567 #define _CHV_CMN_DW6_CH1                0x8098
568 #define   DPIO_ALLDL_POWERDOWN_SHIFT_CH1        30 /* CL2 DW6 only */
569 #define   DPIO_ANYDL_POWERDOWN_SHIFT_CH1        29 /* CL2 DW6 only */
570 #define   DPIO_DYNPWRDOWNEN_CH1         (1 << 28) /* CL2 DW6 only */
571 #define   CHV_CMN_USEDCLKCHANNEL        (1 << 13)
572
573 #define CHV_CMN_DW19(ch) _PIPE(ch, _CHV_CMN_DW19_CH0, _CHV_CMN_DW6_CH1)
574
575 #define CHV_CMN_DW28                    0x8170
576 #define   DPIO_CL1POWERDOWNEN           (1 << 23)
577 #define   DPIO_DYNPWRDOWNEN_CH0         (1 << 22)
578 #define   DPIO_SUS_CLK_CONFIG_ON                (0 << 0)
579 #define   DPIO_SUS_CLK_CONFIG_CLKREQ            (1 << 0)
580 #define   DPIO_SUS_CLK_CONFIG_GATE              (2 << 0)
581 #define   DPIO_SUS_CLK_CONFIG_GATE_CLKREQ       (3 << 0)
582
583 #define CHV_CMN_DW30                    0x8178
584 #define   DPIO_CL2_LDOFUSE_PWRENB       (1 << 6)
585 #define   DPIO_LRC_BYPASS               (1 << 3)
586
587 #define _TXLANE(ch, lane, offset) ((ch ? 0x2400 : 0) + \
588                                         (lane) * 0x200 + (offset))
589
590 #define CHV_TX_DW0(ch, lane) _TXLANE(ch, lane, 0x80)
591 #define CHV_TX_DW1(ch, lane) _TXLANE(ch, lane, 0x84)
592 #define CHV_TX_DW2(ch, lane) _TXLANE(ch, lane, 0x88)
593 #define CHV_TX_DW3(ch, lane) _TXLANE(ch, lane, 0x8c)
594 #define CHV_TX_DW4(ch, lane) _TXLANE(ch, lane, 0x90)
595 #define CHV_TX_DW5(ch, lane) _TXLANE(ch, lane, 0x94)
596 #define CHV_TX_DW6(ch, lane) _TXLANE(ch, lane, 0x98)
597 #define CHV_TX_DW7(ch, lane) _TXLANE(ch, lane, 0x9c)
598 #define CHV_TX_DW8(ch, lane) _TXLANE(ch, lane, 0xa0)
599 #define CHV_TX_DW9(ch, lane) _TXLANE(ch, lane, 0xa4)
600 #define CHV_TX_DW10(ch, lane) _TXLANE(ch, lane, 0xa8)
601 #define CHV_TX_DW11(ch, lane) _TXLANE(ch, lane, 0xac)
602 #define   DPIO_FRC_LATENCY_SHFIT        8
603 #define CHV_TX_DW14(ch, lane) _TXLANE(ch, lane, 0xb8)
604 #define   DPIO_UPAR_SHIFT               30
605
606 /* BXT PHY registers */
607 #define _BXT_PHY0_BASE                  0x6C000
608 #define _BXT_PHY1_BASE                  0x162000
609 #define _BXT_PHY2_BASE                  0x163000
610 #define BXT_PHY_BASE(phy)               _PHY3((phy), _BXT_PHY0_BASE, \
611                                                      _BXT_PHY1_BASE, \
612                                                      _BXT_PHY2_BASE)
613
614 #define _BXT_PHY(phy, reg)                                              \
615         _MMIO(BXT_PHY_BASE(phy) - _BXT_PHY0_BASE + (reg))
616
617 #define _BXT_PHY_CH(phy, ch, reg_ch0, reg_ch1)          \
618         (BXT_PHY_BASE(phy) + _PIPE((ch), (reg_ch0) - _BXT_PHY0_BASE,    \
619                                          (reg_ch1) - _BXT_PHY0_BASE))
620 #define _MMIO_BXT_PHY_CH(phy, ch, reg_ch0, reg_ch1)             \
621         _MMIO(_BXT_PHY_CH(phy, ch, reg_ch0, reg_ch1))
622
623 #define BXT_P_CR_GT_DISP_PWRON          _MMIO(0x138090)
624 #define  MIPIO_RST_CTRL                         (1 << 2)
625
626 #define _BXT_PHY_CTL_DDI_A              0x64C00
627 #define _BXT_PHY_CTL_DDI_B              0x64C10
628 #define _BXT_PHY_CTL_DDI_C              0x64C20
629 #define   BXT_PHY_CMNLANE_POWERDOWN_ACK (1 << 10)
630 #define   BXT_PHY_LANE_POWERDOWN_ACK    (1 << 9)
631 #define   BXT_PHY_LANE_ENABLED          (1 << 8)
632 #define BXT_PHY_CTL(port)               _MMIO_PORT(port, _BXT_PHY_CTL_DDI_A, \
633                                                          _BXT_PHY_CTL_DDI_B)
634
635 #define _PHY_CTL_FAMILY_EDP             0x64C80
636 #define _PHY_CTL_FAMILY_DDI             0x64C90
637 #define _PHY_CTL_FAMILY_DDI_C           0x64CA0
638 #define   COMMON_RESET_DIS              (1 << 31)
639 #define BXT_PHY_CTL_FAMILY(phy)         _MMIO_PHY3((phy), _PHY_CTL_FAMILY_DDI, \
640                                                           _PHY_CTL_FAMILY_EDP, \
641                                                           _PHY_CTL_FAMILY_DDI_C)
642
643 /* BXT PHY PLL registers */
644 #define _PORT_PLL_A                     0x46074
645 #define _PORT_PLL_B                     0x46078
646 #define _PORT_PLL_C                     0x4607c
647 #define   PORT_PLL_ENABLE               REG_BIT(31)
648 #define   PORT_PLL_LOCK                 REG_BIT(30)
649 #define   PORT_PLL_REF_SEL              REG_BIT(27)
650 #define   PORT_PLL_POWER_ENABLE         REG_BIT(26)
651 #define   PORT_PLL_POWER_STATE          REG_BIT(25)
652 #define BXT_PORT_PLL_ENABLE(port)       _MMIO_PORT(port, _PORT_PLL_A, _PORT_PLL_B)
653
654 #define _PORT_PLL_EBB_0_A               0x162034
655 #define _PORT_PLL_EBB_0_B               0x6C034
656 #define _PORT_PLL_EBB_0_C               0x6C340
657 #define   PORT_PLL_P1_MASK              REG_GENMASK(15, 13)
658 #define   PORT_PLL_P1(p1)               REG_FIELD_PREP(PORT_PLL_P1_MASK, (p1))
659 #define   PORT_PLL_P2_MASK              REG_GENMASK(12, 8)
660 #define   PORT_PLL_P2(p2)               REG_FIELD_PREP(PORT_PLL_P2_MASK, (p2))
661 #define BXT_PORT_PLL_EBB_0(phy, ch)     _MMIO_BXT_PHY_CH(phy, ch, \
662                                                          _PORT_PLL_EBB_0_B, \
663                                                          _PORT_PLL_EBB_0_C)
664
665 #define _PORT_PLL_EBB_4_A               0x162038
666 #define _PORT_PLL_EBB_4_B               0x6C038
667 #define _PORT_PLL_EBB_4_C               0x6C344
668 #define   PORT_PLL_RECALIBRATE          REG_BIT(14)
669 #define   PORT_PLL_10BIT_CLK_ENABLE     REG_BIT(13)
670 #define BXT_PORT_PLL_EBB_4(phy, ch)     _MMIO_BXT_PHY_CH(phy, ch, \
671                                                          _PORT_PLL_EBB_4_B, \
672                                                          _PORT_PLL_EBB_4_C)
673
674 #define _PORT_PLL_0_A                   0x162100
675 #define _PORT_PLL_0_B                   0x6C100
676 #define _PORT_PLL_0_C                   0x6C380
677 /* PORT_PLL_0_A */
678 #define   PORT_PLL_M2_INT_MASK          REG_GENMASK(7, 0)
679 #define   PORT_PLL_M2_INT(m2_int)       REG_FIELD_PREP(PORT_PLL_M2_INT_MASK, (m2_int))
680 /* PORT_PLL_1_A */
681 #define   PORT_PLL_N_MASK               REG_GENMASK(11, 8)
682 #define   PORT_PLL_N(n)                 REG_FIELD_PREP(PORT_PLL_N_MASK, (n))
683 /* PORT_PLL_2_A */
684 #define   PORT_PLL_M2_FRAC_MASK         REG_GENMASK(21, 0)
685 #define   PORT_PLL_M2_FRAC(m2_frac)     REG_FIELD_PREP(PORT_PLL_M2_FRAC_MASK, (m2_frac))
686 /* PORT_PLL_3_A */
687 #define   PORT_PLL_M2_FRAC_ENABLE       REG_BIT(16)
688 /* PORT_PLL_6_A */
689 #define   PORT_PLL_GAIN_CTL_MASK        REG_GENMASK(18, 16)
690 #define   PORT_PLL_GAIN_CTL(x)          REG_FIELD_PREP(PORT_PLL_GAIN_CTL_MASK, (x))
691 #define   PORT_PLL_INT_COEFF_MASK       REG_GENMASK(12, 8)
692 #define   PORT_PLL_INT_COEFF(x)         REG_FIELD_PREP(PORT_PLL_INT_COEFF_MASK, (x))
693 #define   PORT_PLL_PROP_COEFF_MASK      REG_GENMASK(3, 0)
694 #define   PORT_PLL_PROP_COEFF(x)        REG_FIELD_PREP(PORT_PLL_PROP_COEFF_MASK, (x))
695 /* PORT_PLL_8_A */
696 #define   PORT_PLL_TARGET_CNT_MASK      REG_GENMASK(9, 0)
697 #define   PORT_PLL_TARGET_CNT(x)        REG_FIELD_PREP(PORT_PLL_TARGET_CNT_MASK, (x))
698 /* PORT_PLL_9_A */
699 #define  PORT_PLL_LOCK_THRESHOLD_MASK   REG_GENMASK(3, 1)
700 #define  PORT_PLL_LOCK_THRESHOLD(x)     REG_FIELD_PREP(PORT_PLL_LOCK_THRESHOLD_MASK, (x))
701 /* PORT_PLL_10_A */
702 #define  PORT_PLL_DCO_AMP_OVR_EN_H      REG_BIT(27)
703 #define  PORT_PLL_DCO_AMP_MASK          REG_GENMASK(13, 10)
704 #define  PORT_PLL_DCO_AMP(x)            REG_FIELD_PREP(PORT_PLL_DCO_AMP_MASK, (x))
705 #define _PORT_PLL_BASE(phy, ch)         _BXT_PHY_CH(phy, ch, \
706                                                     _PORT_PLL_0_B, \
707                                                     _PORT_PLL_0_C)
708 #define BXT_PORT_PLL(phy, ch, idx)      _MMIO(_PORT_PLL_BASE(phy, ch) + \
709                                               (idx) * 4)
710
711 /* BXT PHY common lane registers */
712 #define _PORT_CL1CM_DW0_A               0x162000
713 #define _PORT_CL1CM_DW0_BC              0x6C000
714 #define   PHY_POWER_GOOD                (1 << 16)
715 #define   PHY_RESERVED                  (1 << 7)
716 #define BXT_PORT_CL1CM_DW0(phy)         _BXT_PHY((phy), _PORT_CL1CM_DW0_BC)
717
718 #define _PORT_CL1CM_DW9_A               0x162024
719 #define _PORT_CL1CM_DW9_BC              0x6C024
720 #define   IREF0RC_OFFSET_SHIFT          8
721 #define   IREF0RC_OFFSET_MASK           (0xFF << IREF0RC_OFFSET_SHIFT)
722 #define BXT_PORT_CL1CM_DW9(phy)         _BXT_PHY((phy), _PORT_CL1CM_DW9_BC)
723
724 #define _PORT_CL1CM_DW10_A              0x162028
725 #define _PORT_CL1CM_DW10_BC             0x6C028
726 #define   IREF1RC_OFFSET_SHIFT          8
727 #define   IREF1RC_OFFSET_MASK           (0xFF << IREF1RC_OFFSET_SHIFT)
728 #define BXT_PORT_CL1CM_DW10(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW10_BC)
729
730 #define _PORT_CL1CM_DW28_A              0x162070
731 #define _PORT_CL1CM_DW28_BC             0x6C070
732 #define   OCL1_POWER_DOWN_EN            (1 << 23)
733 #define   DW28_OLDO_DYN_PWR_DOWN_EN     (1 << 22)
734 #define   SUS_CLK_CONFIG                0x3
735 #define BXT_PORT_CL1CM_DW28(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW28_BC)
736
737 #define _PORT_CL1CM_DW30_A              0x162078
738 #define _PORT_CL1CM_DW30_BC             0x6C078
739 #define   OCL2_LDOFUSE_PWR_DIS          (1 << 6)
740 #define BXT_PORT_CL1CM_DW30(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW30_BC)
741
742 /* The spec defines this only for BXT PHY0, but lets assume that this
743  * would exist for PHY1 too if it had a second channel.
744  */
745 #define _PORT_CL2CM_DW6_A               0x162358
746 #define _PORT_CL2CM_DW6_BC              0x6C358
747 #define BXT_PORT_CL2CM_DW6(phy)         _BXT_PHY((phy), _PORT_CL2CM_DW6_BC)
748 #define   DW6_OLDO_DYN_PWR_DOWN_EN      (1 << 28)
749
750 /* BXT PHY Ref registers */
751 #define _PORT_REF_DW3_A                 0x16218C
752 #define _PORT_REF_DW3_BC                0x6C18C
753 #define   GRC_DONE                      (1 << 22)
754 #define BXT_PORT_REF_DW3(phy)           _BXT_PHY((phy), _PORT_REF_DW3_BC)
755
756 #define _PORT_REF_DW6_A                 0x162198
757 #define _PORT_REF_DW6_BC                0x6C198
758 #define   GRC_CODE_SHIFT                24
759 #define   GRC_CODE_MASK                 (0xFF << GRC_CODE_SHIFT)
760 #define   GRC_CODE_FAST_SHIFT           16
761 #define   GRC_CODE_FAST_MASK            (0xFF << GRC_CODE_FAST_SHIFT)
762 #define   GRC_CODE_SLOW_SHIFT           8
763 #define   GRC_CODE_SLOW_MASK            (0xFF << GRC_CODE_SLOW_SHIFT)
764 #define   GRC_CODE_NOM_MASK             0xFF
765 #define BXT_PORT_REF_DW6(phy)           _BXT_PHY((phy), _PORT_REF_DW6_BC)
766
767 #define _PORT_REF_DW8_A                 0x1621A0
768 #define _PORT_REF_DW8_BC                0x6C1A0
769 #define   GRC_DIS                       (1 << 15)
770 #define   GRC_RDY_OVRD                  (1 << 1)
771 #define BXT_PORT_REF_DW8(phy)           _BXT_PHY((phy), _PORT_REF_DW8_BC)
772
773 /* BXT PHY PCS registers */
774 #define _PORT_PCS_DW10_LN01_A           0x162428
775 #define _PORT_PCS_DW10_LN01_B           0x6C428
776 #define _PORT_PCS_DW10_LN01_C           0x6C828
777 #define _PORT_PCS_DW10_GRP_A            0x162C28
778 #define _PORT_PCS_DW10_GRP_B            0x6CC28
779 #define _PORT_PCS_DW10_GRP_C            0x6CE28
780 #define BXT_PORT_PCS_DW10_LN01(phy, ch) _MMIO_BXT_PHY_CH(phy, ch, \
781                                                          _PORT_PCS_DW10_LN01_B, \
782                                                          _PORT_PCS_DW10_LN01_C)
783 #define BXT_PORT_PCS_DW10_GRP(phy, ch)  _MMIO_BXT_PHY_CH(phy, ch, \
784                                                          _PORT_PCS_DW10_GRP_B, \
785                                                          _PORT_PCS_DW10_GRP_C)
786
787 #define   TX2_SWING_CALC_INIT           (1 << 31)
788 #define   TX1_SWING_CALC_INIT           (1 << 30)
789
790 #define _PORT_PCS_DW12_LN01_A           0x162430
791 #define _PORT_PCS_DW12_LN01_B           0x6C430
792 #define _PORT_PCS_DW12_LN01_C           0x6C830
793 #define _PORT_PCS_DW12_LN23_A           0x162630
794 #define _PORT_PCS_DW12_LN23_B           0x6C630
795 #define _PORT_PCS_DW12_LN23_C           0x6CA30
796 #define _PORT_PCS_DW12_GRP_A            0x162c30
797 #define _PORT_PCS_DW12_GRP_B            0x6CC30
798 #define _PORT_PCS_DW12_GRP_C            0x6CE30
799 #define   LANESTAGGER_STRAP_OVRD        (1 << 6)
800 #define   LANE_STAGGER_MASK             0x1F
801 #define BXT_PORT_PCS_DW12_LN01(phy, ch) _MMIO_BXT_PHY_CH(phy, ch, \
802                                                          _PORT_PCS_DW12_LN01_B, \
803                                                          _PORT_PCS_DW12_LN01_C)
804 #define BXT_PORT_PCS_DW12_LN23(phy, ch) _MMIO_BXT_PHY_CH(phy, ch, \
805                                                          _PORT_PCS_DW12_LN23_B, \
806                                                          _PORT_PCS_DW12_LN23_C)
807 #define BXT_PORT_PCS_DW12_GRP(phy, ch)  _MMIO_BXT_PHY_CH(phy, ch, \
808                                                          _PORT_PCS_DW12_GRP_B, \
809                                                          _PORT_PCS_DW12_GRP_C)
810
811 /* BXT PHY TX registers */
812 #define _BXT_LANE_OFFSET(lane)           (((lane) >> 1) * 0x200 +       \
813                                           ((lane) & 1) * 0x80)
814
815 #define _PORT_TX_DW2_LN0_A              0x162508
816 #define _PORT_TX_DW2_LN0_B              0x6C508
817 #define _PORT_TX_DW2_LN0_C              0x6C908
818 #define _PORT_TX_DW2_GRP_A              0x162D08
819 #define _PORT_TX_DW2_GRP_B              0x6CD08
820 #define _PORT_TX_DW2_GRP_C              0x6CF08
821 #define BXT_PORT_TX_DW2_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
822                                                          _PORT_TX_DW2_LN0_B, \
823                                                          _PORT_TX_DW2_LN0_C)
824 #define BXT_PORT_TX_DW2_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
825                                                          _PORT_TX_DW2_GRP_B, \
826                                                          _PORT_TX_DW2_GRP_C)
827 #define   MARGIN_000_SHIFT              16
828 #define   MARGIN_000                    (0xFF << MARGIN_000_SHIFT)
829 #define   UNIQ_TRANS_SCALE_SHIFT        8
830 #define   UNIQ_TRANS_SCALE              (0xFF << UNIQ_TRANS_SCALE_SHIFT)
831
832 #define _PORT_TX_DW3_LN0_A              0x16250C
833 #define _PORT_TX_DW3_LN0_B              0x6C50C
834 #define _PORT_TX_DW3_LN0_C              0x6C90C
835 #define _PORT_TX_DW3_GRP_A              0x162D0C
836 #define _PORT_TX_DW3_GRP_B              0x6CD0C
837 #define _PORT_TX_DW3_GRP_C              0x6CF0C
838 #define BXT_PORT_TX_DW3_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
839                                                          _PORT_TX_DW3_LN0_B, \
840                                                          _PORT_TX_DW3_LN0_C)
841 #define BXT_PORT_TX_DW3_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
842                                                          _PORT_TX_DW3_GRP_B, \
843                                                          _PORT_TX_DW3_GRP_C)
844 #define   SCALE_DCOMP_METHOD            (1 << 26)
845 #define   UNIQUE_TRANGE_EN_METHOD       (1 << 27)
846
847 #define _PORT_TX_DW4_LN0_A              0x162510
848 #define _PORT_TX_DW4_LN0_B              0x6C510
849 #define _PORT_TX_DW4_LN0_C              0x6C910
850 #define _PORT_TX_DW4_GRP_A              0x162D10
851 #define _PORT_TX_DW4_GRP_B              0x6CD10
852 #define _PORT_TX_DW4_GRP_C              0x6CF10
853 #define BXT_PORT_TX_DW4_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
854                                                          _PORT_TX_DW4_LN0_B, \
855                                                          _PORT_TX_DW4_LN0_C)
856 #define BXT_PORT_TX_DW4_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
857                                                          _PORT_TX_DW4_GRP_B, \
858                                                          _PORT_TX_DW4_GRP_C)
859 #define   DEEMPH_SHIFT                  24
860 #define   DE_EMPHASIS                   (0xFF << DEEMPH_SHIFT)
861
862 #define _PORT_TX_DW5_LN0_A              0x162514
863 #define _PORT_TX_DW5_LN0_B              0x6C514
864 #define _PORT_TX_DW5_LN0_C              0x6C914
865 #define _PORT_TX_DW5_GRP_A              0x162D14
866 #define _PORT_TX_DW5_GRP_B              0x6CD14
867 #define _PORT_TX_DW5_GRP_C              0x6CF14
868 #define BXT_PORT_TX_DW5_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
869                                                          _PORT_TX_DW5_LN0_B, \
870                                                          _PORT_TX_DW5_LN0_C)
871 #define BXT_PORT_TX_DW5_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
872                                                          _PORT_TX_DW5_GRP_B, \
873                                                          _PORT_TX_DW5_GRP_C)
874 #define   DCC_DELAY_RANGE_1             (1 << 9)
875 #define   DCC_DELAY_RANGE_2             (1 << 8)
876
877 #define _PORT_TX_DW14_LN0_A             0x162538
878 #define _PORT_TX_DW14_LN0_B             0x6C538
879 #define _PORT_TX_DW14_LN0_C             0x6C938
880 #define   LATENCY_OPTIM_SHIFT           30
881 #define   LATENCY_OPTIM                 (1 << LATENCY_OPTIM_SHIFT)
882 #define BXT_PORT_TX_DW14_LN(phy, ch, lane)                              \
883         _MMIO(_BXT_PHY_CH(phy, ch, _PORT_TX_DW14_LN0_B,                 \
884                                    _PORT_TX_DW14_LN0_C) +               \
885               _BXT_LANE_OFFSET(lane))
886
887 /* UAIMI scratch pad register 1 */
888 #define UAIMI_SPR1                      _MMIO(0x4F074)
889 /* SKL VccIO mask */
890 #define SKL_VCCIO_MASK                  0x1
891 /* SKL balance leg register */
892 #define DISPIO_CR_TX_BMU_CR0            _MMIO(0x6C00C)
893 /* I_boost values */
894 #define BALANCE_LEG_SHIFT(port)         (8 + 3 * (port))
895 #define BALANCE_LEG_MASK(port)          (7 << (8 + 3 * (port)))
896 /* Balance leg disable bits */
897 #define BALANCE_LEG_DISABLE_SHIFT       23
898 #define BALANCE_LEG_DISABLE(port)       (1 << (23 + (port)))
899
900 /*
901  * Fence registers
902  * [0-7]  @ 0x2000 gen2,gen3
903  * [8-15] @ 0x3000 945,g33,pnv
904  *
905  * [0-15] @ 0x3000 gen4,gen5
906  *
907  * [0-15] @ 0x100000 gen6,vlv,chv
908  * [0-31] @ 0x100000 gen7+
909  */
910 #define FENCE_REG(i)                    _MMIO(0x2000 + (((i) & 8) << 9) + ((i) & 7) * 4)
911 #define   I830_FENCE_START_MASK         0x07f80000
912 #define   I830_FENCE_TILING_Y_SHIFT     12
913 #define   I830_FENCE_SIZE_BITS(size)    ((ffs((size) >> 19) - 1) << 8)
914 #define   I830_FENCE_PITCH_SHIFT        4
915 #define   I830_FENCE_REG_VALID          (1 << 0)
916 #define   I915_FENCE_MAX_PITCH_VAL      4
917 #define   I830_FENCE_MAX_PITCH_VAL      6
918 #define   I830_FENCE_MAX_SIZE_VAL       (1 << 8)
919
920 #define   I915_FENCE_START_MASK         0x0ff00000
921 #define   I915_FENCE_SIZE_BITS(size)    ((ffs((size) >> 20) - 1) << 8)
922
923 #define FENCE_REG_965_LO(i)             _MMIO(0x03000 + (i) * 8)
924 #define FENCE_REG_965_HI(i)             _MMIO(0x03000 + (i) * 8 + 4)
925 #define   I965_FENCE_PITCH_SHIFT        2
926 #define   I965_FENCE_TILING_Y_SHIFT     1
927 #define   I965_FENCE_REG_VALID          (1 << 0)
928 #define   I965_FENCE_MAX_PITCH_VAL      0x0400
929
930 #define FENCE_REG_GEN6_LO(i)            _MMIO(0x100000 + (i) * 8)
931 #define FENCE_REG_GEN6_HI(i)            _MMIO(0x100000 + (i) * 8 + 4)
932 #define   GEN6_FENCE_PITCH_SHIFT        32
933 #define   GEN7_FENCE_MAX_PITCH_VAL      0x0800
934
935
936 /* control register for cpu gtt access */
937 #define TILECTL                         _MMIO(0x101000)
938 #define   TILECTL_SWZCTL                        (1 << 0)
939 #define   TILECTL_TLBPF                 (1 << 1)
940 #define   TILECTL_TLB_PREFETCH_DIS      (1 << 2)
941 #define   TILECTL_BACKSNOOP_DIS         (1 << 3)
942
943 /*
944  * Instruction and interrupt control regs
945  */
946 #define PGTBL_CTL       _MMIO(0x02020)
947 #define   PGTBL_ADDRESS_LO_MASK 0xfffff000 /* bits [31:12] */
948 #define   PGTBL_ADDRESS_HI_MASK 0x000000f0 /* bits [35:32] (gen4) */
949 #define PGTBL_ER        _MMIO(0x02024)
950 #define PRB0_BASE       (0x2030 - 0x30)
951 #define PRB1_BASE       (0x2040 - 0x30) /* 830,gen3 */
952 #define PRB2_BASE       (0x2050 - 0x30) /* gen3 */
953 #define SRB0_BASE       (0x2100 - 0x30) /* gen2 */
954 #define SRB1_BASE       (0x2110 - 0x30) /* gen2 */
955 #define SRB2_BASE       (0x2120 - 0x30) /* 830 */
956 #define SRB3_BASE       (0x2130 - 0x30) /* 830 */
957 #define RENDER_RING_BASE        0x02000
958 #define BSD_RING_BASE           0x04000
959 #define GEN6_BSD_RING_BASE      0x12000
960 #define GEN8_BSD2_RING_BASE     0x1c000
961 #define GEN11_BSD_RING_BASE     0x1c0000
962 #define GEN11_BSD2_RING_BASE    0x1c4000
963 #define GEN11_BSD3_RING_BASE    0x1d0000
964 #define GEN11_BSD4_RING_BASE    0x1d4000
965 #define XEHP_BSD5_RING_BASE     0x1e0000
966 #define XEHP_BSD6_RING_BASE     0x1e4000
967 #define XEHP_BSD7_RING_BASE     0x1f0000
968 #define XEHP_BSD8_RING_BASE     0x1f4000
969 #define VEBOX_RING_BASE         0x1a000
970 #define GEN11_VEBOX_RING_BASE           0x1c8000
971 #define GEN11_VEBOX2_RING_BASE          0x1d8000
972 #define XEHP_VEBOX3_RING_BASE           0x1e8000
973 #define XEHP_VEBOX4_RING_BASE           0x1f8000
974 #define GEN12_COMPUTE0_RING_BASE        0x1a000
975 #define GEN12_COMPUTE1_RING_BASE        0x1c000
976 #define GEN12_COMPUTE2_RING_BASE        0x1e000
977 #define GEN12_COMPUTE3_RING_BASE        0x26000
978 #define BLT_RING_BASE           0x22000
979
980
981
982 #define HSW_GTT_CACHE_EN        _MMIO(0x4024)
983 #define   GTT_CACHE_EN_ALL      0xF0007FFF
984 #define GEN7_WR_WATERMARK       _MMIO(0x4028)
985 #define GEN7_GFX_PRIO_CTRL      _MMIO(0x402C)
986 #define ARB_MODE                _MMIO(0x4030)
987 #define   ARB_MODE_SWIZZLE_SNB  (1 << 4)
988 #define   ARB_MODE_SWIZZLE_IVB  (1 << 5)
989 #define GEN7_GFX_PEND_TLB0      _MMIO(0x4034)
990 #define GEN7_GFX_PEND_TLB1      _MMIO(0x4038)
991 /* L3, CVS, ZTLB, RCC, CASC LRA min, max values */
992 #define GEN7_LRA_LIMITS(i)      _MMIO(0x403C + (i) * 4)
993 #define GEN7_LRA_LIMITS_REG_NUM 13
994 #define GEN7_MEDIA_MAX_REQ_COUNT        _MMIO(0x4070)
995 #define GEN7_GFX_MAX_REQ_COUNT          _MMIO(0x4074)
996
997 #define GEN7_ERR_INT    _MMIO(0x44040)
998 #define   ERR_INT_POISON                (1 << 31)
999 #define   ERR_INT_MMIO_UNCLAIMED        (1 << 13)
1000 #define   ERR_INT_PIPE_CRC_DONE_C       (1 << 8)
1001 #define   ERR_INT_FIFO_UNDERRUN_C       (1 << 6)
1002 #define   ERR_INT_PIPE_CRC_DONE_B       (1 << 5)
1003 #define   ERR_INT_FIFO_UNDERRUN_B       (1 << 3)
1004 #define   ERR_INT_PIPE_CRC_DONE_A       (1 << 2)
1005 #define   ERR_INT_PIPE_CRC_DONE(pipe)   (1 << (2 + (pipe) * 3))
1006 #define   ERR_INT_FIFO_UNDERRUN_A       (1 << 0)
1007 #define   ERR_INT_FIFO_UNDERRUN(pipe)   (1 << ((pipe) * 3))
1008
1009 #define FPGA_DBG                _MMIO(0x42300)
1010 #define   FPGA_DBG_RM_NOCLAIM   REG_BIT(31)
1011
1012 #define CLAIM_ER                _MMIO(VLV_DISPLAY_BASE + 0x2028)
1013 #define   CLAIM_ER_CLR          REG_BIT(31)
1014 #define   CLAIM_ER_OVERFLOW     REG_BIT(16)
1015 #define   CLAIM_ER_CTR_MASK     REG_GENMASK(15, 0)
1016
1017 #define DERRMR          _MMIO(0x44050)
1018 /* Note that HBLANK events are reserved on bdw+ */
1019 #define   DERRMR_PIPEA_SCANLINE         (1 << 0)
1020 #define   DERRMR_PIPEA_PRI_FLIP_DONE    (1 << 1)
1021 #define   DERRMR_PIPEA_SPR_FLIP_DONE    (1 << 2)
1022 #define   DERRMR_PIPEA_VBLANK           (1 << 3)
1023 #define   DERRMR_PIPEA_HBLANK           (1 << 5)
1024 #define   DERRMR_PIPEB_SCANLINE         (1 << 8)
1025 #define   DERRMR_PIPEB_PRI_FLIP_DONE    (1 << 9)
1026 #define   DERRMR_PIPEB_SPR_FLIP_DONE    (1 << 10)
1027 #define   DERRMR_PIPEB_VBLANK           (1 << 11)
1028 #define   DERRMR_PIPEB_HBLANK           (1 << 13)
1029 /* Note that PIPEC is not a simple translation of PIPEA/PIPEB */
1030 #define   DERRMR_PIPEC_SCANLINE         (1 << 14)
1031 #define   DERRMR_PIPEC_PRI_FLIP_DONE    (1 << 15)
1032 #define   DERRMR_PIPEC_SPR_FLIP_DONE    (1 << 20)
1033 #define   DERRMR_PIPEC_VBLANK           (1 << 21)
1034 #define   DERRMR_PIPEC_HBLANK           (1 << 22)
1035
1036 #define VLV_GU_CTL0     _MMIO(VLV_DISPLAY_BASE + 0x2030)
1037 #define VLV_GU_CTL1     _MMIO(VLV_DISPLAY_BASE + 0x2034)
1038 #define SCPD0           _MMIO(0x209c) /* 915+ only */
1039 #define  SCPD_FBC_IGNORE_3D                     (1 << 6)
1040 #define  CSTATE_RENDER_CLOCK_GATE_DISABLE       (1 << 5)
1041 #define GEN2_IER        _MMIO(0x20a0)
1042 #define GEN2_IIR        _MMIO(0x20a4)
1043 #define GEN2_IMR        _MMIO(0x20a8)
1044 #define GEN2_ISR        _MMIO(0x20ac)
1045 #define VLV_GUNIT_CLOCK_GATE    _MMIO(VLV_DISPLAY_BASE + 0x2060)
1046 #define   GINT_DIS              (1 << 22)
1047 #define   GCFG_DIS              (1 << 8)
1048 #define VLV_GUNIT_CLOCK_GATE2   _MMIO(VLV_DISPLAY_BASE + 0x2064)
1049 #define VLV_IIR_RW      _MMIO(VLV_DISPLAY_BASE + 0x2084)
1050 #define VLV_IER         _MMIO(VLV_DISPLAY_BASE + 0x20a0)
1051 #define VLV_IIR         _MMIO(VLV_DISPLAY_BASE + 0x20a4)
1052 #define VLV_IMR         _MMIO(VLV_DISPLAY_BASE + 0x20a8)
1053 #define VLV_ISR         _MMIO(VLV_DISPLAY_BASE + 0x20ac)
1054 #define VLV_PCBR        _MMIO(VLV_DISPLAY_BASE + 0x2120)
1055 #define VLV_PCBR_ADDR_SHIFT     12
1056
1057 #define   DISPLAY_PLANE_FLIP_PENDING(plane) (1 << (11 - (plane))) /* A and B only */
1058 #define EIR             _MMIO(0x20b0)
1059 #define EMR             _MMIO(0x20b4)
1060 #define ESR             _MMIO(0x20b8)
1061 #define   GM45_ERROR_PAGE_TABLE                         (1 << 5)
1062 #define   GM45_ERROR_MEM_PRIV                           (1 << 4)
1063 #define   I915_ERROR_PAGE_TABLE                         (1 << 4)
1064 #define   GM45_ERROR_CP_PRIV                            (1 << 3)
1065 #define   I915_ERROR_MEMORY_REFRESH                     (1 << 1)
1066 #define   I915_ERROR_INSTRUCTION                        (1 << 0)
1067 #define INSTPM          _MMIO(0x20c0)
1068 #define   INSTPM_SELF_EN (1 << 12) /* 915GM only */
1069 #define   INSTPM_AGPBUSY_INT_EN (1 << 11) /* gen3: when disabled, pending interrupts
1070                                         will not assert AGPBUSY# and will only
1071                                         be delivered when out of C3. */
1072 #define   INSTPM_FORCE_ORDERING                         (1 << 7) /* GEN6+ */
1073 #define   INSTPM_TLB_INVALIDATE (1 << 9)
1074 #define   INSTPM_SYNC_FLUSH     (1 << 5)
1075 #define MEM_MODE        _MMIO(0x20cc)
1076 #define   MEM_DISPLAY_B_TRICKLE_FEED_DISABLE (1 << 3) /* 830 only */
1077 #define   MEM_DISPLAY_A_TRICKLE_FEED_DISABLE (1 << 2) /* 830/845 only */
1078 #define   MEM_DISPLAY_TRICKLE_FEED_DISABLE (1 << 2) /* 85x only */
1079 #define FW_BLC          _MMIO(0x20d8)
1080 #define FW_BLC2         _MMIO(0x20dc)
1081 #define FW_BLC_SELF     _MMIO(0x20e0) /* 915+ only */
1082 #define   FW_BLC_SELF_EN_MASK      (1 << 31)
1083 #define   FW_BLC_SELF_FIFO_MASK    (1 << 16) /* 945 only */
1084 #define   FW_BLC_SELF_EN           (1 << 15) /* 945 only */
1085 #define MM_BURST_LENGTH     0x00700000
1086 #define MM_FIFO_WATERMARK   0x0001F000
1087 #define LM_BURST_LENGTH     0x00000700
1088 #define LM_FIFO_WATERMARK   0x0000001F
1089 #define MI_ARB_STATE    _MMIO(0x20e4) /* 915+ only */
1090
1091 #define _MBUS_ABOX0_CTL                 0x45038
1092 #define _MBUS_ABOX1_CTL                 0x45048
1093 #define _MBUS_ABOX2_CTL                 0x4504C
1094 #define MBUS_ABOX_CTL(x)                _MMIO(_PICK(x, _MBUS_ABOX0_CTL, \
1095                                                     _MBUS_ABOX1_CTL, \
1096                                                     _MBUS_ABOX2_CTL))
1097 #define MBUS_ABOX_BW_CREDIT_MASK        (3 << 20)
1098 #define MBUS_ABOX_BW_CREDIT(x)          ((x) << 20)
1099 #define MBUS_ABOX_B_CREDIT_MASK         (0xF << 16)
1100 #define MBUS_ABOX_B_CREDIT(x)           ((x) << 16)
1101 #define MBUS_ABOX_BT_CREDIT_POOL2_MASK  (0x1F << 8)
1102 #define MBUS_ABOX_BT_CREDIT_POOL2(x)    ((x) << 8)
1103 #define MBUS_ABOX_BT_CREDIT_POOL1_MASK  (0x1F << 0)
1104 #define MBUS_ABOX_BT_CREDIT_POOL1(x)    ((x) << 0)
1105
1106 #define _PIPEA_MBUS_DBOX_CTL                    0x7003C
1107 #define _PIPEB_MBUS_DBOX_CTL                    0x7103C
1108 #define PIPE_MBUS_DBOX_CTL(pipe)                _MMIO_PIPE(pipe, _PIPEA_MBUS_DBOX_CTL, \
1109                                                            _PIPEB_MBUS_DBOX_CTL)
1110 #define MBUS_DBOX_B2B_TRANSACTIONS_MAX_MASK     REG_GENMASK(24, 20) /* tgl+ */
1111 #define MBUS_DBOX_B2B_TRANSACTIONS_MAX(x)       REG_FIELD_PREP(MBUS_DBOX_B2B_TRANSACTIONS_MAX_MASK, x)
1112 #define MBUS_DBOX_B2B_TRANSACTIONS_DELAY_MASK   REG_GENMASK(19, 17) /* tgl+ */
1113 #define MBUS_DBOX_B2B_TRANSACTIONS_DELAY(x)     REG_FIELD_PREP(MBUS_DBOX_B2B_TRANSACTIONS_DELAY_MASK, x)
1114 #define MBUS_DBOX_REGULATE_B2B_TRANSACTIONS_EN  REG_BIT(16) /* tgl+ */
1115 #define MBUS_DBOX_BW_CREDIT_MASK                REG_GENMASK(15, 14)
1116 #define MBUS_DBOX_BW_CREDIT(x)                  REG_FIELD_PREP(MBUS_DBOX_BW_CREDIT_MASK, x)
1117 #define MBUS_DBOX_B_CREDIT_MASK                 REG_GENMASK(12, 8)
1118 #define MBUS_DBOX_B_CREDIT(x)                   REG_FIELD_PREP(MBUS_DBOX_B_CREDIT_MASK, x)
1119 #define MBUS_DBOX_A_CREDIT_MASK                 REG_GENMASK(3, 0)
1120 #define MBUS_DBOX_A_CREDIT(x)                   REG_FIELD_PREP(MBUS_DBOX_A_CREDIT_MASK, x)
1121
1122 #define MBUS_UBOX_CTL                   _MMIO(0x4503C)
1123 #define MBUS_BBOX_CTL_S1                _MMIO(0x45040)
1124 #define MBUS_BBOX_CTL_S2                _MMIO(0x45044)
1125
1126 #define MBUS_CTL                        _MMIO(0x4438C)
1127 #define MBUS_JOIN                       REG_BIT(31)
1128 #define MBUS_HASHING_MODE_MASK          REG_BIT(30)
1129 #define MBUS_HASHING_MODE_2x2           REG_FIELD_PREP(MBUS_HASHING_MODE_MASK, 0)
1130 #define MBUS_HASHING_MODE_1x4           REG_FIELD_PREP(MBUS_HASHING_MODE_MASK, 1)
1131 #define MBUS_JOIN_PIPE_SELECT_MASK      REG_GENMASK(28, 26)
1132 #define MBUS_JOIN_PIPE_SELECT(pipe)     REG_FIELD_PREP(MBUS_JOIN_PIPE_SELECT_MASK, pipe)
1133 #define MBUS_JOIN_PIPE_SELECT_NONE      MBUS_JOIN_PIPE_SELECT(7)
1134
1135 #define HDPORT_STATE                    _MMIO(0x45050)
1136 #define   HDPORT_DPLL_USED_MASK         REG_GENMASK(15, 12)
1137 #define   HDPORT_DDI_USED(phy)          REG_BIT(2 * (phy) + 1)
1138 #define   HDPORT_ENABLED                REG_BIT(0)
1139
1140 /* Make render/texture TLB fetches lower priorty than associated data
1141  *   fetches. This is not turned on by default
1142  */
1143 #define   MI_ARB_RENDER_TLB_LOW_PRIORITY        (1 << 15)
1144
1145 /* Isoch request wait on GTT enable (Display A/B/C streams).
1146  * Make isoch requests stall on the TLB update. May cause
1147  * display underruns (test mode only)
1148  */
1149 #define   MI_ARB_ISOCH_WAIT_GTT                 (1 << 14)
1150
1151 /* Block grant count for isoch requests when block count is
1152  * set to a finite value.
1153  */
1154 #define   MI_ARB_BLOCK_GRANT_MASK               (3 << 12)
1155 #define   MI_ARB_BLOCK_GRANT_8                  (0 << 12)       /* for 3 display planes */
1156 #define   MI_ARB_BLOCK_GRANT_4                  (1 << 12)       /* for 2 display planes */
1157 #define   MI_ARB_BLOCK_GRANT_2                  (2 << 12)       /* for 1 display plane */
1158 #define   MI_ARB_BLOCK_GRANT_0                  (3 << 12)       /* don't use */
1159
1160 /* Enable render writes to complete in C2/C3/C4 power states.
1161  * If this isn't enabled, render writes are prevented in low
1162  * power states. That seems bad to me.
1163  */
1164 #define   MI_ARB_C3_LP_WRITE_ENABLE             (1 << 11)
1165
1166 /* This acknowledges an async flip immediately instead
1167  * of waiting for 2TLB fetches.
1168  */
1169 #define   MI_ARB_ASYNC_FLIP_ACK_IMMEDIATE       (1 << 10)
1170
1171 /* Enables non-sequential data reads through arbiter
1172  */
1173 #define   MI_ARB_DUAL_DATA_PHASE_DISABLE        (1 << 9)
1174
1175 /* Disable FSB snooping of cacheable write cycles from binner/render
1176  * command stream
1177  */
1178 #define   MI_ARB_CACHE_SNOOP_DISABLE            (1 << 8)
1179
1180 /* Arbiter time slice for non-isoch streams */
1181 #define   MI_ARB_TIME_SLICE_MASK                (7 << 5)
1182 #define   MI_ARB_TIME_SLICE_1                   (0 << 5)
1183 #define   MI_ARB_TIME_SLICE_2                   (1 << 5)
1184 #define   MI_ARB_TIME_SLICE_4                   (2 << 5)
1185 #define   MI_ARB_TIME_SLICE_6                   (3 << 5)
1186 #define   MI_ARB_TIME_SLICE_8                   (4 << 5)
1187 #define   MI_ARB_TIME_SLICE_10                  (5 << 5)
1188 #define   MI_ARB_TIME_SLICE_14                  (6 << 5)
1189 #define   MI_ARB_TIME_SLICE_16                  (7 << 5)
1190
1191 /* Low priority grace period page size */
1192 #define   MI_ARB_LOW_PRIORITY_GRACE_4KB         (0 << 4)        /* default */
1193 #define   MI_ARB_LOW_PRIORITY_GRACE_8KB         (1 << 4)
1194
1195 /* Disable display A/B trickle feed */
1196 #define   MI_ARB_DISPLAY_TRICKLE_FEED_DISABLE   (1 << 2)
1197
1198 /* Set display plane priority */
1199 #define   MI_ARB_DISPLAY_PRIORITY_A_B           (0 << 0)        /* display A > display B */
1200 #define   MI_ARB_DISPLAY_PRIORITY_B_A           (1 << 0)        /* display B > display A */
1201
1202 #define MI_STATE        _MMIO(0x20e4) /* gen2 only */
1203 #define   MI_AGPBUSY_INT_EN                     (1 << 1) /* 85x only */
1204 #define   MI_AGPBUSY_830_MODE                   (1 << 0) /* 85x only */
1205
1206 /* On modern GEN architectures interrupt control consists of two sets
1207  * of registers. The first set pertains to the ring generating the
1208  * interrupt. The second control is for the functional block generating the
1209  * interrupt. These are PM, GT, DE, etc.
1210  *
1211  * Luckily *knocks on wood* all the ring interrupt bits match up with the
1212  * GT interrupt bits, so we don't need to duplicate the defines.
1213  *
1214  * These defines should cover us well from SNB->HSW with minor exceptions
1215  * it can also work on ILK.
1216  */
1217 #define GT_BLT_FLUSHDW_NOTIFY_INTERRUPT         (1 << 26)
1218 #define GT_BLT_CS_ERROR_INTERRUPT               (1 << 25)
1219 #define GT_BLT_USER_INTERRUPT                   (1 << 22)
1220 #define GT_BSD_CS_ERROR_INTERRUPT               (1 << 15)
1221 #define GT_BSD_USER_INTERRUPT                   (1 << 12)
1222 #define GT_RENDER_L3_PARITY_ERROR_INTERRUPT_S1  (1 << 11) /* hsw+; rsvd on snb, ivb, vlv */
1223 #define GT_WAIT_SEMAPHORE_INTERRUPT             REG_BIT(11) /* bdw+ */
1224 #define GT_CONTEXT_SWITCH_INTERRUPT             (1 <<  8)
1225 #define GT_RENDER_L3_PARITY_ERROR_INTERRUPT     (1 <<  5) /* !snb */
1226 #define GT_RENDER_PIPECTL_NOTIFY_INTERRUPT      (1 <<  4)
1227 #define GT_CS_MASTER_ERROR_INTERRUPT            REG_BIT(3)
1228 #define GT_RENDER_SYNC_STATUS_INTERRUPT         (1 <<  2)
1229 #define GT_RENDER_DEBUG_INTERRUPT               (1 <<  1)
1230 #define GT_RENDER_USER_INTERRUPT                (1 <<  0)
1231
1232 #define PM_VEBOX_CS_ERROR_INTERRUPT             (1 << 12) /* hsw+ */
1233 #define PM_VEBOX_USER_INTERRUPT                 (1 << 10) /* hsw+ */
1234
1235 #define GT_PARITY_ERROR(dev_priv) \
1236         (GT_RENDER_L3_PARITY_ERROR_INTERRUPT | \
1237          (IS_HASWELL(dev_priv) ? GT_RENDER_L3_PARITY_ERROR_INTERRUPT_S1 : 0))
1238
1239 /* These are all the "old" interrupts */
1240 #define ILK_BSD_USER_INTERRUPT                          (1 << 5)
1241
1242 #define I915_PM_INTERRUPT                               (1 << 31)
1243 #define I915_ISP_INTERRUPT                              (1 << 22)
1244 #define I915_LPE_PIPE_B_INTERRUPT                       (1 << 21)
1245 #define I915_LPE_PIPE_A_INTERRUPT                       (1 << 20)
1246 #define I915_MIPIC_INTERRUPT                            (1 << 19)
1247 #define I915_MIPIA_INTERRUPT                            (1 << 18)
1248 #define I915_PIPE_CONTROL_NOTIFY_INTERRUPT              (1 << 18)
1249 #define I915_DISPLAY_PORT_INTERRUPT                     (1 << 17)
1250 #define I915_DISPLAY_PIPE_C_HBLANK_INTERRUPT            (1 << 16)
1251 #define I915_MASTER_ERROR_INTERRUPT                     (1 << 15)
1252 #define I915_DISPLAY_PIPE_B_HBLANK_INTERRUPT            (1 << 14)
1253 #define I915_GMCH_THERMAL_SENSOR_EVENT_INTERRUPT        (1 << 14) /* p-state */
1254 #define I915_DISPLAY_PIPE_A_HBLANK_INTERRUPT            (1 << 13)
1255 #define I915_HWB_OOM_INTERRUPT                          (1 << 13)
1256 #define I915_LPE_PIPE_C_INTERRUPT                       (1 << 12)
1257 #define I915_SYNC_STATUS_INTERRUPT                      (1 << 12)
1258 #define I915_MISC_INTERRUPT                             (1 << 11)
1259 #define I915_DISPLAY_PLANE_A_FLIP_PENDING_INTERRUPT     (1 << 11)
1260 #define I915_DISPLAY_PIPE_C_VBLANK_INTERRUPT            (1 << 10)
1261 #define I915_DISPLAY_PLANE_B_FLIP_PENDING_INTERRUPT     (1 << 10)
1262 #define I915_DISPLAY_PIPE_C_EVENT_INTERRUPT             (1 << 9)
1263 #define I915_OVERLAY_PLANE_FLIP_PENDING_INTERRUPT       (1 << 9)
1264 #define I915_DISPLAY_PIPE_C_DPBM_INTERRUPT              (1 << 8)
1265 #define I915_DISPLAY_PLANE_C_FLIP_PENDING_INTERRUPT     (1 << 8)
1266 #define I915_DISPLAY_PIPE_A_VBLANK_INTERRUPT            (1 << 7)
1267 #define I915_DISPLAY_PIPE_A_EVENT_INTERRUPT             (1 << 6)
1268 #define I915_DISPLAY_PIPE_B_VBLANK_INTERRUPT            (1 << 5)
1269 #define I915_DISPLAY_PIPE_B_EVENT_INTERRUPT             (1 << 4)
1270 #define I915_DISPLAY_PIPE_A_DPBM_INTERRUPT              (1 << 3)
1271 #define I915_DISPLAY_PIPE_B_DPBM_INTERRUPT              (1 << 2)
1272 #define I915_DEBUG_INTERRUPT                            (1 << 2)
1273 #define I915_WINVALID_INTERRUPT                         (1 << 1)
1274 #define I915_USER_INTERRUPT                             (1 << 1)
1275 #define I915_ASLE_INTERRUPT                             (1 << 0)
1276 #define I915_BSD_USER_INTERRUPT                         (1 << 25)
1277
1278 #define I915_HDMI_LPE_AUDIO_BASE        (VLV_DISPLAY_BASE + 0x65000)
1279 #define I915_HDMI_LPE_AUDIO_SIZE        0x1000
1280
1281 /* DisplayPort Audio w/ LPE */
1282 #define VLV_AUD_CHICKEN_BIT_REG         _MMIO(VLV_DISPLAY_BASE + 0x62F38)
1283 #define VLV_CHICKEN_BIT_DBG_ENABLE      (1 << 0)
1284
1285 #define _VLV_AUD_PORT_EN_B_DBG          (VLV_DISPLAY_BASE + 0x62F20)
1286 #define _VLV_AUD_PORT_EN_C_DBG          (VLV_DISPLAY_BASE + 0x62F30)
1287 #define _VLV_AUD_PORT_EN_D_DBG          (VLV_DISPLAY_BASE + 0x62F34)
1288 #define VLV_AUD_PORT_EN_DBG(port)       _MMIO_PORT3((port) - PORT_B,       \
1289                                                     _VLV_AUD_PORT_EN_B_DBG, \
1290                                                     _VLV_AUD_PORT_EN_C_DBG, \
1291                                                     _VLV_AUD_PORT_EN_D_DBG)
1292 #define VLV_AMP_MUTE                    (1 << 1)
1293
1294 #define GEN6_BSD_RNCID                  _MMIO(0x12198)
1295
1296 #define GEN7_FF_THREAD_MODE             _MMIO(0x20a0)
1297 #define   GEN7_FF_SCHED_MASK            0x0077070
1298 #define   GEN8_FF_DS_REF_CNT_FFME       (1 << 19)
1299 #define   GEN12_FF_TESSELATION_DOP_GATE_DISABLE BIT(19)
1300 #define   GEN7_FF_TS_SCHED_HS1          (0x5 << 16)
1301 #define   GEN7_FF_TS_SCHED_HS0          (0x3 << 16)
1302 #define   GEN7_FF_TS_SCHED_LOAD_BALANCE (0x1 << 16)
1303 #define   GEN7_FF_TS_SCHED_HW           (0x0 << 16) /* Default */
1304 #define   GEN7_FF_VS_REF_CNT_FFME       (1 << 15)
1305 #define   GEN7_FF_VS_SCHED_HS1          (0x5 << 12)
1306 #define   GEN7_FF_VS_SCHED_HS0          (0x3 << 12)
1307 #define   GEN7_FF_VS_SCHED_LOAD_BALANCE (0x1 << 12) /* Default */
1308 #define   GEN7_FF_VS_SCHED_HW           (0x0 << 12)
1309 #define   GEN7_FF_DS_SCHED_HS1          (0x5 << 4)
1310 #define   GEN7_FF_DS_SCHED_HS0          (0x3 << 4)
1311 #define   GEN7_FF_DS_SCHED_LOAD_BALANCE (0x1 << 4)  /* Default */
1312 #define   GEN7_FF_DS_SCHED_HW           (0x0 << 4)
1313
1314 /*
1315  * Framebuffer compression (915+ only)
1316  */
1317
1318 #define FBC_CFB_BASE            _MMIO(0x3200) /* 4k page aligned */
1319 #define FBC_LL_BASE             _MMIO(0x3204) /* 4k page aligned */
1320 #define FBC_CONTROL             _MMIO(0x3208)
1321 #define   FBC_CTL_EN                    REG_BIT(31)
1322 #define   FBC_CTL_PERIODIC              REG_BIT(30)
1323 #define   FBC_CTL_INTERVAL_MASK         REG_GENMASK(29, 16)
1324 #define   FBC_CTL_INTERVAL(x)           REG_FIELD_PREP(FBC_CTL_INTERVAL_MASK, (x))
1325 #define   FBC_CTL_STOP_ON_MOD           REG_BIT(15)
1326 #define   FBC_CTL_UNCOMPRESSIBLE        REG_BIT(14) /* i915+ */
1327 #define   FBC_CTL_C3_IDLE               REG_BIT(13) /* i945gm only */
1328 #define   FBC_CTL_STRIDE_MASK           REG_GENMASK(12, 5)
1329 #define   FBC_CTL_STRIDE(x)             REG_FIELD_PREP(FBC_CTL_STRIDE_MASK, (x))
1330 #define   FBC_CTL_FENCENO_MASK          REG_GENMASK(3, 0)
1331 #define   FBC_CTL_FENCENO(x)            REG_FIELD_PREP(FBC_CTL_FENCENO_MASK, (x))
1332 #define FBC_COMMAND             _MMIO(0x320c)
1333 #define   FBC_CMD_COMPRESS              REG_BIT(0)
1334 #define FBC_STATUS              _MMIO(0x3210)
1335 #define   FBC_STAT_COMPRESSING          REG_BIT(31)
1336 #define   FBC_STAT_COMPRESSED           REG_BIT(30)
1337 #define   FBC_STAT_MODIFIED             REG_BIT(29)
1338 #define   FBC_STAT_CURRENT_LINE_MASK    REG_GENMASK(10, 0)
1339 #define FBC_CONTROL2            _MMIO(0x3214) /* i965gm only */
1340 #define   FBC_CTL_FENCE_DBL             REG_BIT(4)
1341 #define   FBC_CTL_IDLE_MASK             REG_GENMASK(3, 2)
1342 #define   FBC_CTL_IDLE_IMM              REG_FIELD_PREP(FBC_CTL_IDLE_MASK, 0)
1343 #define   FBC_CTL_IDLE_FULL             REG_FIELD_PREP(FBC_CTL_IDLE_MASK, 1)
1344 #define   FBC_CTL_IDLE_LINE             REG_FIELD_PREP(FBC_CTL_IDLE_MASK, 2)
1345 #define   FBC_CTL_IDLE_DEBUG            REG_FIELD_PREP(FBC_CTL_IDLE_MASK, 3)
1346 #define   FBC_CTL_CPU_FENCE_EN          REG_BIT(1)
1347 #define   FBC_CTL_PLANE_MASK            REG_GENMASK(1, 0)
1348 #define   FBC_CTL_PLANE(i9xx_plane)     REG_FIELD_PREP(FBC_CTL_PLANE_MASK, (i9xx_plane))
1349 #define FBC_FENCE_OFF           _MMIO(0x3218)  /* i965gm only, BSpec typo has 321Bh */
1350 #define FBC_MOD_NUM             _MMIO(0x3220)  /* i965gm only */
1351 #define   FBC_MOD_NUM_MASK              REG_GENMASK(31, 1)
1352 #define   FBC_MOD_NUM_VALID             REG_BIT(0)
1353 #define FBC_TAG(i)              _MMIO(0x3300 + (i) * 4) /* 49 reisters */
1354 #define   FBC_TAG_MASK                  REG_GENMASK(1, 0) /* 16 tags per register */
1355 #define   FBC_TAG_MODIFIED              REG_FIELD_PREP(FBC_TAG_MASK, 0)
1356 #define   FBC_TAG_UNCOMPRESSED          REG_FIELD_PREP(FBC_TAG_MASK, 1)
1357 #define   FBC_TAG_UNCOMPRESSIBLE        REG_FIELD_PREP(FBC_TAG_MASK, 2)
1358 #define   FBC_TAG_COMPRESSED            REG_FIELD_PREP(FBC_TAG_MASK, 3)
1359
1360 #define FBC_LL_SIZE             (1536)
1361
1362 /* Framebuffer compression for GM45+ */
1363 #define DPFC_CB_BASE                    _MMIO(0x3200)
1364 #define ILK_DPFC_CB_BASE(fbc_id)        _MMIO_PIPE((fbc_id), 0x43200, 0x43240)
1365 #define DPFC_CONTROL                    _MMIO(0x3208)
1366 #define ILK_DPFC_CONTROL(fbc_id)        _MMIO_PIPE((fbc_id), 0x43208, 0x43248)
1367 #define   DPFC_CTL_EN                           REG_BIT(31)
1368 #define   DPFC_CTL_PLANE_MASK_G4X               REG_BIT(30) /* g4x-snb */
1369 #define   DPFC_CTL_PLANE_G4X(i9xx_plane)        REG_FIELD_PREP(DPFC_CTL_PLANE_MASK_G4X, (i9xx_plane))
1370 #define   DPFC_CTL_FENCE_EN_G4X                 REG_BIT(29) /* g4x-snb */
1371 #define   DPFC_CTL_PLANE_MASK_IVB               REG_GENMASK(30, 29) /* ivb only */
1372 #define   DPFC_CTL_PLANE_IVB(i9xx_plane)        REG_FIELD_PREP(DPFC_CTL_PLANE_MASK_IVB, (i9xx_plane))
1373 #define   DPFC_CTL_FENCE_EN_IVB                 REG_BIT(28) /* ivb+ */
1374 #define   DPFC_CTL_PERSISTENT_MODE              REG_BIT(25) /* g4x-snb */
1375 #define   DPFC_CTL_FALSE_COLOR                  REG_BIT(10) /* ivb+ */
1376 #define   DPFC_CTL_SR_EN                        REG_BIT(10) /* g4x only */
1377 #define   DPFC_CTL_SR_EXIT_DIS                  REG_BIT(9) /* g4x only */
1378 #define   DPFC_CTL_LIMIT_MASK                   REG_GENMASK(7, 6)
1379 #define   DPFC_CTL_LIMIT_1X                     REG_FIELD_PREP(DPFC_CTL_LIMIT_MASK, 0)
1380 #define   DPFC_CTL_LIMIT_2X                     REG_FIELD_PREP(DPFC_CTL_LIMIT_MASK, 1)
1381 #define   DPFC_CTL_LIMIT_4X                     REG_FIELD_PREP(DPFC_CTL_LIMIT_MASK, 2)
1382 #define   DPFC_CTL_FENCENO_MASK                 REG_GENMASK(3, 0)
1383 #define   DPFC_CTL_FENCENO(fence)               REG_FIELD_PREP(DPFC_CTL_FENCENO_MASK, (fence))
1384 #define DPFC_RECOMP_CTL                 _MMIO(0x320c)
1385 #define ILK_DPFC_RECOMP_CTL(fbc_id)     _MMIO_PIPE((fbc_id), 0x4320c, 0x4324c)
1386 #define   DPFC_RECOMP_STALL_EN                  REG_BIT(27)
1387 #define   DPFC_RECOMP_STALL_WM_MASK             REG_GENMASK(26, 16)
1388 #define   DPFC_RECOMP_TIMER_COUNT_MASK          REG_GENMASK(5, 0)
1389 #define DPFC_STATUS                     _MMIO(0x3210)
1390 #define ILK_DPFC_STATUS(fbc_id)         _MMIO_PIPE((fbc_id), 0x43210, 0x43250)
1391 #define   DPFC_INVAL_SEG_MASK                   REG_GENMASK(26, 16)
1392 #define   DPFC_COMP_SEG_MASK                    REG_GENMASK(10, 0)
1393 #define DPFC_STATUS2                    _MMIO(0x3214)
1394 #define ILK_DPFC_STATUS2(fbc_id)        _MMIO_PIPE((fbc_id), 0x43214, 0x43254)
1395 #define   DPFC_COMP_SEG_MASK_IVB                REG_GENMASK(11, 0)
1396 #define DPFC_FENCE_YOFF                 _MMIO(0x3218)
1397 #define ILK_DPFC_FENCE_YOFF(fbc_id)     _MMIO_PIPE((fbc_id), 0x43218, 0x43258)
1398 #define DPFC_CHICKEN                    _MMIO(0x3224)
1399 #define ILK_DPFC_CHICKEN(fbc_id)        _MMIO_PIPE((fbc_id), 0x43224, 0x43264)
1400 #define   DPFC_HT_MODIFY                        REG_BIT(31) /* pre-ivb */
1401 #define   DPFC_NUKE_ON_ANY_MODIFICATION         REG_BIT(23) /* bdw+ */
1402 #define   DPFC_CHICKEN_COMP_DUMMY_PIXEL         REG_BIT(14) /* glk+ */
1403 #define   DPFC_DISABLE_DUMMY0                   REG_BIT(8) /* ivb+ */
1404
1405 #define GLK_FBC_STRIDE(fbc_id)  _MMIO_PIPE((fbc_id), 0x43228, 0x43268)
1406 #define   FBC_STRIDE_OVERRIDE   REG_BIT(15)
1407 #define   FBC_STRIDE_MASK       REG_GENMASK(14, 0)
1408 #define   FBC_STRIDE(x)         REG_FIELD_PREP(FBC_STRIDE_MASK, (x))
1409
1410 #define ILK_FBC_RT_BASE         _MMIO(0x2128)
1411 #define   ILK_FBC_RT_VALID      REG_BIT(0)
1412 #define   SNB_FBC_FRONT_BUFFER  REG_BIT(1)
1413
1414 #define ILK_DISPLAY_CHICKEN1    _MMIO(0x42000)
1415 #define   ILK_FBCQ_DIS          (1 << 22)
1416 #define   ILK_PABSTRETCH_DIS    REG_BIT(21)
1417 #define   ILK_SABSTRETCH_DIS    REG_BIT(20)
1418 #define   IVB_PRI_STRETCH_MAX_MASK      REG_GENMASK(21, 20)
1419 #define   IVB_PRI_STRETCH_MAX_X8        REG_FIELD_PREP(IVB_PRI_STRETCH_MAX_MASK, 0)
1420 #define   IVB_PRI_STRETCH_MAX_X4        REG_FIELD_PREP(IVB_PRI_STRETCH_MAX_MASK, 1)
1421 #define   IVB_PRI_STRETCH_MAX_X2        REG_FIELD_PREP(IVB_PRI_STRETCH_MAX_MASK, 2)
1422 #define   IVB_PRI_STRETCH_MAX_X1        REG_FIELD_PREP(IVB_PRI_STRETCH_MAX_MASK, 3)
1423 #define   IVB_SPR_STRETCH_MAX_MASK      REG_GENMASK(19, 18)
1424 #define   IVB_SPR_STRETCH_MAX_X8        REG_FIELD_PREP(IVB_SPR_STRETCH_MAX_MASK, 0)
1425 #define   IVB_SPR_STRETCH_MAX_X4        REG_FIELD_PREP(IVB_SPR_STRETCH_MAX_MASK, 1)
1426 #define   IVB_SPR_STRETCH_MAX_X2        REG_FIELD_PREP(IVB_SPR_STRETCH_MAX_MASK, 2)
1427 #define   IVB_SPR_STRETCH_MAX_X1        REG_FIELD_PREP(IVB_SPR_STRETCH_MAX_MASK, 3)
1428
1429
1430 /*
1431  * Framebuffer compression for Sandybridge
1432  *
1433  * The following two registers are of type GTTMMADR
1434  */
1435 #define SNB_DPFC_CTL_SA         _MMIO(0x100100)
1436 #define   SNB_DPFC_FENCE_EN             REG_BIT(29)
1437 #define   SNB_DPFC_FENCENO_MASK         REG_GENMASK(4, 0)
1438 #define   SNB_DPFC_FENCENO(fence)       REG_FIELD_PREP(SNB_DPFC_FENCENO_MASK, (fence))
1439 #define SNB_DPFC_CPU_FENCE_OFFSET       _MMIO(0x100104)
1440
1441 /* Framebuffer compression for Ivybridge */
1442 #define IVB_FBC_RT_BASE                 _MMIO(0x7020)
1443 #define IVB_FBC_RT_BASE_UPPER           _MMIO(0x7024)
1444
1445 #define IPS_CTL         _MMIO(0x43408)
1446 #define   IPS_ENABLE    (1 << 31)
1447
1448 #define MSG_FBC_REND_STATE(fbc_id)      _MMIO_PIPE((fbc_id), 0x50380, 0x50384)
1449 #define   FBC_REND_NUKE                 REG_BIT(2)
1450 #define   FBC_REND_CACHE_CLEAN          REG_BIT(1)
1451
1452 /*
1453  * GPIO regs
1454  */
1455 #define GPIO(gpio)              _MMIO(dev_priv->gpio_mmio_base + 0x5010 + \
1456                                       4 * (gpio))
1457
1458 # define GPIO_CLOCK_DIR_MASK            (1 << 0)
1459 # define GPIO_CLOCK_DIR_IN              (0 << 1)
1460 # define GPIO_CLOCK_DIR_OUT             (1 << 1)
1461 # define GPIO_CLOCK_VAL_MASK            (1 << 2)
1462 # define GPIO_CLOCK_VAL_OUT             (1 << 3)
1463 # define GPIO_CLOCK_VAL_IN              (1 << 4)
1464 # define GPIO_CLOCK_PULLUP_DISABLE      (1 << 5)
1465 # define GPIO_DATA_DIR_MASK             (1 << 8)
1466 # define GPIO_DATA_DIR_IN               (0 << 9)
1467 # define GPIO_DATA_DIR_OUT              (1 << 9)
1468 # define GPIO_DATA_VAL_MASK             (1 << 10)
1469 # define GPIO_DATA_VAL_OUT              (1 << 11)
1470 # define GPIO_DATA_VAL_IN               (1 << 12)
1471 # define GPIO_DATA_PULLUP_DISABLE       (1 << 13)
1472
1473 #define GMBUS0                  _MMIO(dev_priv->gpio_mmio_base + 0x5100) /* clock/port select */
1474 #define   GMBUS_AKSV_SELECT     (1 << 11)
1475 #define   GMBUS_RATE_100KHZ     (0 << 8)
1476 #define   GMBUS_RATE_50KHZ      (1 << 8)
1477 #define   GMBUS_RATE_400KHZ     (2 << 8) /* reserved on Pineview */
1478 #define   GMBUS_RATE_1MHZ       (3 << 8) /* reserved on Pineview */
1479 #define   GMBUS_HOLD_EXT        (1 << 7) /* 300ns hold time, rsvd on Pineview */
1480 #define   GMBUS_BYTE_CNT_OVERRIDE (1 << 6)
1481
1482 #define GMBUS1                  _MMIO(dev_priv->gpio_mmio_base + 0x5104) /* command/status */
1483 #define   GMBUS_SW_CLR_INT      (1 << 31)
1484 #define   GMBUS_SW_RDY          (1 << 30)
1485 #define   GMBUS_ENT             (1 << 29) /* enable timeout */
1486 #define   GMBUS_CYCLE_NONE      (0 << 25)
1487 #define   GMBUS_CYCLE_WAIT      (1 << 25)
1488 #define   GMBUS_CYCLE_INDEX     (2 << 25)
1489 #define   GMBUS_CYCLE_STOP      (4 << 25)
1490 #define   GMBUS_BYTE_COUNT_SHIFT 16
1491 #define   GMBUS_BYTE_COUNT_MAX   256U
1492 #define   GEN9_GMBUS_BYTE_COUNT_MAX 511U
1493 #define   GMBUS_SLAVE_INDEX_SHIFT 8
1494 #define   GMBUS_SLAVE_ADDR_SHIFT 1
1495 #define   GMBUS_SLAVE_READ      (1 << 0)
1496 #define   GMBUS_SLAVE_WRITE     (0 << 0)
1497 #define GMBUS2                  _MMIO(dev_priv->gpio_mmio_base + 0x5108) /* status */
1498 #define   GMBUS_INUSE           (1 << 15)
1499 #define   GMBUS_HW_WAIT_PHASE   (1 << 14)
1500 #define   GMBUS_STALL_TIMEOUT   (1 << 13)
1501 #define   GMBUS_INT             (1 << 12)
1502 #define   GMBUS_HW_RDY          (1 << 11)
1503 #define   GMBUS_SATOER          (1 << 10)
1504 #define   GMBUS_ACTIVE          (1 << 9)
1505 #define GMBUS3                  _MMIO(dev_priv->gpio_mmio_base + 0x510c) /* data buffer bytes 3-0 */
1506 #define GMBUS4                  _MMIO(dev_priv->gpio_mmio_base + 0x5110) /* interrupt mask (Pineview+) */
1507 #define   GMBUS_SLAVE_TIMEOUT_EN (1 << 4)
1508 #define   GMBUS_NAK_EN          (1 << 3)
1509 #define   GMBUS_IDLE_EN         (1 << 2)
1510 #define   GMBUS_HW_WAIT_EN      (1 << 1)
1511 #define   GMBUS_HW_RDY_EN       (1 << 0)
1512 #define GMBUS5                  _MMIO(dev_priv->gpio_mmio_base + 0x5120) /* byte index */
1513 #define   GMBUS_2BYTE_INDEX_EN  (1 << 31)
1514
1515 /*
1516  * Clock control & power management
1517  */
1518 #define _DPLL_A (DISPLAY_MMIO_BASE(dev_priv) + 0x6014)
1519 #define _DPLL_B (DISPLAY_MMIO_BASE(dev_priv) + 0x6018)
1520 #define _CHV_DPLL_C (DISPLAY_MMIO_BASE(dev_priv) + 0x6030)
1521 #define DPLL(pipe) _MMIO_PIPE3((pipe), _DPLL_A, _DPLL_B, _CHV_DPLL_C)
1522
1523 #define VGA0    _MMIO(0x6000)
1524 #define VGA1    _MMIO(0x6004)
1525 #define VGA_PD  _MMIO(0x6010)
1526 #define   VGA0_PD_P2_DIV_4      (1 << 7)
1527 #define   VGA0_PD_P1_DIV_2      (1 << 5)
1528 #define   VGA0_PD_P1_SHIFT      0
1529 #define   VGA0_PD_P1_MASK       (0x1f << 0)
1530 #define   VGA1_PD_P2_DIV_4      (1 << 15)
1531 #define   VGA1_PD_P1_DIV_2      (1 << 13)
1532 #define   VGA1_PD_P1_SHIFT      8
1533 #define   VGA1_PD_P1_MASK       (0x1f << 8)
1534 #define   DPLL_VCO_ENABLE               (1 << 31)
1535 #define   DPLL_SDVO_HIGH_SPEED          (1 << 30)
1536 #define   DPLL_DVO_2X_MODE              (1 << 30)
1537 #define   DPLL_EXT_BUFFER_ENABLE_VLV    (1 << 30)
1538 #define   DPLL_SYNCLOCK_ENABLE          (1 << 29)
1539 #define   DPLL_REF_CLK_ENABLE_VLV       (1 << 29)
1540 #define   DPLL_VGA_MODE_DIS             (1 << 28)
1541 #define   DPLLB_MODE_DAC_SERIAL         (1 << 26) /* i915 */
1542 #define   DPLLB_MODE_LVDS               (2 << 26) /* i915 */
1543 #define   DPLL_MODE_MASK                (3 << 26)
1544 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_10 (0 << 24) /* i915 */
1545 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_5 (1 << 24) /* i915 */
1546 #define   DPLLB_LVDS_P2_CLOCK_DIV_14    (0 << 24) /* i915 */
1547 #define   DPLLB_LVDS_P2_CLOCK_DIV_7     (1 << 24) /* i915 */
1548 #define   DPLL_P2_CLOCK_DIV_MASK        0x03000000 /* i915 */
1549 #define   DPLL_FPA01_P1_POST_DIV_MASK   0x00ff0000 /* i915 */
1550 #define   DPLL_FPA01_P1_POST_DIV_MASK_PINEVIEW  0x00ff8000 /* Pineview */
1551 #define   DPLL_LOCK_VLV                 (1 << 15)
1552 #define   DPLL_INTEGRATED_CRI_CLK_VLV   (1 << 14)
1553 #define   DPLL_INTEGRATED_REF_CLK_VLV   (1 << 13)
1554 #define   DPLL_SSC_REF_CLK_CHV          (1 << 13)
1555 #define   DPLL_PORTC_READY_MASK         (0xf << 4)
1556 #define   DPLL_PORTB_READY_MASK         (0xf)
1557
1558 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830      0x001f0000
1559
1560 /* Additional CHV pll/phy registers */
1561 #define DPIO_PHY_STATUS                 _MMIO(VLV_DISPLAY_BASE + 0x6240)
1562 #define   DPLL_PORTD_READY_MASK         (0xf)
1563 #define DISPLAY_PHY_CONTROL _MMIO(VLV_DISPLAY_BASE + 0x60100)
1564 #define   PHY_CH_POWER_DOWN_OVRD_EN(phy, ch)    (1 << (2 * (phy) + (ch) + 27))
1565 #define   PHY_LDO_DELAY_0NS                     0x0
1566 #define   PHY_LDO_DELAY_200NS                   0x1
1567 #define   PHY_LDO_DELAY_600NS                   0x2
1568 #define   PHY_LDO_SEQ_DELAY(delay, phy)         ((delay) << (2 * (phy) + 23))
1569 #define   PHY_CH_POWER_DOWN_OVRD(mask, phy, ch) ((mask) << (8 * (phy) + 4 * (ch) + 11))
1570 #define   PHY_CH_SU_PSR                         0x1
1571 #define   PHY_CH_DEEP_PSR                       0x7
1572 #define   PHY_CH_POWER_MODE(mode, phy, ch)      ((mode) << (6 * (phy) + 3 * (ch) + 2))
1573 #define   PHY_COM_LANE_RESET_DEASSERT(phy)      (1 << (phy))
1574 #define DISPLAY_PHY_STATUS _MMIO(VLV_DISPLAY_BASE + 0x60104)
1575 #define   PHY_POWERGOOD(phy)    (((phy) == DPIO_PHY0) ? (1 << 31) : (1 << 30))
1576 #define   PHY_STATUS_CMN_LDO(phy, ch)                   (1 << (6 - (6 * (phy) + 3 * (ch))))
1577 #define   PHY_STATUS_SPLINE_LDO(phy, ch, spline)        (1 << (8 - (6 * (phy) + 3 * (ch) + (spline))))
1578
1579 /*
1580  * The i830 generation, in LVDS mode, defines P1 as the bit number set within
1581  * this field (only one bit may be set).
1582  */
1583 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830_LVDS 0x003f0000
1584 #define   DPLL_FPA01_P1_POST_DIV_SHIFT  16
1585 #define   DPLL_FPA01_P1_POST_DIV_SHIFT_PINEVIEW 15
1586 /* i830, required in DVO non-gang */
1587 #define   PLL_P2_DIVIDE_BY_4            (1 << 23)
1588 #define   PLL_P1_DIVIDE_BY_TWO          (1 << 21) /* i830 */
1589 #define   PLL_REF_INPUT_DREFCLK         (0 << 13)
1590 #define   PLL_REF_INPUT_TVCLKINA        (1 << 13) /* i830 */
1591 #define   PLL_REF_INPUT_TVCLKINBC       (2 << 13) /* SDVO TVCLKIN */
1592 #define   PLLB_REF_INPUT_SPREADSPECTRUMIN (3 << 13)
1593 #define   PLL_REF_INPUT_MASK            (3 << 13)
1594 #define   PLL_LOAD_PULSE_PHASE_SHIFT            9
1595 /* Ironlake */
1596 # define PLL_REF_SDVO_HDMI_MULTIPLIER_SHIFT     9
1597 # define PLL_REF_SDVO_HDMI_MULTIPLIER_MASK      (7 << 9)
1598 # define PLL_REF_SDVO_HDMI_MULTIPLIER(x)        (((x) - 1) << 9)
1599 # define DPLL_FPA1_P1_POST_DIV_SHIFT            0
1600 # define DPLL_FPA1_P1_POST_DIV_MASK             0xff
1601
1602 /*
1603  * Parallel to Serial Load Pulse phase selection.
1604  * Selects the phase for the 10X DPLL clock for the PCIe
1605  * digital display port. The range is 4 to 13; 10 or more
1606  * is just a flip delay. The default is 6
1607  */
1608 #define   PLL_LOAD_PULSE_PHASE_MASK             (0xf << PLL_LOAD_PULSE_PHASE_SHIFT)
1609 #define   DISPLAY_RATE_SELECT_FPA1              (1 << 8)
1610 /*
1611  * SDVO multiplier for 945G/GM. Not used on 965.
1612  */
1613 #define   SDVO_MULTIPLIER_MASK                  0x000000ff
1614 #define   SDVO_MULTIPLIER_SHIFT_HIRES           4
1615 #define   SDVO_MULTIPLIER_SHIFT_VGA             0
1616
1617 #define _DPLL_A_MD (DISPLAY_MMIO_BASE(dev_priv) + 0x601c)
1618 #define _DPLL_B_MD (DISPLAY_MMIO_BASE(dev_priv) + 0x6020)
1619 #define _CHV_DPLL_C_MD (DISPLAY_MMIO_BASE(dev_priv) + 0x603c)
1620 #define DPLL_MD(pipe) _MMIO_PIPE3((pipe), _DPLL_A_MD, _DPLL_B_MD, _CHV_DPLL_C_MD)
1621
1622 /*
1623  * UDI pixel divider, controlling how many pixels are stuffed into a packet.
1624  *
1625  * Value is pixels minus 1.  Must be set to 1 pixel for SDVO.
1626  */
1627 #define   DPLL_MD_UDI_DIVIDER_MASK              0x3f000000
1628 #define   DPLL_MD_UDI_DIVIDER_SHIFT             24
1629 /* UDI pixel divider for VGA, same as DPLL_MD_UDI_DIVIDER_MASK. */
1630 #define   DPLL_MD_VGA_UDI_DIVIDER_MASK          0x003f0000
1631 #define   DPLL_MD_VGA_UDI_DIVIDER_SHIFT         16
1632 /*
1633  * SDVO/UDI pixel multiplier.
1634  *
1635  * SDVO requires that the bus clock rate be between 1 and 2 Ghz, and the bus
1636  * clock rate is 10 times the DPLL clock.  At low resolution/refresh rate
1637  * modes, the bus rate would be below the limits, so SDVO allows for stuffing
1638  * dummy bytes in the datastream at an increased clock rate, with both sides of
1639  * the link knowing how many bytes are fill.
1640  *
1641  * So, for a mode with a dotclock of 65Mhz, we would want to double the clock
1642  * rate to 130Mhz to get a bus rate of 1.30Ghz.  The DPLL clock rate would be
1643  * set to 130Mhz, and the SDVO multiplier set to 2x in this register and
1644  * through an SDVO command.
1645  *
1646  * This register field has values of multiplication factor minus 1, with
1647  * a maximum multiplier of 5 for SDVO.
1648  */
1649 #define   DPLL_MD_UDI_MULTIPLIER_MASK           0x00003f00
1650 #define   DPLL_MD_UDI_MULTIPLIER_SHIFT          8
1651 /*
1652  * SDVO/UDI pixel multiplier for VGA, same as DPLL_MD_UDI_MULTIPLIER_MASK.
1653  * This best be set to the default value (3) or the CRT won't work. No,
1654  * I don't entirely understand what this does...
1655  */
1656 #define   DPLL_MD_VGA_UDI_MULTIPLIER_MASK       0x0000003f
1657 #define   DPLL_MD_VGA_UDI_MULTIPLIER_SHIFT      0
1658
1659 #define RAWCLK_FREQ_VLV         _MMIO(VLV_DISPLAY_BASE + 0x6024)
1660
1661 #define _FPA0   0x6040
1662 #define _FPA1   0x6044
1663 #define _FPB0   0x6048
1664 #define _FPB1   0x604c
1665 #define FP0(pipe) _MMIO_PIPE(pipe, _FPA0, _FPB0)
1666 #define FP1(pipe) _MMIO_PIPE(pipe, _FPA1, _FPB1)
1667 #define   FP_N_DIV_MASK         0x003f0000
1668 #define   FP_N_PINEVIEW_DIV_MASK        0x00ff0000
1669 #define   FP_N_DIV_SHIFT                16
1670 #define   FP_M1_DIV_MASK        0x00003f00
1671 #define   FP_M1_DIV_SHIFT                8
1672 #define   FP_M2_DIV_MASK        0x0000003f
1673 #define   FP_M2_PINEVIEW_DIV_MASK       0x000000ff
1674 #define   FP_M2_DIV_SHIFT                0
1675 #define DPLL_TEST       _MMIO(0x606c)
1676 #define   DPLLB_TEST_SDVO_DIV_1         (0 << 22)
1677 #define   DPLLB_TEST_SDVO_DIV_2         (1 << 22)
1678 #define   DPLLB_TEST_SDVO_DIV_4         (2 << 22)
1679 #define   DPLLB_TEST_SDVO_DIV_MASK      (3 << 22)
1680 #define   DPLLB_TEST_N_BYPASS           (1 << 19)
1681 #define   DPLLB_TEST_M_BYPASS           (1 << 18)
1682 #define   DPLLB_INPUT_BUFFER_ENABLE     (1 << 16)
1683 #define   DPLLA_TEST_N_BYPASS           (1 << 3)
1684 #define   DPLLA_TEST_M_BYPASS           (1 << 2)
1685 #define   DPLLA_INPUT_BUFFER_ENABLE     (1 << 0)
1686 #define D_STATE         _MMIO(0x6104)
1687 #define  DSTATE_GFX_RESET_I830                  (1 << 6)
1688 #define  DSTATE_PLL_D3_OFF                      (1 << 3)
1689 #define  DSTATE_GFX_CLOCK_GATING                (1 << 1)
1690 #define  DSTATE_DOT_CLOCK_GATING                (1 << 0)
1691 #define DSPCLK_GATE_D   _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x6200)
1692 # define DPUNIT_B_CLOCK_GATE_DISABLE            (1 << 30) /* 965 */
1693 # define VSUNIT_CLOCK_GATE_DISABLE              (1 << 29) /* 965 */
1694 # define VRHUNIT_CLOCK_GATE_DISABLE             (1 << 28) /* 965 */
1695 # define VRDUNIT_CLOCK_GATE_DISABLE             (1 << 27) /* 965 */
1696 # define AUDUNIT_CLOCK_GATE_DISABLE             (1 << 26) /* 965 */
1697 # define DPUNIT_A_CLOCK_GATE_DISABLE            (1 << 25) /* 965 */
1698 # define DPCUNIT_CLOCK_GATE_DISABLE             (1 << 24) /* 965 */
1699 # define PNV_GMBUSUNIT_CLOCK_GATE_DISABLE       (1 << 24) /* pnv */
1700 # define TVRUNIT_CLOCK_GATE_DISABLE             (1 << 23) /* 915-945 */
1701 # define TVCUNIT_CLOCK_GATE_DISABLE             (1 << 22) /* 915-945 */
1702 # define TVFUNIT_CLOCK_GATE_DISABLE             (1 << 21) /* 915-945 */
1703 # define TVEUNIT_CLOCK_GATE_DISABLE             (1 << 20) /* 915-945 */
1704 # define DVSUNIT_CLOCK_GATE_DISABLE             (1 << 19) /* 915-945 */
1705 # define DSSUNIT_CLOCK_GATE_DISABLE             (1 << 18) /* 915-945 */
1706 # define DDBUNIT_CLOCK_GATE_DISABLE             (1 << 17) /* 915-945 */
1707 # define DPRUNIT_CLOCK_GATE_DISABLE             (1 << 16) /* 915-945 */
1708 # define DPFUNIT_CLOCK_GATE_DISABLE             (1 << 15) /* 915-945 */
1709 # define DPBMUNIT_CLOCK_GATE_DISABLE            (1 << 14) /* 915-945 */
1710 # define DPLSUNIT_CLOCK_GATE_DISABLE            (1 << 13) /* 915-945 */
1711 # define DPLUNIT_CLOCK_GATE_DISABLE             (1 << 12) /* 915-945 */
1712 # define DPOUNIT_CLOCK_GATE_DISABLE             (1 << 11)
1713 # define DPBUNIT_CLOCK_GATE_DISABLE             (1 << 10)
1714 # define DCUNIT_CLOCK_GATE_DISABLE              (1 << 9)
1715 # define DPUNIT_CLOCK_GATE_DISABLE              (1 << 8)
1716 # define VRUNIT_CLOCK_GATE_DISABLE              (1 << 7) /* 915+: reserved */
1717 # define OVHUNIT_CLOCK_GATE_DISABLE             (1 << 6) /* 830-865 */
1718 # define DPIOUNIT_CLOCK_GATE_DISABLE            (1 << 6) /* 915-945 */
1719 # define OVFUNIT_CLOCK_GATE_DISABLE             (1 << 5)
1720 # define OVBUNIT_CLOCK_GATE_DISABLE             (1 << 4)
1721 /*
1722  * This bit must be set on the 830 to prevent hangs when turning off the
1723  * overlay scaler.
1724  */
1725 # define OVRUNIT_CLOCK_GATE_DISABLE             (1 << 3)
1726 # define OVCUNIT_CLOCK_GATE_DISABLE             (1 << 2)
1727 # define OVUUNIT_CLOCK_GATE_DISABLE             (1 << 1)
1728 # define ZVUNIT_CLOCK_GATE_DISABLE              (1 << 0) /* 830 */
1729 # define OVLUNIT_CLOCK_GATE_DISABLE             (1 << 0) /* 845,865 */
1730
1731 #define RENCLK_GATE_D1          _MMIO(0x6204)
1732 # define BLITTER_CLOCK_GATE_DISABLE             (1 << 13) /* 945GM only */
1733 # define MPEG_CLOCK_GATE_DISABLE                (1 << 12) /* 945GM only */
1734 # define PC_FE_CLOCK_GATE_DISABLE               (1 << 11)
1735 # define PC_BE_CLOCK_GATE_DISABLE               (1 << 10)
1736 # define WINDOWER_CLOCK_GATE_DISABLE            (1 << 9)
1737 # define INTERPOLATOR_CLOCK_GATE_DISABLE        (1 << 8)
1738 # define COLOR_CALCULATOR_CLOCK_GATE_DISABLE    (1 << 7)
1739 # define MOTION_COMP_CLOCK_GATE_DISABLE         (1 << 6)
1740 # define MAG_CLOCK_GATE_DISABLE                 (1 << 5)
1741 /* This bit must be unset on 855,865 */
1742 # define MECI_CLOCK_GATE_DISABLE                (1 << 4)
1743 # define DCMP_CLOCK_GATE_DISABLE                (1 << 3)
1744 # define MEC_CLOCK_GATE_DISABLE                 (1 << 2)
1745 # define MECO_CLOCK_GATE_DISABLE                (1 << 1)
1746 /* This bit must be set on 855,865. */
1747 # define SV_CLOCK_GATE_DISABLE                  (1 << 0)
1748 # define I915_MPEG_CLOCK_GATE_DISABLE           (1 << 16)
1749 # define I915_VLD_IP_PR_CLOCK_GATE_DISABLE      (1 << 15)
1750 # define I915_MOTION_COMP_CLOCK_GATE_DISABLE    (1 << 14)
1751 # define I915_BD_BF_CLOCK_GATE_DISABLE          (1 << 13)
1752 # define I915_SF_SE_CLOCK_GATE_DISABLE          (1 << 12)
1753 # define I915_WM_CLOCK_GATE_DISABLE             (1 << 11)
1754 # define I915_IZ_CLOCK_GATE_DISABLE             (1 << 10)
1755 # define I915_PI_CLOCK_GATE_DISABLE             (1 << 9)
1756 # define I915_DI_CLOCK_GATE_DISABLE             (1 << 8)
1757 # define I915_SH_SV_CLOCK_GATE_DISABLE          (1 << 7)
1758 # define I915_PL_DG_QC_FT_CLOCK_GATE_DISABLE    (1 << 6)
1759 # define I915_SC_CLOCK_GATE_DISABLE             (1 << 5)
1760 # define I915_FL_CLOCK_GATE_DISABLE             (1 << 4)
1761 # define I915_DM_CLOCK_GATE_DISABLE             (1 << 3)
1762 # define I915_PS_CLOCK_GATE_DISABLE             (1 << 2)
1763 # define I915_CC_CLOCK_GATE_DISABLE             (1 << 1)
1764 # define I915_BY_CLOCK_GATE_DISABLE             (1 << 0)
1765
1766 # define I965_RCZ_CLOCK_GATE_DISABLE            (1 << 30)
1767 /* This bit must always be set on 965G/965GM */
1768 # define I965_RCC_CLOCK_GATE_DISABLE            (1 << 29)
1769 # define I965_RCPB_CLOCK_GATE_DISABLE           (1 << 28)
1770 # define I965_DAP_CLOCK_GATE_DISABLE            (1 << 27)
1771 # define I965_ROC_CLOCK_GATE_DISABLE            (1 << 26)
1772 # define I965_GW_CLOCK_GATE_DISABLE             (1 << 25)
1773 # define I965_TD_CLOCK_GATE_DISABLE             (1 << 24)
1774 /* This bit must always be set on 965G */
1775 # define I965_ISC_CLOCK_GATE_DISABLE            (1 << 23)
1776 # define I965_IC_CLOCK_GATE_DISABLE             (1 << 22)
1777 # define I965_EU_CLOCK_GATE_DISABLE             (1 << 21)
1778 # define I965_IF_CLOCK_GATE_DISABLE             (1 << 20)
1779 # define I965_TC_CLOCK_GATE_DISABLE             (1 << 19)
1780 # define I965_SO_CLOCK_GATE_DISABLE             (1 << 17)
1781 # define I965_FBC_CLOCK_GATE_DISABLE            (1 << 16)
1782 # define I965_MARI_CLOCK_GATE_DISABLE           (1 << 15)
1783 # define I965_MASF_CLOCK_GATE_DISABLE           (1 << 14)
1784 # define I965_MAWB_CLOCK_GATE_DISABLE           (1 << 13)
1785 # define I965_EM_CLOCK_GATE_DISABLE             (1 << 12)
1786 # define I965_UC_CLOCK_GATE_DISABLE             (1 << 11)
1787 # define I965_SI_CLOCK_GATE_DISABLE             (1 << 6)
1788 # define I965_MT_CLOCK_GATE_DISABLE             (1 << 5)
1789 # define I965_PL_CLOCK_GATE_DISABLE             (1 << 4)
1790 # define I965_DG_CLOCK_GATE_DISABLE             (1 << 3)
1791 # define I965_QC_CLOCK_GATE_DISABLE             (1 << 2)
1792 # define I965_FT_CLOCK_GATE_DISABLE             (1 << 1)
1793 # define I965_DM_CLOCK_GATE_DISABLE             (1 << 0)
1794
1795 #define RENCLK_GATE_D2          _MMIO(0x6208)
1796 #define VF_UNIT_CLOCK_GATE_DISABLE              (1 << 9)
1797 #define GS_UNIT_CLOCK_GATE_DISABLE              (1 << 7)
1798 #define CL_UNIT_CLOCK_GATE_DISABLE              (1 << 6)
1799
1800 #define VDECCLK_GATE_D          _MMIO(0x620C)           /* g4x only */
1801 #define  VCP_UNIT_CLOCK_GATE_DISABLE            (1 << 4)
1802
1803 #define RAMCLK_GATE_D           _MMIO(0x6210)           /* CRL only */
1804 #define DEUC                    _MMIO(0x6214)          /* CRL only */
1805
1806 #define FW_BLC_SELF_VLV         _MMIO(VLV_DISPLAY_BASE + 0x6500)
1807 #define  FW_CSPWRDWNEN          (1 << 15)
1808
1809 #define MI_ARB_VLV              _MMIO(VLV_DISPLAY_BASE + 0x6504)
1810
1811 #define CZCLK_CDCLK_FREQ_RATIO  _MMIO(VLV_DISPLAY_BASE + 0x6508)
1812 #define   CDCLK_FREQ_SHIFT      4
1813 #define   CDCLK_FREQ_MASK       (0x1f << CDCLK_FREQ_SHIFT)
1814 #define   CZCLK_FREQ_MASK       0xf
1815
1816 #define GCI_CONTROL             _MMIO(VLV_DISPLAY_BASE + 0x650C)
1817 #define   PFI_CREDIT_63         (9 << 28)               /* chv only */
1818 #define   PFI_CREDIT_31         (8 << 28)               /* chv only */
1819 #define   PFI_CREDIT(x)         (((x) - 8) << 28)       /* 8-15 */
1820 #define   PFI_CREDIT_RESEND     (1 << 27)
1821 #define   VGA_FAST_MODE_DISABLE (1 << 14)
1822
1823 #define GMBUSFREQ_VLV           _MMIO(VLV_DISPLAY_BASE + 0x6510)
1824
1825 /*
1826  * Palette regs
1827  */
1828 #define _PALETTE_A              0xa000
1829 #define _PALETTE_B              0xa800
1830 #define _CHV_PALETTE_C          0xc000
1831 #define PALETTE_RED_MASK        REG_GENMASK(23, 16)
1832 #define PALETTE_GREEN_MASK      REG_GENMASK(15, 8)
1833 #define PALETTE_BLUE_MASK       REG_GENMASK(7, 0)
1834 #define PALETTE(pipe, i)        _MMIO(DISPLAY_MMIO_BASE(dev_priv) + \
1835                                       _PICK((pipe), _PALETTE_A,         \
1836                                             _PALETTE_B, _CHV_PALETTE_C) + \
1837                                       (i) * 4)
1838
1839 #define PEG_BAND_GAP_DATA       _MMIO(0x14d68)
1840
1841 #define BXT_RP_STATE_CAP        _MMIO(0x138170)
1842 #define GEN9_RP_STATE_LIMITS    _MMIO(0x138148)
1843 #define XEHPSDV_RP_STATE_CAP    _MMIO(0x250014)
1844
1845 #define CHV_CLK_CTL1                    _MMIO(0x101100)
1846 #define VLV_CLK_CTL2                    _MMIO(0x101104)
1847 #define   CLK_CTL2_CZCOUNT_30NS_SHIFT   28
1848
1849 /*
1850  * Overlay regs
1851  */
1852
1853 #define OVADD                   _MMIO(0x30000)
1854 #define DOVSTA                  _MMIO(0x30008)
1855 #define OC_BUF                  (0x3 << 20)
1856 #define OGAMC5                  _MMIO(0x30010)
1857 #define OGAMC4                  _MMIO(0x30014)
1858 #define OGAMC3                  _MMIO(0x30018)
1859 #define OGAMC2                  _MMIO(0x3001c)
1860 #define OGAMC1                  _MMIO(0x30020)
1861 #define OGAMC0                  _MMIO(0x30024)
1862
1863 /*
1864  * GEN9 clock gating regs
1865  */
1866 #define GEN9_CLKGATE_DIS_0              _MMIO(0x46530)
1867 #define   DARBF_GATING_DIS              (1 << 27)
1868 #define   PWM2_GATING_DIS               (1 << 14)
1869 #define   PWM1_GATING_DIS               (1 << 13)
1870
1871 #define GEN9_CLKGATE_DIS_3              _MMIO(0x46538)
1872 #define   TGL_VRH_GATING_DIS            REG_BIT(31)
1873 #define   DPT_GATING_DIS                REG_BIT(22)
1874
1875 #define GEN9_CLKGATE_DIS_4              _MMIO(0x4653C)
1876 #define   BXT_GMBUS_GATING_DIS          (1 << 14)
1877
1878 #define GEN9_CLKGATE_DIS_5              _MMIO(0x46540)
1879 #define   DPCE_GATING_DIS               REG_BIT(17)
1880
1881 #define _CLKGATE_DIS_PSL_A              0x46520
1882 #define _CLKGATE_DIS_PSL_B              0x46524
1883 #define _CLKGATE_DIS_PSL_C              0x46528
1884 #define   DUPS1_GATING_DIS              (1 << 15)
1885 #define   DUPS2_GATING_DIS              (1 << 19)
1886 #define   DUPS3_GATING_DIS              (1 << 23)
1887 #define   CURSOR_GATING_DIS             REG_BIT(28)
1888 #define   DPF_GATING_DIS                (1 << 10)
1889 #define   DPF_RAM_GATING_DIS            (1 << 9)
1890 #define   DPFR_GATING_DIS               (1 << 8)
1891
1892 #define CLKGATE_DIS_PSL(pipe) \
1893         _MMIO_PIPE(pipe, _CLKGATE_DIS_PSL_A, _CLKGATE_DIS_PSL_B)
1894
1895 /*
1896  * Display engine regs
1897  */
1898
1899 /* Pipe A CRC regs */
1900 #define _PIPE_CRC_CTL_A                 0x60050
1901 #define   PIPE_CRC_ENABLE               REG_BIT(31)
1902 /* skl+ source selection */
1903 #define   PIPE_CRC_SOURCE_MASK_SKL      REG_GENMASK(30, 28)
1904 #define   PIPE_CRC_SOURCE_PLANE_1_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 0)
1905 #define   PIPE_CRC_SOURCE_PLANE_2_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 2)
1906 #define   PIPE_CRC_SOURCE_DMUX_SKL      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 4)
1907 #define   PIPE_CRC_SOURCE_PLANE_3_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 6)
1908 #define   PIPE_CRC_SOURCE_PLANE_4_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 7)
1909 #define   PIPE_CRC_SOURCE_PLANE_5_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 5)
1910 #define   PIPE_CRC_SOURCE_PLANE_6_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 3)
1911 #define   PIPE_CRC_SOURCE_PLANE_7_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 1)
1912 /* ivb+ source selection */
1913 #define   PIPE_CRC_SOURCE_MASK_IVB      REG_GENMASK(30, 29)
1914 #define   PIPE_CRC_SOURCE_PRIMARY_IVB   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_IVB, 0)
1915 #define   PIPE_CRC_SOURCE_SPRITE_IVB    REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_IVB, 1)
1916 #define   PIPE_CRC_SOURCE_PF_IVB        REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_IVB, 2)
1917 /* ilk+ source selection */
1918 #define   PIPE_CRC_SOURCE_MASK_ILK      REG_GENMASK(30, 28)
1919 #define   PIPE_CRC_SOURCE_PRIMARY_ILK   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_ILK, 0)
1920 #define   PIPE_CRC_SOURCE_SPRITE_ILK    REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_ILK, 1)
1921 #define   PIPE_CRC_SOURCE_PIPE_ILK      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_ILK, 2)
1922 /* embedded DP port on the north display block */
1923 #define   PIPE_CRC_SOURCE_PORT_A_ILK    REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_ILK, 4)
1924 #define   PIPE_CRC_SOURCE_FDI_ILK       REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_ILK, 5)
1925 /* vlv source selection */
1926 #define   PIPE_CRC_SOURCE_MASK_VLV      REG_GENMASK(30, 27)
1927 #define   PIPE_CRC_SOURCE_PIPE_VLV      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_VLV, 0)
1928 #define   PIPE_CRC_SOURCE_HDMIB_VLV     REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_VLV, 1)
1929 #define   PIPE_CRC_SOURCE_HDMIC_VLV     REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_VLV, 2)
1930 /* with DP port the pipe source is invalid */
1931 #define   PIPE_CRC_SOURCE_DP_D_VLV      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_VLV, 3)
1932 #define   PIPE_CRC_SOURCE_DP_B_VLV      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_VLV, 6)
1933 #define   PIPE_CRC_SOURCE_DP_C_VLV      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_VLV, 7)
1934 /* gen3+ source selection */
1935 #define   PIPE_CRC_SOURCE_MASK_I9XX     REG_GENMASK(30, 28)
1936 #define   PIPE_CRC_SOURCE_PIPE_I9XX     REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 0)
1937 #define   PIPE_CRC_SOURCE_SDVOB_I9XX    REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 1)
1938 #define   PIPE_CRC_SOURCE_SDVOC_I9XX    REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 2)
1939 /* with DP/TV port the pipe source is invalid */
1940 #define   PIPE_CRC_SOURCE_DP_D_G4X      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 3)
1941 #define   PIPE_CRC_SOURCE_TV_PRE        REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 4)
1942 #define   PIPE_CRC_SOURCE_TV_POST       REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 5)
1943 #define   PIPE_CRC_SOURCE_DP_B_G4X      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 6)
1944 #define   PIPE_CRC_SOURCE_DP_C_G4X      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 7)
1945 /* gen2 doesn't have source selection bits */
1946 #define   PIPE_CRC_INCLUDE_BORDER_I8XX  REG_BIT(30)
1947
1948 #define _PIPE_CRC_RES_1_A_IVB           0x60064
1949 #define _PIPE_CRC_RES_2_A_IVB           0x60068
1950 #define _PIPE_CRC_RES_3_A_IVB           0x6006c
1951 #define _PIPE_CRC_RES_4_A_IVB           0x60070
1952 #define _PIPE_CRC_RES_5_A_IVB           0x60074
1953
1954 #define _PIPE_CRC_RES_RED_A             0x60060
1955 #define _PIPE_CRC_RES_GREEN_A           0x60064
1956 #define _PIPE_CRC_RES_BLUE_A            0x60068
1957 #define _PIPE_CRC_RES_RES1_A_I915       0x6006c
1958 #define _PIPE_CRC_RES_RES2_A_G4X        0x60080
1959
1960 /* Pipe B CRC regs */
1961 #define _PIPE_CRC_RES_1_B_IVB           0x61064
1962 #define _PIPE_CRC_RES_2_B_IVB           0x61068
1963 #define _PIPE_CRC_RES_3_B_IVB           0x6106c
1964 #define _PIPE_CRC_RES_4_B_IVB           0x61070
1965 #define _PIPE_CRC_RES_5_B_IVB           0x61074
1966
1967 #define PIPE_CRC_CTL(pipe)              _MMIO_TRANS2(pipe, _PIPE_CRC_CTL_A)
1968 #define PIPE_CRC_RES_1_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_1_A_IVB)
1969 #define PIPE_CRC_RES_2_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_2_A_IVB)
1970 #define PIPE_CRC_RES_3_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_3_A_IVB)
1971 #define PIPE_CRC_RES_4_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_4_A_IVB)
1972 #define PIPE_CRC_RES_5_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_5_A_IVB)
1973
1974 #define PIPE_CRC_RES_RED(pipe)          _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RED_A)
1975 #define PIPE_CRC_RES_GREEN(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_GREEN_A)
1976 #define PIPE_CRC_RES_BLUE(pipe)         _MMIO_TRANS2(pipe, _PIPE_CRC_RES_BLUE_A)
1977 #define PIPE_CRC_RES_RES1_I915(pipe)    _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RES1_A_I915)
1978 #define PIPE_CRC_RES_RES2_G4X(pipe)     _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RES2_A_G4X)
1979
1980 /* Pipe A timing regs */
1981 #define _HTOTAL_A       0x60000
1982 #define _HBLANK_A       0x60004
1983 #define _HSYNC_A        0x60008
1984 #define _VTOTAL_A       0x6000c
1985 #define _VBLANK_A       0x60010
1986 #define _VSYNC_A        0x60014
1987 #define _EXITLINE_A     0x60018
1988 #define _PIPEASRC       0x6001c
1989 #define   PIPESRC_WIDTH_MASK    REG_GENMASK(31, 16)
1990 #define   PIPESRC_WIDTH(w)      REG_FIELD_PREP(PIPESRC_WIDTH_MASK, (w))
1991 #define   PIPESRC_HEIGHT_MASK   REG_GENMASK(15, 0)
1992 #define   PIPESRC_HEIGHT(h)     REG_FIELD_PREP(PIPESRC_HEIGHT_MASK, (h))
1993 #define _BCLRPAT_A      0x60020
1994 #define _VSYNCSHIFT_A   0x60028
1995 #define _PIPE_MULT_A    0x6002c
1996
1997 /* Pipe B timing regs */
1998 #define _HTOTAL_B       0x61000
1999 #define _HBLANK_B       0x61004
2000 #define _HSYNC_B        0x61008
2001 #define _VTOTAL_B       0x6100c
2002 #define _VBLANK_B       0x61010
2003 #define _VSYNC_B        0x61014
2004 #define _PIPEBSRC       0x6101c
2005 #define _BCLRPAT_B      0x61020
2006 #define _VSYNCSHIFT_B   0x61028
2007 #define _PIPE_MULT_B    0x6102c
2008
2009 /* DSI 0 timing regs */
2010 #define _HTOTAL_DSI0            0x6b000
2011 #define _HSYNC_DSI0             0x6b008
2012 #define _VTOTAL_DSI0            0x6b00c
2013 #define _VSYNC_DSI0             0x6b014
2014 #define _VSYNCSHIFT_DSI0        0x6b028
2015
2016 /* DSI 1 timing regs */
2017 #define _HTOTAL_DSI1            0x6b800
2018 #define _HSYNC_DSI1             0x6b808
2019 #define _VTOTAL_DSI1            0x6b80c
2020 #define _VSYNC_DSI1             0x6b814
2021 #define _VSYNCSHIFT_DSI1        0x6b828
2022
2023 #define TRANSCODER_A_OFFSET 0x60000
2024 #define TRANSCODER_B_OFFSET 0x61000
2025 #define TRANSCODER_C_OFFSET 0x62000
2026 #define CHV_TRANSCODER_C_OFFSET 0x63000
2027 #define TRANSCODER_D_OFFSET 0x63000
2028 #define TRANSCODER_EDP_OFFSET 0x6f000
2029 #define TRANSCODER_DSI0_OFFSET  0x6b000
2030 #define TRANSCODER_DSI1_OFFSET  0x6b800
2031
2032 #define HTOTAL(trans)           _MMIO_TRANS2(trans, _HTOTAL_A)
2033 #define HBLANK(trans)           _MMIO_TRANS2(trans, _HBLANK_A)
2034 #define HSYNC(trans)            _MMIO_TRANS2(trans, _HSYNC_A)
2035 #define VTOTAL(trans)           _MMIO_TRANS2(trans, _VTOTAL_A)
2036 #define VBLANK(trans)           _MMIO_TRANS2(trans, _VBLANK_A)
2037 #define VSYNC(trans)            _MMIO_TRANS2(trans, _VSYNC_A)
2038 #define BCLRPAT(trans)          _MMIO_TRANS2(trans, _BCLRPAT_A)
2039 #define VSYNCSHIFT(trans)       _MMIO_TRANS2(trans, _VSYNCSHIFT_A)
2040 #define PIPESRC(trans)          _MMIO_TRANS2(trans, _PIPEASRC)
2041 #define PIPE_MULT(trans)        _MMIO_TRANS2(trans, _PIPE_MULT_A)
2042
2043 #define EXITLINE(trans)         _MMIO_TRANS2(trans, _EXITLINE_A)
2044 #define   EXITLINE_ENABLE       REG_BIT(31)
2045 #define   EXITLINE_MASK         REG_GENMASK(12, 0)
2046 #define   EXITLINE_SHIFT        0
2047
2048 /* VRR registers */
2049 #define _TRANS_VRR_CTL_A                0x60420
2050 #define _TRANS_VRR_CTL_B                0x61420
2051 #define _TRANS_VRR_CTL_C                0x62420
2052 #define _TRANS_VRR_CTL_D                0x63420
2053 #define TRANS_VRR_CTL(trans)                    _MMIO_TRANS2(trans, _TRANS_VRR_CTL_A)
2054 #define   VRR_CTL_VRR_ENABLE                    REG_BIT(31)
2055 #define   VRR_CTL_IGN_MAX_SHIFT                 REG_BIT(30)
2056 #define   VRR_CTL_FLIP_LINE_EN                  REG_BIT(29)
2057 #define   VRR_CTL_PIPELINE_FULL_MASK            REG_GENMASK(10, 3)
2058 #define   VRR_CTL_PIPELINE_FULL(x)              REG_FIELD_PREP(VRR_CTL_PIPELINE_FULL_MASK, (x))
2059 #define   VRR_CTL_PIPELINE_FULL_OVERRIDE        REG_BIT(0)
2060 #define   XELPD_VRR_CTL_VRR_GUARDBAND_MASK      REG_GENMASK(15, 0)
2061 #define   XELPD_VRR_CTL_VRR_GUARDBAND(x)        REG_FIELD_PREP(XELPD_VRR_CTL_VRR_GUARDBAND_MASK, (x))
2062
2063 #define _TRANS_VRR_VMAX_A               0x60424
2064 #define _TRANS_VRR_VMAX_B               0x61424
2065 #define _TRANS_VRR_VMAX_C               0x62424
2066 #define _TRANS_VRR_VMAX_D               0x63424
2067 #define TRANS_VRR_VMAX(trans)           _MMIO_TRANS2(trans, _TRANS_VRR_VMAX_A)
2068 #define   VRR_VMAX_MASK                 REG_GENMASK(19, 0)
2069
2070 #define _TRANS_VRR_VMIN_A               0x60434
2071 #define _TRANS_VRR_VMIN_B               0x61434
2072 #define _TRANS_VRR_VMIN_C               0x62434
2073 #define _TRANS_VRR_VMIN_D               0x63434
2074 #define TRANS_VRR_VMIN(trans)           _MMIO_TRANS2(trans, _TRANS_VRR_VMIN_A)
2075 #define   VRR_VMIN_MASK                 REG_GENMASK(15, 0)
2076
2077 #define _TRANS_VRR_VMAXSHIFT_A          0x60428
2078 #define _TRANS_VRR_VMAXSHIFT_B          0x61428
2079 #define _TRANS_VRR_VMAXSHIFT_C          0x62428
2080 #define _TRANS_VRR_VMAXSHIFT_D          0x63428
2081 #define TRANS_VRR_VMAXSHIFT(trans)      _MMIO_TRANS2(trans, \
2082                                         _TRANS_VRR_VMAXSHIFT_A)
2083 #define   VRR_VMAXSHIFT_DEC_MASK        REG_GENMASK(29, 16)
2084 #define   VRR_VMAXSHIFT_DEC             REG_BIT(16)
2085 #define   VRR_VMAXSHIFT_INC_MASK        REG_GENMASK(12, 0)
2086
2087 #define _TRANS_VRR_STATUS_A             0x6042C
2088 #define _TRANS_VRR_STATUS_B             0x6142C
2089 #define _TRANS_VRR_STATUS_C             0x6242C
2090 #define _TRANS_VRR_STATUS_D             0x6342C
2091 #define TRANS_VRR_STATUS(trans)         _MMIO_TRANS2(trans, _TRANS_VRR_STATUS_A)
2092 #define   VRR_STATUS_VMAX_REACHED       REG_BIT(31)
2093 #define   VRR_STATUS_NOFLIP_TILL_BNDR   REG_BIT(30)
2094 #define   VRR_STATUS_FLIP_BEF_BNDR      REG_BIT(29)
2095 #define   VRR_STATUS_NO_FLIP_FRAME      REG_BIT(28)
2096 #define   VRR_STATUS_VRR_EN_LIVE        REG_BIT(27)
2097 #define   VRR_STATUS_FLIPS_SERVICED     REG_BIT(26)
2098 #define   VRR_STATUS_VBLANK_MASK        REG_GENMASK(22, 20)
2099 #define   STATUS_FSM_IDLE               REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 0)
2100 #define   STATUS_FSM_WAIT_TILL_FDB      REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 1)
2101 #define   STATUS_FSM_WAIT_TILL_FS       REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 2)
2102 #define   STATUS_FSM_WAIT_TILL_FLIP     REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 3)
2103 #define   STATUS_FSM_PIPELINE_FILL      REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 4)
2104 #define   STATUS_FSM_ACTIVE             REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 5)
2105 #define   STATUS_FSM_LEGACY_VBLANK      REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 6)
2106
2107 #define _TRANS_VRR_VTOTAL_PREV_A        0x60480
2108 #define _TRANS_VRR_VTOTAL_PREV_B        0x61480
2109 #define _TRANS_VRR_VTOTAL_PREV_C        0x62480
2110 #define _TRANS_VRR_VTOTAL_PREV_D        0x63480
2111 #define TRANS_VRR_VTOTAL_PREV(trans)    _MMIO_TRANS2(trans, \
2112                                         _TRANS_VRR_VTOTAL_PREV_A)
2113 #define   VRR_VTOTAL_FLIP_BEFR_BNDR     REG_BIT(31)
2114 #define   VRR_VTOTAL_FLIP_AFTER_BNDR    REG_BIT(30)
2115 #define   VRR_VTOTAL_FLIP_AFTER_DBLBUF  REG_BIT(29)
2116 #define   VRR_VTOTAL_PREV_FRAME_MASK    REG_GENMASK(19, 0)
2117
2118 #define _TRANS_VRR_FLIPLINE_A           0x60438
2119 #define _TRANS_VRR_FLIPLINE_B           0x61438
2120 #define _TRANS_VRR_FLIPLINE_C           0x62438
2121 #define _TRANS_VRR_FLIPLINE_D           0x63438
2122 #define TRANS_VRR_FLIPLINE(trans)       _MMIO_TRANS2(trans, \
2123                                         _TRANS_VRR_FLIPLINE_A)
2124 #define   VRR_FLIPLINE_MASK             REG_GENMASK(19, 0)
2125
2126 #define _TRANS_VRR_STATUS2_A            0x6043C
2127 #define _TRANS_VRR_STATUS2_B            0x6143C
2128 #define _TRANS_VRR_STATUS2_C            0x6243C
2129 #define _TRANS_VRR_STATUS2_D            0x6343C
2130 #define TRANS_VRR_STATUS2(trans)        _MMIO_TRANS2(trans, _TRANS_VRR_STATUS2_A)
2131 #define   VRR_STATUS2_VERT_LN_CNT_MASK  REG_GENMASK(19, 0)
2132
2133 #define _TRANS_PUSH_A                   0x60A70
2134 #define _TRANS_PUSH_B                   0x61A70
2135 #define _TRANS_PUSH_C                   0x62A70
2136 #define _TRANS_PUSH_D                   0x63A70
2137 #define TRANS_PUSH(trans)               _MMIO_TRANS2(trans, _TRANS_PUSH_A)
2138 #define   TRANS_PUSH_EN                 REG_BIT(31)
2139 #define   TRANS_PUSH_SEND               REG_BIT(30)
2140
2141 /*
2142  * HSW+ eDP PSR registers
2143  *
2144  * HSW PSR registers are relative to DDIA(_DDI_BUF_CTL_A + 0x800) with just one
2145  * instance of it
2146  */
2147 #define _SRD_CTL_A                              0x60800
2148 #define _SRD_CTL_EDP                            0x6f800
2149 #define EDP_PSR_CTL(tran)                       _MMIO(_TRANS2(tran, _SRD_CTL_A))
2150 #define   EDP_PSR_ENABLE                        (1 << 31)
2151 #define   BDW_PSR_SINGLE_FRAME                  (1 << 30)
2152 #define   EDP_PSR_RESTORE_PSR_ACTIVE_CTX_MASK   (1 << 29) /* SW can't modify */
2153 #define   EDP_PSR_LINK_STANDBY                  (1 << 27)
2154 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_MASK      (3 << 25)
2155 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_8_LINES   (0 << 25)
2156 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_4_LINES   (1 << 25)
2157 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_2_LINES   (2 << 25)
2158 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_0_LINES   (3 << 25)
2159 #define   EDP_PSR_MAX_SLEEP_TIME_SHIFT          20
2160 #define   EDP_PSR_SKIP_AUX_EXIT                 (1 << 12)
2161 #define   EDP_PSR_TP1_TP2_SEL                   (0 << 11)
2162 #define   EDP_PSR_TP1_TP3_SEL                   (1 << 11)
2163 #define   EDP_PSR_CRC_ENABLE                    (1 << 10) /* BDW+ */
2164 #define   EDP_PSR_TP2_TP3_TIME_500us            (0 << 8)
2165 #define   EDP_PSR_TP2_TP3_TIME_100us            (1 << 8)
2166 #define   EDP_PSR_TP2_TP3_TIME_2500us           (2 << 8)
2167 #define   EDP_PSR_TP2_TP3_TIME_0us              (3 << 8)
2168 #define   EDP_PSR_TP4_TIME_0US                  (3 << 6) /* ICL+ */
2169 #define   EDP_PSR_TP1_TIME_500us                (0 << 4)
2170 #define   EDP_PSR_TP1_TIME_100us                (1 << 4)
2171 #define   EDP_PSR_TP1_TIME_2500us               (2 << 4)
2172 #define   EDP_PSR_TP1_TIME_0us                  (3 << 4)
2173 #define   EDP_PSR_IDLE_FRAME_SHIFT              0
2174
2175 /*
2176  * Until TGL, IMR/IIR are fixed at 0x648xx. On TGL+ those registers are relative
2177  * to transcoder and bits defined for each one as if using no shift (i.e. as if
2178  * it was for TRANSCODER_EDP)
2179  */
2180 #define EDP_PSR_IMR                             _MMIO(0x64834)
2181 #define EDP_PSR_IIR                             _MMIO(0x64838)
2182 #define _PSR_IMR_A                              0x60814
2183 #define _PSR_IIR_A                              0x60818
2184 #define TRANS_PSR_IMR(tran)                     _MMIO_TRANS2(tran, _PSR_IMR_A)
2185 #define TRANS_PSR_IIR(tran)                     _MMIO_TRANS2(tran, _PSR_IIR_A)
2186 #define   _EDP_PSR_TRANS_SHIFT(trans)           ((trans) == TRANSCODER_EDP ? \
2187                                                  0 : ((trans) - TRANSCODER_A + 1) * 8)
2188 #define   EDP_PSR_TRANS_MASK(trans)             (0x7 << _EDP_PSR_TRANS_SHIFT(trans))
2189 #define   EDP_PSR_ERROR(trans)                  (0x4 << _EDP_PSR_TRANS_SHIFT(trans))
2190 #define   EDP_PSR_POST_EXIT(trans)              (0x2 << _EDP_PSR_TRANS_SHIFT(trans))
2191 #define   EDP_PSR_PRE_ENTRY(trans)              (0x1 << _EDP_PSR_TRANS_SHIFT(trans))
2192
2193 #define _SRD_AUX_DATA_A                         0x60814
2194 #define _SRD_AUX_DATA_EDP                       0x6f814
2195 #define EDP_PSR_AUX_DATA(tran, i)               _MMIO(_TRANS2(tran, _SRD_AUX_DATA_A) + (i) + 4) /* 5 registers */
2196
2197 #define _SRD_STATUS_A                           0x60840
2198 #define _SRD_STATUS_EDP                         0x6f840
2199 #define EDP_PSR_STATUS(tran)                    _MMIO(_TRANS2(tran, _SRD_STATUS_A))
2200 #define   EDP_PSR_STATUS_STATE_MASK             (7 << 29)
2201 #define   EDP_PSR_STATUS_STATE_SHIFT            29
2202 #define   EDP_PSR_STATUS_STATE_IDLE             (0 << 29)
2203 #define   EDP_PSR_STATUS_STATE_SRDONACK         (1 << 29)
2204 #define   EDP_PSR_STATUS_STATE_SRDENT           (2 << 29)
2205 #define   EDP_PSR_STATUS_STATE_BUFOFF           (3 << 29)
2206 #define   EDP_PSR_STATUS_STATE_BUFON            (4 << 29)
2207 #define   EDP_PSR_STATUS_STATE_AUXACK           (5 << 29)
2208 #define   EDP_PSR_STATUS_STATE_SRDOFFACK        (6 << 29)
2209 #define   EDP_PSR_STATUS_LINK_MASK              (3 << 26)
2210 #define   EDP_PSR_STATUS_LINK_FULL_OFF          (0 << 26)
2211 #define   EDP_PSR_STATUS_LINK_FULL_ON           (1 << 26)
2212 #define   EDP_PSR_STATUS_LINK_STANDBY           (2 << 26)
2213 #define   EDP_PSR_STATUS_MAX_SLEEP_TIMER_SHIFT  20
2214 #define   EDP_PSR_STATUS_MAX_SLEEP_TIMER_MASK   0x1f
2215 #define   EDP_PSR_STATUS_COUNT_SHIFT            16
2216 #define   EDP_PSR_STATUS_COUNT_MASK             0xf
2217 #define   EDP_PSR_STATUS_AUX_ERROR              (1 << 15)
2218 #define   EDP_PSR_STATUS_AUX_SENDING            (1 << 12)
2219 #define   EDP_PSR_STATUS_SENDING_IDLE           (1 << 9)
2220 #define   EDP_PSR_STATUS_SENDING_TP2_TP3        (1 << 8)
2221 #define   EDP_PSR_STATUS_SENDING_TP1            (1 << 4)
2222 #define   EDP_PSR_STATUS_IDLE_MASK              0xf
2223
2224 #define _SRD_PERF_CNT_A                 0x60844
2225 #define _SRD_PERF_CNT_EDP               0x6f844
2226 #define EDP_PSR_PERF_CNT(tran)          _MMIO(_TRANS2(tran, _SRD_PERF_CNT_A))
2227 #define   EDP_PSR_PERF_CNT_MASK         0xffffff
2228
2229 /* PSR_MASK on SKL+ */
2230 #define _SRD_DEBUG_A                            0x60860
2231 #define _SRD_DEBUG_EDP                          0x6f860
2232 #define EDP_PSR_DEBUG(tran)                     _MMIO(_TRANS2(tran, _SRD_DEBUG_A))
2233 #define   EDP_PSR_DEBUG_MASK_MAX_SLEEP         (1 << 28)
2234 #define   EDP_PSR_DEBUG_MASK_LPSP              (1 << 27)
2235 #define   EDP_PSR_DEBUG_MASK_MEMUP             (1 << 26)
2236 #define   EDP_PSR_DEBUG_MASK_HPD               (1 << 25)
2237 #define   EDP_PSR_DEBUG_MASK_DISP_REG_WRITE    (1 << 16) /* Reserved in ICL+ */
2238 #define   EDP_PSR_DEBUG_EXIT_ON_PIXEL_UNDERRUN (1 << 15) /* SKL+ */
2239
2240 #define _PSR2_CTL_A                             0x60900
2241 #define _PSR2_CTL_EDP                           0x6f900
2242 #define EDP_PSR2_CTL(tran)                      _MMIO_TRANS2(tran, _PSR2_CTL_A)
2243 #define   EDP_PSR2_ENABLE                       (1 << 31)
2244 #define   EDP_SU_TRACK_ENABLE                   (1 << 30) /* up to adl-p */
2245 #define   TGL_EDP_PSR2_BLOCK_COUNT_NUM_2        (0 << 28)
2246 #define   TGL_EDP_PSR2_BLOCK_COUNT_NUM_3        (1 << 28)
2247 #define   EDP_Y_COORDINATE_ENABLE               REG_BIT(25) /* display 10, 11 and 12 */
2248 #define   EDP_PSR2_SU_SDP_SCANLINE              REG_BIT(25) /* display 13+ */
2249 #define   EDP_MAX_SU_DISABLE_TIME(t)            ((t) << 20)
2250 #define   EDP_MAX_SU_DISABLE_TIME_MASK          (0x1f << 20)
2251 #define   EDP_PSR2_IO_BUFFER_WAKE_MAX_LINES     8
2252 #define   EDP_PSR2_IO_BUFFER_WAKE(lines)        ((EDP_PSR2_IO_BUFFER_WAKE_MAX_LINES - (lines)) << 13)
2253 #define   EDP_PSR2_IO_BUFFER_WAKE_MASK          (3 << 13)
2254 #define   TGL_EDP_PSR2_IO_BUFFER_WAKE_MIN_LINES 5
2255 #define   TGL_EDP_PSR2_IO_BUFFER_WAKE_SHIFT     13
2256 #define   TGL_EDP_PSR2_IO_BUFFER_WAKE(lines)    (((lines) - TGL_EDP_PSR2_IO_BUFFER_WAKE_MIN_LINES) << TGL_EDP_PSR2_IO_BUFFER_WAKE_SHIFT)
2257 #define   TGL_EDP_PSR2_IO_BUFFER_WAKE_MASK      (7 << 13)
2258 #define   EDP_PSR2_FAST_WAKE_MAX_LINES          8
2259 #define   EDP_PSR2_FAST_WAKE(lines)             ((EDP_PSR2_FAST_WAKE_MAX_LINES - (lines)) << 11)
2260 #define   EDP_PSR2_FAST_WAKE_MASK               (3 << 11)
2261 #define   TGL_EDP_PSR2_FAST_WAKE_MIN_LINES      5
2262 #define   TGL_EDP_PSR2_FAST_WAKE_MIN_SHIFT      10
2263 #define   TGL_EDP_PSR2_FAST_WAKE(lines)         (((lines) - TGL_EDP_PSR2_FAST_WAKE_MIN_LINES) << TGL_EDP_PSR2_FAST_WAKE_MIN_SHIFT)
2264 #define   TGL_EDP_PSR2_FAST_WAKE_MASK           (7 << 10)
2265 #define   EDP_PSR2_TP2_TIME_500us               (0 << 8)
2266 #define   EDP_PSR2_TP2_TIME_100us               (1 << 8)
2267 #define   EDP_PSR2_TP2_TIME_2500us              (2 << 8)
2268 #define   EDP_PSR2_TP2_TIME_50us                (3 << 8)
2269 #define   EDP_PSR2_TP2_TIME_MASK                (3 << 8)
2270 #define   EDP_PSR2_FRAME_BEFORE_SU_SHIFT        4
2271 #define   EDP_PSR2_FRAME_BEFORE_SU_MASK         (0xf << 4)
2272 #define   EDP_PSR2_FRAME_BEFORE_SU(a)           ((a) << 4)
2273 #define   EDP_PSR2_IDLE_FRAME_MASK              0xf
2274 #define   EDP_PSR2_IDLE_FRAME_SHIFT             0
2275
2276 #define _PSR_EVENT_TRANS_A                      0x60848
2277 #define _PSR_EVENT_TRANS_B                      0x61848
2278 #define _PSR_EVENT_TRANS_C                      0x62848
2279 #define _PSR_EVENT_TRANS_D                      0x63848
2280 #define _PSR_EVENT_TRANS_EDP                    0x6f848
2281 #define PSR_EVENT(tran)                         _MMIO_TRANS2(tran, _PSR_EVENT_TRANS_A)
2282 #define  PSR_EVENT_PSR2_WD_TIMER_EXPIRE         (1 << 17)
2283 #define  PSR_EVENT_PSR2_DISABLED                (1 << 16)
2284 #define  PSR_EVENT_SU_DIRTY_FIFO_UNDERRUN       (1 << 15)
2285 #define  PSR_EVENT_SU_CRC_FIFO_UNDERRUN         (1 << 14)
2286 #define  PSR_EVENT_GRAPHICS_RESET               (1 << 12)
2287 #define  PSR_EVENT_PCH_INTERRUPT                (1 << 11)
2288 #define  PSR_EVENT_MEMORY_UP                    (1 << 10)
2289 #define  PSR_EVENT_FRONT_BUFFER_MODIFY          (1 << 9)
2290 #define  PSR_EVENT_WD_TIMER_EXPIRE              (1 << 8)
2291 #define  PSR_EVENT_PIPE_REGISTERS_UPDATE        (1 << 6)
2292 #define  PSR_EVENT_REGISTER_UPDATE              (1 << 5) /* Reserved in ICL+ */
2293 #define  PSR_EVENT_HDCP_ENABLE                  (1 << 4)
2294 #define  PSR_EVENT_KVMR_SESSION_ENABLE          (1 << 3)
2295 #define  PSR_EVENT_VBI_ENABLE                   (1 << 2)
2296 #define  PSR_EVENT_LPSP_MODE_EXIT               (1 << 1)
2297 #define  PSR_EVENT_PSR_DISABLE                  (1 << 0)
2298
2299 #define _PSR2_STATUS_A                          0x60940
2300 #define _PSR2_STATUS_EDP                        0x6f940
2301 #define EDP_PSR2_STATUS(tran)                   _MMIO_TRANS2(tran, _PSR2_STATUS_A)
2302 #define EDP_PSR2_STATUS_STATE_MASK              REG_GENMASK(31, 28)
2303 #define EDP_PSR2_STATUS_STATE_DEEP_SLEEP        REG_FIELD_PREP(EDP_PSR2_STATUS_STATE_MASK, 0x8)
2304
2305 #define _PSR2_SU_STATUS_A               0x60914
2306 #define _PSR2_SU_STATUS_EDP             0x6f914
2307 #define _PSR2_SU_STATUS(tran, index)    _MMIO(_TRANS2(tran, _PSR2_SU_STATUS_A) + (index) * 4)
2308 #define PSR2_SU_STATUS(tran, frame)     (_PSR2_SU_STATUS(tran, (frame) / 3))
2309 #define PSR2_SU_STATUS_SHIFT(frame)     (((frame) % 3) * 10)
2310 #define PSR2_SU_STATUS_MASK(frame)      (0x3ff << PSR2_SU_STATUS_SHIFT(frame))
2311 #define PSR2_SU_STATUS_FRAMES           8
2312
2313 #define _PSR2_MAN_TRK_CTL_A                                     0x60910
2314 #define _PSR2_MAN_TRK_CTL_EDP                                   0x6f910
2315 #define PSR2_MAN_TRK_CTL(tran)                                  _MMIO_TRANS2(tran, _PSR2_MAN_TRK_CTL_A)
2316 #define  PSR2_MAN_TRK_CTL_ENABLE                                REG_BIT(31)
2317 #define  PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR_MASK             REG_GENMASK(30, 21)
2318 #define  PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR(val)             REG_FIELD_PREP(PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR_MASK, val)
2319 #define  PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR_MASK               REG_GENMASK(20, 11)
2320 #define  PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR(val)               REG_FIELD_PREP(PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR_MASK, val)
2321 #define  PSR2_MAN_TRK_CTL_SF_SINGLE_FULL_FRAME                  REG_BIT(3)
2322 #define  PSR2_MAN_TRK_CTL_SF_CONTINUOS_FULL_FRAME               REG_BIT(2)
2323 #define  PSR2_MAN_TRK_CTL_SF_PARTIAL_FRAME_UPDATE               REG_BIT(1)
2324 #define  ADLP_PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR_MASK        REG_GENMASK(28, 16)
2325 #define  ADLP_PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR(val)        REG_FIELD_PREP(ADLP_PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR_MASK, val)
2326 #define  ADLP_PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR_MASK          REG_GENMASK(12, 0)
2327 #define  ADLP_PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR(val)          REG_FIELD_PREP(ADLP_PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR_MASK, val)
2328 #define  ADLP_PSR2_MAN_TRK_CTL_SF_PARTIAL_FRAME_UPDATE          REG_BIT(31)
2329 #define  ADLP_PSR2_MAN_TRK_CTL_SF_SINGLE_FULL_FRAME             REG_BIT(14)
2330 #define  ADLP_PSR2_MAN_TRK_CTL_SF_CONTINUOS_FULL_FRAME          REG_BIT(13)
2331
2332 /* Icelake DSC Rate Control Range Parameter Registers */
2333 #define DSCA_RC_RANGE_PARAMETERS_0              _MMIO(0x6B240)
2334 #define DSCA_RC_RANGE_PARAMETERS_0_UDW          _MMIO(0x6B240 + 4)
2335 #define DSCC_RC_RANGE_PARAMETERS_0              _MMIO(0x6BA40)
2336 #define DSCC_RC_RANGE_PARAMETERS_0_UDW          _MMIO(0x6BA40 + 4)
2337 #define _ICL_DSC0_RC_RANGE_PARAMETERS_0_PB      (0x78208)
2338 #define _ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW_PB  (0x78208 + 4)
2339 #define _ICL_DSC1_RC_RANGE_PARAMETERS_0_PB      (0x78308)
2340 #define _ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW_PB  (0x78308 + 4)
2341 #define _ICL_DSC0_RC_RANGE_PARAMETERS_0_PC      (0x78408)
2342 #define _ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW_PC  (0x78408 + 4)
2343 #define _ICL_DSC1_RC_RANGE_PARAMETERS_0_PC      (0x78508)
2344 #define _ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW_PC  (0x78508 + 4)
2345 #define ICL_DSC0_RC_RANGE_PARAMETERS_0(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2346                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_0_PB, \
2347                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_0_PC)
2348 #define ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2349                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW_PB, \
2350                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW_PC)
2351 #define ICL_DSC1_RC_RANGE_PARAMETERS_0(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2352                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_0_PB, \
2353                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_0_PC)
2354 #define ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2355                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW_PB, \
2356                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW_PC)
2357 #define RC_BPG_OFFSET_SHIFT                     10
2358 #define RC_MAX_QP_SHIFT                         5
2359 #define RC_MIN_QP_SHIFT                         0
2360
2361 #define DSCA_RC_RANGE_PARAMETERS_1              _MMIO(0x6B248)
2362 #define DSCA_RC_RANGE_PARAMETERS_1_UDW          _MMIO(0x6B248 + 4)
2363 #define DSCC_RC_RANGE_PARAMETERS_1              _MMIO(0x6BA48)
2364 #define DSCC_RC_RANGE_PARAMETERS_1_UDW          _MMIO(0x6BA48 + 4)
2365 #define _ICL_DSC0_RC_RANGE_PARAMETERS_1_PB      (0x78210)
2366 #define _ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW_PB  (0x78210 + 4)
2367 #define _ICL_DSC1_RC_RANGE_PARAMETERS_1_PB      (0x78310)
2368 #define _ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW_PB  (0x78310 + 4)
2369 #define _ICL_DSC0_RC_RANGE_PARAMETERS_1_PC      (0x78410)
2370 #define _ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW_PC  (0x78410 + 4)
2371 #define _ICL_DSC1_RC_RANGE_PARAMETERS_1_PC      (0x78510)
2372 #define _ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW_PC  (0x78510 + 4)
2373 #define ICL_DSC0_RC_RANGE_PARAMETERS_1(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2374                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_1_PB, \
2375                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_1_PC)
2376 #define ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2377                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW_PB, \
2378                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW_PC)
2379 #define ICL_DSC1_RC_RANGE_PARAMETERS_1(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2380                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_1_PB, \
2381                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_1_PC)
2382 #define ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2383                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW_PB, \
2384                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW_PC)
2385
2386 #define DSCA_RC_RANGE_PARAMETERS_2              _MMIO(0x6B250)
2387 #define DSCA_RC_RANGE_PARAMETERS_2_UDW          _MMIO(0x6B250 + 4)
2388 #define DSCC_RC_RANGE_PARAMETERS_2              _MMIO(0x6BA50)
2389 #define DSCC_RC_RANGE_PARAMETERS_2_UDW          _MMIO(0x6BA50 + 4)
2390 #define _ICL_DSC0_RC_RANGE_PARAMETERS_2_PB      (0x78218)
2391 #define _ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW_PB  (0x78218 + 4)
2392 #define _ICL_DSC1_RC_RANGE_PARAMETERS_2_PB      (0x78318)
2393 #define _ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW_PB  (0x78318 + 4)
2394 #define _ICL_DSC0_RC_RANGE_PARAMETERS_2_PC      (0x78418)
2395 #define _ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW_PC  (0x78418 + 4)
2396 #define _ICL_DSC1_RC_RANGE_PARAMETERS_2_PC      (0x78518)
2397 #define _ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW_PC  (0x78518 + 4)
2398 #define ICL_DSC0_RC_RANGE_PARAMETERS_2(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2399                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_2_PB, \
2400                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_2_PC)
2401 #define ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2402                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW_PB, \
2403                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW_PC)
2404 #define ICL_DSC1_RC_RANGE_PARAMETERS_2(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2405                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_2_PB, \
2406                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_2_PC)
2407 #define ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2408                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW_PB, \
2409                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW_PC)
2410
2411 #define DSCA_RC_RANGE_PARAMETERS_3              _MMIO(0x6B258)
2412 #define DSCA_RC_RANGE_PARAMETERS_3_UDW          _MMIO(0x6B258 + 4)
2413 #define DSCC_RC_RANGE_PARAMETERS_3              _MMIO(0x6BA58)
2414 #define DSCC_RC_RANGE_PARAMETERS_3_UDW          _MMIO(0x6BA58 + 4)
2415 #define _ICL_DSC0_RC_RANGE_PARAMETERS_3_PB      (0x78220)
2416 #define _ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW_PB  (0x78220 + 4)
2417 #define _ICL_DSC1_RC_RANGE_PARAMETERS_3_PB      (0x78320)
2418 #define _ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW_PB  (0x78320 + 4)
2419 #define _ICL_DSC0_RC_RANGE_PARAMETERS_3_PC      (0x78420)
2420 #define _ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW_PC  (0x78420 + 4)
2421 #define _ICL_DSC1_RC_RANGE_PARAMETERS_3_PC      (0x78520)
2422 #define _ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW_PC  (0x78520 + 4)
2423 #define ICL_DSC0_RC_RANGE_PARAMETERS_3(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2424                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_3_PB, \
2425                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_3_PC)
2426 #define ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2427                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW_PB, \
2428                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW_PC)
2429 #define ICL_DSC1_RC_RANGE_PARAMETERS_3(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2430                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_3_PB, \
2431                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_3_PC)
2432 #define ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2433                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW_PB, \
2434                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW_PC)
2435
2436 /* VGA port control */
2437 #define ADPA                    _MMIO(0x61100)
2438 #define PCH_ADPA                _MMIO(0xe1100)
2439 #define VLV_ADPA                _MMIO(VLV_DISPLAY_BASE + 0x61100)
2440
2441 #define   ADPA_DAC_ENABLE       (1 << 31)
2442 #define   ADPA_DAC_DISABLE      0
2443 #define   ADPA_PIPE_SEL_SHIFT           30
2444 #define   ADPA_PIPE_SEL_MASK            (1 << 30)
2445 #define   ADPA_PIPE_SEL(pipe)           ((pipe) << 30)
2446 #define   ADPA_PIPE_SEL_SHIFT_CPT       29
2447 #define   ADPA_PIPE_SEL_MASK_CPT        (3 << 29)
2448 #define   ADPA_PIPE_SEL_CPT(pipe)       ((pipe) << 29)
2449 #define   ADPA_CRT_HOTPLUG_MASK  0x03ff0000 /* bit 25-16 */
2450 #define   ADPA_CRT_HOTPLUG_MONITOR_NONE  (0 << 24)
2451 #define   ADPA_CRT_HOTPLUG_MONITOR_MASK  (3 << 24)
2452 #define   ADPA_CRT_HOTPLUG_MONITOR_COLOR (3 << 24)
2453 #define   ADPA_CRT_HOTPLUG_MONITOR_MONO  (2 << 24)
2454 #define   ADPA_CRT_HOTPLUG_ENABLE        (1 << 23)
2455 #define   ADPA_CRT_HOTPLUG_PERIOD_64     (0 << 22)
2456 #define   ADPA_CRT_HOTPLUG_PERIOD_128    (1 << 22)
2457 #define   ADPA_CRT_HOTPLUG_WARMUP_5MS    (0 << 21)
2458 #define   ADPA_CRT_HOTPLUG_WARMUP_10MS   (1 << 21)
2459 #define   ADPA_CRT_HOTPLUG_SAMPLE_2S     (0 << 20)
2460 #define   ADPA_CRT_HOTPLUG_SAMPLE_4S     (1 << 20)
2461 #define   ADPA_CRT_HOTPLUG_VOLTAGE_40    (0 << 18)
2462 #define   ADPA_CRT_HOTPLUG_VOLTAGE_50    (1 << 18)
2463 #define   ADPA_CRT_HOTPLUG_VOLTAGE_60    (2 << 18)
2464 #define   ADPA_CRT_HOTPLUG_VOLTAGE_70    (3 << 18)
2465 #define   ADPA_CRT_HOTPLUG_VOLREF_325MV  (0 << 17)
2466 #define   ADPA_CRT_HOTPLUG_VOLREF_475MV  (1 << 17)
2467 #define   ADPA_CRT_HOTPLUG_FORCE_TRIGGER (1 << 16)
2468 #define   ADPA_USE_VGA_HVPOLARITY (1 << 15)
2469 #define   ADPA_SETS_HVPOLARITY  0
2470 #define   ADPA_VSYNC_CNTL_DISABLE (1 << 10)
2471 #define   ADPA_VSYNC_CNTL_ENABLE 0
2472 #define   ADPA_HSYNC_CNTL_DISABLE (1 << 11)
2473 #define   ADPA_HSYNC_CNTL_ENABLE 0
2474 #define   ADPA_VSYNC_ACTIVE_HIGH (1 << 4)
2475 #define   ADPA_VSYNC_ACTIVE_LOW 0
2476 #define   ADPA_HSYNC_ACTIVE_HIGH (1 << 3)
2477 #define   ADPA_HSYNC_ACTIVE_LOW 0
2478 #define   ADPA_DPMS_MASK        (~(3 << 10))
2479 #define   ADPA_DPMS_ON          (0 << 10)
2480 #define   ADPA_DPMS_SUSPEND     (1 << 10)
2481 #define   ADPA_DPMS_STANDBY     (2 << 10)
2482 #define   ADPA_DPMS_OFF         (3 << 10)
2483
2484
2485 /* Hotplug control (945+ only) */
2486 #define PORT_HOTPLUG_EN         _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61110)
2487 #define   PORTB_HOTPLUG_INT_EN                  (1 << 29)
2488 #define   PORTC_HOTPLUG_INT_EN                  (1 << 28)
2489 #define   PORTD_HOTPLUG_INT_EN                  (1 << 27)
2490 #define   SDVOB_HOTPLUG_INT_EN                  (1 << 26)
2491 #define   SDVOC_HOTPLUG_INT_EN                  (1 << 25)
2492 #define   TV_HOTPLUG_INT_EN                     (1 << 18)
2493 #define   CRT_HOTPLUG_INT_EN                    (1 << 9)
2494 #define HOTPLUG_INT_EN_MASK                     (PORTB_HOTPLUG_INT_EN | \
2495                                                  PORTC_HOTPLUG_INT_EN | \
2496                                                  PORTD_HOTPLUG_INT_EN | \
2497                                                  SDVOC_HOTPLUG_INT_EN | \
2498                                                  SDVOB_HOTPLUG_INT_EN | \
2499                                                  CRT_HOTPLUG_INT_EN)
2500 #define   CRT_HOTPLUG_FORCE_DETECT              (1 << 3)
2501 #define CRT_HOTPLUG_ACTIVATION_PERIOD_32        (0 << 8)
2502 /* must use period 64 on GM45 according to docs */
2503 #define CRT_HOTPLUG_ACTIVATION_PERIOD_64        (1 << 8)
2504 #define CRT_HOTPLUG_DAC_ON_TIME_2M              (0 << 7)
2505 #define CRT_HOTPLUG_DAC_ON_TIME_4M              (1 << 7)
2506 #define CRT_HOTPLUG_VOLTAGE_COMPARE_40          (0 << 5)
2507 #define CRT_HOTPLUG_VOLTAGE_COMPARE_50          (1 << 5)
2508 #define CRT_HOTPLUG_VOLTAGE_COMPARE_60          (2 << 5)
2509 #define CRT_HOTPLUG_VOLTAGE_COMPARE_70          (3 << 5)
2510 #define CRT_HOTPLUG_VOLTAGE_COMPARE_MASK        (3 << 5)
2511 #define CRT_HOTPLUG_DETECT_DELAY_1G             (0 << 4)
2512 #define CRT_HOTPLUG_DETECT_DELAY_2G             (1 << 4)
2513 #define CRT_HOTPLUG_DETECT_VOLTAGE_325MV        (0 << 2)
2514 #define CRT_HOTPLUG_DETECT_VOLTAGE_475MV        (1 << 2)
2515
2516 #define PORT_HOTPLUG_STAT       _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61114)
2517 /*
2518  * HDMI/DP bits are g4x+
2519  *
2520  * WARNING: Bspec for hpd status bits on gen4 seems to be completely confused.
2521  * Please check the detailed lore in the commit message for for experimental
2522  * evidence.
2523  */
2524 /* Bspec says GM45 should match G4X/VLV/CHV, but reality disagrees */
2525 #define   PORTD_HOTPLUG_LIVE_STATUS_GM45        (1 << 29)
2526 #define   PORTC_HOTPLUG_LIVE_STATUS_GM45        (1 << 28)
2527 #define   PORTB_HOTPLUG_LIVE_STATUS_GM45        (1 << 27)
2528 /* G4X/VLV/CHV DP/HDMI bits again match Bspec */
2529 #define   PORTD_HOTPLUG_LIVE_STATUS_G4X         (1 << 27)
2530 #define   PORTC_HOTPLUG_LIVE_STATUS_G4X         (1 << 28)
2531 #define   PORTB_HOTPLUG_LIVE_STATUS_G4X         (1 << 29)
2532 #define   PORTD_HOTPLUG_INT_STATUS              (3 << 21)
2533 #define   PORTD_HOTPLUG_INT_LONG_PULSE          (2 << 21)
2534 #define   PORTD_HOTPLUG_INT_SHORT_PULSE         (1 << 21)
2535 #define   PORTC_HOTPLUG_INT_STATUS              (3 << 19)
2536 #define   PORTC_HOTPLUG_INT_LONG_PULSE          (2 << 19)
2537 #define   PORTC_HOTPLUG_INT_SHORT_PULSE         (1 << 19)
2538 #define   PORTB_HOTPLUG_INT_STATUS              (3 << 17)
2539 #define   PORTB_HOTPLUG_INT_LONG_PULSE          (2 << 17)
2540 #define   PORTB_HOTPLUG_INT_SHORT_PLUSE         (1 << 17)
2541 /* CRT/TV common between gen3+ */
2542 #define   CRT_HOTPLUG_INT_STATUS                (1 << 11)
2543 #define   TV_HOTPLUG_INT_STATUS                 (1 << 10)
2544 #define   CRT_HOTPLUG_MONITOR_MASK              (3 << 8)
2545 #define   CRT_HOTPLUG_MONITOR_COLOR             (3 << 8)
2546 #define   CRT_HOTPLUG_MONITOR_MONO              (2 << 8)
2547 #define   CRT_HOTPLUG_MONITOR_NONE              (0 << 8)
2548 #define   DP_AUX_CHANNEL_D_INT_STATUS_G4X       (1 << 6)
2549 #define   DP_AUX_CHANNEL_C_INT_STATUS_G4X       (1 << 5)
2550 #define   DP_AUX_CHANNEL_B_INT_STATUS_G4X       (1 << 4)
2551 #define   DP_AUX_CHANNEL_MASK_INT_STATUS_G4X    (7 << 4)
2552
2553 /* SDVO is different across gen3/4 */
2554 #define   SDVOC_HOTPLUG_INT_STATUS_G4X          (1 << 3)
2555 #define   SDVOB_HOTPLUG_INT_STATUS_G4X          (1 << 2)
2556 /*
2557  * Bspec seems to be seriously misleaded about the SDVO hpd bits on i965g/gm,
2558  * since reality corrobates that they're the same as on gen3. But keep these
2559  * bits here (and the comment!) to help any other lost wanderers back onto the
2560  * right tracks.
2561  */
2562 #define   SDVOC_HOTPLUG_INT_STATUS_I965         (3 << 4)
2563 #define   SDVOB_HOTPLUG_INT_STATUS_I965         (3 << 2)
2564 #define   SDVOC_HOTPLUG_INT_STATUS_I915         (1 << 7)
2565 #define   SDVOB_HOTPLUG_INT_STATUS_I915         (1 << 6)
2566 #define   HOTPLUG_INT_STATUS_G4X                (CRT_HOTPLUG_INT_STATUS | \
2567                                                  SDVOB_HOTPLUG_INT_STATUS_G4X | \
2568                                                  SDVOC_HOTPLUG_INT_STATUS_G4X | \
2569                                                  PORTB_HOTPLUG_INT_STATUS | \
2570                                                  PORTC_HOTPLUG_INT_STATUS | \
2571                                                  PORTD_HOTPLUG_INT_STATUS)
2572
2573 #define HOTPLUG_INT_STATUS_I915                 (CRT_HOTPLUG_INT_STATUS | \
2574                                                  SDVOB_HOTPLUG_INT_STATUS_I915 | \
2575                                                  SDVOC_HOTPLUG_INT_STATUS_I915 | \
2576                                                  PORTB_HOTPLUG_INT_STATUS | \
2577                                                  PORTC_HOTPLUG_INT_STATUS | \
2578                                                  PORTD_HOTPLUG_INT_STATUS)
2579
2580 /* SDVO and HDMI port control.
2581  * The same register may be used for SDVO or HDMI */
2582 #define _GEN3_SDVOB     0x61140
2583 #define _GEN3_SDVOC     0x61160
2584 #define GEN3_SDVOB      _MMIO(_GEN3_SDVOB)
2585 #define GEN3_SDVOC      _MMIO(_GEN3_SDVOC)
2586 #define GEN4_HDMIB      GEN3_SDVOB
2587 #define GEN4_HDMIC      GEN3_SDVOC
2588 #define VLV_HDMIB       _MMIO(VLV_DISPLAY_BASE + 0x61140)
2589 #define VLV_HDMIC       _MMIO(VLV_DISPLAY_BASE + 0x61160)
2590 #define CHV_HDMID       _MMIO(VLV_DISPLAY_BASE + 0x6116C)
2591 #define PCH_SDVOB       _MMIO(0xe1140)
2592 #define PCH_HDMIB       PCH_SDVOB
2593 #define PCH_HDMIC       _MMIO(0xe1150)
2594 #define PCH_HDMID       _MMIO(0xe1160)
2595
2596 #define PORT_DFT_I9XX                           _MMIO(0x61150)
2597 #define   DC_BALANCE_RESET                      (1 << 25)
2598 #define PORT_DFT2_G4X           _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61154)
2599 #define   DC_BALANCE_RESET_VLV                  (1 << 31)
2600 #define   PIPE_SCRAMBLE_RESET_MASK              ((1 << 14) | (0x3 << 0))
2601 #define   PIPE_C_SCRAMBLE_RESET                 REG_BIT(14) /* chv */
2602 #define   PIPE_B_SCRAMBLE_RESET                 REG_BIT(1)
2603 #define   PIPE_A_SCRAMBLE_RESET                 REG_BIT(0)
2604
2605 /* Gen 3 SDVO bits: */
2606 #define   SDVO_ENABLE                           (1 << 31)
2607 #define   SDVO_PIPE_SEL_SHIFT                   30
2608 #define   SDVO_PIPE_SEL_MASK                    (1 << 30)
2609 #define   SDVO_PIPE_SEL(pipe)                   ((pipe) << 30)
2610 #define   SDVO_STALL_SELECT                     (1 << 29)
2611 #define   SDVO_INTERRUPT_ENABLE                 (1 << 26)
2612 /*
2613  * 915G/GM SDVO pixel multiplier.
2614  * Programmed value is multiplier - 1, up to 5x.
2615  * \sa DPLL_MD_UDI_MULTIPLIER_MASK
2616  */
2617 #define   SDVO_PORT_MULTIPLY_MASK               (7 << 23)
2618 #define   SDVO_PORT_MULTIPLY_SHIFT              23
2619 #define   SDVO_PHASE_SELECT_MASK                (15 << 19)
2620 #define   SDVO_PHASE_SELECT_DEFAULT             (6 << 19)
2621 #define   SDVO_CLOCK_OUTPUT_INVERT              (1 << 18)
2622 #define   SDVOC_GANG_MODE                       (1 << 16) /* Port C only */
2623 #define   SDVO_BORDER_ENABLE                    (1 << 7) /* SDVO only */
2624 #define   SDVOB_PCIE_CONCURRENCY                (1 << 3) /* Port B only */
2625 #define   SDVO_DETECTED                         (1 << 2)
2626 /* Bits to be preserved when writing */
2627 #define   SDVOB_PRESERVE_MASK ((1 << 17) | (1 << 16) | (1 << 14) | \
2628                                SDVO_INTERRUPT_ENABLE)
2629 #define   SDVOC_PRESERVE_MASK ((1 << 17) | SDVO_INTERRUPT_ENABLE)
2630
2631 /* Gen 4 SDVO/HDMI bits: */
2632 #define   SDVO_COLOR_FORMAT_8bpc                (0 << 26)
2633 #define   SDVO_COLOR_FORMAT_MASK                (7 << 26)
2634 #define   SDVO_ENCODING_SDVO                    (0 << 10)
2635 #define   SDVO_ENCODING_HDMI                    (2 << 10)
2636 #define   HDMI_MODE_SELECT_HDMI                 (1 << 9) /* HDMI only */
2637 #define   HDMI_MODE_SELECT_DVI                  (0 << 9) /* HDMI only */
2638 #define   HDMI_COLOR_RANGE_16_235               (1 << 8) /* HDMI only */
2639 #define   HDMI_AUDIO_ENABLE                     (1 << 6) /* HDMI only */
2640 /* VSYNC/HSYNC bits new with 965, default is to be set */
2641 #define   SDVO_VSYNC_ACTIVE_HIGH                (1 << 4)
2642 #define   SDVO_HSYNC_ACTIVE_HIGH                (1 << 3)
2643
2644 /* Gen 5 (IBX) SDVO/HDMI bits: */
2645 #define   HDMI_COLOR_FORMAT_12bpc               (3 << 26) /* HDMI only */
2646 #define   SDVOB_HOTPLUG_ENABLE                  (1 << 23) /* SDVO only */
2647
2648 /* Gen 6 (CPT) SDVO/HDMI bits: */
2649 #define   SDVO_PIPE_SEL_SHIFT_CPT               29
2650 #define   SDVO_PIPE_SEL_MASK_CPT                (3 << 29)
2651 #define   SDVO_PIPE_SEL_CPT(pipe)               ((pipe) << 29)
2652
2653 /* CHV SDVO/HDMI bits: */
2654 #define   SDVO_PIPE_SEL_SHIFT_CHV               24
2655 #define   SDVO_PIPE_SEL_MASK_CHV                (3 << 24)
2656 #define   SDVO_PIPE_SEL_CHV(pipe)               ((pipe) << 24)
2657
2658
2659 /* DVO port control */
2660 #define _DVOA                   0x61120
2661 #define DVOA                    _MMIO(_DVOA)
2662 #define _DVOB                   0x61140
2663 #define DVOB                    _MMIO(_DVOB)
2664 #define _DVOC                   0x61160
2665 #define DVOC                    _MMIO(_DVOC)
2666 #define   DVO_ENABLE                    (1 << 31)
2667 #define   DVO_PIPE_SEL_SHIFT            30
2668 #define   DVO_PIPE_SEL_MASK             (1 << 30)
2669 #define   DVO_PIPE_SEL(pipe)            ((pipe) << 30)
2670 #define   DVO_PIPE_STALL_UNUSED         (0 << 28)
2671 #define   DVO_PIPE_STALL                (1 << 28)
2672 #define   DVO_PIPE_STALL_TV             (2 << 28)
2673 #define   DVO_PIPE_STALL_MASK           (3 << 28)
2674 #define   DVO_USE_VGA_SYNC              (1 << 15)
2675 #define   DVO_DATA_ORDER_I740           (0 << 14)
2676 #define   DVO_DATA_ORDER_FP             (1 << 14)
2677 #define   DVO_VSYNC_DISABLE             (1 << 11)
2678 #define   DVO_HSYNC_DISABLE             (1 << 10)
2679 #define   DVO_VSYNC_TRISTATE            (1 << 9)
2680 #define   DVO_HSYNC_TRISTATE            (1 << 8)
2681 #define   DVO_BORDER_ENABLE             (1 << 7)
2682 #define   DVO_DATA_ORDER_GBRG           (1 << 6)
2683 #define   DVO_DATA_ORDER_RGGB           (0 << 6)
2684 #define   DVO_DATA_ORDER_GBRG_ERRATA    (0 << 6)
2685 #define   DVO_DATA_ORDER_RGGB_ERRATA    (1 << 6)
2686 #define   DVO_VSYNC_ACTIVE_HIGH         (1 << 4)
2687 #define   DVO_HSYNC_ACTIVE_HIGH         (1 << 3)
2688 #define   DVO_BLANK_ACTIVE_HIGH         (1 << 2)
2689 #define   DVO_OUTPUT_CSTATE_PIXELS      (1 << 1)        /* SDG only */
2690 #define   DVO_OUTPUT_SOURCE_SIZE_PIXELS (1 << 0)        /* SDG only */
2691 #define   DVO_PRESERVE_MASK             (0x7 << 24)
2692 #define DVOA_SRCDIM             _MMIO(0x61124)
2693 #define DVOB_SRCDIM             _MMIO(0x61144)
2694 #define DVOC_SRCDIM             _MMIO(0x61164)
2695 #define   DVO_SRCDIM_HORIZONTAL_SHIFT   12
2696 #define   DVO_SRCDIM_VERTICAL_SHIFT     0
2697
2698 /* LVDS port control */
2699 #define LVDS                    _MMIO(0x61180)
2700 /*
2701  * Enables the LVDS port.  This bit must be set before DPLLs are enabled, as
2702  * the DPLL semantics change when the LVDS is assigned to that pipe.
2703  */
2704 #define   LVDS_PORT_EN                  (1 << 31)
2705 /* Selects pipe B for LVDS data.  Must be set on pre-965. */
2706 #define   LVDS_PIPE_SEL_SHIFT           30
2707 #define   LVDS_PIPE_SEL_MASK            (1 << 30)
2708 #define   LVDS_PIPE_SEL(pipe)           ((pipe) << 30)
2709 #define   LVDS_PIPE_SEL_SHIFT_CPT       29
2710 #define   LVDS_PIPE_SEL_MASK_CPT        (3 << 29)
2711 #define   LVDS_PIPE_SEL_CPT(pipe)       ((pipe) << 29)
2712 /* LVDS dithering flag on 965/g4x platform */
2713 #define   LVDS_ENABLE_DITHER            (1 << 25)
2714 /* LVDS sync polarity flags. Set to invert (i.e. negative) */
2715 #define   LVDS_VSYNC_POLARITY           (1 << 21)
2716 #define   LVDS_HSYNC_POLARITY           (1 << 20)
2717
2718 /* Enable border for unscaled (or aspect-scaled) display */
2719 #define   LVDS_BORDER_ENABLE            (1 << 15)
2720 /*
2721  * Enables the A0-A2 data pairs and CLKA, containing 18 bits of color data per
2722  * pixel.
2723  */
2724 #define   LVDS_A0A2_CLKA_POWER_MASK     (3 << 8)
2725 #define   LVDS_A0A2_CLKA_POWER_DOWN     (0 << 8)
2726 #define   LVDS_A0A2_CLKA_POWER_UP       (3 << 8)
2727 /*
2728  * Controls the A3 data pair, which contains the additional LSBs for 24 bit
2729  * mode.  Only enabled if LVDS_A0A2_CLKA_POWER_UP also indicates it should be
2730  * on.
2731  */
2732 #define   LVDS_A3_POWER_MASK            (3 << 6)
2733 #define   LVDS_A3_POWER_DOWN            (0 << 6)
2734 #define   LVDS_A3_POWER_UP              (3 << 6)
2735 /*
2736  * Controls the CLKB pair.  This should only be set when LVDS_B0B3_POWER_UP
2737  * is set.
2738  */
2739 #define   LVDS_CLKB_POWER_MASK          (3 << 4)
2740 #define   LVDS_CLKB_POWER_DOWN          (0 << 4)
2741 #define   LVDS_CLKB_POWER_UP            (3 << 4)
2742 /*
2743  * Controls the B0-B3 data pairs.  This must be set to match the DPLL p2
2744  * setting for whether we are in dual-channel mode.  The B3 pair will
2745  * additionally only be powered up when LVDS_A3_POWER_UP is set.
2746  */
2747 #define   LVDS_B0B3_POWER_MASK          (3 << 2)
2748 #define   LVDS_B0B3_POWER_DOWN          (0 << 2)
2749 #define   LVDS_B0B3_POWER_UP            (3 << 2)
2750
2751 /* Video Data Island Packet control */
2752 #define VIDEO_DIP_DATA          _MMIO(0x61178)
2753 /* Read the description of VIDEO_DIP_DATA (before Haswell) or VIDEO_DIP_ECC
2754  * (Haswell and newer) to see which VIDEO_DIP_DATA byte corresponds to each byte
2755  * of the infoframe structure specified by CEA-861. */
2756 #define   VIDEO_DIP_DATA_SIZE   32
2757 #define   VIDEO_DIP_GMP_DATA_SIZE       36
2758 #define   VIDEO_DIP_VSC_DATA_SIZE       36
2759 #define   VIDEO_DIP_PPS_DATA_SIZE       132
2760 #define VIDEO_DIP_CTL           _MMIO(0x61170)
2761 /* Pre HSW: */
2762 #define   VIDEO_DIP_ENABLE              (1 << 31)
2763 #define   VIDEO_DIP_PORT(port)          ((port) << 29)
2764 #define   VIDEO_DIP_PORT_MASK           (3 << 29)
2765 #define   VIDEO_DIP_ENABLE_GCP          (1 << 25) /* ilk+ */
2766 #define   VIDEO_DIP_ENABLE_AVI          (1 << 21)
2767 #define   VIDEO_DIP_ENABLE_VENDOR       (2 << 21)
2768 #define   VIDEO_DIP_ENABLE_GAMUT        (4 << 21) /* ilk+ */
2769 #define   VIDEO_DIP_ENABLE_SPD          (8 << 21)
2770 #define   VIDEO_DIP_SELECT_AVI          (0 << 19)
2771 #define   VIDEO_DIP_SELECT_VENDOR       (1 << 19)
2772 #define   VIDEO_DIP_SELECT_GAMUT        (2 << 19)
2773 #define   VIDEO_DIP_SELECT_SPD          (3 << 19)
2774 #define   VIDEO_DIP_SELECT_MASK         (3 << 19)
2775 #define   VIDEO_DIP_FREQ_ONCE           (0 << 16)
2776 #define   VIDEO_DIP_FREQ_VSYNC          (1 << 16)
2777 #define   VIDEO_DIP_FREQ_2VSYNC         (2 << 16)
2778 #define   VIDEO_DIP_FREQ_MASK           (3 << 16)
2779 /* HSW and later: */
2780 #define   VIDEO_DIP_ENABLE_DRM_GLK      (1 << 28)
2781 #define   PSR_VSC_BIT_7_SET             (1 << 27)
2782 #define   VSC_SELECT_MASK               (0x3 << 25)
2783 #define   VSC_SELECT_SHIFT              25
2784 #define   VSC_DIP_HW_HEA_DATA           (0 << 25)
2785 #define   VSC_DIP_HW_HEA_SW_DATA        (1 << 25)
2786 #define   VSC_DIP_HW_DATA_SW_HEA        (2 << 25)
2787 #define   VSC_DIP_SW_HEA_DATA           (3 << 25)
2788 #define   VDIP_ENABLE_PPS               (1 << 24)
2789 #define   VIDEO_DIP_ENABLE_VSC_HSW      (1 << 20)
2790 #define   VIDEO_DIP_ENABLE_GCP_HSW      (1 << 16)
2791 #define   VIDEO_DIP_ENABLE_AVI_HSW      (1 << 12)
2792 #define   VIDEO_DIP_ENABLE_VS_HSW       (1 << 8)
2793 #define   VIDEO_DIP_ENABLE_GMP_HSW      (1 << 4)
2794 #define   VIDEO_DIP_ENABLE_SPD_HSW      (1 << 0)
2795
2796 /* Panel power sequencing */
2797 #define PPS_BASE                        0x61200
2798 #define VLV_PPS_BASE                    (VLV_DISPLAY_BASE + PPS_BASE)
2799 #define PCH_PPS_BASE                    0xC7200
2800
2801 #define _MMIO_PPS(pps_idx, reg)         _MMIO(dev_priv->pps_mmio_base - \
2802                                               PPS_BASE + (reg) +        \
2803                                               (pps_idx) * 0x100)
2804
2805 #define _PP_STATUS                      0x61200
2806 #define PP_STATUS(pps_idx)              _MMIO_PPS(pps_idx, _PP_STATUS)
2807 #define   PP_ON                         REG_BIT(31)
2808 /*
2809  * Indicates that all dependencies of the panel are on:
2810  *
2811  * - PLL enabled
2812  * - pipe enabled
2813  * - LVDS/DVOB/DVOC on
2814  */
2815 #define   PP_READY                      REG_BIT(30)
2816 #define   PP_SEQUENCE_MASK              REG_GENMASK(29, 28)
2817 #define   PP_SEQUENCE_NONE              REG_FIELD_PREP(PP_SEQUENCE_MASK, 0)
2818 #define   PP_SEQUENCE_POWER_UP          REG_FIELD_PREP(PP_SEQUENCE_MASK, 1)
2819 #define   PP_SEQUENCE_POWER_DOWN        REG_FIELD_PREP(PP_SEQUENCE_MASK, 2)
2820 #define   PP_CYCLE_DELAY_ACTIVE         REG_BIT(27)
2821 #define   PP_SEQUENCE_STATE_MASK        REG_GENMASK(3, 0)
2822 #define   PP_SEQUENCE_STATE_OFF_IDLE    REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x0)
2823 #define   PP_SEQUENCE_STATE_OFF_S0_1    REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x1)
2824 #define   PP_SEQUENCE_STATE_OFF_S0_2    REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x2)
2825 #define   PP_SEQUENCE_STATE_OFF_S0_3    REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x3)
2826 #define   PP_SEQUENCE_STATE_ON_IDLE     REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x8)
2827 #define   PP_SEQUENCE_STATE_ON_S1_1     REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x9)
2828 #define   PP_SEQUENCE_STATE_ON_S1_2     REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0xa)
2829 #define   PP_SEQUENCE_STATE_ON_S1_3     REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0xb)
2830 #define   PP_SEQUENCE_STATE_RESET       REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0xf)
2831
2832 #define _PP_CONTROL                     0x61204
2833 #define PP_CONTROL(pps_idx)             _MMIO_PPS(pps_idx, _PP_CONTROL)
2834 #define  PANEL_UNLOCK_MASK              REG_GENMASK(31, 16)
2835 #define  PANEL_UNLOCK_REGS              REG_FIELD_PREP(PANEL_UNLOCK_MASK, 0xabcd)
2836 #define  BXT_POWER_CYCLE_DELAY_MASK     REG_GENMASK(8, 4)
2837 #define  EDP_FORCE_VDD                  REG_BIT(3)
2838 #define  EDP_BLC_ENABLE                 REG_BIT(2)
2839 #define  PANEL_POWER_RESET              REG_BIT(1)
2840 #define  PANEL_POWER_ON                 REG_BIT(0)
2841
2842 #define _PP_ON_DELAYS                   0x61208
2843 #define PP_ON_DELAYS(pps_idx)           _MMIO_PPS(pps_idx, _PP_ON_DELAYS)
2844 #define  PANEL_PORT_SELECT_MASK         REG_GENMASK(31, 30)
2845 #define  PANEL_PORT_SELECT_LVDS         REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, 0)
2846 #define  PANEL_PORT_SELECT_DPA          REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, 1)
2847 #define  PANEL_PORT_SELECT_DPC          REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, 2)
2848 #define  PANEL_PORT_SELECT_DPD          REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, 3)
2849 #define  PANEL_PORT_SELECT_VLV(port)    REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, port)
2850 #define  PANEL_POWER_UP_DELAY_MASK      REG_GENMASK(28, 16)
2851 #define  PANEL_LIGHT_ON_DELAY_MASK      REG_GENMASK(12, 0)
2852
2853 #define _PP_OFF_DELAYS                  0x6120C
2854 #define PP_OFF_DELAYS(pps_idx)          _MMIO_PPS(pps_idx, _PP_OFF_DELAYS)
2855 #define  PANEL_POWER_DOWN_DELAY_MASK    REG_GENMASK(28, 16)
2856 #define  PANEL_LIGHT_OFF_DELAY_MASK     REG_GENMASK(12, 0)
2857
2858 #define _PP_DIVISOR                     0x61210
2859 #define PP_DIVISOR(pps_idx)             _MMIO_PPS(pps_idx, _PP_DIVISOR)
2860 #define  PP_REFERENCE_DIVIDER_MASK      REG_GENMASK(31, 8)
2861 #define  PANEL_POWER_CYCLE_DELAY_MASK   REG_GENMASK(4, 0)
2862
2863 /* Panel fitting */
2864 #define PFIT_CONTROL    _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61230)
2865 #define   PFIT_ENABLE           (1 << 31)
2866 #define   PFIT_PIPE_MASK        (3 << 29)
2867 #define   PFIT_PIPE_SHIFT       29
2868 #define   PFIT_PIPE(pipe)       ((pipe) << 29)
2869 #define   VERT_INTERP_DISABLE   (0 << 10)
2870 #define   VERT_INTERP_BILINEAR  (1 << 10)
2871 #define   VERT_INTERP_MASK      (3 << 10)
2872 #define   VERT_AUTO_SCALE       (1 << 9)
2873 #define   HORIZ_INTERP_DISABLE  (0 << 6)
2874 #define   HORIZ_INTERP_BILINEAR (1 << 6)
2875 #define   HORIZ_INTERP_MASK     (3 << 6)
2876 #define   HORIZ_AUTO_SCALE      (1 << 5)
2877 #define   PANEL_8TO6_DITHER_ENABLE (1 << 3)
2878 #define   PFIT_FILTER_FUZZY     (0 << 24)
2879 #define   PFIT_SCALING_AUTO     (0 << 26)
2880 #define   PFIT_SCALING_PROGRAMMED (1 << 26)
2881 #define   PFIT_SCALING_PILLAR   (2 << 26)
2882 #define   PFIT_SCALING_LETTER   (3 << 26)
2883 #define PFIT_PGM_RATIOS _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61234)
2884 /* Pre-965 */
2885 #define         PFIT_VERT_SCALE_SHIFT           20
2886 #define         PFIT_VERT_SCALE_MASK            0xfff00000
2887 #define         PFIT_HORIZ_SCALE_SHIFT          4
2888 #define         PFIT_HORIZ_SCALE_MASK           0x0000fff0
2889 /* 965+ */
2890 #define         PFIT_VERT_SCALE_SHIFT_965       16
2891 #define         PFIT_VERT_SCALE_MASK_965        0x1fff0000
2892 #define         PFIT_HORIZ_SCALE_SHIFT_965      0
2893 #define         PFIT_HORIZ_SCALE_MASK_965       0x00001fff
2894
2895 #define PFIT_AUTO_RATIOS _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61238)
2896
2897 #define _VLV_BLC_PWM_CTL2_A (DISPLAY_MMIO_BASE(dev_priv) + 0x61250)
2898 #define _VLV_BLC_PWM_CTL2_B (DISPLAY_MMIO_BASE(dev_priv) + 0x61350)
2899 #define VLV_BLC_PWM_CTL2(pipe) _MMIO_PIPE(pipe, _VLV_BLC_PWM_CTL2_A, \
2900                                          _VLV_BLC_PWM_CTL2_B)
2901
2902 #define _VLV_BLC_PWM_CTL_A (DISPLAY_MMIO_BASE(dev_priv) + 0x61254)
2903 #define _VLV_BLC_PWM_CTL_B (DISPLAY_MMIO_BASE(dev_priv) + 0x61354)
2904 #define VLV_BLC_PWM_CTL(pipe) _MMIO_PIPE(pipe, _VLV_BLC_PWM_CTL_A, \
2905                                         _VLV_BLC_PWM_CTL_B)
2906
2907 #define _VLV_BLC_HIST_CTL_A (DISPLAY_MMIO_BASE(dev_priv) + 0x61260)
2908 #define _VLV_BLC_HIST_CTL_B (DISPLAY_MMIO_BASE(dev_priv) + 0x61360)
2909 #define VLV_BLC_HIST_CTL(pipe) _MMIO_PIPE(pipe, _VLV_BLC_HIST_CTL_A, \
2910                                          _VLV_BLC_HIST_CTL_B)
2911
2912 /* Backlight control */
2913 #define BLC_PWM_CTL2    _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61250) /* 965+ only */
2914 #define   BLM_PWM_ENABLE                (1 << 31)
2915 #define   BLM_COMBINATION_MODE          (1 << 30) /* gen4 only */
2916 #define   BLM_PIPE_SELECT               (1 << 29)
2917 #define   BLM_PIPE_SELECT_IVB           (3 << 29)
2918 #define   BLM_PIPE_A                    (0 << 29)
2919 #define   BLM_PIPE_B                    (1 << 29)
2920 #define   BLM_PIPE_C                    (2 << 29) /* ivb + */
2921 #define   BLM_TRANSCODER_A              BLM_PIPE_A /* hsw */
2922 #define   BLM_TRANSCODER_B              BLM_PIPE_B
2923 #define   BLM_TRANSCODER_C              BLM_PIPE_C
2924 #define   BLM_TRANSCODER_EDP            (3 << 29)
2925 #define   BLM_PIPE(pipe)                ((pipe) << 29)
2926 #define   BLM_POLARITY_I965             (1 << 28) /* gen4 only */
2927 #define   BLM_PHASE_IN_INTERUPT_STATUS  (1 << 26)
2928 #define   BLM_PHASE_IN_ENABLE           (1 << 25)
2929 #define   BLM_PHASE_IN_INTERUPT_ENABL   (1 << 24)
2930 #define   BLM_PHASE_IN_TIME_BASE_SHIFT  (16)
2931 #define   BLM_PHASE_IN_TIME_BASE_MASK   (0xff << 16)
2932 #define   BLM_PHASE_IN_COUNT_SHIFT      (8)
2933 #define   BLM_PHASE_IN_COUNT_MASK       (0xff << 8)
2934 #define   BLM_PHASE_IN_INCR_SHIFT       (0)
2935 #define   BLM_PHASE_IN_INCR_MASK        (0xff << 0)
2936 #define BLC_PWM_CTL     _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61254)
2937 /*
2938  * This is the most significant 15 bits of the number of backlight cycles in a
2939  * complete cycle of the modulated backlight control.
2940  *
2941  * The actual value is this field multiplied by two.
2942  */
2943 #define   BACKLIGHT_MODULATION_FREQ_SHIFT       (17)
2944 #define   BACKLIGHT_MODULATION_FREQ_MASK        (0x7fff << 17)
2945 #define   BLM_LEGACY_MODE                       (1 << 16) /* gen2 only */
2946 /*
2947  * This is the number of cycles out of the backlight modulation cycle for which
2948  * the backlight is on.
2949  *
2950  * This field must be no greater than the number of cycles in the complete
2951  * backlight modulation cycle.
2952  */
2953 #define   BACKLIGHT_DUTY_CYCLE_SHIFT            (0)
2954 #define   BACKLIGHT_DUTY_CYCLE_MASK             (0xffff)
2955 #define   BACKLIGHT_DUTY_CYCLE_MASK_PNV         (0xfffe)
2956 #define   BLM_POLARITY_PNV                      (1 << 0) /* pnv only */
2957
2958 #define BLC_HIST_CTL    _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61260)
2959 #define  BLM_HISTOGRAM_ENABLE                   (1 << 31)
2960
2961 /* New registers for PCH-split platforms. Safe where new bits show up, the
2962  * register layout machtes with gen4 BLC_PWM_CTL[12]. */
2963 #define BLC_PWM_CPU_CTL2        _MMIO(0x48250)
2964 #define BLC_PWM_CPU_CTL         _MMIO(0x48254)
2965
2966 #define HSW_BLC_PWM2_CTL        _MMIO(0x48350)
2967
2968 /* PCH CTL1 is totally different, all but the below bits are reserved. CTL2 is
2969  * like the normal CTL from gen4 and earlier. Hooray for confusing naming. */
2970 #define BLC_PWM_PCH_CTL1        _MMIO(0xc8250)
2971 #define   BLM_PCH_PWM_ENABLE                    (1 << 31)
2972 #define   BLM_PCH_OVERRIDE_ENABLE               (1 << 30)
2973 #define   BLM_PCH_POLARITY                      (1 << 29)
2974 #define BLC_PWM_PCH_CTL2        _MMIO(0xc8254)
2975
2976 #define UTIL_PIN_CTL                    _MMIO(0x48400)
2977 #define   UTIL_PIN_ENABLE               (1 << 31)
2978 #define   UTIL_PIN_PIPE_MASK            (3 << 29)
2979 #define   UTIL_PIN_PIPE(x)              ((x) << 29)
2980 #define   UTIL_PIN_MODE_MASK            (0xf << 24)
2981 #define   UTIL_PIN_MODE_DATA            (0 << 24)
2982 #define   UTIL_PIN_MODE_PWM             (1 << 24)
2983 #define   UTIL_PIN_MODE_VBLANK          (4 << 24)
2984 #define   UTIL_PIN_MODE_VSYNC           (5 << 24)
2985 #define   UTIL_PIN_MODE_EYE_LEVEL       (8 << 24)
2986 #define   UTIL_PIN_OUTPUT_DATA          (1 << 23)
2987 #define   UTIL_PIN_POLARITY             (1 << 22)
2988 #define   UTIL_PIN_DIRECTION_INPUT      (1 << 19)
2989 #define   UTIL_PIN_INPUT_DATA           (1 << 16)
2990
2991 /* BXT backlight register definition. */
2992 #define _BXT_BLC_PWM_CTL1                       0xC8250
2993 #define   BXT_BLC_PWM_ENABLE                    (1 << 31)
2994 #define   BXT_BLC_PWM_POLARITY                  (1 << 29)
2995 #define _BXT_BLC_PWM_FREQ1                      0xC8254
2996 #define _BXT_BLC_PWM_DUTY1                      0xC8258
2997
2998 #define _BXT_BLC_PWM_CTL2                       0xC8350
2999 #define _BXT_BLC_PWM_FREQ2                      0xC8354
3000 #define _BXT_BLC_PWM_DUTY2                      0xC8358
3001
3002 #define BXT_BLC_PWM_CTL(controller)    _MMIO_PIPE(controller,           \
3003                                         _BXT_BLC_PWM_CTL1, _BXT_BLC_PWM_CTL2)
3004 #define BXT_BLC_PWM_FREQ(controller)   _MMIO_PIPE(controller, \
3005                                         _BXT_BLC_PWM_FREQ1, _BXT_BLC_PWM_FREQ2)
3006 #define BXT_BLC_PWM_DUTY(controller)   _MMIO_PIPE(controller, \
3007                                         _BXT_BLC_PWM_DUTY1, _BXT_BLC_PWM_DUTY2)
3008
3009 #define PCH_GTC_CTL             _MMIO(0xe7000)
3010 #define   PCH_GTC_ENABLE        (1 << 31)
3011
3012 /* TV port control */
3013 #define TV_CTL                  _MMIO(0x68000)
3014 /* Enables the TV encoder */
3015 # define TV_ENC_ENABLE                  (1 << 31)
3016 /* Sources the TV encoder input from pipe B instead of A. */
3017 # define TV_ENC_PIPE_SEL_SHIFT          30
3018 # define TV_ENC_PIPE_SEL_MASK           (1 << 30)
3019 # define TV_ENC_PIPE_SEL(pipe)          ((pipe) << 30)
3020 /* Outputs composite video (DAC A only) */
3021 # define TV_ENC_OUTPUT_COMPOSITE        (0 << 28)
3022 /* Outputs SVideo video (DAC B/C) */
3023 # define TV_ENC_OUTPUT_SVIDEO           (1 << 28)
3024 /* Outputs Component video (DAC A/B/C) */
3025 # define TV_ENC_OUTPUT_COMPONENT        (2 << 28)
3026 /* Outputs Composite and SVideo (DAC A/B/C) */
3027 # define TV_ENC_OUTPUT_SVIDEO_COMPOSITE (3 << 28)
3028 # define TV_TRILEVEL_SYNC               (1 << 21)
3029 /* Enables slow sync generation (945GM only) */
3030 # define TV_SLOW_SYNC                   (1 << 20)
3031 /* Selects 4x oversampling for 480i and 576p */
3032 # define TV_OVERSAMPLE_4X               (0 << 18)
3033 /* Selects 2x oversampling for 720p and 1080i */
3034 # define TV_OVERSAMPLE_2X               (1 << 18)
3035 /* Selects no oversampling for 1080p */
3036 # define TV_OVERSAMPLE_NONE             (2 << 18)
3037 /* Selects 8x oversampling */
3038 # define TV_OVERSAMPLE_8X               (3 << 18)
3039 # define TV_OVERSAMPLE_MASK             (3 << 18)
3040 /* Selects progressive mode rather than interlaced */
3041 # define TV_PROGRESSIVE                 (1 << 17)
3042 /* Sets the colorburst to PAL mode.  Required for non-M PAL modes. */
3043 # define TV_PAL_BURST                   (1 << 16)
3044 /* Field for setting delay of Y compared to C */
3045 # define TV_YC_SKEW_MASK                (7 << 12)
3046 /* Enables a fix for 480p/576p standard definition modes on the 915GM only */
3047 # define TV_ENC_SDP_FIX                 (1 << 11)
3048 /*
3049  * Enables a fix for the 915GM only.
3050  *
3051  * Not sure what it does.
3052  */
3053 # define TV_ENC_C0_FIX                  (1 << 10)
3054 /* Bits that must be preserved by software */
3055 # define TV_CTL_SAVE                    ((1 << 11) | (3 << 9) | (7 << 6) | 0xf)
3056 # define TV_FUSE_STATE_MASK             (3 << 4)
3057 /* Read-only state that reports all features enabled */
3058 # define TV_FUSE_STATE_ENABLED          (0 << 4)
3059 /* Read-only state that reports that Macrovision is disabled in hardware*/
3060 # define TV_FUSE_STATE_NO_MACROVISION   (1 << 4)
3061 /* Read-only state that reports that TV-out is disabled in hardware. */
3062 # define TV_FUSE_STATE_DISABLED         (2 << 4)
3063 /* Normal operation */
3064 # define TV_TEST_MODE_NORMAL            (0 << 0)
3065 /* Encoder test pattern 1 - combo pattern */
3066 # define TV_TEST_MODE_PATTERN_1         (1 << 0)
3067 /* Encoder test pattern 2 - full screen vertical 75% color bars */
3068 # define TV_TEST_MODE_PATTERN_2         (2 << 0)
3069 /* Encoder test pattern 3 - full screen horizontal 75% color bars */
3070 # define TV_TEST_MODE_PATTERN_3         (3 << 0)
3071 /* Encoder test pattern 4 - random noise */
3072 # define TV_TEST_MODE_PATTERN_4         (4 << 0)
3073 /* Encoder test pattern 5 - linear color ramps */
3074 # define TV_TEST_MODE_PATTERN_5         (5 << 0)
3075 /*
3076  * This test mode forces the DACs to 50% of full output.
3077  *
3078  * This is used for load detection in combination with TVDAC_SENSE_MASK
3079  */
3080 # define TV_TEST_MODE_MONITOR_DETECT    (7 << 0)
3081 # define TV_TEST_MODE_MASK              (7 << 0)
3082
3083 #define TV_DAC                  _MMIO(0x68004)
3084 # define TV_DAC_SAVE            0x00ffff00
3085 /*
3086  * Reports that DAC state change logic has reported change (RO).
3087  *
3088  * This gets cleared when TV_DAC_STATE_EN is cleared
3089 */
3090 # define TVDAC_STATE_CHG                (1 << 31)
3091 # define TVDAC_SENSE_MASK               (7 << 28)
3092 /* Reports that DAC A voltage is above the detect threshold */
3093 # define TVDAC_A_SENSE                  (1 << 30)
3094 /* Reports that DAC B voltage is above the detect threshold */
3095 # define TVDAC_B_SENSE                  (1 << 29)
3096 /* Reports that DAC C voltage is above the detect threshold */
3097 # define TVDAC_C_SENSE                  (1 << 28)
3098 /*
3099  * Enables DAC state detection logic, for load-based TV detection.
3100  *
3101  * The PLL of the chosen pipe (in TV_CTL) must be running, and the encoder set
3102  * to off, for load detection to work.
3103  */
3104 # define TVDAC_STATE_CHG_EN             (1 << 27)
3105 /* Sets the DAC A sense value to high */
3106 # define TVDAC_A_SENSE_CTL              (1 << 26)
3107 /* Sets the DAC B sense value to high */
3108 # define TVDAC_B_SENSE_CTL              (1 << 25)
3109 /* Sets the DAC C sense value to high */
3110 # define TVDAC_C_SENSE_CTL              (1 << 24)
3111 /* Overrides the ENC_ENABLE and DAC voltage levels */
3112 # define DAC_CTL_OVERRIDE               (1 << 7)
3113 /* Sets the slew rate.  Must be preserved in software */
3114 # define ENC_TVDAC_SLEW_FAST            (1 << 6)
3115 # define DAC_A_1_3_V                    (0 << 4)
3116 # define DAC_A_1_1_V                    (1 << 4)
3117 # define DAC_A_0_7_V                    (2 << 4)
3118 # define DAC_A_MASK                     (3 << 4)
3119 # define DAC_B_1_3_V                    (0 << 2)
3120 # define DAC_B_1_1_V                    (1 << 2)
3121 # define DAC_B_0_7_V                    (2 << 2)
3122 # define DAC_B_MASK                     (3 << 2)
3123 # define DAC_C_1_3_V                    (0 << 0)
3124 # define DAC_C_1_1_V                    (1 << 0)
3125 # define DAC_C_0_7_V                    (2 << 0)
3126 # define DAC_C_MASK                     (3 << 0)
3127
3128 /*
3129  * CSC coefficients are stored in a floating point format with 9 bits of
3130  * mantissa and 2 or 3 bits of exponent.  The exponent is represented as 2**-n,
3131  * where 2-bit exponents are unsigned n, and 3-bit exponents are signed n with
3132  * -1 (0x3) being the only legal negative value.
3133  */
3134 #define TV_CSC_Y                _MMIO(0x68010)
3135 # define TV_RY_MASK                     0x07ff0000
3136 # define TV_RY_SHIFT                    16
3137 # define TV_GY_MASK                     0x00000fff
3138 # define TV_GY_SHIFT                    0
3139
3140 #define TV_CSC_Y2               _MMIO(0x68014)
3141 # define TV_BY_MASK                     0x07ff0000
3142 # define TV_BY_SHIFT                    16
3143 /*
3144  * Y attenuation for component video.
3145  *
3146  * Stored in 1.9 fixed point.
3147  */
3148 # define TV_AY_MASK                     0x000003ff
3149 # define TV_AY_SHIFT                    0
3150
3151 #define TV_CSC_U                _MMIO(0x68018)
3152 # define TV_RU_MASK                     0x07ff0000
3153 # define TV_RU_SHIFT                    16
3154 # define TV_GU_MASK                     0x000007ff
3155 # define TV_GU_SHIFT                    0
3156
3157 #define TV_CSC_U2               _MMIO(0x6801c)
3158 # define TV_BU_MASK                     0x07ff0000
3159 # define TV_BU_SHIFT                    16
3160 /*
3161  * U attenuation for component video.
3162  *
3163  * Stored in 1.9 fixed point.
3164  */
3165 # define TV_AU_MASK                     0x000003ff
3166 # define TV_AU_SHIFT                    0
3167
3168 #define TV_CSC_V                _MMIO(0x68020)
3169 # define TV_RV_MASK                     0x0fff0000
3170 # define TV_RV_SHIFT                    16
3171 # define TV_GV_MASK                     0x000007ff
3172 # define TV_GV_SHIFT                    0
3173
3174 #define TV_CSC_V2               _MMIO(0x68024)
3175 # define TV_BV_MASK                     0x07ff0000
3176 # define TV_BV_SHIFT                    16
3177 /*
3178  * V attenuation for component video.
3179  *
3180  * Stored in 1.9 fixed point.
3181  */
3182 # define TV_AV_MASK                     0x000007ff
3183 # define TV_AV_SHIFT                    0
3184
3185 #define TV_CLR_KNOBS            _MMIO(0x68028)
3186 /* 2s-complement brightness adjustment */
3187 # define TV_BRIGHTNESS_MASK             0xff000000
3188 # define TV_BRIGHTNESS_SHIFT            24
3189 /* Contrast adjustment, as a 2.6 unsigned floating point number */
3190 # define TV_CONTRAST_MASK               0x00ff0000
3191 # define TV_CONTRAST_SHIFT              16
3192 /* Saturation adjustment, as a 2.6 unsigned floating point number */
3193 # define TV_SATURATION_MASK             0x0000ff00
3194 # define TV_SATURATION_SHIFT            8
3195 /* Hue adjustment, as an integer phase angle in degrees */
3196 # define TV_HUE_MASK                    0x000000ff
3197 # define TV_HUE_SHIFT                   0
3198
3199 #define TV_CLR_LEVEL            _MMIO(0x6802c)
3200 /* Controls the DAC level for black */
3201 # define TV_BLACK_LEVEL_MASK            0x01ff0000
3202 # define TV_BLACK_LEVEL_SHIFT           16
3203 /* Controls the DAC level for blanking */
3204 # define TV_BLANK_LEVEL_MASK            0x000001ff
3205 # define TV_BLANK_LEVEL_SHIFT           0
3206
3207 #define TV_H_CTL_1              _MMIO(0x68030)
3208 /* Number of pixels in the hsync. */
3209 # define TV_HSYNC_END_MASK              0x1fff0000
3210 # define TV_HSYNC_END_SHIFT             16
3211 /* Total number of pixels minus one in the line (display and blanking). */
3212 # define TV_HTOTAL_MASK                 0x00001fff
3213 # define TV_HTOTAL_SHIFT                0
3214
3215 #define TV_H_CTL_2              _MMIO(0x68034)
3216 /* Enables the colorburst (needed for non-component color) */
3217 # define TV_BURST_ENA                   (1 << 31)
3218 /* Offset of the colorburst from the start of hsync, in pixels minus one. */
3219 # define TV_HBURST_START_SHIFT          16
3220 # define TV_HBURST_START_MASK           0x1fff0000
3221 /* Length of the colorburst */
3222 # define TV_HBURST_LEN_SHIFT            0
3223 # define TV_HBURST_LEN_MASK             0x0001fff
3224
3225 #define TV_H_CTL_3              _MMIO(0x68038)
3226 /* End of hblank, measured in pixels minus one from start of hsync */
3227 # define TV_HBLANK_END_SHIFT            16
3228 # define TV_HBLANK_END_MASK             0x1fff0000
3229 /* Start of hblank, measured in pixels minus one from start of hsync */
3230 # define TV_HBLANK_START_SHIFT          0
3231 # define TV_HBLANK_START_MASK           0x0001fff
3232
3233 #define TV_V_CTL_1              _MMIO(0x6803c)
3234 /* XXX */
3235 # define TV_NBR_END_SHIFT               16
3236 # define TV_NBR_END_MASK                0x07ff0000
3237 /* XXX */
3238 # define TV_VI_END_F1_SHIFT             8
3239 # define TV_VI_END_F1_MASK              0x00003f00
3240 /* XXX */
3241 # define TV_VI_END_F2_SHIFT             0
3242 # define TV_VI_END_F2_MASK              0x0000003f
3243
3244 #define TV_V_CTL_2              _MMIO(0x68040)
3245 /* Length of vsync, in half lines */
3246 # define TV_VSYNC_LEN_MASK              0x07ff0000
3247 # define TV_VSYNC_LEN_SHIFT             16
3248 /* Offset of the start of vsync in field 1, measured in one less than the
3249  * number of half lines.
3250  */
3251 # define TV_VSYNC_START_F1_MASK         0x00007f00
3252 # define TV_VSYNC_START_F1_SHIFT        8
3253 /*
3254  * Offset of the start of vsync in field 2, measured in one less than the
3255  * number of half lines.
3256  */
3257 # define TV_VSYNC_START_F2_MASK         0x0000007f
3258 # define TV_VSYNC_START_F2_SHIFT        0
3259
3260 #define TV_V_CTL_3              _MMIO(0x68044)
3261 /* Enables generation of the equalization signal */
3262 # define TV_EQUAL_ENA                   (1 << 31)
3263 /* Length of vsync, in half lines */
3264 # define TV_VEQ_LEN_MASK                0x007f0000
3265 # define TV_VEQ_LEN_SHIFT               16
3266 /* Offset of the start of equalization in field 1, measured in one less than
3267  * the number of half lines.
3268  */
3269 # define TV_VEQ_START_F1_MASK           0x0007f00
3270 # define TV_VEQ_START_F1_SHIFT          8
3271 /*
3272  * Offset of the start of equalization in field 2, measured in one less than
3273  * the number of half lines.
3274  */
3275 # define TV_VEQ_START_F2_MASK           0x000007f
3276 # define TV_VEQ_START_F2_SHIFT          0
3277
3278 #define TV_V_CTL_4              _MMIO(0x68048)
3279 /*
3280  * Offset to start of vertical colorburst, measured in one less than the
3281  * number of lines from vertical start.
3282  */
3283 # define TV_VBURST_START_F1_MASK        0x003f0000
3284 # define TV_VBURST_START_F1_SHIFT       16
3285 /*
3286  * Offset to the end of vertical colorburst, measured in one less than the
3287  * number of lines from the start of NBR.
3288  */
3289 # define TV_VBURST_END_F1_MASK          0x000000ff
3290 # define TV_VBURST_END_F1_SHIFT         0
3291
3292 #define TV_V_CTL_5              _MMIO(0x6804c)
3293 /*
3294  * Offset to start of vertical colorburst, measured in one less than the
3295  * number of lines from vertical start.
3296  */
3297 # define TV_VBURST_START_F2_MASK        0x003f0000
3298 # define TV_VBURST_START_F2_SHIFT       16
3299 /*
3300  * Offset to the end of vertical colorburst, measured in one less than the
3301  * number of lines from the start of NBR.
3302  */
3303 # define TV_VBURST_END_F2_MASK          0x000000ff
3304 # define TV_VBURST_END_F2_SHIFT         0
3305
3306 #define TV_V_CTL_6              _MMIO(0x68050)
3307 /*
3308  * Offset to start of vertical colorburst, measured in one less than the
3309  * number of lines from vertical start.
3310  */
3311 # define TV_VBURST_START_F3_MASK        0x003f0000
3312 # define TV_VBURST_START_F3_SHIFT       16
3313 /*
3314  * Offset to the end of vertical colorburst, measured in one less than the
3315  * number of lines from the start of NBR.
3316  */
3317 # define TV_VBURST_END_F3_MASK          0x000000ff
3318 # define TV_VBURST_END_F3_SHIFT         0
3319
3320 #define TV_V_CTL_7              _MMIO(0x68054)
3321 /*
3322  * Offset to start of vertical colorburst, measured in one less than the
3323  * number of lines from vertical start.
3324  */
3325 # define TV_VBURST_START_F4_MASK        0x003f0000
3326 # define TV_VBURST_START_F4_SHIFT       16
3327 /*
3328  * Offset to the end of vertical colorburst, measured in one less than the
3329  * number of lines from the start of NBR.
3330  */
3331 # define TV_VBURST_END_F4_MASK          0x000000ff
3332 # define TV_VBURST_END_F4_SHIFT         0
3333
3334 #define TV_SC_CTL_1             _MMIO(0x68060)
3335 /* Turns on the first subcarrier phase generation DDA */
3336 # define TV_SC_DDA1_EN                  (1 << 31)
3337 /* Turns on the first subcarrier phase generation DDA */
3338 # define TV_SC_DDA2_EN                  (1 << 30)
3339 /* Turns on the first subcarrier phase generation DDA */
3340 # define TV_SC_DDA3_EN                  (1 << 29)
3341 /* Sets the subcarrier DDA to reset frequency every other field */
3342 # define TV_SC_RESET_EVERY_2            (0 << 24)
3343 /* Sets the subcarrier DDA to reset frequency every fourth field */
3344 # define TV_SC_RESET_EVERY_4            (1 << 24)
3345 /* Sets the subcarrier DDA to reset frequency every eighth field */
3346 # define TV_SC_RESET_EVERY_8            (2 << 24)
3347 /* Sets the subcarrier DDA to never reset the frequency */
3348 # define TV_SC_RESET_NEVER              (3 << 24)
3349 /* Sets the peak amplitude of the colorburst.*/
3350 # define TV_BURST_LEVEL_MASK            0x00ff0000
3351 # define TV_BURST_LEVEL_SHIFT           16
3352 /* Sets the increment of the first subcarrier phase generation DDA */
3353 # define TV_SCDDA1_INC_MASK             0x00000fff
3354 # define TV_SCDDA1_INC_SHIFT            0
3355
3356 #define TV_SC_CTL_2             _MMIO(0x68064)
3357 /* Sets the rollover for the second subcarrier phase generation DDA */
3358 # define TV_SCDDA2_SIZE_MASK            0x7fff0000
3359 # define TV_SCDDA2_SIZE_SHIFT           16
3360 /* Sets the increent of the second subcarrier phase generation DDA */
3361 # define TV_SCDDA2_INC_MASK             0x00007fff
3362 # define TV_SCDDA2_INC_SHIFT            0
3363
3364 #define TV_SC_CTL_3             _MMIO(0x68068)
3365 /* Sets the rollover for the third subcarrier phase generation DDA */
3366 # define TV_SCDDA3_SIZE_MASK            0x7fff0000
3367 # define TV_SCDDA3_SIZE_SHIFT           16
3368 /* Sets the increent of the third subcarrier phase generation DDA */
3369 # define TV_SCDDA3_INC_MASK             0x00007fff
3370 # define TV_SCDDA3_INC_SHIFT            0
3371
3372 #define TV_WIN_POS              _MMIO(0x68070)
3373 /* X coordinate of the display from the start of horizontal active */
3374 # define TV_XPOS_MASK                   0x1fff0000
3375 # define TV_XPOS_SHIFT                  16
3376 /* Y coordinate of the display from the start of vertical active (NBR) */
3377 # define TV_YPOS_MASK                   0x00000fff
3378 # define TV_YPOS_SHIFT                  0
3379
3380 #define TV_WIN_SIZE             _MMIO(0x68074)
3381 /* Horizontal size of the display window, measured in pixels*/
3382 # define TV_XSIZE_MASK                  0x1fff0000
3383 # define TV_XSIZE_SHIFT                 16
3384 /*
3385  * Vertical size of the display window, measured in pixels.
3386  *
3387  * Must be even for interlaced modes.
3388  */
3389 # define TV_YSIZE_MASK                  0x00000fff
3390 # define TV_YSIZE_SHIFT                 0
3391
3392 #define TV_FILTER_CTL_1         _MMIO(0x68080)
3393 /*
3394  * Enables automatic scaling calculation.
3395  *
3396  * If set, the rest of the registers are ignored, and the calculated values can
3397  * be read back from the register.
3398  */
3399 # define TV_AUTO_SCALE                  (1 << 31)
3400 /*
3401  * Disables the vertical filter.
3402  *
3403  * This is required on modes more than 1024 pixels wide */
3404 # define TV_V_FILTER_BYPASS             (1 << 29)
3405 /* Enables adaptive vertical filtering */
3406 # define TV_VADAPT                      (1 << 28)
3407 # define TV_VADAPT_MODE_MASK            (3 << 26)
3408 /* Selects the least adaptive vertical filtering mode */
3409 # define TV_VADAPT_MODE_LEAST           (0 << 26)
3410 /* Selects the moderately adaptive vertical filtering mode */
3411 # define TV_VADAPT_MODE_MODERATE        (1 << 26)
3412 /* Selects the most adaptive vertical filtering mode */
3413 # define TV_VADAPT_MODE_MOST            (3 << 26)
3414 /*
3415  * Sets the horizontal scaling factor.
3416  *
3417  * This should be the fractional part of the horizontal scaling factor divided
3418  * by the oversampling rate.  TV_HSCALE should be less than 1, and set to:
3419  *
3420  * (src width - 1) / ((oversample * dest width) - 1)
3421  */
3422 # define TV_HSCALE_FRAC_MASK            0x00003fff
3423 # define TV_HSCALE_FRAC_SHIFT           0
3424
3425 #define TV_FILTER_CTL_2         _MMIO(0x68084)
3426 /*
3427  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
3428  *
3429  * TV_VSCALE should be (src height - 1) / ((interlace * dest height) - 1)
3430  */
3431 # define TV_VSCALE_INT_MASK             0x00038000
3432 # define TV_VSCALE_INT_SHIFT            15
3433 /*
3434  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
3435  *
3436  * \sa TV_VSCALE_INT_MASK
3437  */
3438 # define TV_VSCALE_FRAC_MASK            0x00007fff
3439 # define TV_VSCALE_FRAC_SHIFT           0
3440
3441 #define TV_FILTER_CTL_3         _MMIO(0x68088)
3442 /*
3443  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
3444  *
3445  * TV_VSCALE should be (src height - 1) / (1/4 * (dest height - 1))
3446  *
3447  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
3448  */
3449 # define TV_VSCALE_IP_INT_MASK          0x00038000
3450 # define TV_VSCALE_IP_INT_SHIFT         15
3451 /*
3452  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
3453  *
3454  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
3455  *
3456  * \sa TV_VSCALE_IP_INT_MASK
3457  */
3458 # define TV_VSCALE_IP_FRAC_MASK         0x00007fff
3459 # define TV_VSCALE_IP_FRAC_SHIFT                0
3460
3461 #define TV_CC_CONTROL           _MMIO(0x68090)
3462 # define TV_CC_ENABLE                   (1 << 31)
3463 /*
3464  * Specifies which field to send the CC data in.
3465  *
3466  * CC data is usually sent in field 0.
3467  */
3468 # define TV_CC_FID_MASK                 (1 << 27)
3469 # define TV_CC_FID_SHIFT                27
3470 /* Sets the horizontal position of the CC data.  Usually 135. */
3471 # define TV_CC_HOFF_MASK                0x03ff0000
3472 # define TV_CC_HOFF_SHIFT               16
3473 /* Sets the vertical position of the CC data.  Usually 21 */
3474 # define TV_CC_LINE_MASK                0x0000003f
3475 # define TV_CC_LINE_SHIFT               0
3476
3477 #define TV_CC_DATA              _MMIO(0x68094)
3478 # define TV_CC_RDY                      (1 << 31)
3479 /* Second word of CC data to be transmitted. */
3480 # define TV_CC_DATA_2_MASK              0x007f0000
3481 # define TV_CC_DATA_2_SHIFT             16
3482 /* First word of CC data to be transmitted. */
3483 # define TV_CC_DATA_1_MASK              0x0000007f
3484 # define TV_CC_DATA_1_SHIFT             0
3485
3486 #define TV_H_LUMA(i)            _MMIO(0x68100 + (i) * 4) /* 60 registers */
3487 #define TV_H_CHROMA(i)          _MMIO(0x68200 + (i) * 4) /* 60 registers */
3488 #define TV_V_LUMA(i)            _MMIO(0x68300 + (i) * 4) /* 43 registers */
3489 #define TV_V_CHROMA(i)          _MMIO(0x68400 + (i) * 4) /* 43 registers */
3490
3491 /* Display Port */
3492 #define DP_A                    _MMIO(0x64000) /* eDP */
3493 #define DP_B                    _MMIO(0x64100)
3494 #define DP_C                    _MMIO(0x64200)
3495 #define DP_D                    _MMIO(0x64300)
3496
3497 #define VLV_DP_B                _MMIO(VLV_DISPLAY_BASE + 0x64100)
3498 #define VLV_DP_C                _MMIO(VLV_DISPLAY_BASE + 0x64200)
3499 #define CHV_DP_D                _MMIO(VLV_DISPLAY_BASE + 0x64300)
3500
3501 #define   DP_PORT_EN                    (1 << 31)
3502 #define   DP_PIPE_SEL_SHIFT             30
3503 #define   DP_PIPE_SEL_MASK              (1 << 30)
3504 #define   DP_PIPE_SEL(pipe)             ((pipe) << 30)
3505 #define   DP_PIPE_SEL_SHIFT_IVB         29
3506 #define   DP_PIPE_SEL_MASK_IVB          (3 << 29)
3507 #define   DP_PIPE_SEL_IVB(pipe)         ((pipe) << 29)
3508 #define   DP_PIPE_SEL_SHIFT_CHV         16
3509 #define   DP_PIPE_SEL_MASK_CHV          (3 << 16)
3510 #define   DP_PIPE_SEL_CHV(pipe)         ((pipe) << 16)
3511
3512 /* Link training mode - select a suitable mode for each stage */
3513 #define   DP_LINK_TRAIN_PAT_1           (0 << 28)
3514 #define   DP_LINK_TRAIN_PAT_2           (1 << 28)
3515 #define   DP_LINK_TRAIN_PAT_IDLE        (2 << 28)
3516 #define   DP_LINK_TRAIN_OFF             (3 << 28)
3517 #define   DP_LINK_TRAIN_MASK            (3 << 28)
3518 #define   DP_LINK_TRAIN_SHIFT           28
3519
3520 /* CPT Link training mode */
3521 #define   DP_LINK_TRAIN_PAT_1_CPT       (0 << 8)
3522 #define   DP_LINK_TRAIN_PAT_2_CPT       (1 << 8)
3523 #define   DP_LINK_TRAIN_PAT_IDLE_CPT    (2 << 8)
3524 #define   DP_LINK_TRAIN_OFF_CPT         (3 << 8)
3525 #define   DP_LINK_TRAIN_MASK_CPT        (7 << 8)
3526 #define   DP_LINK_TRAIN_SHIFT_CPT       8
3527
3528 /* Signal voltages. These are mostly controlled by the other end */
3529 #define   DP_VOLTAGE_0_4                (0 << 25)
3530 #define   DP_VOLTAGE_0_6                (1 << 25)
3531 #define   DP_VOLTAGE_0_8                (2 << 25)
3532 #define   DP_VOLTAGE_1_2                (3 << 25)
3533 #define   DP_VOLTAGE_MASK               (7 << 25)
3534 #define   DP_VOLTAGE_SHIFT              25
3535
3536 /* Signal pre-emphasis levels, like voltages, the other end tells us what
3537  * they want
3538  */
3539 #define   DP_PRE_EMPHASIS_0             (0 << 22)
3540 #define   DP_PRE_EMPHASIS_3_5           (1 << 22)
3541 #define   DP_PRE_EMPHASIS_6             (2 << 22)
3542 #define   DP_PRE_EMPHASIS_9_5           (3 << 22)
3543 #define   DP_PRE_EMPHASIS_MASK          (7 << 22)
3544 #define   DP_PRE_EMPHASIS_SHIFT         22
3545
3546 /* How many wires to use. I guess 3 was too hard */
3547 #define   DP_PORT_WIDTH(width)          (((width) - 1) << 19)
3548 #define   DP_PORT_WIDTH_MASK            (7 << 19)
3549 #define   DP_PORT_WIDTH_SHIFT           19
3550
3551 /* Mystic DPCD version 1.1 special mode */
3552 #define   DP_ENHANCED_FRAMING           (1 << 18)
3553
3554 /* eDP */
3555 #define   DP_PLL_FREQ_270MHZ            (0 << 16)
3556 #define   DP_PLL_FREQ_162MHZ            (1 << 16)
3557 #define   DP_PLL_FREQ_MASK              (3 << 16)
3558
3559 /* locked once port is enabled */
3560 #define   DP_PORT_REVERSAL              (1 << 15)
3561
3562 /* eDP */
3563 #define   DP_PLL_ENABLE                 (1 << 14)
3564
3565 /* sends the clock on lane 15 of the PEG for debug */
3566 #define   DP_CLOCK_OUTPUT_ENABLE        (1 << 13)
3567
3568 #define   DP_SCRAMBLING_DISABLE         (1 << 12)
3569 #define   DP_SCRAMBLING_DISABLE_IRONLAKE        (1 << 7)
3570
3571 /* limit RGB values to avoid confusing TVs */
3572 #define   DP_COLOR_RANGE_16_235         (1 << 8)
3573
3574 /* Turn on the audio link */
3575 #define   DP_AUDIO_OUTPUT_ENABLE        (1 << 6)
3576
3577 /* vs and hs sync polarity */
3578 #define   DP_SYNC_VS_HIGH               (1 << 4)
3579 #define   DP_SYNC_HS_HIGH               (1 << 3)
3580
3581 /* A fantasy */
3582 #define   DP_DETECTED                   (1 << 2)
3583
3584 /* The aux channel provides a way to talk to the
3585  * signal sink for DDC etc. Max packet size supported
3586  * is 20 bytes in each direction, hence the 5 fixed
3587  * data registers
3588  */
3589 #define _DPA_AUX_CH_CTL         (DISPLAY_MMIO_BASE(dev_priv) + 0x64010)
3590 #define _DPA_AUX_CH_DATA1       (DISPLAY_MMIO_BASE(dev_priv) + 0x64014)
3591
3592 #define _DPB_AUX_CH_CTL         (DISPLAY_MMIO_BASE(dev_priv) + 0x64110)
3593 #define _DPB_AUX_CH_DATA1       (DISPLAY_MMIO_BASE(dev_priv) + 0x64114)
3594
3595 #define DP_AUX_CH_CTL(aux_ch)   _MMIO_PORT(aux_ch, _DPA_AUX_CH_CTL, _DPB_AUX_CH_CTL)
3596 #define DP_AUX_CH_DATA(aux_ch, i)       _MMIO(_PORT(aux_ch, _DPA_AUX_CH_DATA1, _DPB_AUX_CH_DATA1) + (i) * 4) /* 5 registers */
3597
3598 #define   DP_AUX_CH_CTL_SEND_BUSY           (1 << 31)
3599 #define   DP_AUX_CH_CTL_DONE                (1 << 30)
3600 #define   DP_AUX_CH_CTL_INTERRUPT           (1 << 29)
3601 #define   DP_AUX_CH_CTL_TIME_OUT_ERROR      (1 << 28)
3602 #define   DP_AUX_CH_CTL_TIME_OUT_400us      (0 << 26)
3603 #define   DP_AUX_CH_CTL_TIME_OUT_600us      (1 << 26)
3604 #define   DP_AUX_CH_CTL_TIME_OUT_800us      (2 << 26)
3605 #define   DP_AUX_CH_CTL_TIME_OUT_MAX        (3 << 26) /* Varies per platform */
3606 #define   DP_AUX_CH_CTL_TIME_OUT_MASK       (3 << 26)
3607 #define   DP_AUX_CH_CTL_RECEIVE_ERROR       (1 << 25)
3608 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_MASK    (0x1f << 20)
3609 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_SHIFT   20
3610 #define   DP_AUX_CH_CTL_PRECHARGE_2US_MASK   (0xf << 16)
3611 #define   DP_AUX_CH_CTL_PRECHARGE_2US_SHIFT  16
3612 #define   DP_AUX_CH_CTL_AUX_AKSV_SELECT     (1 << 15)
3613 #define   DP_AUX_CH_CTL_MANCHESTER_TEST     (1 << 14)
3614 #define   DP_AUX_CH_CTL_SYNC_TEST           (1 << 13)
3615 #define   DP_AUX_CH_CTL_DEGLITCH_TEST       (1 << 12)
3616 #define   DP_AUX_CH_CTL_PRECHARGE_TEST      (1 << 11)
3617 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_MASK    (0x7ff)
3618 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_SHIFT   0
3619 #define   DP_AUX_CH_CTL_PSR_DATA_AUX_REG_SKL    (1 << 14)
3620 #define   DP_AUX_CH_CTL_FS_DATA_AUX_REG_SKL     (1 << 13)
3621 #define   DP_AUX_CH_CTL_GTC_DATA_AUX_REG_SKL    (1 << 12)
3622 #define   DP_AUX_CH_CTL_TBT_IO                  (1 << 11)
3623 #define   DP_AUX_CH_CTL_FW_SYNC_PULSE_SKL_MASK (0x1f << 5)
3624 #define   DP_AUX_CH_CTL_FW_SYNC_PULSE_SKL(c) (((c) - 1) << 5)
3625 #define   DP_AUX_CH_CTL_SYNC_PULSE_SKL(c)   ((c) - 1)
3626
3627 /*
3628  * Computing GMCH M and N values for the Display Port link
3629  *
3630  * GMCH M/N = dot clock * bytes per pixel / ls_clk * # of lanes
3631  *
3632  * ls_clk (we assume) is the DP link clock (1.62 or 2.7 GHz)
3633  *
3634  * The GMCH value is used internally
3635  *
3636  * bytes_per_pixel is the number of bytes coming out of the plane,
3637  * which is after the LUTs, so we want the bytes for our color format.
3638  * For our current usage, this is always 3, one byte for R, G and B.
3639  */
3640 #define _PIPEA_DATA_M_G4X       0x70050
3641 #define _PIPEB_DATA_M_G4X       0x71050
3642
3643 /* Transfer unit size for display port - 1, default is 0x3f (for TU size 64) */
3644 #define  TU_SIZE_MASK           REG_GENMASK(30, 25)
3645 #define  TU_SIZE(x)             REG_FIELD_PREP(TU_SIZE_MASK, (x) - 1) /* default size 64 */
3646
3647 #define  DATA_LINK_M_N_MASK     REG_GENMASK(23, 0)
3648 #define  DATA_LINK_N_MAX        (0x800000)
3649
3650 #define _PIPEA_DATA_N_G4X       0x70054
3651 #define _PIPEB_DATA_N_G4X       0x71054
3652
3653 /*
3654  * Computing Link M and N values for the Display Port link
3655  *
3656  * Link M / N = pixel_clock / ls_clk
3657  *
3658  * (the DP spec calls pixel_clock the 'strm_clk')
3659  *
3660  * The Link value is transmitted in the Main Stream
3661  * Attributes and VB-ID.
3662  */
3663
3664 #define _PIPEA_LINK_M_G4X       0x70060
3665 #define _PIPEB_LINK_M_G4X       0x71060
3666 #define _PIPEA_LINK_N_G4X       0x70064
3667 #define _PIPEB_LINK_N_G4X       0x71064
3668
3669 #define PIPE_DATA_M_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_DATA_M_G4X, _PIPEB_DATA_M_G4X)
3670 #define PIPE_DATA_N_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_DATA_N_G4X, _PIPEB_DATA_N_G4X)
3671 #define PIPE_LINK_M_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_LINK_M_G4X, _PIPEB_LINK_M_G4X)
3672 #define PIPE_LINK_N_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_LINK_N_G4X, _PIPEB_LINK_N_G4X)
3673
3674 /* Display & cursor control */
3675
3676 /* Pipe A */
3677 #define _PIPEADSL               0x70000
3678 #define   PIPEDSL_CURR_FIELD    REG_BIT(31) /* ctg+ */
3679 #define   PIPEDSL_LINE_MASK     REG_GENMASK(19, 0)
3680 #define _PIPEACONF              0x70008
3681 #define   PIPECONF_ENABLE                       REG_BIT(31)
3682 #define   PIPECONF_DOUBLE_WIDE                  REG_BIT(30) /* pre-i965 */
3683 #define   PIPECONF_STATE_ENABLE                 REG_BIT(30) /* i965+ */
3684 #define   PIPECONF_DSI_PLL_LOCKED               REG_BIT(29) /* vlv & pipe A only */
3685 #define   PIPECONF_FRAME_START_DELAY_MASK       REG_GENMASK(28, 27) /* pre-hsw */
3686 #define   PIPECONF_FRAME_START_DELAY(x)         REG_FIELD_PREP(PIPECONF_FRAME_START_DELAY_MASK, (x)) /* pre-hsw: 0-3 */
3687 #define   PIPECONF_PIPE_LOCKED                  REG_BIT(25)
3688 #define   PIPECONF_FORCE_BORDER                 REG_BIT(25)
3689 #define   PIPECONF_GAMMA_MODE_MASK_I9XX         REG_BIT(24) /* gmch */
3690 #define   PIPECONF_GAMMA_MODE_MASK_ILK          REG_GENMASK(25, 24) /* ilk-ivb */
3691 #define   PIPECONF_GAMMA_MODE_8BIT              REG_FIELD_PREP(PIPECONF_GAMMA_MODE_MASK, 0)
3692 #define   PIPECONF_GAMMA_MODE_10BIT             REG_FIELD_PREP(PIPECONF_GAMMA_MODE_MASK, 1)
3693 #define   PIPECONF_GAMMA_MODE_12BIT             REG_FIELD_PREP(PIPECONF_GAMMA_MODE_MASK_ILK, 2) /* ilk-ivb */
3694 #define   PIPECONF_GAMMA_MODE_SPLIT             REG_FIELD_PREP(PIPECONF_GAMMA_MODE_MASK_ILK, 3) /* ivb */
3695 #define   PIPECONF_GAMMA_MODE(x)                REG_FIELD_PREP(PIPECONF_GAMMA_MODE_MASK_ILK, (x)) /* pass in GAMMA_MODE_MODE_* */
3696 #define   PIPECONF_INTERLACE_MASK               REG_GENMASK(23, 21) /* gen3+ */
3697 #define   PIPECONF_INTERLACE_PROGRESSIVE        REG_FIELD_PREP(PIPECONF_INTERLACE_MASK, 0)
3698 #define   PIPECONF_INTERLACE_W_SYNC_SHIFT_PANEL REG_FIELD_PREP(PIPECONF_INTERLACE_MASK, 4) /* gen4 only */
3699 #define   PIPECONF_INTERLACE_W_SYNC_SHIFT       REG_FIELD_PREP(PIPECONF_INTERLACE_MASK, 5) /* gen4 only */
3700 #define   PIPECONF_INTERLACE_W_FIELD_INDICATION REG_FIELD_PREP(PIPECONF_INTERLACE_MASK, 6)
3701 #define   PIPECONF_INTERLACE_FIELD_0_ONLY       REG_FIELD_PREP(PIPECONF_INTERLACE_MASK, 7) /* gen3 only */
3702 /*
3703  * ilk+: PF/D=progressive fetch/display, IF/D=interlaced fetch/display,
3704  * DBL=power saving pixel doubling, PF-ID* requires panel fitter
3705  */
3706 #define   PIPECONF_INTERLACE_MASK_ILK           REG_GENMASK(23, 21) /* ilk+ */
3707 #define   PIPECONF_INTERLACE_MASK_HSW           REG_GENMASK(22, 21) /* hsw+ */
3708 #define   PIPECONF_INTERLACE_PF_PD_ILK          REG_FIELD_PREP(PIPECONF_INTERLACE_MASK_ILK, 0)
3709 #define   PIPECONF_INTERLACE_PF_ID_ILK          REG_FIELD_PREP(PIPECONF_INTERLACE_MASK_ILK, 1)
3710 #define   PIPECONF_INTERLACE_IF_ID_ILK          REG_FIELD_PREP(PIPECONF_INTERLACE_MASK_ILK, 3)
3711 #define   PIPECONF_INTERLACE_IF_ID_DBL_ILK      REG_FIELD_PREP(PIPECONF_INTERLACE_MASK_ILK, 4) /* ilk/snb only */
3712 #define   PIPECONF_INTERLACE_PF_ID_DBL_ILK      REG_FIELD_PREP(PIPECONF_INTERLACE_MASK_ILK, 5) /* ilk/snb only */
3713 #define   PIPECONF_REFRESH_RATE_ALT_ILK         REG_BIT(20)
3714 #define   PIPECONF_MSA_TIMING_DELAY_MASK        REG_GENMASK(19, 18) /* ilk/snb/ivb */
3715 #define   PIPECONF_MSA_TIMING_DELAY(x)          REG_FIELD_PREP(PIPECONF_MSA_TIMING_DELAY_MASK, (x))
3716 #define   PIPECONF_CXSR_DOWNCLOCK               REG_BIT(16)
3717 #define   PIPECONF_REFRESH_RATE_ALT_VLV         REG_BIT(14)
3718 #define   PIPECONF_COLOR_RANGE_SELECT           REG_BIT(13)
3719 #define   PIPECONF_OUTPUT_COLORSPACE_MASK       REG_GENMASK(12, 11) /* ilk-ivb */
3720 #define   PIPECONF_OUTPUT_COLORSPACE_RGB        REG_FIELD_PREP(PIPECONF_OUTPUT_COLORSPACE_MASK, 0) /* ilk-ivb */
3721 #define   PIPECONF_OUTPUT_COLORSPACE_YUV601     REG_FIELD_PREP(PIPECONF_OUTPUT_COLORSPACE_MASK, 1) /* ilk-ivb */
3722 #define   PIPECONF_OUTPUT_COLORSPACE_YUV709     REG_FIELD_PREP(PIPECONF_OUTPUT_COLORSPACE_MASK, 2) /* ilk-ivb */
3723 #define   PIPECONF_OUTPUT_COLORSPACE_YUV_HSW    REG_BIT(11) /* hsw only */
3724 #define   PIPECONF_BPC_MASK                     REG_GENMASK(7, 5) /* ctg-ivb */
3725 #define   PIPECONF_BPC_8                        REG_FIELD_PREP(PIPECONF_BPC_MASK, 0)
3726 #define   PIPECONF_BPC_10                       REG_FIELD_PREP(PIPECONF_BPC_MASK, 1)
3727 #define   PIPECONF_BPC_6                        REG_FIELD_PREP(PIPECONF_BPC_MASK, 2)
3728 #define   PIPECONF_BPC_12                       REG_FIELD_PREP(PIPECONF_BPC_MASK, 3)
3729 #define   PIPECONF_DITHER_EN                    REG_BIT(4)
3730 #define   PIPECONF_DITHER_TYPE_MASK             REG_GENMASK(3, 2)
3731 #define   PIPECONF_DITHER_TYPE_SP               REG_FIELD_PREP(PIPECONF_DITHER_TYPE_MASK, 0)
3732 #define   PIPECONF_DITHER_TYPE_ST1              REG_FIELD_PREP(PIPECONF_DITHER_TYPE_MASK, 1)
3733 #define   PIPECONF_DITHER_TYPE_ST2              REG_FIELD_PREP(PIPECONF_DITHER_TYPE_MASK, 2)
3734 #define   PIPECONF_DITHER_TYPE_TEMP             REG_FIELD_PREP(PIPECONF_DITHER_TYPE_MASK, 3)
3735 #define _PIPEASTAT              0x70024
3736 #define   PIPE_FIFO_UNDERRUN_STATUS             (1UL << 31)
3737 #define   SPRITE1_FLIP_DONE_INT_EN_VLV          (1UL << 30)
3738 #define   PIPE_CRC_ERROR_ENABLE                 (1UL << 29)
3739 #define   PIPE_CRC_DONE_ENABLE                  (1UL << 28)
3740 #define   PERF_COUNTER2_INTERRUPT_EN            (1UL << 27)
3741 #define   PIPE_GMBUS_EVENT_ENABLE               (1UL << 27)
3742 #define   PLANE_FLIP_DONE_INT_EN_VLV            (1UL << 26)
3743 #define   PIPE_HOTPLUG_INTERRUPT_ENABLE         (1UL << 26)
3744 #define   PIPE_VSYNC_INTERRUPT_ENABLE           (1UL << 25)
3745 #define   PIPE_DISPLAY_LINE_COMPARE_ENABLE      (1UL << 24)
3746 #define   PIPE_DPST_EVENT_ENABLE                (1UL << 23)
3747 #define   SPRITE0_FLIP_DONE_INT_EN_VLV          (1UL << 22)
3748 #define   PIPE_LEGACY_BLC_EVENT_ENABLE          (1UL << 22)
3749 #define   PIPE_ODD_FIELD_INTERRUPT_ENABLE       (1UL << 21)
3750 #define   PIPE_EVEN_FIELD_INTERRUPT_ENABLE      (1UL << 20)
3751 #define   PIPE_B_PSR_INTERRUPT_ENABLE_VLV       (1UL << 19)
3752 #define   PERF_COUNTER_INTERRUPT_EN             (1UL << 19)
3753 #define   PIPE_HOTPLUG_TV_INTERRUPT_ENABLE      (1UL << 18) /* pre-965 */
3754 #define   PIPE_START_VBLANK_INTERRUPT_ENABLE    (1UL << 18) /* 965 or later */
3755 #define   PIPE_FRAMESTART_INTERRUPT_ENABLE      (1UL << 17)
3756 #define   PIPE_VBLANK_INTERRUPT_ENABLE          (1UL << 17)
3757 #define   PIPEA_HBLANK_INT_EN_VLV               (1UL << 16)
3758 #define   PIPE_OVERLAY_UPDATED_ENABLE           (1UL << 16)
3759 #define   SPRITE1_FLIP_DONE_INT_STATUS_VLV      (1UL << 15)
3760 #define   SPRITE0_FLIP_DONE_INT_STATUS_VLV      (1UL << 14)
3761 #define   PIPE_CRC_ERROR_INTERRUPT_STATUS       (1UL << 13)
3762 #define   PIPE_CRC_DONE_INTERRUPT_STATUS        (1UL << 12)
3763 #define   PERF_COUNTER2_INTERRUPT_STATUS        (1UL << 11)
3764 #define   PIPE_GMBUS_INTERRUPT_STATUS           (1UL << 11)
3765 #define   PLANE_FLIP_DONE_INT_STATUS_VLV        (1UL << 10)
3766 #define   PIPE_HOTPLUG_INTERRUPT_STATUS         (1UL << 10)
3767 #define   PIPE_VSYNC_INTERRUPT_STATUS           (1UL << 9)
3768 #define   PIPE_DISPLAY_LINE_COMPARE_STATUS      (1UL << 8)
3769 #define   PIPE_DPST_EVENT_STATUS                (1UL << 7)
3770 #define   PIPE_A_PSR_STATUS_VLV                 (1UL << 6)
3771 #define   PIPE_LEGACY_BLC_EVENT_STATUS          (1UL << 6)
3772 #define   PIPE_ODD_FIELD_INTERRUPT_STATUS       (1UL << 5)
3773 #define   PIPE_EVEN_FIELD_INTERRUPT_STATUS      (1UL << 4)
3774 #define   PIPE_B_PSR_STATUS_VLV                 (1UL << 3)
3775 #define   PERF_COUNTER_INTERRUPT_STATUS         (1UL << 3)
3776 #define   PIPE_HOTPLUG_TV_INTERRUPT_STATUS      (1UL << 2) /* pre-965 */
3777 #define   PIPE_START_VBLANK_INTERRUPT_STATUS    (1UL << 2) /* 965 or later */
3778 #define   PIPE_FRAMESTART_INTERRUPT_STATUS      (1UL << 1)
3779 #define   PIPE_VBLANK_INTERRUPT_STATUS          (1UL << 1)
3780 #define   PIPE_HBLANK_INT_STATUS                (1UL << 0)
3781 #define   PIPE_OVERLAY_UPDATED_STATUS           (1UL << 0)
3782
3783 #define PIPESTAT_INT_ENABLE_MASK                0x7fff0000
3784 #define PIPESTAT_INT_STATUS_MASK                0x0000ffff
3785
3786 #define PIPE_A_OFFSET           0x70000
3787 #define PIPE_B_OFFSET           0x71000
3788 #define PIPE_C_OFFSET           0x72000
3789 #define PIPE_D_OFFSET           0x73000
3790 #define CHV_PIPE_C_OFFSET       0x74000
3791 /*
3792  * There's actually no pipe EDP. Some pipe registers have
3793  * simply shifted from the pipe to the transcoder, while
3794  * keeping their original offset. Thus we need PIPE_EDP_OFFSET
3795  * to access such registers in transcoder EDP.
3796  */
3797 #define PIPE_EDP_OFFSET 0x7f000
3798
3799 /* ICL DSI 0 and 1 */
3800 #define PIPE_DSI0_OFFSET        0x7b000
3801 #define PIPE_DSI1_OFFSET        0x7b800
3802
3803 #define PIPECONF(pipe)          _MMIO_PIPE2(pipe, _PIPEACONF)
3804 #define PIPEDSL(pipe)           _MMIO_PIPE2(pipe, _PIPEADSL)
3805 #define PIPEFRAME(pipe)         _MMIO_PIPE2(pipe, _PIPEAFRAMEHIGH)
3806 #define PIPEFRAMEPIXEL(pipe)    _MMIO_PIPE2(pipe, _PIPEAFRAMEPIXEL)
3807 #define PIPESTAT(pipe)          _MMIO_PIPE2(pipe, _PIPEASTAT)
3808
3809 #define  _PIPEAGCMAX           0x70010
3810 #define  _PIPEBGCMAX           0x71010
3811 #define PIPEGCMAX(pipe, i)     _MMIO_PIPE2(pipe, _PIPEAGCMAX + (i) * 4)
3812
3813 #define _PIPE_ARB_CTL_A                 0x70028 /* icl+ */
3814 #define PIPE_ARB_CTL(pipe)              _MMIO_PIPE2(pipe, _PIPE_ARB_CTL_A)
3815 #define   PIPE_ARB_USE_PROG_SLOTS       REG_BIT(13)
3816
3817 #define _PIPE_MISC_A                    0x70030
3818 #define _PIPE_MISC_B                    0x71030
3819 #define   PIPEMISC_YUV420_ENABLE                REG_BIT(27) /* glk+ */
3820 #define   PIPEMISC_YUV420_MODE_FULL_BLEND       REG_BIT(26) /* glk+ */
3821 #define   PIPEMISC_HDR_MODE_PRECISION           REG_BIT(23) /* icl+ */
3822 #define   PIPEMISC_OUTPUT_COLORSPACE_YUV        REG_BIT(11)
3823 #define   PIPEMISC_PIXEL_ROUNDING_TRUNC         REG_BIT(8) /* tgl+ */
3824 /*
3825  * For Display < 13, Bits 5-7 of PIPE MISC represent DITHER BPC with
3826  * valid values of: 6, 8, 10 BPC.
3827  * ADLP+, the bits 5-7 represent PORT OUTPUT BPC with valid values of:
3828  * 6, 8, 10, 12 BPC.
3829  */
3830 #define   PIPEMISC_BPC_MASK                     REG_GENMASK(7, 5)
3831 #define   PIPEMISC_BPC_8                        REG_FIELD_PREP(PIPEMISC_BPC_MASK, 0)
3832 #define   PIPEMISC_BPC_10                       REG_FIELD_PREP(PIPEMISC_BPC_MASK, 1)
3833 #define   PIPEMISC_BPC_6                        REG_FIELD_PREP(PIPEMISC_BPC_MASK, 2)
3834 #define   PIPEMISC_BPC_12_ADLP                  REG_FIELD_PREP(PIPEMISC_BPC_MASK, 4) /* adlp+ */
3835 #define   PIPEMISC_DITHER_ENABLE                REG_BIT(4)
3836 #define   PIPEMISC_DITHER_TYPE_MASK             REG_GENMASK(3, 2)
3837 #define   PIPEMISC_DITHER_TYPE_SP               REG_FIELD_PREP(PIPEMISC_DITHER_TYPE_MASK, 0)
3838 #define   PIPEMISC_DITHER_TYPE_ST1              REG_FIELD_PREP(PIPEMISC_DITHER_TYPE_MASK, 1)
3839 #define   PIPEMISC_DITHER_TYPE_ST2              REG_FIELD_PREP(PIPEMISC_DITHER_TYPE_MASK, 2)
3840 #define   PIPEMISC_DITHER_TYPE_TEMP             REG_FIELD_PREP(PIPEMISC_DITHER_TYPE_MASK, 3)
3841 #define PIPEMISC(pipe)                  _MMIO_PIPE2(pipe, _PIPE_MISC_A)
3842
3843 #define _PIPE_MISC2_A                                   0x7002C
3844 #define _PIPE_MISC2_B                                   0x7102C
3845 #define   PIPE_MISC2_BUBBLE_COUNTER_MASK        REG_GENMASK(31, 24)
3846 #define   PIPE_MISC2_BUBBLE_COUNTER_SCALER_EN   REG_FIELD_PREP(PIPE_MISC2_BUBBLE_COUNTER_MASK, 80)
3847 #define   PIPE_MISC2_BUBBLE_COUNTER_SCALER_DIS  REG_FIELD_PREP(PIPE_MISC2_BUBBLE_COUNTER_MASK, 20)
3848 #define PIPE_MISC2(pipe)                                        _MMIO_PIPE2(pipe, _PIPE_MISC2_A)
3849
3850 /* Skylake+ pipe bottom (background) color */
3851 #define _SKL_BOTTOM_COLOR_A             0x70034
3852 #define   SKL_BOTTOM_COLOR_GAMMA_ENABLE         REG_BIT(31)
3853 #define   SKL_BOTTOM_COLOR_CSC_ENABLE           REG_BIT(30)
3854 #define SKL_BOTTOM_COLOR(pipe)          _MMIO_PIPE2(pipe, _SKL_BOTTOM_COLOR_A)
3855
3856 #define _ICL_PIPE_A_STATUS                      0x70058
3857 #define ICL_PIPESTATUS(pipe)                    _MMIO_PIPE2(pipe, _ICL_PIPE_A_STATUS)
3858 #define   PIPE_STATUS_UNDERRUN                          REG_BIT(31)
3859 #define   PIPE_STATUS_SOFT_UNDERRUN_XELPD               REG_BIT(28)
3860 #define   PIPE_STATUS_HARD_UNDERRUN_XELPD               REG_BIT(27)
3861 #define   PIPE_STATUS_PORT_UNDERRUN_XELPD               REG_BIT(26)
3862
3863 #define VLV_DPFLIPSTAT                          _MMIO(VLV_DISPLAY_BASE + 0x70028)
3864 #define   PIPEB_LINE_COMPARE_INT_EN                     REG_BIT(29)
3865 #define   PIPEB_HLINE_INT_EN                    REG_BIT(28)
3866 #define   PIPEB_VBLANK_INT_EN                   REG_BIT(27)
3867 #define   SPRITED_FLIP_DONE_INT_EN                      REG_BIT(26)
3868 #define   SPRITEC_FLIP_DONE_INT_EN                      REG_BIT(25)
3869 #define   PLANEB_FLIP_DONE_INT_EN                       REG_BIT(24)
3870 #define   PIPE_PSR_INT_EN                       REG_BIT(22)
3871 #define   PIPEA_LINE_COMPARE_INT_EN                     REG_BIT(21)
3872 #define   PIPEA_HLINE_INT_EN                    REG_BIT(20)
3873 #define   PIPEA_VBLANK_INT_EN                   REG_BIT(19)
3874 #define   SPRITEB_FLIP_DONE_INT_EN                      REG_BIT(18)
3875 #define   SPRITEA_FLIP_DONE_INT_EN                      REG_BIT(17)
3876 #define   PLANEA_FLIPDONE_INT_EN                        REG_BIT(16)
3877 #define   PIPEC_LINE_COMPARE_INT_EN                     REG_BIT(13)
3878 #define   PIPEC_HLINE_INT_EN                    REG_BIT(12)
3879 #define   PIPEC_VBLANK_INT_EN                   REG_BIT(11)
3880 #define   SPRITEF_FLIPDONE_INT_EN                       REG_BIT(10)
3881 #define   SPRITEE_FLIPDONE_INT_EN                       REG_BIT(9)
3882 #define   PLANEC_FLIPDONE_INT_EN                        REG_BIT(8)
3883
3884 #define DPINVGTT                                _MMIO(VLV_DISPLAY_BASE + 0x7002c) /* VLV/CHV only */
3885 #define   DPINVGTT_EN_MASK_CHV                          REG_GENMASK(27, 16)
3886 #define   DPINVGTT_EN_MASK_VLV                          REG_GENMASK(23, 16)
3887 #define   SPRITEF_INVALID_GTT_INT_EN                    REG_BIT(27)
3888 #define   SPRITEE_INVALID_GTT_INT_EN                    REG_BIT(26)
3889 #define   PLANEC_INVALID_GTT_INT_EN                     REG_BIT(25)
3890 #define   CURSORC_INVALID_GTT_INT_EN                    REG_BIT(24)
3891 #define   CURSORB_INVALID_GTT_INT_EN                    REG_BIT(23)
3892 #define   CURSORA_INVALID_GTT_INT_EN                    REG_BIT(22)
3893 #define   SPRITED_INVALID_GTT_INT_EN                    REG_BIT(21)
3894 #define   SPRITEC_INVALID_GTT_INT_EN                    REG_BIT(20)
3895 #define   PLANEB_INVALID_GTT_INT_EN                     REG_BIT(19)
3896 #define   SPRITEB_INVALID_GTT_INT_EN                    REG_BIT(18)
3897 #define   SPRITEA_INVALID_GTT_INT_EN                    REG_BIT(17)
3898 #define   PLANEA_INVALID_GTT_INT_EN                     REG_BIT(16)
3899 #define   DPINVGTT_STATUS_MASK_CHV                      REG_GENMASK(11, 0)
3900 #define   DPINVGTT_STATUS_MASK_VLV                      REG_GENMASK(7, 0)
3901 #define   SPRITEF_INVALID_GTT_STATUS                    REG_BIT(11)
3902 #define   SPRITEE_INVALID_GTT_STATUS                    REG_BIT(10)
3903 #define   PLANEC_INVALID_GTT_STATUS                     REG_BIT(9)
3904 #define   CURSORC_INVALID_GTT_STATUS                    REG_BIT(8)
3905 #define   CURSORB_INVALID_GTT_STATUS                    REG_BIT(7)
3906 #define   CURSORA_INVALID_GTT_STATUS                    REG_BIT(6)
3907 #define   SPRITED_INVALID_GTT_STATUS                    REG_BIT(5)
3908 #define   SPRITEC_INVALID_GTT_STATUS                    REG_BIT(4)
3909 #define   PLANEB_INVALID_GTT_STATUS                     REG_BIT(3)
3910 #define   SPRITEB_INVALID_GTT_STATUS                    REG_BIT(2)
3911 #define   SPRITEA_INVALID_GTT_STATUS                    REG_BIT(1)
3912 #define   PLANEA_INVALID_GTT_STATUS                     REG_BIT(0)
3913
3914 #define DSPARB                  _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x70030)
3915 #define   DSPARB_CSTART_MASK    (0x7f << 7)
3916 #define   DSPARB_CSTART_SHIFT   7
3917 #define   DSPARB_BSTART_MASK    (0x7f)
3918 #define   DSPARB_BSTART_SHIFT   0
3919 #define   DSPARB_BEND_SHIFT     9 /* on 855 */
3920 #define   DSPARB_AEND_SHIFT     0
3921 #define   DSPARB_SPRITEA_SHIFT_VLV      0
3922 #define   DSPARB_SPRITEA_MASK_VLV       (0xff << 0)
3923 #define   DSPARB_SPRITEB_SHIFT_VLV      8
3924 #define   DSPARB_SPRITEB_MASK_VLV       (0xff << 8)
3925 #define   DSPARB_SPRITEC_SHIFT_VLV      16
3926 #define   DSPARB_SPRITEC_MASK_VLV       (0xff << 16)
3927 #define   DSPARB_SPRITED_SHIFT_VLV      24
3928 #define   DSPARB_SPRITED_MASK_VLV       (0xff << 24)
3929 #define DSPARB2                         _MMIO(VLV_DISPLAY_BASE + 0x70060) /* vlv/chv */
3930 #define   DSPARB_SPRITEA_HI_SHIFT_VLV   0
3931 #define   DSPARB_SPRITEA_HI_MASK_VLV    (0x1 << 0)
3932 #define   DSPARB_SPRITEB_HI_SHIFT_VLV   4
3933 #define   DSPARB_SPRITEB_HI_MASK_VLV    (0x1 << 4)
3934 #define   DSPARB_SPRITEC_HI_SHIFT_VLV   8
3935 #define   DSPARB_SPRITEC_HI_MASK_VLV    (0x1 << 8)
3936 #define   DSPARB_SPRITED_HI_SHIFT_VLV   12
3937 #define   DSPARB_SPRITED_HI_MASK_VLV    (0x1 << 12)
3938 #define   DSPARB_SPRITEE_HI_SHIFT_VLV   16
3939 #define   DSPARB_SPRITEE_HI_MASK_VLV    (0x1 << 16)
3940 #define   DSPARB_SPRITEF_HI_SHIFT_VLV   20
3941 #define   DSPARB_SPRITEF_HI_MASK_VLV    (0x1 << 20)
3942 #define DSPARB3                         _MMIO(VLV_DISPLAY_BASE + 0x7006c) /* chv */
3943 #define   DSPARB_SPRITEE_SHIFT_VLV      0
3944 #define   DSPARB_SPRITEE_MASK_VLV       (0xff << 0)
3945 #define   DSPARB_SPRITEF_SHIFT_VLV      8
3946 #define   DSPARB_SPRITEF_MASK_VLV       (0xff << 8)
3947
3948 /* pnv/gen4/g4x/vlv/chv */
3949 #define DSPFW1          _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x70034)
3950 #define   DSPFW_SR_SHIFT                23
3951 #define   DSPFW_SR_MASK                 (0x1ff << 23)
3952 #define   DSPFW_CURSORB_SHIFT           16
3953 #define   DSPFW_CURSORB_MASK            (0x3f << 16)
3954 #define   DSPFW_PLANEB_SHIFT            8
3955 #define   DSPFW_PLANEB_MASK             (0x7f << 8)
3956 #define   DSPFW_PLANEB_MASK_VLV         (0xff << 8) /* vlv/chv */
3957 #define   DSPFW_PLANEA_SHIFT            0
3958 #define   DSPFW_PLANEA_MASK             (0x7f << 0)
3959 #define   DSPFW_PLANEA_MASK_VLV         (0xff << 0) /* vlv/chv */
3960 #define DSPFW2          _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x70038)
3961 #define   DSPFW_FBC_SR_EN               (1 << 31)         /* g4x */
3962 #define   DSPFW_FBC_SR_SHIFT            28
3963 #define   DSPFW_FBC_SR_MASK             (0x7 << 28) /* g4x */
3964 #define   DSPFW_FBC_HPLL_SR_SHIFT       24
3965 #define   DSPFW_FBC_HPLL_SR_MASK        (0xf << 24) /* g4x */
3966 #define   DSPFW_SPRITEB_SHIFT           (16)
3967 #define   DSPFW_SPRITEB_MASK            (0x7f << 16) /* g4x */
3968 #define   DSPFW_SPRITEB_MASK_VLV        (0xff << 16) /* vlv/chv */
3969 #define   DSPFW_CURSORA_SHIFT           8
3970 #define   DSPFW_CURSORA_MASK            (0x3f << 8)
3971 #define   DSPFW_PLANEC_OLD_SHIFT        0
3972 #define   DSPFW_PLANEC_OLD_MASK         (0x7f << 0) /* pre-gen4 sprite C */
3973 #define   DSPFW_SPRITEA_SHIFT           0
3974 #define   DSPFW_SPRITEA_MASK            (0x7f << 0) /* g4x */
3975 #define   DSPFW_SPRITEA_MASK_VLV        (0xff << 0) /* vlv/chv */
3976 #define DSPFW3          _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x7003c)
3977 #define   DSPFW_HPLL_SR_EN              (1 << 31)
3978 #define   PINEVIEW_SELF_REFRESH_EN      (1 << 30)
3979 #define   DSPFW_CURSOR_SR_SHIFT         24
3980 #define   DSPFW_CURSOR_SR_MASK          (0x3f << 24)
3981 #define   DSPFW_HPLL_CURSOR_SHIFT       16
3982 #define   DSPFW_HPLL_CURSOR_MASK        (0x3f << 16)
3983 #define   DSPFW_HPLL_SR_SHIFT           0
3984 #define   DSPFW_HPLL_SR_MASK            (0x1ff << 0)
3985
3986 /* vlv/chv */
3987 #define DSPFW4          _MMIO(VLV_DISPLAY_BASE + 0x70070)
3988 #define   DSPFW_SPRITEB_WM1_SHIFT       16
3989 #define   DSPFW_SPRITEB_WM1_MASK        (0xff << 16)
3990 #define   DSPFW_CURSORA_WM1_SHIFT       8
3991 #define   DSPFW_CURSORA_WM1_MASK        (0x3f << 8)
3992 #define   DSPFW_SPRITEA_WM1_SHIFT       0
3993 #define   DSPFW_SPRITEA_WM1_MASK        (0xff << 0)
3994 #define DSPFW5          _MMIO(VLV_DISPLAY_BASE + 0x70074)
3995 #define   DSPFW_PLANEB_WM1_SHIFT        24
3996 #define   DSPFW_PLANEB_WM1_MASK         (0xff << 24)
3997 #define   DSPFW_PLANEA_WM1_SHIFT        16
3998 #define   DSPFW_PLANEA_WM1_MASK         (0xff << 16)
3999 #define   DSPFW_CURSORB_WM1_SHIFT       8
4000 #define   DSPFW_CURSORB_WM1_MASK        (0x3f << 8)
4001 #define   DSPFW_CURSOR_SR_WM1_SHIFT     0
4002 #define   DSPFW_CURSOR_SR_WM1_MASK      (0x3f << 0)
4003 #define DSPFW6          _MMIO(VLV_DISPLAY_BASE + 0x70078)
4004 #define   DSPFW_SR_WM1_SHIFT            0
4005 #define   DSPFW_SR_WM1_MASK             (0x1ff << 0)
4006 #define DSPFW7          _MMIO(VLV_DISPLAY_BASE + 0x7007c)
4007 #define DSPFW7_CHV      _MMIO(VLV_DISPLAY_BASE + 0x700b4) /* wtf #1? */
4008 #define   DSPFW_SPRITED_WM1_SHIFT       24
4009 #define   DSPFW_SPRITED_WM1_MASK        (0xff << 24)
4010 #define   DSPFW_SPRITED_SHIFT           16
4011 #define   DSPFW_SPRITED_MASK_VLV        (0xff << 16)
4012 #define   DSPFW_SPRITEC_WM1_SHIFT       8
4013 #define   DSPFW_SPRITEC_WM1_MASK        (0xff << 8)
4014 #define   DSPFW_SPRITEC_SHIFT           0
4015 #define   DSPFW_SPRITEC_MASK_VLV        (0xff << 0)
4016 #define DSPFW8_CHV      _MMIO(VLV_DISPLAY_BASE + 0x700b8)
4017 #define   DSPFW_SPRITEF_WM1_SHIFT       24
4018 #define   DSPFW_SPRITEF_WM1_MASK        (0xff << 24)
4019 #define   DSPFW_SPRITEF_SHIFT           16
4020 #define   DSPFW_SPRITEF_MASK_VLV        (0xff << 16)
4021 #define   DSPFW_SPRITEE_WM1_SHIFT       8
4022 #define   DSPFW_SPRITEE_WM1_MASK        (0xff << 8)
4023 #define   DSPFW_SPRITEE_SHIFT           0
4024 #define   DSPFW_SPRITEE_MASK_VLV        (0xff << 0)
4025 #define DSPFW9_CHV      _MMIO(VLV_DISPLAY_BASE + 0x7007c) /* wtf #2? */
4026 #define   DSPFW_PLANEC_WM1_SHIFT        24
4027 #define   DSPFW_PLANEC_WM1_MASK         (0xff << 24)
4028 #define   DSPFW_PLANEC_SHIFT            16
4029 #define   DSPFW_PLANEC_MASK_VLV         (0xff << 16)
4030 #define   DSPFW_CURSORC_WM1_SHIFT       8
4031 #define   DSPFW_CURSORC_WM1_MASK        (0x3f << 16)
4032 #define   DSPFW_CURSORC_SHIFT           0
4033 #define   DSPFW_CURSORC_MASK            (0x3f << 0)
4034
4035 /* vlv/chv high order bits */
4036 #define DSPHOWM         _MMIO(VLV_DISPLAY_BASE + 0x70064)
4037 #define   DSPFW_SR_HI_SHIFT             24
4038 #define   DSPFW_SR_HI_MASK              (3 << 24) /* 2 bits for chv, 1 for vlv */
4039 #define   DSPFW_SPRITEF_HI_SHIFT        23
4040 #define   DSPFW_SPRITEF_HI_MASK         (1 << 23)
4041 #define   DSPFW_SPRITEE_HI_SHIFT        22
4042 #define   DSPFW_SPRITEE_HI_MASK         (1 << 22)
4043 #define   DSPFW_PLANEC_HI_SHIFT         21
4044 #define   DSPFW_PLANEC_HI_MASK          (1 << 21)
4045 #define   DSPFW_SPRITED_HI_SHIFT        20
4046 #define   DSPFW_SPRITED_HI_MASK         (1 << 20)
4047 #define   DSPFW_SPRITEC_HI_SHIFT        16
4048 #define   DSPFW_SPRITEC_HI_MASK         (1 << 16)
4049 #define   DSPFW_PLANEB_HI_SHIFT         12
4050 #define   DSPFW_PLANEB_HI_MASK          (1 << 12)
4051 #define   DSPFW_SPRITEB_HI_SHIFT        8
4052 #define   DSPFW_SPRITEB_HI_MASK         (1 << 8)
4053 #define   DSPFW_SPRITEA_HI_SHIFT        4
4054 #define   DSPFW_SPRITEA_HI_MASK         (1 << 4)
4055 #define   DSPFW_PLANEA_HI_SHIFT         0
4056 #define   DSPFW_PLANEA_HI_MASK          (1 << 0)
4057 #define DSPHOWM1        _MMIO(VLV_DISPLAY_BASE + 0x70068)
4058 #define   DSPFW_SR_WM1_HI_SHIFT         24
4059 #define   DSPFW_SR_WM1_HI_MASK          (3 << 24) /* 2 bits for chv, 1 for vlv */
4060 #define   DSPFW_SPRITEF_WM1_HI_SHIFT    23
4061 #define   DSPFW_SPRITEF_WM1_HI_MASK     (1 << 23)
4062 #define   DSPFW_SPRITEE_WM1_HI_SHIFT    22
4063 #define   DSPFW_SPRITEE_WM1_HI_MASK     (1 << 22)
4064 #define   DSPFW_PLANEC_WM1_HI_SHIFT     21
4065 #define   DSPFW_PLANEC_WM1_HI_MASK      (1 << 21)
4066 #define   DSPFW_SPRITED_WM1_HI_SHIFT    20
4067 #define   DSPFW_SPRITED_WM1_HI_MASK     (1 << 20)
4068 #define   DSPFW_SPRITEC_WM1_HI_SHIFT    16
4069 #define   DSPFW_SPRITEC_WM1_HI_MASK     (1 << 16)
4070 #define   DSPFW_PLANEB_WM1_HI_SHIFT     12
4071 #define   DSPFW_PLANEB_WM1_HI_MASK      (1 << 12)
4072 #define   DSPFW_SPRITEB_WM1_HI_SHIFT    8
4073 #define   DSPFW_SPRITEB_WM1_HI_MASK     (1 << 8)
4074 #define   DSPFW_SPRITEA_WM1_HI_SHIFT    4
4075 #define   DSPFW_SPRITEA_WM1_HI_MASK     (1 << 4)
4076 #define   DSPFW_PLANEA_WM1_HI_SHIFT     0
4077 #define   DSPFW_PLANEA_WM1_HI_MASK      (1 << 0)
4078
4079 /* drain latency register values*/
4080 #define VLV_DDL(pipe)                   _MMIO(VLV_DISPLAY_BASE + 0x70050 + 4 * (pipe))
4081 #define DDL_CURSOR_SHIFT                24
4082 #define DDL_SPRITE_SHIFT(sprite)        (8 + 8 * (sprite))
4083 #define DDL_PLANE_SHIFT                 0
4084 #define DDL_PRECISION_HIGH              (1 << 7)
4085 #define DDL_PRECISION_LOW               (0 << 7)
4086 #define DRAIN_LATENCY_MASK              0x7f
4087
4088 #define CBR1_VLV                        _MMIO(VLV_DISPLAY_BASE + 0x70400)
4089 #define  CBR_PND_DEADLINE_DISABLE       (1 << 31)
4090 #define  CBR_PWM_CLOCK_MUX_SELECT       (1 << 30)
4091
4092 #define CBR4_VLV                        _MMIO(VLV_DISPLAY_BASE + 0x70450)
4093 #define  CBR_DPLLBMD_PIPE(pipe)         (1 << (7 + (pipe) * 11)) /* pipes B and C */
4094
4095 /* FIFO watermark sizes etc */
4096 #define G4X_FIFO_LINE_SIZE      64
4097 #define I915_FIFO_LINE_SIZE     64
4098 #define I830_FIFO_LINE_SIZE     32
4099
4100 #define VALLEYVIEW_FIFO_SIZE    255
4101 #define G4X_FIFO_SIZE           127
4102 #define I965_FIFO_SIZE          512
4103 #define I945_FIFO_SIZE          127
4104 #define I915_FIFO_SIZE          95
4105 #define I855GM_FIFO_SIZE        127 /* In cachelines */
4106 #define I830_FIFO_SIZE          95
4107
4108 #define VALLEYVIEW_MAX_WM       0xff
4109 #define G4X_MAX_WM              0x3f
4110 #define I915_MAX_WM             0x3f
4111
4112 #define PINEVIEW_DISPLAY_FIFO   512 /* in 64byte unit */
4113 #define PINEVIEW_FIFO_LINE_SIZE 64
4114 #define PINEVIEW_MAX_WM         0x1ff
4115 #define PINEVIEW_DFT_WM         0x3f
4116 #define PINEVIEW_DFT_HPLLOFF_WM 0
4117 #define PINEVIEW_GUARD_WM               10
4118 #define PINEVIEW_CURSOR_FIFO            64
4119 #define PINEVIEW_CURSOR_MAX_WM  0x3f
4120 #define PINEVIEW_CURSOR_DFT_WM  0
4121 #define PINEVIEW_CURSOR_GUARD_WM        5
4122
4123 #define VALLEYVIEW_CURSOR_MAX_WM 64
4124 #define I965_CURSOR_FIFO        64
4125 #define I965_CURSOR_MAX_WM      32
4126 #define I965_CURSOR_DFT_WM      8
4127
4128 /* Watermark register definitions for SKL */
4129 #define _CUR_WM_A_0             0x70140
4130 #define _CUR_WM_B_0             0x71140
4131 #define _CUR_WM_SAGV_A          0x70158
4132 #define _CUR_WM_SAGV_B          0x71158
4133 #define _CUR_WM_SAGV_TRANS_A    0x7015C
4134 #define _CUR_WM_SAGV_TRANS_B    0x7115C
4135 #define _CUR_WM_TRANS_A         0x70168
4136 #define _CUR_WM_TRANS_B         0x71168
4137 #define _PLANE_WM_1_A_0         0x70240
4138 #define _PLANE_WM_1_B_0         0x71240
4139 #define _PLANE_WM_2_A_0         0x70340
4140 #define _PLANE_WM_2_B_0         0x71340
4141 #define _PLANE_WM_SAGV_1_A      0x70258
4142 #define _PLANE_WM_SAGV_1_B      0x71258
4143 #define _PLANE_WM_SAGV_2_A      0x70358
4144 #define _PLANE_WM_SAGV_2_B      0x71358
4145 #define _PLANE_WM_SAGV_TRANS_1_A        0x7025C
4146 #define _PLANE_WM_SAGV_TRANS_1_B        0x7125C
4147 #define _PLANE_WM_SAGV_TRANS_2_A        0x7035C
4148 #define _PLANE_WM_SAGV_TRANS_2_B        0x7135C
4149 #define _PLANE_WM_TRANS_1_A     0x70268
4150 #define _PLANE_WM_TRANS_1_B     0x71268
4151 #define _PLANE_WM_TRANS_2_A     0x70368
4152 #define _PLANE_WM_TRANS_2_B     0x71368
4153 #define   PLANE_WM_EN           (1 << 31)
4154 #define   PLANE_WM_IGNORE_LINES (1 << 30)
4155 #define   PLANE_WM_LINES_MASK   REG_GENMASK(26, 14)
4156 #define   PLANE_WM_BLOCKS_MASK  REG_GENMASK(11, 0)
4157
4158 #define _CUR_WM_0(pipe) _PIPE(pipe, _CUR_WM_A_0, _CUR_WM_B_0)
4159 #define CUR_WM(pipe, level) _MMIO(_CUR_WM_0(pipe) + ((4) * (level)))
4160 #define CUR_WM_SAGV(pipe) _MMIO_PIPE(pipe, _CUR_WM_SAGV_A, _CUR_WM_SAGV_B)
4161 #define CUR_WM_SAGV_TRANS(pipe) _MMIO_PIPE(pipe, _CUR_WM_SAGV_TRANS_A, _CUR_WM_SAGV_TRANS_B)
4162 #define CUR_WM_TRANS(pipe) _MMIO_PIPE(pipe, _CUR_WM_TRANS_A, _CUR_WM_TRANS_B)
4163 #define _PLANE_WM_1(pipe) _PIPE(pipe, _PLANE_WM_1_A_0, _PLANE_WM_1_B_0)
4164 #define _PLANE_WM_2(pipe) _PIPE(pipe, _PLANE_WM_2_A_0, _PLANE_WM_2_B_0)
4165 #define _PLANE_WM_BASE(pipe, plane) \
4166         _PLANE(plane, _PLANE_WM_1(pipe), _PLANE_WM_2(pipe))
4167 #define PLANE_WM(pipe, plane, level) \
4168         _MMIO(_PLANE_WM_BASE(pipe, plane) + ((4) * (level)))
4169 #define _PLANE_WM_SAGV_1(pipe) \
4170         _PIPE(pipe, _PLANE_WM_SAGV_1_A, _PLANE_WM_SAGV_1_B)
4171 #define _PLANE_WM_SAGV_2(pipe) \
4172         _PIPE(pipe, _PLANE_WM_SAGV_2_A, _PLANE_WM_SAGV_2_B)
4173 #define PLANE_WM_SAGV(pipe, plane) \
4174         _MMIO(_PLANE(plane, _PLANE_WM_SAGV_1(pipe), _PLANE_WM_SAGV_2(pipe)))
4175 #define _PLANE_WM_SAGV_TRANS_1(pipe) \
4176         _PIPE(pipe, _PLANE_WM_SAGV_TRANS_1_A, _PLANE_WM_SAGV_TRANS_1_B)
4177 #define _PLANE_WM_SAGV_TRANS_2(pipe) \
4178         _PIPE(pipe, _PLANE_WM_SAGV_TRANS_2_A, _PLANE_WM_SAGV_TRANS_2_B)
4179 #define PLANE_WM_SAGV_TRANS(pipe, plane) \
4180         _MMIO(_PLANE(plane, _PLANE_WM_SAGV_TRANS_1(pipe), _PLANE_WM_SAGV_TRANS_2(pipe)))
4181 #define _PLANE_WM_TRANS_1(pipe) \
4182         _PIPE(pipe, _PLANE_WM_TRANS_1_A, _PLANE_WM_TRANS_1_B)
4183 #define _PLANE_WM_TRANS_2(pipe) \
4184         _PIPE(pipe, _PLANE_WM_TRANS_2_A, _PLANE_WM_TRANS_2_B)
4185 #define PLANE_WM_TRANS(pipe, plane) \
4186         _MMIO(_PLANE(plane, _PLANE_WM_TRANS_1(pipe), _PLANE_WM_TRANS_2(pipe)))
4187
4188 /* define the Watermark register on Ironlake */
4189 #define _WM0_PIPEA_ILK          0x45100
4190 #define _WM0_PIPEB_ILK          0x45104
4191 #define _WM0_PIPEC_IVB          0x45200
4192 #define WM0_PIPE_ILK(pipe)      _MMIO_PIPE3((pipe), _WM0_PIPEA_ILK, \
4193                                             _WM0_PIPEB_ILK, _WM0_PIPEC_IVB)
4194 #define  WM0_PIPE_PRIMARY_MASK  REG_GENMASK(31, 16)
4195 #define  WM0_PIPE_SPRITE_MASK   REG_GENMASK(15, 8)
4196 #define  WM0_PIPE_CURSOR_MASK   REG_GENMASK(7, 0)
4197 #define  WM0_PIPE_PRIMARY(x)    REG_FIELD_PREP(WM0_PIPE_PRIMARY_MASK, (x))
4198 #define  WM0_PIPE_SPRITE(x)     REG_FIELD_PREP(WM0_PIPE_SPRITE_MASK, (x))
4199 #define  WM0_PIPE_CURSOR(x)     REG_FIELD_PREP(WM0_PIPE_CURSOR_MASK, (x))
4200 #define WM1_LP_ILK              _MMIO(0x45108)
4201 #define WM2_LP_ILK              _MMIO(0x4510c)
4202 #define WM3_LP_ILK              _MMIO(0x45110)
4203 #define  WM_LP_ENABLE           REG_BIT(31)
4204 #define  WM_LP_LATENCY_MASK     REG_GENMASK(30, 24)
4205 #define  WM_LP_FBC_MASK_BDW     REG_GENMASK(23, 19)
4206 #define  WM_LP_FBC_MASK_ILK     REG_GENMASK(23, 20)
4207 #define  WM_LP_PRIMARY_MASK     REG_GENMASK(18, 8)
4208 #define  WM_LP_CURSOR_MASK      REG_GENMASK(7, 0)
4209 #define  WM_LP_LATENCY(x)       REG_FIELD_PREP(WM_LP_LATENCY_MASK, (x))
4210 #define  WM_LP_FBC_BDW(x)       REG_FIELD_PREP(WM_LP_FBC_MASK_BDW, (x))
4211 #define  WM_LP_FBC_ILK(x)       REG_FIELD_PREP(WM_LP_FBC_MASK_ILK, (x))
4212 #define  WM_LP_PRIMARY(x)       REG_FIELD_PREP(WM_LP_PRIMARY_MASK, (x))
4213 #define  WM_LP_CURSOR(x)        REG_FIELD_PREP(WM_LP_CURSOR_MASK, (x))
4214 #define WM1S_LP_ILK             _MMIO(0x45120)
4215 #define WM2S_LP_IVB             _MMIO(0x45124)
4216 #define WM3S_LP_IVB             _MMIO(0x45128)
4217 #define  WM_LP_SPRITE_ENABLE    REG_BIT(31) /* ilk/snb WM1S only */
4218 #define  WM_LP_SPRITE_MASK      REG_GENMASK(10, 0)
4219 #define  WM_LP_SPRITE(x)        REG_FIELD_PREP(WM_LP_SPRITE_MASK, (x))
4220
4221 /*
4222  * The two pipe frame counter registers are not synchronized, so
4223  * reading a stable value is somewhat tricky. The following code
4224  * should work:
4225  *
4226  *  do {
4227  *    high1 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
4228  *             PIPE_FRAME_HIGH_SHIFT;
4229  *    low1 =  ((INREG(PIPEAFRAMEPIXEL) & PIPE_FRAME_LOW_MASK) >>
4230  *             PIPE_FRAME_LOW_SHIFT);
4231  *    high2 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
4232  *             PIPE_FRAME_HIGH_SHIFT);
4233  *  } while (high1 != high2);
4234  *  frame = (high1 << 8) | low1;
4235  */
4236 #define _PIPEAFRAMEHIGH          0x70040
4237 #define   PIPE_FRAME_HIGH_MASK    0x0000ffff
4238 #define   PIPE_FRAME_HIGH_SHIFT   0
4239 #define _PIPEAFRAMEPIXEL         0x70044
4240 #define   PIPE_FRAME_LOW_MASK     0xff000000
4241 #define   PIPE_FRAME_LOW_SHIFT    24
4242 #define   PIPE_PIXEL_MASK         0x00ffffff
4243 #define   PIPE_PIXEL_SHIFT        0
4244 /* GM45+ just has to be different */
4245 #define _PIPEA_FRMCOUNT_G4X     0x70040
4246 #define _PIPEA_FLIPCOUNT_G4X    0x70044
4247 #define PIPE_FRMCOUNT_G4X(pipe) _MMIO_PIPE2(pipe, _PIPEA_FRMCOUNT_G4X)
4248 #define PIPE_FLIPCOUNT_G4X(pipe) _MMIO_PIPE2(pipe, _PIPEA_FLIPCOUNT_G4X)
4249
4250 /* Cursor A & B regs */
4251 #define _CURACNTR               0x70080
4252 /* Old style CUR*CNTR flags (desktop 8xx) */
4253 #define   CURSOR_ENABLE                 REG_BIT(31)
4254 #define   CURSOR_PIPE_GAMMA_ENABLE      REG_BIT(30)
4255 #define   CURSOR_STRIDE_MASK    REG_GENMASK(29, 28)
4256 #define   CURSOR_STRIDE(stride) REG_FIELD_PREP(CURSOR_STRIDE_MASK, ffs(stride) - 9) /* 256,512,1k,2k */
4257 #define   CURSOR_FORMAT_MASK    REG_GENMASK(26, 24)
4258 #define   CURSOR_FORMAT_2C      REG_FIELD_PREP(CURSOR_FORMAT_MASK, 0)
4259 #define   CURSOR_FORMAT_3C      REG_FIELD_PREP(CURSOR_FORMAT_MASK, 1)
4260 #define   CURSOR_FORMAT_4C      REG_FIELD_PREP(CURSOR_FORMAT_MASK, 2)
4261 #define   CURSOR_FORMAT_ARGB    REG_FIELD_PREP(CURSOR_FORMAT_MASK, 4)
4262 #define   CURSOR_FORMAT_XRGB    REG_FIELD_PREP(CURSOR_FORMAT_MASK, 5)
4263 /* New style CUR*CNTR flags */
4264 #define   MCURSOR_ARB_SLOTS_MASK        REG_GENMASK(30, 28) /* icl+ */
4265 #define   MCURSOR_ARB_SLOTS(x)          REG_FIELD_PREP(MCURSOR_ARB_SLOTS_MASK, (x)) /* icl+ */
4266 #define   MCURSOR_PIPE_SEL_MASK         REG_GENMASK(29, 28)
4267 #define   MCURSOR_PIPE_SEL(pipe)        REG_FIELD_PREP(MCURSOR_PIPE_SEL_MASK, (pipe))
4268 #define   MCURSOR_PIPE_GAMMA_ENABLE     REG_BIT(26)
4269 #define   MCURSOR_PIPE_CSC_ENABLE       REG_BIT(24) /* ilk+ */
4270 #define   MCURSOR_ROTATE_180            REG_BIT(15)
4271 #define   MCURSOR_TRICKLE_FEED_DISABLE  REG_BIT(14)
4272 #define   MCURSOR_MODE_MASK             0x27
4273 #define   MCURSOR_MODE_DISABLE          0x00
4274 #define   MCURSOR_MODE_128_32B_AX       0x02
4275 #define   MCURSOR_MODE_256_32B_AX       0x03
4276 #define   MCURSOR_MODE_64_32B_AX        0x07
4277 #define   MCURSOR_MODE_128_ARGB_AX      (0x20 | MCURSOR_MODE_128_32B_AX)
4278 #define   MCURSOR_MODE_256_ARGB_AX      (0x20 | MCURSOR_MODE_256_32B_AX)
4279 #define   MCURSOR_MODE_64_ARGB_AX       (0x20 | MCURSOR_MODE_64_32B_AX)
4280 #define _CURABASE               0x70084
4281 #define _CURAPOS                0x70088
4282 #define   CURSOR_POS_Y_SIGN             REG_BIT(31)
4283 #define   CURSOR_POS_Y_MASK             REG_GENMASK(30, 16)
4284 #define   CURSOR_POS_Y(y)               REG_FIELD_PREP(CURSOR_POS_Y_MASK, (y))
4285 #define   CURSOR_POS_X_SIGN             REG_BIT(15)
4286 #define   CURSOR_POS_X_MASK             REG_GENMASK(14, 0)
4287 #define   CURSOR_POS_X(x)               REG_FIELD_PREP(CURSOR_POS_X_MASK, (x))
4288 #define _CURASIZE               0x700a0 /* 845/865 */
4289 #define   CURSOR_HEIGHT_MASK            REG_GENMASK(21, 12)
4290 #define   CURSOR_HEIGHT(h)              REG_FIELD_PREP(CURSOR_HEIGHT_MASK, (h))
4291 #define   CURSOR_WIDTH_MASK             REG_GENMASK(9, 0)
4292 #define   CURSOR_WIDTH(w)               REG_FIELD_PREP(CURSOR_WIDTH_MASK, (w))
4293 #define _CUR_FBC_CTL_A          0x700a0 /* ivb+ */
4294 #define   CUR_FBC_EN                    REG_BIT(31)
4295 #define   CUR_FBC_HEIGHT_MASK           REG_GENMASK(7, 0)
4296 #define   CUR_FBC_HEIGHT(h)             REG_FIELD_PREP(CUR_FBC_HEIGHT_MASK, (h))
4297 #define _CURASURFLIVE           0x700ac /* g4x+ */
4298 #define _CURBCNTR               0x700c0
4299 #define _CURBBASE               0x700c4
4300 #define _CURBPOS                0x700c8
4301
4302 #define _CURBCNTR_IVB           0x71080
4303 #define _CURBBASE_IVB           0x71084
4304 #define _CURBPOS_IVB            0x71088
4305
4306 #define CURCNTR(pipe) _CURSOR2(pipe, _CURACNTR)
4307 #define CURBASE(pipe) _CURSOR2(pipe, _CURABASE)
4308 #define CURPOS(pipe) _CURSOR2(pipe, _CURAPOS)
4309 #define CURSIZE(pipe) _CURSOR2(pipe, _CURASIZE)
4310 #define CUR_FBC_CTL(pipe) _CURSOR2(pipe, _CUR_FBC_CTL_A)
4311 #define CURSURFLIVE(pipe) _CURSOR2(pipe, _CURASURFLIVE)
4312
4313 #define CURSOR_A_OFFSET 0x70080
4314 #define CURSOR_B_OFFSET 0x700c0
4315 #define CHV_CURSOR_C_OFFSET 0x700e0
4316 #define IVB_CURSOR_B_OFFSET 0x71080
4317 #define IVB_CURSOR_C_OFFSET 0x72080
4318 #define TGL_CURSOR_D_OFFSET 0x73080
4319
4320 /* Display A control */
4321 #define _DSPAADDR_VLV                           0x7017C /* vlv/chv */
4322 #define _DSPACNTR                               0x70180
4323 #define   DISP_ENABLE                   REG_BIT(31)
4324 #define   DISP_PIPE_GAMMA_ENABLE        REG_BIT(30)
4325 #define   DISP_FORMAT_MASK              REG_GENMASK(29, 26)
4326 #define   DISP_FORMAT_8BPP              REG_FIELD_PREP(DISP_FORMAT_MASK, 2)
4327 #define   DISP_FORMAT_BGRA555           REG_FIELD_PREP(DISP_FORMAT_MASK, 3)
4328 #define   DISP_FORMAT_BGRX555           REG_FIELD_PREP(DISP_FORMAT_MASK, 4)
4329 #define   DISP_FORMAT_BGRX565           REG_FIELD_PREP(DISP_FORMAT_MASK, 5)
4330 #define   DISP_FORMAT_BGRX888           REG_FIELD_PREP(DISP_FORMAT_MASK, 6)
4331 #define   DISP_FORMAT_BGRA888           REG_FIELD_PREP(DISP_FORMAT_MASK, 7)
4332 #define   DISP_FORMAT_RGBX101010        REG_FIELD_PREP(DISP_FORMAT_MASK, 8)
4333 #define   DISP_FORMAT_RGBA101010        REG_FIELD_PREP(DISP_FORMAT_MASK, 9)
4334 #define   DISP_FORMAT_BGRX101010        REG_FIELD_PREP(DISP_FORMAT_MASK, 10)
4335 #define   DISP_FORMAT_BGRA101010        REG_FIELD_PREP(DISP_FORMAT_MASK, 11)
4336 #define   DISP_FORMAT_RGBX161616        REG_FIELD_PREP(DISP_FORMAT_MASK, 12)
4337 #define   DISP_FORMAT_RGBX888           REG_FIELD_PREP(DISP_FORMAT_MASK, 14)
4338 #define   DISP_FORMAT_RGBA888           REG_FIELD_PREP(DISP_FORMAT_MASK, 15)
4339 #define   DISP_STEREO_ENABLE            REG_BIT(25)
4340 #define   DISP_PIPE_CSC_ENABLE          REG_BIT(24) /* ilk+ */
4341 #define   DISP_PIPE_SEL_MASK            REG_GENMASK(25, 24)
4342 #define   DISP_PIPE_SEL(pipe)           REG_FIELD_PREP(DISP_PIPE_SEL_MASK, (pipe))
4343 #define   DISP_SRC_KEY_ENABLE           REG_BIT(22)
4344 #define   DISP_LINE_DOUBLE              REG_BIT(20)
4345 #define   DISP_STEREO_POLARITY_SECOND   REG_BIT(18)
4346 #define   DISP_ALPHA_PREMULTIPLY        REG_BIT(16) /* CHV pipe B */
4347 #define   DISP_ROTATE_180               REG_BIT(15)
4348 #define   DISP_TRICKLE_FEED_DISABLE     REG_BIT(14) /* g4x+ */
4349 #define   DISP_TILED                    REG_BIT(10)
4350 #define   DISP_ASYNC_FLIP               REG_BIT(9) /* g4x+ */
4351 #define   DISP_MIRROR                   REG_BIT(8) /* CHV pipe B */
4352 #define _DSPAADDR                               0x70184
4353 #define _DSPASTRIDE                             0x70188
4354 #define _DSPAPOS                                0x7018C /* reserved */
4355 #define   DISP_POS_Y_MASK               REG_GENMASK(31, 0)
4356 #define   DISP_POS_Y(y)                 REG_FIELD_PREP(DISP_POS_Y_MASK, (y))
4357 #define   DISP_POS_X_MASK               REG_GENMASK(15, 0)
4358 #define   DISP_POS_X(x)                 REG_FIELD_PREP(DISP_POS_X_MASK, (x))
4359 #define _DSPASIZE                               0x70190
4360 #define   DISP_HEIGHT_MASK              REG_GENMASK(31, 0)
4361 #define   DISP_HEIGHT(h)                REG_FIELD_PREP(DISP_HEIGHT_MASK, (h))
4362 #define   DISP_WIDTH_MASK               REG_GENMASK(15, 0)
4363 #define   DISP_WIDTH(w)                 REG_FIELD_PREP(DISP_WIDTH_MASK, (w))
4364 #define _DSPASURF                               0x7019C /* 965+ only */
4365 #define   DISP_ADDR_MASK                REG_GENMASK(31, 12)
4366 #define _DSPATILEOFF                            0x701A4 /* 965+ only */
4367 #define   DISP_OFFSET_Y_MASK            REG_GENMASK(31, 16)
4368 #define   DISP_OFFSET_Y(y)              REG_FIELD_PREP(DISP_OFFSET_Y_MASK, (y))
4369 #define   DISP_OFFSET_X_MASK            REG_GENMASK(15, 0)
4370 #define   DISP_OFFSET_X(x)              REG_FIELD_PREP(DISP_OFFSET_X_MASK, (x))
4371 #define _DSPAOFFSET                             0x701A4 /* HSW */
4372 #define _DSPASURFLIVE                           0x701AC
4373 #define _DSPAGAMC                               0x701E0
4374
4375 #define DSPADDR_VLV(plane)      _MMIO_PIPE2(plane, _DSPAADDR_VLV)
4376 #define DSPCNTR(plane)          _MMIO_PIPE2(plane, _DSPACNTR)
4377 #define DSPADDR(plane)          _MMIO_PIPE2(plane, _DSPAADDR)
4378 #define DSPSTRIDE(plane)        _MMIO_PIPE2(plane, _DSPASTRIDE)
4379 #define DSPPOS(plane)           _MMIO_PIPE2(plane, _DSPAPOS)
4380 #define DSPSIZE(plane)          _MMIO_PIPE2(plane, _DSPASIZE)
4381 #define DSPSURF(plane)          _MMIO_PIPE2(plane, _DSPASURF)
4382 #define DSPTILEOFF(plane)       _MMIO_PIPE2(plane, _DSPATILEOFF)
4383 #define DSPLINOFF(plane)        DSPADDR(plane)
4384 #define DSPOFFSET(plane)        _MMIO_PIPE2(plane, _DSPAOFFSET)
4385 #define DSPSURFLIVE(plane)      _MMIO_PIPE2(plane, _DSPASURFLIVE)
4386 #define DSPGAMC(plane, i)       _MMIO(_PIPE2(plane, _DSPAGAMC) + (5 - (i)) * 4) /* plane C only, 6 x u0.8 */
4387
4388 /* CHV pipe B blender and primary plane */
4389 #define _CHV_BLEND_A            0x60a00
4390 #define   CHV_BLEND_MASK        REG_GENMASK(31, 30)
4391 #define   CHV_BLEND_LEGACY      REG_FIELD_PREP(CHV_BLEND_MASK, 0)
4392 #define   CHV_BLEND_ANDROID     REG_FIELD_PREP(CHV_BLEND_MASK, 1)
4393 #define   CHV_BLEND_MPO         REG_FIELD_PREP(CHV_BLEND_MASK, 2)
4394 #define _CHV_CANVAS_A           0x60a04
4395 #define   CHV_CANVAS_RED_MASK   REG_GENMASK(29, 20)
4396 #define   CHV_CANVAS_GREEN_MASK REG_GENMASK(19, 10)
4397 #define   CHV_CANVAS_BLUE_MASK  REG_GENMASK(9, 0)
4398 #define _PRIMPOS_A              0x60a08
4399 #define   PRIM_POS_Y_MASK       REG_GENMASK(31, 16)
4400 #define   PRIM_POS_Y(y)         REG_FIELD_PREP(PRIM_POS_Y_MASK, (y))
4401 #define   PRIM_POS_X_MASK       REG_GENMASK(15, 0)
4402 #define   PRIM_POS_X(x)         REG_FIELD_PREP(PRIM_POS_X_MASK, (x))
4403 #define _PRIMSIZE_A             0x60a0c
4404 #define   PRIM_HEIGHT_MASK      REG_GENMASK(31, 16)
4405 #define   PRIM_HEIGHT(h)        REG_FIELD_PREP(PRIM_HEIGHT_MASK, (h))
4406 #define   PRIM_WIDTH_MASK       REG_GENMASK(15, 0)
4407 #define   PRIM_WIDTH(w)         REG_FIELD_PREP(PRIM_WIDTH_MASK, (w))
4408 #define _PRIMCNSTALPHA_A        0x60a10
4409 #define   PRIM_CONST_ALPHA_ENABLE       REG_BIT(31)
4410 #define   PRIM_CONST_ALPHA_MASK         REG_GENMASK(7, 0)
4411 #define   PRIM_CONST_ALPHA(alpha)       REG_FIELD_PREP(PRIM_CONST_ALPHA_MASK, (alpha))
4412
4413 #define CHV_BLEND(pipe)         _MMIO_TRANS2(pipe, _CHV_BLEND_A)
4414 #define CHV_CANVAS(pipe)        _MMIO_TRANS2(pipe, _CHV_CANVAS_A)
4415 #define PRIMPOS(plane)          _MMIO_TRANS2(plane, _PRIMPOS_A)
4416 #define PRIMSIZE(plane)         _MMIO_TRANS2(plane, _PRIMSIZE_A)
4417 #define PRIMCNSTALPHA(plane)    _MMIO_TRANS2(plane, _PRIMCNSTALPHA_A)
4418
4419 /* Display/Sprite base address macros */
4420 #define DISP_BASEADDR_MASK      (0xfffff000)
4421 #define I915_LO_DISPBASE(val)   ((val) & ~DISP_BASEADDR_MASK)
4422 #define I915_HI_DISPBASE(val)   ((val) & DISP_BASEADDR_MASK)
4423
4424 /*
4425  * VBIOS flags
4426  * gen2:
4427  * [00:06] alm,mgm
4428  * [10:16] all
4429  * [30:32] alm,mgm
4430  * gen3+:
4431  * [00:0f] all
4432  * [10:1f] all
4433  * [30:32] all
4434  */
4435 #define SWF0(i) _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x70410 + (i) * 4)
4436 #define SWF1(i) _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x71410 + (i) * 4)
4437 #define SWF3(i) _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x72414 + (i) * 4)
4438 #define SWF_ILK(i)      _MMIO(0x4F000 + (i) * 4)
4439
4440 /* Pipe B */
4441 #define _PIPEBDSL               (DISPLAY_MMIO_BASE(dev_priv) + 0x71000)
4442 #define _PIPEBCONF              (DISPLAY_MMIO_BASE(dev_priv) + 0x71008)
4443 #define _PIPEBSTAT              (DISPLAY_MMIO_BASE(dev_priv) + 0x71024)
4444 #define _PIPEBFRAMEHIGH         0x71040
4445 #define _PIPEBFRAMEPIXEL        0x71044
4446 #define _PIPEB_FRMCOUNT_G4X     (DISPLAY_MMIO_BASE(dev_priv) + 0x71040)
4447 #define _PIPEB_FLIPCOUNT_G4X    (DISPLAY_MMIO_BASE(dev_priv) + 0x71044)
4448
4449
4450 /* Display B control */
4451 #define _DSPBCNTR               (DISPLAY_MMIO_BASE(dev_priv) + 0x71180)
4452 #define   DISP_ALPHA_TRANS_ENABLE       REG_BIT(15)
4453 #define   DISP_SPRITE_ABOVE_OVERLAY     REG_BIT(0)
4454 #define _DSPBADDR               (DISPLAY_MMIO_BASE(dev_priv) + 0x71184)
4455 #define _DSPBSTRIDE             (DISPLAY_MMIO_BASE(dev_priv) + 0x71188)
4456 #define _DSPBPOS                (DISPLAY_MMIO_BASE(dev_priv) + 0x7118C)
4457 #define _DSPBSIZE               (DISPLAY_MMIO_BASE(dev_priv) + 0x71190)
4458 #define _DSPBSURF               (DISPLAY_MMIO_BASE(dev_priv) + 0x7119C)
4459 #define _DSPBTILEOFF            (DISPLAY_MMIO_BASE(dev_priv) + 0x711A4)
4460 #define _DSPBOFFSET             (DISPLAY_MMIO_BASE(dev_priv) + 0x711A4)
4461 #define _DSPBSURFLIVE           (DISPLAY_MMIO_BASE(dev_priv) + 0x711AC)
4462
4463 /* ICL DSI 0 and 1 */
4464 #define _PIPEDSI0CONF           0x7b008
4465 #define _PIPEDSI1CONF           0x7b808
4466
4467 /* Sprite A control */
4468 #define _DVSACNTR               0x72180
4469 #define   DVS_ENABLE                    REG_BIT(31)
4470 #define   DVS_PIPE_GAMMA_ENABLE         REG_BIT(30)
4471 #define   DVS_YUV_RANGE_CORRECTION_DISABLE      REG_BIT(27)
4472 #define   DVS_FORMAT_MASK               REG_GENMASK(26, 25)
4473 #define   DVS_FORMAT_YUV422             REG_FIELD_PREP(DVS_FORMAT_MASK, 0)
4474 #define   DVS_FORMAT_RGBX101010         REG_FIELD_PREP(DVS_FORMAT_MASK, 1)
4475 #define   DVS_FORMAT_RGBX888            REG_FIELD_PREP(DVS_FORMAT_MASK, 2)
4476 #define   DVS_FORMAT_RGBX161616         REG_FIELD_PREP(DVS_FORMAT_MASK, 3)
4477 #define   DVS_PIPE_CSC_ENABLE           REG_BIT(24)
4478 #define   DVS_SOURCE_KEY                REG_BIT(22)
4479 #define   DVS_RGB_ORDER_XBGR            REG_BIT(20)
4480 #define   DVS_YUV_FORMAT_BT709          REG_BIT(18)
4481 #define   DVS_YUV_ORDER_MASK            REG_GENMASK(17, 16)
4482 #define   DVS_YUV_ORDER_YUYV            REG_FIELD_PREP(DVS_YUV_ORDER_MASK, 0)
4483 #define   DVS_YUV_ORDER_UYVY            REG_FIELD_PREP(DVS_YUV_ORDER_MASK, 1)
4484 #define   DVS_YUV_ORDER_YVYU            REG_FIELD_PREP(DVS_YUV_ORDER_MASK, 2)
4485 #define   DVS_YUV_ORDER_VYUY            REG_FIELD_PREP(DVS_YUV_ORDER_MASK, 3)
4486 #define   DVS_ROTATE_180                REG_BIT(15)
4487 #define   DVS_TRICKLE_FEED_DISABLE      REG_BIT(14)
4488 #define   DVS_TILED                     REG_BIT(10)
4489 #define   DVS_DEST_KEY                  REG_BIT(2)
4490 #define _DVSALINOFF             0x72184
4491 #define _DVSASTRIDE             0x72188
4492 #define _DVSAPOS                0x7218c
4493 #define   DVS_POS_Y_MASK                REG_GENMASK(31, 16)
4494 #define   DVS_POS_Y(y)                  REG_FIELD_PREP(DVS_POS_Y_MASK, (y))
4495 #define   DVS_POS_X_MASK                REG_GENMASK(15, 0)
4496 #define   DVS_POS_X(x)                  REG_FIELD_PREP(DVS_POS_X_MASK, (x))
4497 #define _DVSASIZE               0x72190
4498 #define   DVS_HEIGHT_MASK               REG_GENMASK(31, 16)
4499 #define   DVS_HEIGHT(h)                 REG_FIELD_PREP(DVS_HEIGHT_MASK, (h))
4500 #define   DVS_WIDTH_MASK                REG_GENMASK(15, 0)
4501 #define   DVS_WIDTH(w)                  REG_FIELD_PREP(DVS_WIDTH_MASK, (w))
4502 #define _DVSAKEYVAL             0x72194
4503 #define _DVSAKEYMSK             0x72198
4504 #define _DVSASURF               0x7219c
4505 #define   DVS_ADDR_MASK                 REG_GENMASK(31, 12)
4506 #define _DVSAKEYMAXVAL          0x721a0
4507 #define _DVSATILEOFF            0x721a4
4508 #define   DVS_OFFSET_Y_MASK             REG_GENMASK(31, 16)
4509 #define   DVS_OFFSET_Y(y)               REG_FIELD_PREP(DVS_OFFSET_Y_MASK, (y))
4510 #define   DVS_OFFSET_X_MASK             REG_GENMASK(15, 0)
4511 #define   DVS_OFFSET_X(x)               REG_FIELD_PREP(DVS_OFFSET_X_MASK, (x))
4512 #define _DVSASURFLIVE           0x721ac
4513 #define _DVSAGAMC_G4X           0x721e0 /* g4x */
4514 #define _DVSASCALE              0x72204
4515 #define   DVS_SCALE_ENABLE              REG_BIT(31)
4516 #define   DVS_FILTER_MASK               REG_GENMASK(30, 29)
4517 #define   DVS_FILTER_MEDIUM             REG_FIELD_PREP(DVS_FILTER_MASK, 0)
4518 #define   DVS_FILTER_ENHANCING          REG_FIELD_PREP(DVS_FILTER_MASK, 1)
4519 #define   DVS_FILTER_SOFTENING          REG_FIELD_PREP(DVS_FILTER_MASK, 2)
4520 #define   DVS_VERTICAL_OFFSET_HALF      REG_BIT(28) /* must be enabled below */
4521 #define   DVS_VERTICAL_OFFSET_ENABLE    REG_BIT(27)
4522 #define   DVS_SRC_WIDTH_MASK            REG_GENMASK(26, 16)
4523 #define   DVS_SRC_WIDTH(w)              REG_FIELD_PREP(DVS_SRC_WIDTH_MASK, (w))
4524 #define   DVS_SRC_HEIGHT_MASK           REG_GENMASK(10, 0)
4525 #define   DVS_SRC_HEIGHT(h)             REG_FIELD_PREP(DVS_SRC_HEIGHT_MASK, (h))
4526 #define _DVSAGAMC_ILK           0x72300 /* ilk/snb */
4527 #define _DVSAGAMCMAX_ILK        0x72340 /* ilk/snb */
4528
4529 #define _DVSBCNTR               0x73180
4530 #define _DVSBLINOFF             0x73184
4531 #define _DVSBSTRIDE             0x73188
4532 #define _DVSBPOS                0x7318c
4533 #define _DVSBSIZE               0x73190
4534 #define _DVSBKEYVAL             0x73194
4535 #define _DVSBKEYMSK             0x73198
4536 #define _DVSBSURF               0x7319c
4537 #define _DVSBKEYMAXVAL          0x731a0
4538 #define _DVSBTILEOFF            0x731a4
4539 #define _DVSBSURFLIVE           0x731ac
4540 #define _DVSBGAMC_G4X           0x731e0 /* g4x */
4541 #define _DVSBSCALE              0x73204
4542 #define _DVSBGAMC_ILK           0x73300 /* ilk/snb */
4543 #define _DVSBGAMCMAX_ILK        0x73340 /* ilk/snb */
4544
4545 #define DVSCNTR(pipe) _MMIO_PIPE(pipe, _DVSACNTR, _DVSBCNTR)
4546 #define DVSLINOFF(pipe) _MMIO_PIPE(pipe, _DVSALINOFF, _DVSBLINOFF)
4547 #define DVSSTRIDE(pipe) _MMIO_PIPE(pipe, _DVSASTRIDE, _DVSBSTRIDE)
4548 #define DVSPOS(pipe) _MMIO_PIPE(pipe, _DVSAPOS, _DVSBPOS)
4549 #define DVSSURF(pipe) _MMIO_PIPE(pipe, _DVSASURF, _DVSBSURF)
4550 #define DVSKEYMAX(pipe) _MMIO_PIPE(pipe, _DVSAKEYMAXVAL, _DVSBKEYMAXVAL)
4551 #define DVSSIZE(pipe) _MMIO_PIPE(pipe, _DVSASIZE, _DVSBSIZE)
4552 #define DVSSCALE(pipe) _MMIO_PIPE(pipe, _DVSASCALE, _DVSBSCALE)
4553 #define DVSTILEOFF(pipe) _MMIO_PIPE(pipe, _DVSATILEOFF, _DVSBTILEOFF)
4554 #define DVSKEYVAL(pipe) _MMIO_PIPE(pipe, _DVSAKEYVAL, _DVSBKEYVAL)
4555 #define DVSKEYMSK(pipe) _MMIO_PIPE(pipe, _DVSAKEYMSK, _DVSBKEYMSK)
4556 #define DVSSURFLIVE(pipe) _MMIO_PIPE(pipe, _DVSASURFLIVE, _DVSBSURFLIVE)
4557 #define DVSGAMC_G4X(pipe, i) _MMIO(_PIPE(pipe, _DVSAGAMC_G4X, _DVSBGAMC_G4X) + (5 - (i)) * 4) /* 6 x u0.8 */
4558 #define DVSGAMC_ILK(pipe, i) _MMIO(_PIPE(pipe, _DVSAGAMC_ILK, _DVSBGAMC_ILK) + (i) * 4) /* 16 x u0.10 */
4559 #define DVSGAMCMAX_ILK(pipe, i) _MMIO(_PIPE(pipe, _DVSAGAMCMAX_ILK, _DVSBGAMCMAX_ILK) + (i) * 4) /* 3 x u1.10 */
4560
4561 #define _SPRA_CTL               0x70280
4562 #define   SPRITE_ENABLE                         REG_BIT(31)
4563 #define   SPRITE_PIPE_GAMMA_ENABLE              REG_BIT(30)
4564 #define   SPRITE_YUV_RANGE_CORRECTION_DISABLE   REG_BIT(28)
4565 #define   SPRITE_FORMAT_MASK                    REG_GENMASK(27, 25)
4566 #define   SPRITE_FORMAT_YUV422                  REG_FIELD_PREP(SPRITE_FORMAT_MASK, 0)
4567 #define   SPRITE_FORMAT_RGBX101010              REG_FIELD_PREP(SPRITE_FORMAT_MASK, 1)
4568 #define   SPRITE_FORMAT_RGBX888                 REG_FIELD_PREP(SPRITE_FORMAT_MASK, 2)
4569 #define   SPRITE_FORMAT_RGBX161616              REG_FIELD_PREP(SPRITE_FORMAT_MASK, 3)
4570 #define   SPRITE_FORMAT_YUV444                  REG_FIELD_PREP(SPRITE_FORMAT_MASK, 4)
4571 #define   SPRITE_FORMAT_XR_BGR101010            REG_FIELD_PREP(SPRITE_FORMAT_MASK, 5) /* Extended range */
4572 #define   SPRITE_PIPE_CSC_ENABLE                REG_BIT(24)
4573 #define   SPRITE_SOURCE_KEY                     REG_BIT(22)
4574 #define   SPRITE_RGB_ORDER_RGBX                 REG_BIT(20) /* only for 888 and 161616 */
4575 #define   SPRITE_YUV_TO_RGB_CSC_DISABLE         REG_BIT(19)
4576 #define   SPRITE_YUV_TO_RGB_CSC_FORMAT_BT709    REG_BIT(18) /* 0 is BT601 */
4577 #define   SPRITE_YUV_ORDER_MASK                 REG_GENMASK(17, 16)
4578 #define   SPRITE_YUV_ORDER_YUYV                 REG_FIELD_PREP(SPRITE_YUV_ORDER_MASK, 0)
4579 #define   SPRITE_YUV_ORDER_UYVY                 REG_FIELD_PREP(SPRITE_YUV_ORDER_MASK, 1)
4580 #define   SPRITE_YUV_ORDER_YVYU                 REG_FIELD_PREP(SPRITE_YUV_ORDER_MASK, 2)
4581 #define   SPRITE_YUV_ORDER_VYUY                 REG_FIELD_PREP(SPRITE_YUV_ORDER_MASK, 3)
4582 #define   SPRITE_ROTATE_180                     REG_BIT(15)
4583 #define   SPRITE_TRICKLE_FEED_DISABLE           REG_BIT(14)
4584 #define   SPRITE_PLANE_GAMMA_DISABLE            REG_BIT(13)
4585 #define   SPRITE_TILED                          REG_BIT(10)
4586 #define   SPRITE_DEST_KEY                       REG_BIT(2)
4587 #define _SPRA_LINOFF            0x70284
4588 #define _SPRA_STRIDE            0x70288
4589 #define _SPRA_POS               0x7028c
4590 #define   SPRITE_POS_Y_MASK     REG_GENMASK(31, 16)
4591 #define   SPRITE_POS_Y(y)       REG_FIELD_PREP(SPRITE_POS_Y_MASK, (y))
4592 #define   SPRITE_POS_X_MASK     REG_GENMASK(15, 0)
4593 #define   SPRITE_POS_X(x)       REG_FIELD_PREP(SPRITE_POS_X_MASK, (x))
4594 #define _SPRA_SIZE              0x70290
4595 #define   SPRITE_HEIGHT_MASK    REG_GENMASK(31, 16)
4596 #define   SPRITE_HEIGHT(h)      REG_FIELD_PREP(SPRITE_HEIGHT_MASK, (h))
4597 #define   SPRITE_WIDTH_MASK     REG_GENMASK(15, 0)
4598 #define   SPRITE_WIDTH(w)       REG_FIELD_PREP(SPRITE_WIDTH_MASK, (w))
4599 #define _SPRA_KEYVAL            0x70294
4600 #define _SPRA_KEYMSK            0x70298
4601 #define _SPRA_SURF              0x7029c
4602 #define   SPRITE_ADDR_MASK      REG_GENMASK(31, 12)
4603 #define _SPRA_KEYMAX            0x702a0
4604 #define _SPRA_TILEOFF           0x702a4
4605 #define   SPRITE_OFFSET_Y_MASK  REG_GENMASK(31, 16)
4606 #define   SPRITE_OFFSET_Y(y)    REG_FIELD_PREP(SPRITE_OFFSET_Y_MASK, (y))
4607 #define   SPRITE_OFFSET_X_MASK  REG_GENMASK(15, 0)
4608 #define   SPRITE_OFFSET_X(x)    REG_FIELD_PREP(SPRITE_OFFSET_X_MASK, (x))
4609 #define _SPRA_OFFSET            0x702a4
4610 #define _SPRA_SURFLIVE          0x702ac
4611 #define _SPRA_SCALE             0x70304
4612 #define   SPRITE_SCALE_ENABLE                   REG_BIT(31)
4613 #define   SPRITE_FILTER_MASK                    REG_GENMASK(30, 29)
4614 #define   SPRITE_FILTER_MEDIUM                  REG_FIELD_PREP(SPRITE_FILTER_MASK, 0)
4615 #define   SPRITE_FILTER_ENHANCING               REG_FIELD_PREP(SPRITE_FILTER_MASK, 1)
4616 #define   SPRITE_FILTER_SOFTENING               REG_FIELD_PREP(SPRITE_FILTER_MASK, 2)
4617 #define   SPRITE_VERTICAL_OFFSET_HALF           REG_BIT(28) /* must be enabled below */
4618 #define   SPRITE_VERTICAL_OFFSET_ENABLE         REG_BIT(27)
4619 #define   SPRITE_SRC_WIDTH_MASK                 REG_GENMASK(26, 16)
4620 #define   SPRITE_SRC_WIDTH(w)                   REG_FIELD_PREP(SPRITE_SRC_WIDTH_MASK, (w))
4621 #define   SPRITE_SRC_HEIGHT_MASK                REG_GENMASK(10, 0)
4622 #define   SPRITE_SRC_HEIGHT(h)                  REG_FIELD_PREP(SPRITE_SRC_HEIGHT_MASK, (h))
4623 #define _SPRA_GAMC              0x70400
4624 #define _SPRA_GAMC16            0x70440
4625 #define _SPRA_GAMC17            0x7044c
4626
4627 #define _SPRB_CTL               0x71280
4628 #define _SPRB_LINOFF            0x71284
4629 #define _SPRB_STRIDE            0x71288
4630 #define _SPRB_POS               0x7128c
4631 #define _SPRB_SIZE              0x71290
4632 #define _SPRB_KEYVAL            0x71294
4633 #define _SPRB_KEYMSK            0x71298
4634 #define _SPRB_SURF              0x7129c
4635 #define _SPRB_KEYMAX            0x712a0
4636 #define _SPRB_TILEOFF           0x712a4
4637 #define _SPRB_OFFSET            0x712a4
4638 #define _SPRB_SURFLIVE          0x712ac
4639 #define _SPRB_SCALE             0x71304
4640 #define _SPRB_GAMC              0x71400
4641 #define _SPRB_GAMC16            0x71440
4642 #define _SPRB_GAMC17            0x7144c
4643
4644 #define SPRCTL(pipe) _MMIO_PIPE(pipe, _SPRA_CTL, _SPRB_CTL)
4645 #define SPRLINOFF(pipe) _MMIO_PIPE(pipe, _SPRA_LINOFF, _SPRB_LINOFF)
4646 #define SPRSTRIDE(pipe) _MMIO_PIPE(pipe, _SPRA_STRIDE, _SPRB_STRIDE)
4647 #define SPRPOS(pipe) _MMIO_PIPE(pipe, _SPRA_POS, _SPRB_POS)
4648 #define SPRSIZE(pipe) _MMIO_PIPE(pipe, _SPRA_SIZE, _SPRB_SIZE)
4649 #define SPRKEYVAL(pipe) _MMIO_PIPE(pipe, _SPRA_KEYVAL, _SPRB_KEYVAL)
4650 #define SPRKEYMSK(pipe) _MMIO_PIPE(pipe, _SPRA_KEYMSK, _SPRB_KEYMSK)
4651 #define SPRSURF(pipe) _MMIO_PIPE(pipe, _SPRA_SURF, _SPRB_SURF)
4652 #define SPRKEYMAX(pipe) _MMIO_PIPE(pipe, _SPRA_KEYMAX, _SPRB_KEYMAX)
4653 #define SPRTILEOFF(pipe) _MMIO_PIPE(pipe, _SPRA_TILEOFF, _SPRB_TILEOFF)
4654 #define SPROFFSET(pipe) _MMIO_PIPE(pipe, _SPRA_OFFSET, _SPRB_OFFSET)
4655 #define SPRSCALE(pipe) _MMIO_PIPE(pipe, _SPRA_SCALE, _SPRB_SCALE)
4656 #define SPRGAMC(pipe, i) _MMIO(_PIPE(pipe, _SPRA_GAMC, _SPRB_GAMC) + (i) * 4) /* 16 x u0.10 */
4657 #define SPRGAMC16(pipe, i) _MMIO(_PIPE(pipe, _SPRA_GAMC16, _SPRB_GAMC16) + (i) * 4) /* 3 x u1.10 */
4658 #define SPRGAMC17(pipe, i) _MMIO(_PIPE(pipe, _SPRA_GAMC17, _SPRB_GAMC17) + (i) * 4) /* 3 x u2.10 */
4659 #define SPRSURFLIVE(pipe) _MMIO_PIPE(pipe, _SPRA_SURFLIVE, _SPRB_SURFLIVE)
4660
4661 #define _SPACNTR                (VLV_DISPLAY_BASE + 0x72180)
4662 #define   SP_ENABLE                     REG_BIT(31)
4663 #define   SP_PIPE_GAMMA_ENABLE          REG_BIT(30)
4664 #define   SP_FORMAT_MASK                REG_GENMASK(29, 26)
4665 #define   SP_FORMAT_YUV422              REG_FIELD_PREP(SP_FORMAT_MASK, 0)
4666 #define   SP_FORMAT_8BPP                REG_FIELD_PREP(SP_FORMAT_MASK, 2)
4667 #define   SP_FORMAT_BGR565              REG_FIELD_PREP(SP_FORMAT_MASK, 5)
4668 #define   SP_FORMAT_BGRX8888            REG_FIELD_PREP(SP_FORMAT_MASK, 6)
4669 #define   SP_FORMAT_BGRA8888            REG_FIELD_PREP(SP_FORMAT_MASK, 7)
4670 #define   SP_FORMAT_RGBX1010102         REG_FIELD_PREP(SP_FORMAT_MASK, 8)
4671 #define   SP_FORMAT_RGBA1010102         REG_FIELD_PREP(SP_FORMAT_MASK, 9)
4672 #define   SP_FORMAT_BGRX1010102         REG_FIELD_PREP(SP_FORMAT_MASK, 10) /* CHV pipe B */
4673 #define   SP_FORMAT_BGRA1010102         REG_FIELD_PREP(SP_FORMAT_MASK, 11) /* CHV pipe B */
4674 #define   SP_FORMAT_RGBX8888            REG_FIELD_PREP(SP_FORMAT_MASK, 14)
4675 #define   SP_FORMAT_RGBA8888            REG_FIELD_PREP(SP_FORMAT_MASK, 15)
4676 #define   SP_ALPHA_PREMULTIPLY          REG_BIT(23) /* CHV pipe B */
4677 #define   SP_SOURCE_KEY                 REG_BIT(22)
4678 #define   SP_YUV_FORMAT_BT709           REG_BIT(18)
4679 #define   SP_YUV_ORDER_MASK             REG_GENMASK(17, 16)
4680 #define   SP_YUV_ORDER_YUYV             REG_FIELD_PREP(SP_YUV_ORDER_MASK, 0)
4681 #define   SP_YUV_ORDER_UYVY             REG_FIELD_PREP(SP_YUV_ORDER_MASK, 1)
4682 #define   SP_YUV_ORDER_YVYU             REG_FIELD_PREP(SP_YUV_ORDER_MASK, 2)
4683 #define   SP_YUV_ORDER_VYUY             REG_FIELD_PREP(SP_YUV_ORDER_MASK, 3)
4684 #define   SP_ROTATE_180                 REG_BIT(15)
4685 #define   SP_TILED                      REG_BIT(10)
4686 #define   SP_MIRROR                     REG_BIT(8) /* CHV pipe B */
4687 #define _SPALINOFF              (VLV_DISPLAY_BASE + 0x72184)
4688 #define _SPASTRIDE              (VLV_DISPLAY_BASE + 0x72188)
4689 #define _SPAPOS                 (VLV_DISPLAY_BASE + 0x7218c)
4690 #define   SP_POS_Y_MASK                 REG_GENMASK(31, 16)
4691 #define   SP_POS_Y(y)                   REG_FIELD_PREP(SP_POS_Y_MASK, (y))
4692 #define   SP_POS_X_MASK                 REG_GENMASK(15, 0)
4693 #define   SP_POS_X(x)                   REG_FIELD_PREP(SP_POS_X_MASK, (x))
4694 #define _SPASIZE                (VLV_DISPLAY_BASE + 0x72190)
4695 #define   SP_HEIGHT_MASK                REG_GENMASK(31, 16)
4696 #define   SP_HEIGHT(h)                  REG_FIELD_PREP(SP_HEIGHT_MASK, (h))
4697 #define   SP_WIDTH_MASK                 REG_GENMASK(15, 0)
4698 #define   SP_WIDTH(w)                   REG_FIELD_PREP(SP_WIDTH_MASK, (w))
4699 #define _SPAKEYMINVAL           (VLV_DISPLAY_BASE + 0x72194)
4700 #define _SPAKEYMSK              (VLV_DISPLAY_BASE + 0x72198)
4701 #define _SPASURF                (VLV_DISPLAY_BASE + 0x7219c)
4702 #define   SP_ADDR_MASK                  REG_GENMASK(31, 12)
4703 #define _SPAKEYMAXVAL           (VLV_DISPLAY_BASE + 0x721a0)
4704 #define _SPATILEOFF             (VLV_DISPLAY_BASE + 0x721a4)
4705 #define   SP_OFFSET_Y_MASK              REG_GENMASK(31, 16)
4706 #define   SP_OFFSET_Y(y)                REG_FIELD_PREP(SP_OFFSET_Y_MASK, (y))
4707 #define   SP_OFFSET_X_MASK              REG_GENMASK(15, 0)
4708 #define   SP_OFFSET_X(x)                REG_FIELD_PREP(SP_OFFSET_X_MASK, (x))
4709 #define _SPACONSTALPHA          (VLV_DISPLAY_BASE + 0x721a8)
4710 #define   SP_CONST_ALPHA_ENABLE         REG_BIT(31)
4711 #define   SP_CONST_ALPHA_MASK           REG_GENMASK(7, 0)
4712 #define   SP_CONST_ALPHA(alpha)         REG_FIELD_PREP(SP_CONST_ALPHA_MASK, (alpha))
4713 #define _SPACLRC0               (VLV_DISPLAY_BASE + 0x721d0)
4714 #define   SP_CONTRAST_MASK              REG_GENMASK(26, 18)
4715 #define   SP_CONTRAST(x)                REG_FIELD_PREP(SP_CONTRAST_MASK, (x)) /* u3.6 */
4716 #define   SP_BRIGHTNESS_MASK            REG_GENMASK(7, 0)
4717 #define   SP_BRIGHTNESS(x)              REG_FIELD_PREP(SP_BRIGHTNESS_MASK, (x)) /* s8 */
4718 #define _SPACLRC1               (VLV_DISPLAY_BASE + 0x721d4)
4719 #define   SP_SH_SIN_MASK                REG_GENMASK(26, 16)
4720 #define   SP_SH_SIN(x)                  REG_FIELD_PREP(SP_SH_SIN_MASK, (x)) /* s4.7 */
4721 #define   SP_SH_COS_MASK                REG_GENMASK(9, 0)
4722 #define   SP_SH_COS(x)                  REG_FIELD_PREP(SP_SH_COS_MASK, (x)) /* u3.7 */
4723 #define _SPAGAMC                (VLV_DISPLAY_BASE + 0x721e0)
4724
4725 #define _SPBCNTR                (VLV_DISPLAY_BASE + 0x72280)
4726 #define _SPBLINOFF              (VLV_DISPLAY_BASE + 0x72284)
4727 #define _SPBSTRIDE              (VLV_DISPLAY_BASE + 0x72288)
4728 #define _SPBPOS                 (VLV_DISPLAY_BASE + 0x7228c)
4729 #define _SPBSIZE                (VLV_DISPLAY_BASE + 0x72290)
4730 #define _SPBKEYMINVAL           (VLV_DISPLAY_BASE + 0x72294)
4731 #define _SPBKEYMSK              (VLV_DISPLAY_BASE + 0x72298)
4732 #define _SPBSURF                (VLV_DISPLAY_BASE + 0x7229c)
4733 #define _SPBKEYMAXVAL           (VLV_DISPLAY_BASE + 0x722a0)
4734 #define _SPBTILEOFF             (VLV_DISPLAY_BASE + 0x722a4)
4735 #define _SPBCONSTALPHA          (VLV_DISPLAY_BASE + 0x722a8)
4736 #define _SPBCLRC0               (VLV_DISPLAY_BASE + 0x722d0)
4737 #define _SPBCLRC1               (VLV_DISPLAY_BASE + 0x722d4)
4738 #define _SPBGAMC                (VLV_DISPLAY_BASE + 0x722e0)
4739
4740 #define _VLV_SPR(pipe, plane_id, reg_a, reg_b) \
4741         _PIPE((pipe) * 2 + (plane_id) - PLANE_SPRITE0, (reg_a), (reg_b))
4742 #define _MMIO_VLV_SPR(pipe, plane_id, reg_a, reg_b) \
4743         _MMIO(_VLV_SPR((pipe), (plane_id), (reg_a), (reg_b)))
4744
4745 #define SPCNTR(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPACNTR, _SPBCNTR)
4746 #define SPLINOFF(pipe, plane_id)        _MMIO_VLV_SPR((pipe), (plane_id), _SPALINOFF, _SPBLINOFF)
4747 #define SPSTRIDE(pipe, plane_id)        _MMIO_VLV_SPR((pipe), (plane_id), _SPASTRIDE, _SPBSTRIDE)
4748 #define SPPOS(pipe, plane_id)           _MMIO_VLV_SPR((pipe), (plane_id), _SPAPOS, _SPBPOS)
4749 #define SPSIZE(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPASIZE, _SPBSIZE)
4750 #define SPKEYMINVAL(pipe, plane_id)     _MMIO_VLV_SPR((pipe), (plane_id), _SPAKEYMINVAL, _SPBKEYMINVAL)
4751 #define SPKEYMSK(pipe, plane_id)        _MMIO_VLV_SPR((pipe), (plane_id), _SPAKEYMSK, _SPBKEYMSK)
4752 #define SPSURF(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPASURF, _SPBSURF)
4753 #define SPKEYMAXVAL(pipe, plane_id)     _MMIO_VLV_SPR((pipe), (plane_id), _SPAKEYMAXVAL, _SPBKEYMAXVAL)
4754 #define SPTILEOFF(pipe, plane_id)       _MMIO_VLV_SPR((pipe), (plane_id), _SPATILEOFF, _SPBTILEOFF)
4755 #define SPCONSTALPHA(pipe, plane_id)    _MMIO_VLV_SPR((pipe), (plane_id), _SPACONSTALPHA, _SPBCONSTALPHA)
4756 #define SPCLRC0(pipe, plane_id)         _MMIO_VLV_SPR((pipe), (plane_id), _SPACLRC0, _SPBCLRC0)
4757 #define SPCLRC1(pipe, plane_id)         _MMIO_VLV_SPR((pipe), (plane_id), _SPACLRC1, _SPBCLRC1)
4758 #define SPGAMC(pipe, plane_id, i)       _MMIO(_VLV_SPR((pipe), (plane_id), _SPAGAMC, _SPBGAMC) + (5 - (i)) * 4) /* 6 x u0.10 */
4759
4760 /*
4761  * CHV pipe B sprite CSC
4762  *
4763  * |cr|   |c0 c1 c2|   |cr + cr_ioff|   |cr_ooff|
4764  * |yg| = |c3 c4 c5| x |yg + yg_ioff| + |yg_ooff|
4765  * |cb|   |c6 c7 c8|   |cb + cr_ioff|   |cb_ooff|
4766  */
4767 #define _MMIO_CHV_SPCSC(plane_id, reg) \
4768         _MMIO(VLV_DISPLAY_BASE + ((plane_id) - PLANE_SPRITE0) * 0x1000 + (reg))
4769
4770 #define SPCSCYGOFF(plane_id)    _MMIO_CHV_SPCSC(plane_id, 0x6d900)
4771 #define SPCSCCBOFF(plane_id)    _MMIO_CHV_SPCSC(plane_id, 0x6d904)
4772 #define SPCSCCROFF(plane_id)    _MMIO_CHV_SPCSC(plane_id, 0x6d908)
4773 #define  SPCSC_OOFF_MASK        REG_GENMASK(26, 16)
4774 #define  SPCSC_OOFF(x)          REG_FIELD_PREP(SPCSC_OOFF_MASK, (x) & 0x7ff) /* s11 */
4775 #define  SPCSC_IOFF_MASK        REG_GENMASK(10, 0)
4776 #define  SPCSC_IOFF(x)          REG_FIELD_PREP(SPCSC_IOFF_MASK, (x) & 0x7ff) /* s11 */
4777
4778 #define SPCSCC01(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d90c)
4779 #define SPCSCC23(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d910)
4780 #define SPCSCC45(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d914)
4781 #define SPCSCC67(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d918)
4782 #define SPCSCC8(plane_id)       _MMIO_CHV_SPCSC(plane_id, 0x6d91c)
4783 #define  SPCSC_C1_MASK          REG_GENMASK(30, 16)
4784 #define  SPCSC_C1(x)            REG_FIELD_PREP(SPCSC_C1_MASK, (x) & 0x7fff) /* s3.12 */
4785 #define  SPCSC_C0_MASK          REG_GENMASK(14, 0)
4786 #define  SPCSC_C0(x)            REG_FIELD_PREP(SPCSC_C0_MASK, (x) & 0x7fff) /* s3.12 */
4787
4788 #define SPCSCYGICLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d920)
4789 #define SPCSCCBICLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d924)
4790 #define SPCSCCRICLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d928)
4791 #define  SPCSC_IMAX_MASK        REG_GENMASK(26, 16)
4792 #define  SPCSC_IMAX(x)          REG_FIELD_PREP(SPCSC_IMAX_MASK, (x) & 0x7ff) /* s11 */
4793 #define  SPCSC_IMIN_MASK        REG_GENMASK(10, 0)
4794 #define  SPCSC_IMIN(x)          REG_FIELD_PREP(SPCSC_IMIN_MASK, (x) & 0x7ff) /* s11 */
4795
4796 #define SPCSCYGOCLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d92c)
4797 #define SPCSCCBOCLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d930)
4798 #define SPCSCCROCLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d934)
4799 #define  SPCSC_OMAX_MASK        REG_GENMASK(25, 16)
4800 #define  SPCSC_OMAX(x)          REG_FIELD_PREP(SPCSC_OMAX_MASK, (x)) /* u10 */
4801 #define  SPCSC_OMIN_MASK        REG_GENMASK(9, 0)
4802 #define  SPCSC_OMIN(x)          REG_FIELD_PREP(SPCSC_OMIN_MASK, (x)) /* u10 */
4803
4804 /* Skylake plane registers */
4805
4806 #define _PLANE_CTL_1_A                          0x70180
4807 #define _PLANE_CTL_2_A                          0x70280
4808 #define _PLANE_CTL_3_A                          0x70380
4809 #define   PLANE_CTL_ENABLE                      REG_BIT(31)
4810 #define   PLANE_CTL_ARB_SLOTS_MASK              REG_GENMASK(30, 28) /* icl+ */
4811 #define   PLANE_CTL_ARB_SLOTS(x)                REG_FIELD_PREP(PLANE_CTL_ARB_SLOTS_MASK, (x)) /* icl+ */
4812 #define   PLANE_CTL_PIPE_GAMMA_ENABLE           REG_BIT(30) /* Pre-GLK */
4813 #define   PLANE_CTL_YUV_RANGE_CORRECTION_DISABLE        REG_BIT(28)
4814 /*
4815  * ICL+ uses the same PLANE_CTL_FORMAT bits, but the field definition
4816  * expanded to include bit 23 as well. However, the shift-24 based values
4817  * correctly map to the same formats in ICL, as long as bit 23 is set to 0
4818  */
4819 #define   PLANE_CTL_FORMAT_MASK_SKL             REG_GENMASK(27, 24) /* pre-icl */
4820 #define   PLANE_CTL_FORMAT_MASK_ICL             REG_GENMASK(27, 23) /* icl+ */
4821 #define   PLANE_CTL_FORMAT_YUV422               REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 0)
4822 #define   PLANE_CTL_FORMAT_NV12                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 1)
4823 #define   PLANE_CTL_FORMAT_XRGB_2101010         REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 2)
4824 #define   PLANE_CTL_FORMAT_P010                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 3)
4825 #define   PLANE_CTL_FORMAT_XRGB_8888            REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 4)
4826 #define   PLANE_CTL_FORMAT_P012                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 5)
4827 #define   PLANE_CTL_FORMAT_XRGB_16161616F       REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 6)
4828 #define   PLANE_CTL_FORMAT_P016                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 7)
4829 #define   PLANE_CTL_FORMAT_XYUV                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 8)
4830 #define   PLANE_CTL_FORMAT_INDEXED              REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 12)
4831 #define   PLANE_CTL_FORMAT_RGB_565              REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 14)
4832 #define   PLANE_CTL_FORMAT_Y210                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_ICL, 1)
4833 #define   PLANE_CTL_FORMAT_Y212                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_ICL, 3)
4834 #define   PLANE_CTL_FORMAT_Y216                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_ICL, 5)
4835 #define   PLANE_CTL_FORMAT_Y410                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_ICL, 7)
4836 #define   PLANE_CTL_FORMAT_Y412                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_ICL, 9)
4837 #define   PLANE_CTL_FORMAT_Y416                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_ICL, 11)
4838 #define   PLANE_CTL_PIPE_CSC_ENABLE             REG_BIT(23) /* Pre-GLK */
4839 #define   PLANE_CTL_KEY_ENABLE_MASK             REG_GENMASK(22, 21)
4840 #define   PLANE_CTL_KEY_ENABLE_SOURCE           REG_FIELD_PREP(PLANE_CTL_KEY_ENABLE_MASK, 1)
4841 #define   PLANE_CTL_KEY_ENABLE_DESTINATION      REG_FIELD_PREP(PLANE_CTL_KEY_ENABLE_MASK, 2)
4842 #define   PLANE_CTL_ORDER_RGBX                  REG_BIT(20)
4843 #define   PLANE_CTL_YUV420_Y_PLANE              REG_BIT(19)
4844 #define   PLANE_CTL_YUV_TO_RGB_CSC_FORMAT_BT709 REG_BIT(18)
4845 #define   PLANE_CTL_YUV422_ORDER_MASK           REG_GENMASK(17, 16)
4846 #define   PLANE_CTL_YUV422_ORDER_YUYV           REG_FIELD_PREP(PLANE_CTL_YUV422_ORDER_MASK, 0)
4847 #define   PLANE_CTL_YUV422_ORDER_UYVY           REG_FIELD_PREP(PLANE_CTL_YUV422_ORDER_MASK, 1)
4848 #define   PLANE_CTL_YUV422_ORDER_YVYU           REG_FIELD_PREP(PLANE_CTL_YUV422_ORDER_MASK, 2)
4849 #define   PLANE_CTL_YUV422_ORDER_VYUY           REG_FIELD_PREP(PLANE_CTL_YUV422_ORDER_MASK, 3)
4850 #define   PLANE_CTL_RENDER_DECOMPRESSION_ENABLE REG_BIT(15)
4851 #define   PLANE_CTL_TRICKLE_FEED_DISABLE        REG_BIT(14)
4852 #define   PLANE_CTL_CLEAR_COLOR_DISABLE         REG_BIT(13) /* TGL+ */
4853 #define   PLANE_CTL_PLANE_GAMMA_DISABLE         REG_BIT(13) /* Pre-GLK */
4854 #define   PLANE_CTL_TILED_MASK                  REG_GENMASK(12, 10)
4855 #define   PLANE_CTL_TILED_LINEAR                REG_FIELD_PREP(PLANE_CTL_TILED_MASK, 0)
4856 #define   PLANE_CTL_TILED_X                     REG_FIELD_PREP(PLANE_CTL_TILED_MASK, 1)
4857 #define   PLANE_CTL_TILED_Y                     REG_FIELD_PREP(PLANE_CTL_TILED_MASK, 4)
4858 #define   PLANE_CTL_TILED_YF                    REG_FIELD_PREP(PLANE_CTL_TILED_MASK, 5)
4859 #define   PLANE_CTL_TILED_4                     REG_FIELD_PREP(PLANE_CTL_TILED_MASK, 5)
4860 #define   PLANE_CTL_ASYNC_FLIP                  REG_BIT(9)
4861 #define   PLANE_CTL_FLIP_HORIZONTAL             REG_BIT(8)
4862 #define   PLANE_CTL_MEDIA_DECOMPRESSION_ENABLE  REG_BIT(4) /* TGL+ */
4863 #define   PLANE_CTL_ALPHA_MASK                  REG_GENMASK(5, 4) /* Pre-GLK */
4864 #define   PLANE_CTL_ALPHA_DISABLE               REG_FIELD_PREP(PLANE_CTL_ALPHA_MASK, 0)
4865 #define   PLANE_CTL_ALPHA_SW_PREMULTIPLY        REG_FIELD_PREP(PLANE_CTL_ALPHA_MASK, 2)
4866 #define   PLANE_CTL_ALPHA_HW_PREMULTIPLY        REG_FIELD_PREP(PLANE_CTL_ALPHA_MASK, 3)
4867 #define   PLANE_CTL_ROTATE_MASK                 REG_GENMASK(1, 0)
4868 #define   PLANE_CTL_ROTATE_0                    REG_FIELD_PREP(PLANE_CTL_ROTATE_MASK, 0)
4869 #define   PLANE_CTL_ROTATE_90                   REG_FIELD_PREP(PLANE_CTL_ROTATE_MASK, 1)
4870 #define   PLANE_CTL_ROTATE_180                  REG_FIELD_PREP(PLANE_CTL_ROTATE_MASK, 2)
4871 #define   PLANE_CTL_ROTATE_270                  REG_FIELD_PREP(PLANE_CTL_ROTATE_MASK, 3)
4872 #define _PLANE_STRIDE_1_A                       0x70188
4873 #define _PLANE_STRIDE_2_A                       0x70288
4874 #define _PLANE_STRIDE_3_A                       0x70388
4875 #define   PLANE_STRIDE__MASK                    REG_GENMASK(11, 0)
4876 #define   PLANE_STRIDE_(stride)                 REG_FIELD_PREP(PLANE_STRIDE__MASK, (stride))
4877 #define _PLANE_POS_1_A                          0x7018c
4878 #define _PLANE_POS_2_A                          0x7028c
4879 #define _PLANE_POS_3_A                          0x7038c
4880 #define   PLANE_POS_Y_MASK                      REG_GENMASK(31, 16)
4881 #define   PLANE_POS_Y(y)                        REG_FIELD_PREP(PLANE_POS_Y_MASK, (y))
4882 #define   PLANE_POS_X_MASK                      REG_GENMASK(15, 0)
4883 #define   PLANE_POS_X(x)                        REG_FIELD_PREP(PLANE_POS_X_MASK, (x))
4884 #define _PLANE_SIZE_1_A                         0x70190
4885 #define _PLANE_SIZE_2_A                         0x70290
4886 #define _PLANE_SIZE_3_A                         0x70390
4887 #define   PLANE_HEIGHT_MASK                     REG_GENMASK(31, 16)
4888 #define   PLANE_HEIGHT(h)                       REG_FIELD_PREP(PLANE_HEIGHT_MASK, (h))
4889 #define   PLANE_WIDTH_MASK                      REG_GENMASK(15, 0)
4890 #define   PLANE_WIDTH(w)                        REG_FIELD_PREP(PLANE_WIDTH_MASK, (w))
4891 #define _PLANE_SURF_1_A                         0x7019c
4892 #define _PLANE_SURF_2_A                         0x7029c
4893 #define _PLANE_SURF_3_A                         0x7039c
4894 #define   PLANE_SURF_ADDR_MASK                  REG_GENMASK(31, 12)
4895 #define   PLANE_SURF_DECRYPT                    REG_BIT(2)
4896 #define _PLANE_OFFSET_1_A                       0x701a4
4897 #define _PLANE_OFFSET_2_A                       0x702a4
4898 #define _PLANE_OFFSET_3_A                       0x703a4
4899 #define   PLANE_OFFSET_Y_MASK                   REG_GENMASK(31, 16)
4900 #define   PLANE_OFFSET_Y(y)                     REG_FIELD_PREP(PLANE_OFFSET_Y_MASK, (y))
4901 #define   PLANE_OFFSET_X_MASK                   REG_GENMASK(15, 0)
4902 #define   PLANE_OFFSET_X(x)                     REG_FIELD_PREP(PLANE_OFFSET_X_MASK, (x))
4903 #define _PLANE_KEYVAL_1_A                       0x70194
4904 #define _PLANE_KEYVAL_2_A                       0x70294
4905 #define _PLANE_KEYMSK_1_A                       0x70198
4906 #define _PLANE_KEYMSK_2_A                       0x70298
4907 #define  PLANE_KEYMSK_ALPHA_ENABLE              (1 << 31)
4908 #define _PLANE_KEYMAX_1_A                       0x701a0
4909 #define _PLANE_KEYMAX_2_A                       0x702a0
4910 #define  PLANE_KEYMAX_ALPHA(a)                  ((a) << 24)
4911 #define _PLANE_CC_VAL_1_A                       0x701b4
4912 #define _PLANE_CC_VAL_2_A                       0x702b4
4913 #define _PLANE_AUX_DIST_1_A                     0x701c0
4914 #define   PLANE_AUX_DISTANCE_MASK               REG_GENMASK(31, 12)
4915 #define   PLANE_AUX_STRIDE_MASK                 REG_GENMASK(11, 0)
4916 #define   PLANE_AUX_STRIDE(stride)              REG_FIELD_PREP(PLANE_AUX_STRIDE_MASK, (stride))
4917 #define _PLANE_AUX_DIST_2_A                     0x702c0
4918 #define _PLANE_AUX_OFFSET_1_A                   0x701c4
4919 #define _PLANE_AUX_OFFSET_2_A                   0x702c4
4920 #define _PLANE_CUS_CTL_1_A                      0x701c8
4921 #define _PLANE_CUS_CTL_2_A                      0x702c8
4922 #define   PLANE_CUS_ENABLE                      REG_BIT(31)
4923 #define   PLANE_CUS_Y_PLANE_MASK                        REG_BIT(30)
4924 #define   PLANE_CUS_Y_PLANE_4_RKL               REG_FIELD_PREP(PLANE_CUS_Y_PLANE_MASK, 0)
4925 #define   PLANE_CUS_Y_PLANE_5_RKL               REG_FIELD_PREP(PLANE_CUS_Y_PLANE_MASK, 1)
4926 #define   PLANE_CUS_Y_PLANE_6_ICL               REG_FIELD_PREP(PLANE_CUS_Y_PLANE_MASK, 0)
4927 #define   PLANE_CUS_Y_PLANE_7_ICL               REG_FIELD_PREP(PLANE_CUS_Y_PLANE_MASK, 1)
4928 #define   PLANE_CUS_HPHASE_SIGN_NEGATIVE                REG_BIT(19)
4929 #define   PLANE_CUS_HPHASE_MASK                 REG_GENMASK(17, 16)
4930 #define   PLANE_CUS_HPHASE_0                    REG_FIELD_PREP(PLANE_CUS_HPHASE_MASK, 0)
4931 #define   PLANE_CUS_HPHASE_0_25                 REG_FIELD_PREP(PLANE_CUS_HPHASE_MASK, 1)
4932 #define   PLANE_CUS_HPHASE_0_5                  REG_FIELD_PREP(PLANE_CUS_HPHASE_MASK, 2)
4933 #define   PLANE_CUS_VPHASE_SIGN_NEGATIVE                REG_BIT(15)
4934 #define   PLANE_CUS_VPHASE_MASK                 REG_GENMASK(13, 12)
4935 #define   PLANE_CUS_VPHASE_0                    REG_FIELD_PREP(PLANE_CUS_VPHASE_MASK, 0)
4936 #define   PLANE_CUS_VPHASE_0_25                 REG_FIELD_PREP(PLANE_CUS_VPHASE_MASK, 1)
4937 #define   PLANE_CUS_VPHASE_0_5                  REG_FIELD_PREP(PLANE_CUS_VPHASE_MASK, 2)
4938 #define _PLANE_COLOR_CTL_1_A                    0x701CC /* GLK+ */
4939 #define _PLANE_COLOR_CTL_2_A                    0x702CC /* GLK+ */
4940 #define _PLANE_COLOR_CTL_3_A                    0x703CC /* GLK+ */
4941 #define   PLANE_COLOR_PIPE_GAMMA_ENABLE                 REG_BIT(30) /* Pre-ICL */
4942 #define   PLANE_COLOR_YUV_RANGE_CORRECTION_DISABLE      REG_BIT(28)
4943 #define   PLANE_COLOR_PIPE_CSC_ENABLE                   REG_BIT(23) /* Pre-ICL */
4944 #define   PLANE_COLOR_PLANE_CSC_ENABLE                  REG_BIT(21) /* ICL+ */
4945 #define   PLANE_COLOR_INPUT_CSC_ENABLE                  REG_BIT(20) /* ICL+ */
4946 #define   PLANE_COLOR_CSC_MODE_MASK                     REG_GENMASK(19, 17)
4947 #define   PLANE_COLOR_CSC_MODE_BYPASS                   REG_FIELD_PREP(PLANE_COLOR_CSC_MODE_MASK, 0)
4948 #define   PLANE_COLOR_CSC_MODE_YUV601_TO_RGB601         REG_FIELD_PREP(PLANE_COLOR_CSC_MODE_MASK, 1)
4949 #define   PLANE_COLOR_CSC_MODE_YUV709_TO_RGB709         REG_FIELD_PREP(PLANE_COLOR_CSC_MODE_MASK, 2)
4950 #define   PLANE_COLOR_CSC_MODE_YUV2020_TO_RGB2020       REG_FIELD_PREP(PLANE_COLOR_CSC_MODE_MASK, 3)
4951 #define   PLANE_COLOR_CSC_MODE_RGB709_TO_RGB2020        REG_FIELD_PREP(PLANE_COLOR_CSC_MODE_MASK, 4)
4952 #define   PLANE_COLOR_PLANE_GAMMA_DISABLE               REG_BIT(13)
4953 #define   PLANE_COLOR_ALPHA_MASK                        REG_GENMASK(5, 4)
4954 #define   PLANE_COLOR_ALPHA_DISABLE                     REG_FIELD_PREP(PLANE_COLOR_ALPHA_MASK, 0)
4955 #define   PLANE_COLOR_ALPHA_SW_PREMULTIPLY              REG_FIELD_PREP(PLANE_COLOR_ALPHA_MASK, 2)
4956 #define   PLANE_COLOR_ALPHA_HW_PREMULTIPLY              REG_FIELD_PREP(PLANE_COLOR_ALPHA_MASK, 3)
4957 #define _PLANE_BUF_CFG_1_A                      0x7027c
4958 #define _PLANE_BUF_CFG_2_A                      0x7037c
4959 #define _PLANE_NV12_BUF_CFG_1_A         0x70278
4960 #define _PLANE_NV12_BUF_CFG_2_A         0x70378
4961
4962 #define _PLANE_CC_VAL_1_B               0x711b4
4963 #define _PLANE_CC_VAL_2_B               0x712b4
4964 #define _PLANE_CC_VAL_1(pipe, dw)       (_PIPE(pipe, _PLANE_CC_VAL_1_A, _PLANE_CC_VAL_1_B) + (dw) * 4)
4965 #define _PLANE_CC_VAL_2(pipe, dw)       (_PIPE(pipe, _PLANE_CC_VAL_2_A, _PLANE_CC_VAL_2_B) + (dw) * 4)
4966 #define PLANE_CC_VAL(pipe, plane, dw) \
4967         _MMIO_PLANE((plane), _PLANE_CC_VAL_1((pipe), (dw)), _PLANE_CC_VAL_2((pipe), (dw)))
4968
4969 /* Input CSC Register Definitions */
4970 #define _PLANE_INPUT_CSC_RY_GY_1_A      0x701E0
4971 #define _PLANE_INPUT_CSC_RY_GY_2_A      0x702E0
4972
4973 #define _PLANE_INPUT_CSC_RY_GY_1_B      0x711E0
4974 #define _PLANE_INPUT_CSC_RY_GY_2_B      0x712E0
4975
4976 #define _PLANE_INPUT_CSC_RY_GY_1(pipe)  \
4977         _PIPE(pipe, _PLANE_INPUT_CSC_RY_GY_1_A, \
4978              _PLANE_INPUT_CSC_RY_GY_1_B)
4979 #define _PLANE_INPUT_CSC_RY_GY_2(pipe)  \
4980         _PIPE(pipe, _PLANE_INPUT_CSC_RY_GY_2_A, \
4981              _PLANE_INPUT_CSC_RY_GY_2_B)
4982
4983 #define PLANE_INPUT_CSC_COEFF(pipe, plane, index)       \
4984         _MMIO_PLANE(plane, _PLANE_INPUT_CSC_RY_GY_1(pipe) +  (index) * 4, \
4985                     _PLANE_INPUT_CSC_RY_GY_2(pipe) + (index) * 4)
4986
4987 #define _PLANE_INPUT_CSC_PREOFF_HI_1_A          0x701F8
4988 #define _PLANE_INPUT_CSC_PREOFF_HI_2_A          0x702F8
4989
4990 #define _PLANE_INPUT_CSC_PREOFF_HI_1_B          0x711F8
4991 #define _PLANE_INPUT_CSC_PREOFF_HI_2_B          0x712F8
4992
4993 #define _PLANE_INPUT_CSC_PREOFF_HI_1(pipe)      \
4994         _PIPE(pipe, _PLANE_INPUT_CSC_PREOFF_HI_1_A, \
4995              _PLANE_INPUT_CSC_PREOFF_HI_1_B)
4996 #define _PLANE_INPUT_CSC_PREOFF_HI_2(pipe)      \
4997         _PIPE(pipe, _PLANE_INPUT_CSC_PREOFF_HI_2_A, \
4998              _PLANE_INPUT_CSC_PREOFF_HI_2_B)
4999 #define PLANE_INPUT_CSC_PREOFF(pipe, plane, index)      \
5000         _MMIO_PLANE(plane, _PLANE_INPUT_CSC_PREOFF_HI_1(pipe) + (index) * 4, \
5001                     _PLANE_INPUT_CSC_PREOFF_HI_2(pipe) + (index) * 4)
5002
5003 #define _PLANE_INPUT_CSC_POSTOFF_HI_1_A         0x70204
5004 #define _PLANE_INPUT_CSC_POSTOFF_HI_2_A         0x70304
5005
5006 #define _PLANE_INPUT_CSC_POSTOFF_HI_1_B         0x71204
5007 #define _PLANE_INPUT_CSC_POSTOFF_HI_2_B         0x71304
5008
5009 #define _PLANE_INPUT_CSC_POSTOFF_HI_1(pipe)     \
5010         _PIPE(pipe, _PLANE_INPUT_CSC_POSTOFF_HI_1_A, \
5011              _PLANE_INPUT_CSC_POSTOFF_HI_1_B)
5012 #define _PLANE_INPUT_CSC_POSTOFF_HI_2(pipe)     \
5013         _PIPE(pipe, _PLANE_INPUT_CSC_POSTOFF_HI_2_A, \
5014              _PLANE_INPUT_CSC_POSTOFF_HI_2_B)
5015 #define PLANE_INPUT_CSC_POSTOFF(pipe, plane, index)     \
5016         _MMIO_PLANE(plane, _PLANE_INPUT_CSC_POSTOFF_HI_1(pipe) + (index) * 4, \
5017                     _PLANE_INPUT_CSC_POSTOFF_HI_2(pipe) + (index) * 4)
5018
5019 #define _PLANE_CTL_1_B                          0x71180
5020 #define _PLANE_CTL_2_B                          0x71280
5021 #define _PLANE_CTL_3_B                          0x71380
5022 #define _PLANE_CTL_1(pipe)      _PIPE(pipe, _PLANE_CTL_1_A, _PLANE_CTL_1_B)
5023 #define _PLANE_CTL_2(pipe)      _PIPE(pipe, _PLANE_CTL_2_A, _PLANE_CTL_2_B)
5024 #define _PLANE_CTL_3(pipe)      _PIPE(pipe, _PLANE_CTL_3_A, _PLANE_CTL_3_B)
5025 #define PLANE_CTL(pipe, plane)  \
5026         _MMIO_PLANE(plane, _PLANE_CTL_1(pipe), _PLANE_CTL_2(pipe))
5027
5028 #define _PLANE_STRIDE_1_B                       0x71188
5029 #define _PLANE_STRIDE_2_B                       0x71288
5030 #define _PLANE_STRIDE_3_B                       0x71388
5031 #define _PLANE_STRIDE_1(pipe)   \
5032         _PIPE(pipe, _PLANE_STRIDE_1_A, _PLANE_STRIDE_1_B)
5033 #define _PLANE_STRIDE_2(pipe)   \
5034         _PIPE(pipe, _PLANE_STRIDE_2_A, _PLANE_STRIDE_2_B)
5035 #define _PLANE_STRIDE_3(pipe)   \
5036         _PIPE(pipe, _PLANE_STRIDE_3_A, _PLANE_STRIDE_3_B)
5037 #define PLANE_STRIDE(pipe, plane)       \
5038         _MMIO_PLANE(plane, _PLANE_STRIDE_1(pipe), _PLANE_STRIDE_2(pipe))
5039
5040 #define _PLANE_POS_1_B                          0x7118c
5041 #define _PLANE_POS_2_B                          0x7128c
5042 #define _PLANE_POS_3_B                          0x7138c
5043 #define _PLANE_POS_1(pipe)      _PIPE(pipe, _PLANE_POS_1_A, _PLANE_POS_1_B)
5044 #define _PLANE_POS_2(pipe)      _PIPE(pipe, _PLANE_POS_2_A, _PLANE_POS_2_B)
5045 #define _PLANE_POS_3(pipe)      _PIPE(pipe, _PLANE_POS_3_A, _PLANE_POS_3_B)
5046 #define PLANE_POS(pipe, plane)  \
5047         _MMIO_PLANE(plane, _PLANE_POS_1(pipe), _PLANE_POS_2(pipe))
5048
5049 #define _PLANE_SIZE_1_B                         0x71190
5050 #define _PLANE_SIZE_2_B                         0x71290
5051 #define _PLANE_SIZE_3_B                         0x71390
5052 #define _PLANE_SIZE_1(pipe)     _PIPE(pipe, _PLANE_SIZE_1_A, _PLANE_SIZE_1_B)
5053 #define _PLANE_SIZE_2(pipe)     _PIPE(pipe, _PLANE_SIZE_2_A, _PLANE_SIZE_2_B)
5054 #define _PLANE_SIZE_3(pipe)     _PIPE(pipe, _PLANE_SIZE_3_A, _PLANE_SIZE_3_B)
5055 #define PLANE_SIZE(pipe, plane) \
5056         _MMIO_PLANE(plane, _PLANE_SIZE_1(pipe), _PLANE_SIZE_2(pipe))
5057
5058 #define _PLANE_SURF_1_B                         0x7119c
5059 #define _PLANE_SURF_2_B                         0x7129c
5060 #define _PLANE_SURF_3_B                         0x7139c
5061 #define _PLANE_SURF_1(pipe)     _PIPE(pipe, _PLANE_SURF_1_A, _PLANE_SURF_1_B)
5062 #define _PLANE_SURF_2(pipe)     _PIPE(pipe, _PLANE_SURF_2_A, _PLANE_SURF_2_B)
5063 #define _PLANE_SURF_3(pipe)     _PIPE(pipe, _PLANE_SURF_3_A, _PLANE_SURF_3_B)
5064 #define PLANE_SURF(pipe, plane) \
5065         _MMIO_PLANE(plane, _PLANE_SURF_1(pipe), _PLANE_SURF_2(pipe))
5066
5067 #define _PLANE_OFFSET_1_B                       0x711a4
5068 #define _PLANE_OFFSET_2_B                       0x712a4
5069 #define _PLANE_OFFSET_1(pipe) _PIPE(pipe, _PLANE_OFFSET_1_A, _PLANE_OFFSET_1_B)
5070 #define _PLANE_OFFSET_2(pipe) _PIPE(pipe, _PLANE_OFFSET_2_A, _PLANE_OFFSET_2_B)
5071 #define PLANE_OFFSET(pipe, plane)       \
5072         _MMIO_PLANE(plane, _PLANE_OFFSET_1(pipe), _PLANE_OFFSET_2(pipe))
5073
5074 #define _PLANE_KEYVAL_1_B                       0x71194
5075 #define _PLANE_KEYVAL_2_B                       0x71294
5076 #define _PLANE_KEYVAL_1(pipe) _PIPE(pipe, _PLANE_KEYVAL_1_A, _PLANE_KEYVAL_1_B)
5077 #define _PLANE_KEYVAL_2(pipe) _PIPE(pipe, _PLANE_KEYVAL_2_A, _PLANE_KEYVAL_2_B)
5078 #define PLANE_KEYVAL(pipe, plane)       \
5079         _MMIO_PLANE(plane, _PLANE_KEYVAL_1(pipe), _PLANE_KEYVAL_2(pipe))
5080
5081 #define _PLANE_KEYMSK_1_B                       0x71198
5082 #define _PLANE_KEYMSK_2_B                       0x71298
5083 #define _PLANE_KEYMSK_1(pipe) _PIPE(pipe, _PLANE_KEYMSK_1_A, _PLANE_KEYMSK_1_B)
5084 #define _PLANE_KEYMSK_2(pipe) _PIPE(pipe, _PLANE_KEYMSK_2_A, _PLANE_KEYMSK_2_B)
5085 #define PLANE_KEYMSK(pipe, plane)       \
5086         _MMIO_PLANE(plane, _PLANE_KEYMSK_1(pipe), _PLANE_KEYMSK_2(pipe))
5087
5088 #define _PLANE_KEYMAX_1_B                       0x711a0
5089 #define _PLANE_KEYMAX_2_B                       0x712a0
5090 #define _PLANE_KEYMAX_1(pipe) _PIPE(pipe, _PLANE_KEYMAX_1_A, _PLANE_KEYMAX_1_B)
5091 #define _PLANE_KEYMAX_2(pipe) _PIPE(pipe, _PLANE_KEYMAX_2_A, _PLANE_KEYMAX_2_B)
5092 #define PLANE_KEYMAX(pipe, plane)       \
5093         _MMIO_PLANE(plane, _PLANE_KEYMAX_1(pipe), _PLANE_KEYMAX_2(pipe))
5094
5095 #define _PLANE_BUF_CFG_1_B                      0x7127c
5096 #define _PLANE_BUF_CFG_2_B                      0x7137c
5097 /* skl+: 10 bits, icl+ 11 bits, adlp+ 12 bits */
5098 #define   PLANE_BUF_END_MASK            REG_GENMASK(27, 16)
5099 #define   PLANE_BUF_END(end)            REG_FIELD_PREP(PLANE_BUF_END_MASK, (end))
5100 #define   PLANE_BUF_START_MASK          REG_GENMASK(11, 0)
5101 #define   PLANE_BUF_START(start)        REG_FIELD_PREP(PLANE_BUF_START_MASK, (start))
5102 #define _PLANE_BUF_CFG_1(pipe)  \
5103         _PIPE(pipe, _PLANE_BUF_CFG_1_A, _PLANE_BUF_CFG_1_B)
5104 #define _PLANE_BUF_CFG_2(pipe)  \
5105         _PIPE(pipe, _PLANE_BUF_CFG_2_A, _PLANE_BUF_CFG_2_B)
5106 #define PLANE_BUF_CFG(pipe, plane)      \
5107         _MMIO_PLANE(plane, _PLANE_BUF_CFG_1(pipe), _PLANE_BUF_CFG_2(pipe))
5108
5109 #define _PLANE_NV12_BUF_CFG_1_B         0x71278
5110 #define _PLANE_NV12_BUF_CFG_2_B         0x71378
5111 #define _PLANE_NV12_BUF_CFG_1(pipe)     \
5112         _PIPE(pipe, _PLANE_NV12_BUF_CFG_1_A, _PLANE_NV12_BUF_CFG_1_B)
5113 #define _PLANE_NV12_BUF_CFG_2(pipe)     \
5114         _PIPE(pipe, _PLANE_NV12_BUF_CFG_2_A, _PLANE_NV12_BUF_CFG_2_B)
5115 #define PLANE_NV12_BUF_CFG(pipe, plane) \
5116         _MMIO_PLANE(plane, _PLANE_NV12_BUF_CFG_1(pipe), _PLANE_NV12_BUF_CFG_2(pipe))
5117
5118 #define _PLANE_AUX_DIST_1_B             0x711c0
5119 #define _PLANE_AUX_DIST_2_B             0x712c0
5120 #define _PLANE_AUX_DIST_1(pipe) \
5121                         _PIPE(pipe, _PLANE_AUX_DIST_1_A, _PLANE_AUX_DIST_1_B)
5122 #define _PLANE_AUX_DIST_2(pipe) \
5123                         _PIPE(pipe, _PLANE_AUX_DIST_2_A, _PLANE_AUX_DIST_2_B)
5124 #define PLANE_AUX_DIST(pipe, plane)     \
5125         _MMIO_PLANE(plane, _PLANE_AUX_DIST_1(pipe), _PLANE_AUX_DIST_2(pipe))
5126
5127 #define _PLANE_AUX_OFFSET_1_B           0x711c4
5128 #define _PLANE_AUX_OFFSET_2_B           0x712c4
5129 #define _PLANE_AUX_OFFSET_1(pipe)       \
5130                 _PIPE(pipe, _PLANE_AUX_OFFSET_1_A, _PLANE_AUX_OFFSET_1_B)
5131 #define _PLANE_AUX_OFFSET_2(pipe)       \
5132                 _PIPE(pipe, _PLANE_AUX_OFFSET_2_A, _PLANE_AUX_OFFSET_2_B)
5133 #define PLANE_AUX_OFFSET(pipe, plane)   \
5134         _MMIO_PLANE(plane, _PLANE_AUX_OFFSET_1(pipe), _PLANE_AUX_OFFSET_2(pipe))
5135
5136 #define _PLANE_CUS_CTL_1_B              0x711c8
5137 #define _PLANE_CUS_CTL_2_B              0x712c8
5138 #define _PLANE_CUS_CTL_1(pipe)       \
5139                 _PIPE(pipe, _PLANE_CUS_CTL_1_A, _PLANE_CUS_CTL_1_B)
5140 #define _PLANE_CUS_CTL_2(pipe)       \
5141                 _PIPE(pipe, _PLANE_CUS_CTL_2_A, _PLANE_CUS_CTL_2_B)
5142 #define PLANE_CUS_CTL(pipe, plane)   \
5143         _MMIO_PLANE(plane, _PLANE_CUS_CTL_1(pipe), _PLANE_CUS_CTL_2(pipe))
5144
5145 #define _PLANE_COLOR_CTL_1_B                    0x711CC
5146 #define _PLANE_COLOR_CTL_2_B                    0x712CC
5147 #define _PLANE_COLOR_CTL_3_B                    0x713CC
5148 #define _PLANE_COLOR_CTL_1(pipe)        \
5149         _PIPE(pipe, _PLANE_COLOR_CTL_1_A, _PLANE_COLOR_CTL_1_B)
5150 #define _PLANE_COLOR_CTL_2(pipe)        \
5151         _PIPE(pipe, _PLANE_COLOR_CTL_2_A, _PLANE_COLOR_CTL_2_B)
5152 #define PLANE_COLOR_CTL(pipe, plane)    \
5153         _MMIO_PLANE(plane, _PLANE_COLOR_CTL_1(pipe), _PLANE_COLOR_CTL_2(pipe))
5154
5155 #define _SEL_FETCH_PLANE_BASE_1_A               0x70890
5156 #define _SEL_FETCH_PLANE_BASE_2_A               0x708B0
5157 #define _SEL_FETCH_PLANE_BASE_3_A               0x708D0
5158 #define _SEL_FETCH_PLANE_BASE_4_A               0x708F0
5159 #define _SEL_FETCH_PLANE_BASE_5_A               0x70920
5160 #define _SEL_FETCH_PLANE_BASE_6_A               0x70940
5161 #define _SEL_FETCH_PLANE_BASE_7_A               0x70960
5162 #define _SEL_FETCH_PLANE_BASE_CUR_A             0x70880
5163 #define _SEL_FETCH_PLANE_BASE_1_B               0x70990
5164
5165 #define _SEL_FETCH_PLANE_BASE_A(plane) _PICK(plane, \
5166                                              _SEL_FETCH_PLANE_BASE_1_A, \
5167                                              _SEL_FETCH_PLANE_BASE_2_A, \
5168                                              _SEL_FETCH_PLANE_BASE_3_A, \
5169                                              _SEL_FETCH_PLANE_BASE_4_A, \
5170                                              _SEL_FETCH_PLANE_BASE_5_A, \
5171                                              _SEL_FETCH_PLANE_BASE_6_A, \
5172                                              _SEL_FETCH_PLANE_BASE_7_A, \
5173                                              _SEL_FETCH_PLANE_BASE_CUR_A)
5174 #define _SEL_FETCH_PLANE_BASE_1(pipe) _PIPE(pipe, _SEL_FETCH_PLANE_BASE_1_A, _SEL_FETCH_PLANE_BASE_1_B)
5175 #define _SEL_FETCH_PLANE_BASE(pipe, plane) (_SEL_FETCH_PLANE_BASE_1(pipe) - \
5176                                             _SEL_FETCH_PLANE_BASE_1_A + \
5177                                             _SEL_FETCH_PLANE_BASE_A(plane))
5178
5179 #define _SEL_FETCH_PLANE_CTL_1_A                0x70890
5180 #define PLANE_SEL_FETCH_CTL(pipe, plane) _MMIO(_SEL_FETCH_PLANE_BASE(pipe, plane) + \
5181                                                _SEL_FETCH_PLANE_CTL_1_A - \
5182                                                _SEL_FETCH_PLANE_BASE_1_A)
5183 #define PLANE_SEL_FETCH_CTL_ENABLE              REG_BIT(31)
5184
5185 #define _SEL_FETCH_PLANE_POS_1_A                0x70894
5186 #define PLANE_SEL_FETCH_POS(pipe, plane) _MMIO(_SEL_FETCH_PLANE_BASE(pipe, plane) + \
5187                                                _SEL_FETCH_PLANE_POS_1_A - \
5188                                                _SEL_FETCH_PLANE_BASE_1_A)
5189
5190 #define _SEL_FETCH_PLANE_SIZE_1_A               0x70898
5191 #define PLANE_SEL_FETCH_SIZE(pipe, plane) _MMIO(_SEL_FETCH_PLANE_BASE(pipe, plane) + \
5192                                                 _SEL_FETCH_PLANE_SIZE_1_A - \
5193                                                 _SEL_FETCH_PLANE_BASE_1_A)
5194
5195 #define _SEL_FETCH_PLANE_OFFSET_1_A             0x7089C
5196 #define PLANE_SEL_FETCH_OFFSET(pipe, plane) _MMIO(_SEL_FETCH_PLANE_BASE(pipe, plane) + \
5197                                                   _SEL_FETCH_PLANE_OFFSET_1_A - \
5198                                                   _SEL_FETCH_PLANE_BASE_1_A)
5199
5200 /* SKL new cursor registers */
5201 #define _CUR_BUF_CFG_A                          0x7017c
5202 #define _CUR_BUF_CFG_B                          0x7117c
5203 #define CUR_BUF_CFG(pipe)       _MMIO_PIPE(pipe, _CUR_BUF_CFG_A, _CUR_BUF_CFG_B)
5204
5205 /* VBIOS regs */
5206 #define VGACNTRL                _MMIO(0x71400)
5207 # define VGA_DISP_DISABLE                       (1 << 31)
5208 # define VGA_2X_MODE                            (1 << 30)
5209 # define VGA_PIPE_B_SELECT                      (1 << 29)
5210
5211 #define VLV_VGACNTRL            _MMIO(VLV_DISPLAY_BASE + 0x71400)
5212
5213 /* Ironlake */
5214
5215 #define CPU_VGACNTRL    _MMIO(0x41000)
5216
5217 #define DIGITAL_PORT_HOTPLUG_CNTRL      _MMIO(0x44030)
5218 #define  DIGITAL_PORTA_HOTPLUG_ENABLE           (1 << 4)
5219 #define  DIGITAL_PORTA_PULSE_DURATION_2ms       (0 << 2) /* pre-HSW */
5220 #define  DIGITAL_PORTA_PULSE_DURATION_4_5ms     (1 << 2) /* pre-HSW */
5221 #define  DIGITAL_PORTA_PULSE_DURATION_6ms       (2 << 2) /* pre-HSW */
5222 #define  DIGITAL_PORTA_PULSE_DURATION_100ms     (3 << 2) /* pre-HSW */
5223 #define  DIGITAL_PORTA_PULSE_DURATION_MASK      (3 << 2) /* pre-HSW */
5224 #define  DIGITAL_PORTA_HOTPLUG_STATUS_MASK      (3 << 0)
5225 #define  DIGITAL_PORTA_HOTPLUG_NO_DETECT        (0 << 0)
5226 #define  DIGITAL_PORTA_HOTPLUG_SHORT_DETECT     (1 << 0)
5227 #define  DIGITAL_PORTA_HOTPLUG_LONG_DETECT      (2 << 0)
5228
5229 /* refresh rate hardware control */
5230 #define RR_HW_CTL       _MMIO(0x45300)
5231 #define  RR_HW_LOW_POWER_FRAMES_MASK    0xff
5232 #define  RR_HW_HIGH_POWER_FRAMES_MASK   0xff00
5233
5234 #define FDI_PLL_BIOS_0  _MMIO(0x46000)
5235 #define  FDI_PLL_FB_CLOCK_MASK  0xff
5236 #define FDI_PLL_BIOS_1  _MMIO(0x46004)
5237 #define FDI_PLL_BIOS_2  _MMIO(0x46008)
5238 #define DISPLAY_PORT_PLL_BIOS_0         _MMIO(0x4600c)
5239 #define DISPLAY_PORT_PLL_BIOS_1         _MMIO(0x46010)
5240 #define DISPLAY_PORT_PLL_BIOS_2         _MMIO(0x46014)
5241
5242 #define PCH_3DCGDIS0            _MMIO(0x46020)
5243 # define MARIUNIT_CLOCK_GATE_DISABLE            (1 << 18)
5244 # define SVSMUNIT_CLOCK_GATE_DISABLE            (1 << 1)
5245
5246 #define PCH_3DCGDIS1            _MMIO(0x46024)
5247 # define VFMUNIT_CLOCK_GATE_DISABLE             (1 << 11)
5248
5249 #define FDI_PLL_FREQ_CTL        _MMIO(0x46030)
5250 #define  FDI_PLL_FREQ_CHANGE_REQUEST    (1 << 24)
5251 #define  FDI_PLL_FREQ_LOCK_LIMIT_MASK   0xfff00
5252 #define  FDI_PLL_FREQ_DISABLE_COUNT_LIMIT_MASK  0xff
5253
5254
5255 #define _PIPEA_DATA_M1          0x60030
5256 #define _PIPEA_DATA_N1          0x60034
5257 #define _PIPEA_DATA_M2          0x60038
5258 #define _PIPEA_DATA_N2          0x6003c
5259 #define _PIPEA_LINK_M1          0x60040
5260 #define _PIPEA_LINK_N1          0x60044
5261 #define _PIPEA_LINK_M2          0x60048
5262 #define _PIPEA_LINK_N2          0x6004c
5263
5264 /* PIPEB timing regs are same start from 0x61000 */
5265
5266 #define _PIPEB_DATA_M1          0x61030
5267 #define _PIPEB_DATA_N1          0x61034
5268 #define _PIPEB_DATA_M2          0x61038
5269 #define _PIPEB_DATA_N2          0x6103c
5270 #define _PIPEB_LINK_M1          0x61040
5271 #define _PIPEB_LINK_N1          0x61044
5272 #define _PIPEB_LINK_M2          0x61048
5273 #define _PIPEB_LINK_N2          0x6104c
5274
5275 #define PIPE_DATA_M1(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_M1)
5276 #define PIPE_DATA_N1(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_N1)
5277 #define PIPE_DATA_M2(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_M2)
5278 #define PIPE_DATA_N2(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_N2)
5279 #define PIPE_LINK_M1(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_M1)
5280 #define PIPE_LINK_N1(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_N1)
5281 #define PIPE_LINK_M2(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_M2)
5282 #define PIPE_LINK_N2(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_N2)
5283
5284 /* CPU panel fitter */
5285 /* IVB+ has 3 fitters, 0 is 7x5 capable, the other two only 3x3 */
5286 #define _PFA_CTL_1               0x68080
5287 #define _PFB_CTL_1               0x68880
5288 #define  PF_ENABLE              (1 << 31)
5289 #define  PF_PIPE_SEL_MASK_IVB   (3 << 29)
5290 #define  PF_PIPE_SEL_IVB(pipe)  ((pipe) << 29)
5291 #define  PF_FILTER_MASK         (3 << 23)
5292 #define  PF_FILTER_PROGRAMMED   (0 << 23)
5293 #define  PF_FILTER_MED_3x3      (1 << 23)
5294 #define  PF_FILTER_EDGE_ENHANCE (2 << 23)
5295 #define  PF_FILTER_EDGE_SOFTEN  (3 << 23)
5296 #define _PFA_WIN_SZ             0x68074
5297 #define _PFB_WIN_SZ             0x68874
5298 #define _PFA_WIN_POS            0x68070
5299 #define _PFB_WIN_POS            0x68870
5300 #define _PFA_VSCALE             0x68084
5301 #define _PFB_VSCALE             0x68884
5302 #define _PFA_HSCALE             0x68090
5303 #define _PFB_HSCALE             0x68890
5304
5305 #define PF_CTL(pipe)            _MMIO_PIPE(pipe, _PFA_CTL_1, _PFB_CTL_1)
5306 #define PF_WIN_SZ(pipe)         _MMIO_PIPE(pipe, _PFA_WIN_SZ, _PFB_WIN_SZ)
5307 #define PF_WIN_POS(pipe)        _MMIO_PIPE(pipe, _PFA_WIN_POS, _PFB_WIN_POS)
5308 #define PF_VSCALE(pipe)         _MMIO_PIPE(pipe, _PFA_VSCALE, _PFB_VSCALE)
5309 #define PF_HSCALE(pipe)         _MMIO_PIPE(pipe, _PFA_HSCALE, _PFB_HSCALE)
5310
5311 #define _PSA_CTL                0x68180
5312 #define _PSB_CTL                0x68980
5313 #define PS_ENABLE               (1 << 31)
5314 #define _PSA_WIN_SZ             0x68174
5315 #define _PSB_WIN_SZ             0x68974
5316 #define _PSA_WIN_POS            0x68170
5317 #define _PSB_WIN_POS            0x68970
5318
5319 #define PS_CTL(pipe)            _MMIO_PIPE(pipe, _PSA_CTL, _PSB_CTL)
5320 #define PS_WIN_SZ(pipe)         _MMIO_PIPE(pipe, _PSA_WIN_SZ, _PSB_WIN_SZ)
5321 #define PS_WIN_POS(pipe)        _MMIO_PIPE(pipe, _PSA_WIN_POS, _PSB_WIN_POS)
5322
5323 /*
5324  * Skylake scalers
5325  */
5326 #define _PS_1A_CTRL      0x68180
5327 #define _PS_2A_CTRL      0x68280
5328 #define _PS_1B_CTRL      0x68980
5329 #define _PS_2B_CTRL      0x68A80
5330 #define _PS_1C_CTRL      0x69180
5331 #define PS_SCALER_EN        (1 << 31)
5332 #define SKL_PS_SCALER_MODE_MASK (3 << 28)
5333 #define SKL_PS_SCALER_MODE_DYN  (0 << 28)
5334 #define SKL_PS_SCALER_MODE_HQ  (1 << 28)
5335 #define SKL_PS_SCALER_MODE_NV12 (2 << 28)
5336 #define PS_SCALER_MODE_PLANAR (1 << 29)
5337 #define PS_SCALER_MODE_NORMAL (0 << 29)
5338 #define PS_PLANE_SEL_MASK  (7 << 25)
5339 #define PS_PLANE_SEL(plane) (((plane) + 1) << 25)
5340 #define PS_FILTER_MASK         (3 << 23)
5341 #define PS_FILTER_MEDIUM       (0 << 23)
5342 #define PS_FILTER_PROGRAMMED   (1 << 23)
5343 #define PS_FILTER_EDGE_ENHANCE (2 << 23)
5344 #define PS_FILTER_BILINEAR     (3 << 23)
5345 #define PS_VERT3TAP            (1 << 21)
5346 #define PS_VERT_INT_INVERT_FIELD1 (0 << 20)
5347 #define PS_VERT_INT_INVERT_FIELD0 (1 << 20)
5348 #define PS_PWRUP_PROGRESS         (1 << 17)
5349 #define PS_V_FILTER_BYPASS        (1 << 8)
5350 #define PS_VADAPT_EN              (1 << 7)
5351 #define PS_VADAPT_MODE_MASK        (3 << 5)
5352 #define PS_VADAPT_MODE_LEAST_ADAPT (0 << 5)
5353 #define PS_VADAPT_MODE_MOD_ADAPT   (1 << 5)
5354 #define PS_VADAPT_MODE_MOST_ADAPT  (3 << 5)
5355 #define PS_PLANE_Y_SEL_MASK  (7 << 5)
5356 #define PS_PLANE_Y_SEL(plane) (((plane) + 1) << 5)
5357 #define PS_Y_VERT_FILTER_SELECT(set)   ((set) << 4)
5358 #define PS_Y_HORZ_FILTER_SELECT(set)   ((set) << 3)
5359 #define PS_UV_VERT_FILTER_SELECT(set)  ((set) << 2)
5360 #define PS_UV_HORZ_FILTER_SELECT(set)  ((set) << 1)
5361
5362 #define _PS_PWR_GATE_1A     0x68160
5363 #define _PS_PWR_GATE_2A     0x68260
5364 #define _PS_PWR_GATE_1B     0x68960
5365 #define _PS_PWR_GATE_2B     0x68A60
5366 #define _PS_PWR_GATE_1C     0x69160
5367 #define PS_PWR_GATE_DIS_OVERRIDE       (1 << 31)
5368 #define PS_PWR_GATE_SETTLING_TIME_32   (0 << 3)
5369 #define PS_PWR_GATE_SETTLING_TIME_64   (1 << 3)
5370 #define PS_PWR_GATE_SETTLING_TIME_96   (2 << 3)
5371 #define PS_PWR_GATE_SETTLING_TIME_128  (3 << 3)
5372 #define PS_PWR_GATE_SLPEN_8             0
5373 #define PS_PWR_GATE_SLPEN_16            1
5374 #define PS_PWR_GATE_SLPEN_24            2
5375 #define PS_PWR_GATE_SLPEN_32            3
5376
5377 #define _PS_WIN_POS_1A      0x68170
5378 #define _PS_WIN_POS_2A      0x68270
5379 #define _PS_WIN_POS_1B      0x68970
5380 #define _PS_WIN_POS_2B      0x68A70
5381 #define _PS_WIN_POS_1C      0x69170
5382
5383 #define _PS_WIN_SZ_1A       0x68174
5384 #define _PS_WIN_SZ_2A       0x68274
5385 #define _PS_WIN_SZ_1B       0x68974
5386 #define _PS_WIN_SZ_2B       0x68A74
5387 #define _PS_WIN_SZ_1C       0x69174
5388
5389 #define _PS_VSCALE_1A       0x68184
5390 #define _PS_VSCALE_2A       0x68284
5391 #define _PS_VSCALE_1B       0x68984
5392 #define _PS_VSCALE_2B       0x68A84
5393 #define _PS_VSCALE_1C       0x69184
5394
5395 #define _PS_HSCALE_1A       0x68190
5396 #define _PS_HSCALE_2A       0x68290
5397 #define _PS_HSCALE_1B       0x68990
5398 #define _PS_HSCALE_2B       0x68A90
5399 #define _PS_HSCALE_1C       0x69190
5400
5401 #define _PS_VPHASE_1A       0x68188
5402 #define _PS_VPHASE_2A       0x68288
5403 #define _PS_VPHASE_1B       0x68988
5404 #define _PS_VPHASE_2B       0x68A88
5405 #define _PS_VPHASE_1C       0x69188
5406 #define  PS_Y_PHASE(x)          ((x) << 16)
5407 #define  PS_UV_RGB_PHASE(x)     ((x) << 0)
5408 #define   PS_PHASE_MASK (0x7fff << 1) /* u2.13 */
5409 #define   PS_PHASE_TRIP (1 << 0)
5410
5411 #define _PS_HPHASE_1A       0x68194
5412 #define _PS_HPHASE_2A       0x68294
5413 #define _PS_HPHASE_1B       0x68994
5414 #define _PS_HPHASE_2B       0x68A94
5415 #define _PS_HPHASE_1C       0x69194
5416
5417 #define _PS_ECC_STAT_1A     0x681D0
5418 #define _PS_ECC_STAT_2A     0x682D0
5419 #define _PS_ECC_STAT_1B     0x689D0
5420 #define _PS_ECC_STAT_2B     0x68AD0
5421 #define _PS_ECC_STAT_1C     0x691D0
5422
5423 #define _PS_COEF_SET0_INDEX_1A     0x68198
5424 #define _PS_COEF_SET0_INDEX_2A     0x68298
5425 #define _PS_COEF_SET0_INDEX_1B     0x68998
5426 #define _PS_COEF_SET0_INDEX_2B     0x68A98
5427 #define PS_COEE_INDEX_AUTO_INC     (1 << 10)
5428
5429 #define _PS_COEF_SET0_DATA_1A      0x6819C
5430 #define _PS_COEF_SET0_DATA_2A      0x6829C
5431 #define _PS_COEF_SET0_DATA_1B      0x6899C
5432 #define _PS_COEF_SET0_DATA_2B      0x68A9C
5433
5434 #define _ID(id, a, b) _PICK_EVEN(id, a, b)
5435 #define SKL_PS_CTRL(pipe, id) _MMIO_PIPE(pipe,        \
5436                         _ID(id, _PS_1A_CTRL, _PS_2A_CTRL),       \
5437                         _ID(id, _PS_1B_CTRL, _PS_2B_CTRL))
5438 #define SKL_PS_PWR_GATE(pipe, id) _MMIO_PIPE(pipe,    \
5439                         _ID(id, _PS_PWR_GATE_1A, _PS_PWR_GATE_2A), \
5440                         _ID(id, _PS_PWR_GATE_1B, _PS_PWR_GATE_2B))
5441 #define SKL_PS_WIN_POS(pipe, id) _MMIO_PIPE(pipe,     \
5442                         _ID(id, _PS_WIN_POS_1A, _PS_WIN_POS_2A), \
5443                         _ID(id, _PS_WIN_POS_1B, _PS_WIN_POS_2B))
5444 #define SKL_PS_WIN_SZ(pipe, id)  _MMIO_PIPE(pipe,     \
5445                         _ID(id, _PS_WIN_SZ_1A, _PS_WIN_SZ_2A),   \
5446                         _ID(id, _PS_WIN_SZ_1B, _PS_WIN_SZ_2B))
5447 #define SKL_PS_VSCALE(pipe, id)  _MMIO_PIPE(pipe,     \
5448                         _ID(id, _PS_VSCALE_1A, _PS_VSCALE_2A),   \
5449                         _ID(id, _PS_VSCALE_1B, _PS_VSCALE_2B))
5450 #define SKL_PS_HSCALE(pipe, id)  _MMIO_PIPE(pipe,     \
5451                         _ID(id, _PS_HSCALE_1A, _PS_HSCALE_2A),   \
5452                         _ID(id, _PS_HSCALE_1B, _PS_HSCALE_2B))
5453 #define SKL_PS_VPHASE(pipe, id)  _MMIO_PIPE(pipe,     \
5454                         _ID(id, _PS_VPHASE_1A, _PS_VPHASE_2A),   \
5455                         _ID(id, _PS_VPHASE_1B, _PS_VPHASE_2B))
5456 #define SKL_PS_HPHASE(pipe, id)  _MMIO_PIPE(pipe,     \
5457                         _ID(id, _PS_HPHASE_1A, _PS_HPHASE_2A),   \
5458                         _ID(id, _PS_HPHASE_1B, _PS_HPHASE_2B))
5459 #define SKL_PS_ECC_STAT(pipe, id)  _MMIO_PIPE(pipe,     \
5460                         _ID(id, _PS_ECC_STAT_1A, _PS_ECC_STAT_2A),   \
5461                         _ID(id, _PS_ECC_STAT_1B, _PS_ECC_STAT_2B))
5462 #define GLK_PS_COEF_INDEX_SET(pipe, id, set)  _MMIO_PIPE(pipe,    \
5463                         _ID(id, _PS_COEF_SET0_INDEX_1A, _PS_COEF_SET0_INDEX_2A) + (set) * 8, \
5464                         _ID(id, _PS_COEF_SET0_INDEX_1B, _PS_COEF_SET0_INDEX_2B) + (set) * 8)
5465
5466 #define GLK_PS_COEF_DATA_SET(pipe, id, set)  _MMIO_PIPE(pipe,     \
5467                         _ID(id, _PS_COEF_SET0_DATA_1A, _PS_COEF_SET0_DATA_2A) + (set) * 8, \
5468                         _ID(id, _PS_COEF_SET0_DATA_1B, _PS_COEF_SET0_DATA_2B) + (set) * 8)
5469 /* legacy palette */
5470 #define _LGC_PALETTE_A           0x4a000
5471 #define _LGC_PALETTE_B           0x4a800
5472 #define LGC_PALETTE_RED_MASK     REG_GENMASK(23, 16)
5473 #define LGC_PALETTE_GREEN_MASK   REG_GENMASK(15, 8)
5474 #define LGC_PALETTE_BLUE_MASK    REG_GENMASK(7, 0)
5475 #define LGC_PALETTE(pipe, i) _MMIO(_PIPE(pipe, _LGC_PALETTE_A, _LGC_PALETTE_B) + (i) * 4)
5476
5477 /* ilk/snb precision palette */
5478 #define _PREC_PALETTE_A           0x4b000
5479 #define _PREC_PALETTE_B           0x4c000
5480 #define   PREC_PALETTE_RED_MASK   REG_GENMASK(29, 20)
5481 #define   PREC_PALETTE_GREEN_MASK REG_GENMASK(19, 10)
5482 #define   PREC_PALETTE_BLUE_MASK  REG_GENMASK(9, 0)
5483 #define PREC_PALETTE(pipe, i) _MMIO(_PIPE(pipe, _PREC_PALETTE_A, _PREC_PALETTE_B) + (i) * 4)
5484
5485 #define  _PREC_PIPEAGCMAX              0x4d000
5486 #define  _PREC_PIPEBGCMAX              0x4d010
5487 #define PREC_PIPEGCMAX(pipe, i)        _MMIO(_PIPE(pipe, _PIPEAGCMAX, _PIPEBGCMAX) + (i) * 4)
5488
5489 #define _GAMMA_MODE_A           0x4a480
5490 #define _GAMMA_MODE_B           0x4ac80
5491 #define GAMMA_MODE(pipe) _MMIO_PIPE(pipe, _GAMMA_MODE_A, _GAMMA_MODE_B)
5492 #define  PRE_CSC_GAMMA_ENABLE   (1 << 31)
5493 #define  POST_CSC_GAMMA_ENABLE  (1 << 30)
5494 #define  GAMMA_MODE_MODE_MASK   (3 << 0)
5495 #define  GAMMA_MODE_MODE_8BIT   (0 << 0)
5496 #define  GAMMA_MODE_MODE_10BIT  (1 << 0)
5497 #define  GAMMA_MODE_MODE_12BIT  (2 << 0)
5498 #define  GAMMA_MODE_MODE_SPLIT  (3 << 0) /* ivb-bdw */
5499 #define  GAMMA_MODE_MODE_12BIT_MULTI_SEGMENTED  (3 << 0) /* icl + */
5500
5501 /* Display Internal Timeout Register */
5502 #define RM_TIMEOUT              _MMIO(0x42060)
5503 #define  MMIO_TIMEOUT_US(us)    ((us) << 0)
5504
5505 /* interrupts */
5506 #define DE_MASTER_IRQ_CONTROL   (1 << 31)
5507 #define DE_SPRITEB_FLIP_DONE    (1 << 29)
5508 #define DE_SPRITEA_FLIP_DONE    (1 << 28)
5509 #define DE_PLANEB_FLIP_DONE     (1 << 27)
5510 #define DE_PLANEA_FLIP_DONE     (1 << 26)
5511 #define DE_PLANE_FLIP_DONE(plane) (1 << (26 + (plane)))
5512 #define DE_PCU_EVENT            (1 << 25)
5513 #define DE_GTT_FAULT            (1 << 24)
5514 #define DE_POISON               (1 << 23)
5515 #define DE_PERFORM_COUNTER      (1 << 22)
5516 #define DE_PCH_EVENT            (1 << 21)
5517 #define DE_AUX_CHANNEL_A        (1 << 20)
5518 #define DE_DP_A_HOTPLUG         (1 << 19)
5519 #define DE_GSE                  (1 << 18)
5520 #define DE_PIPEB_VBLANK         (1 << 15)
5521 #define DE_PIPEB_EVEN_FIELD     (1 << 14)
5522 #define DE_PIPEB_ODD_FIELD      (1 << 13)
5523 #define DE_PIPEB_LINE_COMPARE   (1 << 12)
5524 #define DE_PIPEB_VSYNC          (1 << 11)
5525 #define DE_PIPEB_CRC_DONE       (1 << 10)
5526 #define DE_PIPEB_FIFO_UNDERRUN  (1 << 8)
5527 #define DE_PIPEA_VBLANK         (1 << 7)
5528 #define DE_PIPE_VBLANK(pipe)    (1 << (7 + 8 * (pipe)))
5529 #define DE_PIPEA_EVEN_FIELD     (1 << 6)
5530 #define DE_PIPEA_ODD_FIELD      (1 << 5)
5531 #define DE_PIPEA_LINE_COMPARE   (1 << 4)
5532 #define DE_PIPEA_VSYNC          (1 << 3)
5533 #define DE_PIPEA_CRC_DONE       (1 << 2)
5534 #define DE_PIPE_CRC_DONE(pipe)  (1 << (2 + 8 * (pipe)))
5535 #define DE_PIPEA_FIFO_UNDERRUN  (1 << 0)
5536 #define DE_PIPE_FIFO_UNDERRUN(pipe)  (1 << (8 * (pipe)))
5537
5538 /* More Ivybridge lolz */
5539 #define DE_ERR_INT_IVB                  (1 << 30)
5540 #define DE_GSE_IVB                      (1 << 29)
5541 #define DE_PCH_EVENT_IVB                (1 << 28)
5542 #define DE_DP_A_HOTPLUG_IVB             (1 << 27)
5543 #define DE_AUX_CHANNEL_A_IVB            (1 << 26)
5544 #define DE_EDP_PSR_INT_HSW              (1 << 19)
5545 #define DE_SPRITEC_FLIP_DONE_IVB        (1 << 14)
5546 #define DE_PLANEC_FLIP_DONE_IVB         (1 << 13)
5547 #define DE_PIPEC_VBLANK_IVB             (1 << 10)
5548 #define DE_SPRITEB_FLIP_DONE_IVB        (1 << 9)
5549 #define DE_PLANEB_FLIP_DONE_IVB         (1 << 8)
5550 #define DE_PIPEB_VBLANK_IVB             (1 << 5)
5551 #define DE_SPRITEA_FLIP_DONE_IVB        (1 << 4)
5552 #define DE_PLANEA_FLIP_DONE_IVB         (1 << 3)
5553 #define DE_PLANE_FLIP_DONE_IVB(plane)   (1 << (3 + 5 * (plane)))
5554 #define DE_PIPEA_VBLANK_IVB             (1 << 0)
5555 #define DE_PIPE_VBLANK_IVB(pipe)        (1 << ((pipe) * 5))
5556
5557 #define VLV_MASTER_IER                  _MMIO(0x4400c) /* Gunit master IER */
5558 #define   MASTER_INTERRUPT_ENABLE       (1 << 31)
5559
5560 #define DEISR   _MMIO(0x44000)
5561 #define DEIMR   _MMIO(0x44004)
5562 #define DEIIR   _MMIO(0x44008)
5563 #define DEIER   _MMIO(0x4400c)
5564
5565 #define GTISR   _MMIO(0x44010)
5566 #define GTIMR   _MMIO(0x44014)
5567 #define GTIIR   _MMIO(0x44018)
5568 #define GTIER   _MMIO(0x4401c)
5569
5570 #define GEN8_MASTER_IRQ                 _MMIO(0x44200)
5571 #define  GEN8_MASTER_IRQ_CONTROL        (1 << 31)
5572 #define  GEN8_PCU_IRQ                   (1 << 30)
5573 #define  GEN8_DE_PCH_IRQ                (1 << 23)
5574 #define  GEN8_DE_MISC_IRQ               (1 << 22)
5575 #define  GEN8_DE_PORT_IRQ               (1 << 20)
5576 #define  GEN8_DE_PIPE_C_IRQ             (1 << 18)
5577 #define  GEN8_DE_PIPE_B_IRQ             (1 << 17)
5578 #define  GEN8_DE_PIPE_A_IRQ             (1 << 16)
5579 #define  GEN8_DE_PIPE_IRQ(pipe)         (1 << (16 + (pipe)))
5580 #define  GEN8_GT_VECS_IRQ               (1 << 6)
5581 #define  GEN8_GT_GUC_IRQ                (1 << 5)
5582 #define  GEN8_GT_PM_IRQ                 (1 << 4)
5583 #define  GEN8_GT_VCS1_IRQ               (1 << 3) /* NB: VCS2 in bspec! */
5584 #define  GEN8_GT_VCS0_IRQ               (1 << 2) /* NB: VCS1 in bpsec! */
5585 #define  GEN8_GT_BCS_IRQ                (1 << 1)
5586 #define  GEN8_GT_RCS_IRQ                (1 << 0)
5587
5588 #define XELPD_DISPLAY_ERR_FATAL_MASK    _MMIO(0x4421c)
5589
5590 #define GEN8_GT_ISR(which) _MMIO(0x44300 + (0x10 * (which)))
5591 #define GEN8_GT_IMR(which) _MMIO(0x44304 + (0x10 * (which)))
5592 #define GEN8_GT_IIR(which) _MMIO(0x44308 + (0x10 * (which)))
5593 #define GEN8_GT_IER(which) _MMIO(0x4430c + (0x10 * (which)))
5594
5595 #define GEN8_RCS_IRQ_SHIFT 0
5596 #define GEN8_BCS_IRQ_SHIFT 16
5597 #define GEN8_VCS0_IRQ_SHIFT 0  /* NB: VCS1 in bspec! */
5598 #define GEN8_VCS1_IRQ_SHIFT 16 /* NB: VCS2 in bpsec! */
5599 #define GEN8_VECS_IRQ_SHIFT 0
5600 #define GEN8_WD_IRQ_SHIFT 16
5601
5602 #define GEN8_DE_PIPE_ISR(pipe) _MMIO(0x44400 + (0x10 * (pipe)))
5603 #define GEN8_DE_PIPE_IMR(pipe) _MMIO(0x44404 + (0x10 * (pipe)))
5604 #define GEN8_DE_PIPE_IIR(pipe) _MMIO(0x44408 + (0x10 * (pipe)))
5605 #define GEN8_DE_PIPE_IER(pipe) _MMIO(0x4440c + (0x10 * (pipe)))
5606 #define  GEN8_PIPE_FIFO_UNDERRUN        (1 << 31)
5607 #define  GEN8_PIPE_CDCLK_CRC_ERROR      (1 << 29)
5608 #define  GEN8_PIPE_CDCLK_CRC_DONE       (1 << 28)
5609 #define  XELPD_PIPE_SOFT_UNDERRUN       (1 << 22)
5610 #define  XELPD_PIPE_HARD_UNDERRUN       (1 << 21)
5611 #define  GEN8_PIPE_CURSOR_FAULT         (1 << 10)
5612 #define  GEN8_PIPE_SPRITE_FAULT         (1 << 9)
5613 #define  GEN8_PIPE_PRIMARY_FAULT        (1 << 8)
5614 #define  GEN8_PIPE_SPRITE_FLIP_DONE     (1 << 5)
5615 #define  GEN8_PIPE_PRIMARY_FLIP_DONE    (1 << 4)
5616 #define  GEN8_PIPE_SCAN_LINE_EVENT      (1 << 2)
5617 #define  GEN8_PIPE_VSYNC                (1 << 1)
5618 #define  GEN8_PIPE_VBLANK               (1 << 0)
5619 #define  GEN9_PIPE_CURSOR_FAULT         (1 << 11)
5620 #define  GEN11_PIPE_PLANE7_FAULT        (1 << 22)
5621 #define  GEN11_PIPE_PLANE6_FAULT        (1 << 21)
5622 #define  GEN11_PIPE_PLANE5_FAULT        (1 << 20)
5623 #define  GEN9_PIPE_PLANE4_FAULT         (1 << 10)
5624 #define  GEN9_PIPE_PLANE3_FAULT         (1 << 9)
5625 #define  GEN9_PIPE_PLANE2_FAULT         (1 << 8)
5626 #define  GEN9_PIPE_PLANE1_FAULT         (1 << 7)
5627 #define  GEN9_PIPE_PLANE4_FLIP_DONE     (1 << 6)
5628 #define  GEN9_PIPE_PLANE3_FLIP_DONE     (1 << 5)
5629 #define  GEN9_PIPE_PLANE2_FLIP_DONE     (1 << 4)
5630 #define  GEN9_PIPE_PLANE1_FLIP_DONE     (1 << 3)
5631 #define  GEN9_PIPE_PLANE_FLIP_DONE(p)   (1 << (3 + (p)))
5632 #define GEN8_DE_PIPE_IRQ_FAULT_ERRORS \
5633         (GEN8_PIPE_CURSOR_FAULT | \
5634          GEN8_PIPE_SPRITE_FAULT | \
5635          GEN8_PIPE_PRIMARY_FAULT)
5636 #define GEN9_DE_PIPE_IRQ_FAULT_ERRORS \
5637         (GEN9_PIPE_CURSOR_FAULT | \
5638          GEN9_PIPE_PLANE4_FAULT | \
5639          GEN9_PIPE_PLANE3_FAULT | \
5640          GEN9_PIPE_PLANE2_FAULT | \
5641          GEN9_PIPE_PLANE1_FAULT)
5642 #define GEN11_DE_PIPE_IRQ_FAULT_ERRORS \
5643         (GEN9_DE_PIPE_IRQ_FAULT_ERRORS | \
5644          GEN11_PIPE_PLANE7_FAULT | \
5645          GEN11_PIPE_PLANE6_FAULT | \
5646          GEN11_PIPE_PLANE5_FAULT)
5647 #define RKL_DE_PIPE_IRQ_FAULT_ERRORS \
5648         (GEN9_DE_PIPE_IRQ_FAULT_ERRORS | \
5649          GEN11_PIPE_PLANE5_FAULT)
5650
5651 #define _HPD_PIN_DDI(hpd_pin)   ((hpd_pin) - HPD_PORT_A)
5652 #define _HPD_PIN_TC(hpd_pin)    ((hpd_pin) - HPD_PORT_TC1)
5653
5654 #define GEN8_DE_PORT_ISR _MMIO(0x44440)
5655 #define GEN8_DE_PORT_IMR _MMIO(0x44444)
5656 #define GEN8_DE_PORT_IIR _MMIO(0x44448)
5657 #define GEN8_DE_PORT_IER _MMIO(0x4444c)
5658 #define  DSI1_NON_TE                    (1 << 31)
5659 #define  DSI0_NON_TE                    (1 << 30)
5660 #define  ICL_AUX_CHANNEL_E              (1 << 29)
5661 #define  ICL_AUX_CHANNEL_F              (1 << 28)
5662 #define  GEN9_AUX_CHANNEL_D             (1 << 27)
5663 #define  GEN9_AUX_CHANNEL_C             (1 << 26)
5664 #define  GEN9_AUX_CHANNEL_B             (1 << 25)
5665 #define  DSI1_TE                        (1 << 24)
5666 #define  DSI0_TE                        (1 << 23)
5667 #define  GEN8_DE_PORT_HOTPLUG(hpd_pin)  REG_BIT(3 + _HPD_PIN_DDI(hpd_pin))
5668 #define  BXT_DE_PORT_HOTPLUG_MASK       (GEN8_DE_PORT_HOTPLUG(HPD_PORT_A) | \
5669                                          GEN8_DE_PORT_HOTPLUG(HPD_PORT_B) | \
5670                                          GEN8_DE_PORT_HOTPLUG(HPD_PORT_C))
5671 #define  BDW_DE_PORT_HOTPLUG_MASK       GEN8_DE_PORT_HOTPLUG(HPD_PORT_A)
5672 #define  BXT_DE_PORT_GMBUS              (1 << 1)
5673 #define  GEN8_AUX_CHANNEL_A             (1 << 0)
5674 #define  TGL_DE_PORT_AUX_USBC6          REG_BIT(13)
5675 #define  XELPD_DE_PORT_AUX_DDIE         REG_BIT(13)
5676 #define  TGL_DE_PORT_AUX_USBC5          REG_BIT(12)
5677 #define  XELPD_DE_PORT_AUX_DDID         REG_BIT(12)
5678 #define  TGL_DE_PORT_AUX_USBC4          REG_BIT(11)
5679 #define  TGL_DE_PORT_AUX_USBC3          REG_BIT(10)
5680 #define  TGL_DE_PORT_AUX_USBC2          REG_BIT(9)
5681 #define  TGL_DE_PORT_AUX_USBC1          REG_BIT(8)
5682 #define  TGL_DE_PORT_AUX_DDIC           REG_BIT(2)
5683 #define  TGL_DE_PORT_AUX_DDIB           REG_BIT(1)
5684 #define  TGL_DE_PORT_AUX_DDIA           REG_BIT(0)
5685
5686 #define GEN8_DE_MISC_ISR _MMIO(0x44460)
5687 #define GEN8_DE_MISC_IMR _MMIO(0x44464)
5688 #define GEN8_DE_MISC_IIR _MMIO(0x44468)
5689 #define GEN8_DE_MISC_IER _MMIO(0x4446c)
5690 #define  GEN8_DE_MISC_GSE               (1 << 27)
5691 #define  GEN8_DE_EDP_PSR                (1 << 19)
5692
5693 #define GEN8_PCU_ISR _MMIO(0x444e0)
5694 #define GEN8_PCU_IMR _MMIO(0x444e4)
5695 #define GEN8_PCU_IIR _MMIO(0x444e8)
5696 #define GEN8_PCU_IER _MMIO(0x444ec)
5697
5698 #define GEN11_GU_MISC_ISR       _MMIO(0x444f0)
5699 #define GEN11_GU_MISC_IMR       _MMIO(0x444f4)
5700 #define GEN11_GU_MISC_IIR       _MMIO(0x444f8)
5701 #define GEN11_GU_MISC_IER       _MMIO(0x444fc)
5702 #define  GEN11_GU_MISC_GSE      (1 << 27)
5703
5704 #define GEN11_GFX_MSTR_IRQ              _MMIO(0x190010)
5705 #define  GEN11_MASTER_IRQ               (1 << 31)
5706 #define  GEN11_PCU_IRQ                  (1 << 30)
5707 #define  GEN11_GU_MISC_IRQ              (1 << 29)
5708 #define  GEN11_DISPLAY_IRQ              (1 << 16)
5709 #define  GEN11_GT_DW_IRQ(x)             (1 << (x))
5710 #define  GEN11_GT_DW1_IRQ               (1 << 1)
5711 #define  GEN11_GT_DW0_IRQ               (1 << 0)
5712
5713 #define DG1_MSTR_TILE_INTR              _MMIO(0x190008)
5714 #define   DG1_MSTR_IRQ                  REG_BIT(31)
5715 #define   DG1_MSTR_TILE(t)              REG_BIT(t)
5716
5717 #define GEN11_DISPLAY_INT_CTL           _MMIO(0x44200)
5718 #define  GEN11_DISPLAY_IRQ_ENABLE       (1 << 31)
5719 #define  GEN11_AUDIO_CODEC_IRQ          (1 << 24)
5720 #define  GEN11_DE_PCH_IRQ               (1 << 23)
5721 #define  GEN11_DE_MISC_IRQ              (1 << 22)
5722 #define  GEN11_DE_HPD_IRQ               (1 << 21)
5723 #define  GEN11_DE_PORT_IRQ              (1 << 20)
5724 #define  GEN11_DE_PIPE_C                (1 << 18)
5725 #define  GEN11_DE_PIPE_B                (1 << 17)
5726 #define  GEN11_DE_PIPE_A                (1 << 16)
5727
5728 #define GEN11_DE_HPD_ISR                _MMIO(0x44470)
5729 #define GEN11_DE_HPD_IMR                _MMIO(0x44474)
5730 #define GEN11_DE_HPD_IIR                _MMIO(0x44478)
5731 #define GEN11_DE_HPD_IER                _MMIO(0x4447c)
5732 #define  GEN11_TC_HOTPLUG(hpd_pin)              REG_BIT(16 + _HPD_PIN_TC(hpd_pin))
5733 #define  GEN11_DE_TC_HOTPLUG_MASK               (GEN11_TC_HOTPLUG(HPD_PORT_TC6) | \
5734                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC5) | \
5735                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC4) | \
5736                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC3) | \
5737                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC2) | \
5738                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC1))
5739 #define  GEN11_TBT_HOTPLUG(hpd_pin)             REG_BIT(_HPD_PIN_TC(hpd_pin))
5740 #define  GEN11_DE_TBT_HOTPLUG_MASK              (GEN11_TBT_HOTPLUG(HPD_PORT_TC6) | \
5741                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC5) | \
5742                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC4) | \
5743                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC3) | \
5744                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC2) | \
5745                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC1))
5746
5747 #define GEN11_TBT_HOTPLUG_CTL                           _MMIO(0x44030)
5748 #define GEN11_TC_HOTPLUG_CTL                            _MMIO(0x44038)
5749 #define  GEN11_HOTPLUG_CTL_ENABLE(hpd_pin)              (8 << (_HPD_PIN_TC(hpd_pin) * 4))
5750 #define  GEN11_HOTPLUG_CTL_LONG_DETECT(hpd_pin)         (2 << (_HPD_PIN_TC(hpd_pin) * 4))
5751 #define  GEN11_HOTPLUG_CTL_SHORT_DETECT(hpd_pin)        (1 << (_HPD_PIN_TC(hpd_pin) * 4))
5752 #define  GEN11_HOTPLUG_CTL_NO_DETECT(hpd_pin)           (0 << (_HPD_PIN_TC(hpd_pin) * 4))
5753
5754 #define ILK_DISPLAY_CHICKEN2    _MMIO(0x42004)
5755 /* Required on all Ironlake and Sandybridge according to the B-Spec. */
5756 #define  ILK_ELPIN_409_SELECT   (1 << 25)
5757 #define  ILK_DPARB_GATE (1 << 22)
5758 #define  ILK_VSDPFD_FULL        (1 << 21)
5759 #define FUSE_STRAP                      _MMIO(0x42014)
5760 #define  ILK_INTERNAL_GRAPHICS_DISABLE  (1 << 31)
5761 #define  ILK_INTERNAL_DISPLAY_DISABLE   (1 << 30)
5762 #define  ILK_DISPLAY_DEBUG_DISABLE      (1 << 29)
5763 #define  IVB_PIPE_C_DISABLE             (1 << 28)
5764 #define  ILK_HDCP_DISABLE               (1 << 25)
5765 #define  ILK_eDP_A_DISABLE              (1 << 24)
5766 #define  HSW_CDCLK_LIMIT                (1 << 24)
5767 #define  ILK_DESKTOP                    (1 << 23)
5768 #define  HSW_CPU_SSC_ENABLE             (1 << 21)
5769
5770 #define FUSE_STRAP3                     _MMIO(0x42020)
5771 #define  HSW_REF_CLK_SELECT             (1 << 1)
5772
5773 #define ILK_DSPCLK_GATE_D                       _MMIO(0x42020)
5774 #define   ILK_VRHUNIT_CLOCK_GATE_DISABLE        (1 << 28)
5775 #define   ILK_DPFCUNIT_CLOCK_GATE_DISABLE       (1 << 9)
5776 #define   ILK_DPFCRUNIT_CLOCK_GATE_DISABLE      (1 << 8)
5777 #define   ILK_DPFDUNIT_CLOCK_GATE_ENABLE        (1 << 7)
5778 #define   ILK_DPARBUNIT_CLOCK_GATE_ENABLE       (1 << 5)
5779
5780 #define IVB_CHICKEN3    _MMIO(0x4200c)
5781 # define CHICKEN3_DGMG_REQ_OUT_FIX_DISABLE      (1 << 5)
5782 # define CHICKEN3_DGMG_DONE_FIX_DISABLE         (1 << 2)
5783
5784 #define CHICKEN_PAR1_1                  _MMIO(0x42080)
5785 #define  IGNORE_KVMR_PIPE_A             REG_BIT(23)
5786 #define  KBL_ARB_FILL_SPARE_22          REG_BIT(22)
5787 #define  DIS_RAM_BYPASS_PSR2_MAN_TRACK  (1 << 16)
5788 #define  SKL_DE_COMPRESSED_HASH_MODE    (1 << 15)
5789 #define  DPA_MASK_VBLANK_SRD            (1 << 15)
5790 #define  FORCE_ARB_IDLE_PLANES          (1 << 14)
5791 #define  SKL_EDP_PSR_FIX_RDWRAP         (1 << 3)
5792 #define  IGNORE_PSR2_HW_TRACKING        (1 << 1)
5793
5794 #define CHICKEN_PAR2_1          _MMIO(0x42090)
5795 #define  KVM_CONFIG_CHANGE_NOTIFICATION_SELECT  (1 << 14)
5796
5797 #define CHICKEN_MISC_2          _MMIO(0x42084)
5798 #define  KBL_ARB_FILL_SPARE_14  REG_BIT(14)
5799 #define  KBL_ARB_FILL_SPARE_13  REG_BIT(13)
5800 #define  GLK_CL2_PWR_DOWN       (1 << 12)
5801 #define  GLK_CL1_PWR_DOWN       (1 << 11)
5802 #define  GLK_CL0_PWR_DOWN       (1 << 10)
5803
5804 #define CHICKEN_MISC_4          _MMIO(0x4208c)
5805 #define   CHICKEN_FBC_STRIDE_OVERRIDE   REG_BIT(13)
5806 #define   CHICKEN_FBC_STRIDE_MASK       REG_GENMASK(12, 0)
5807 #define   CHICKEN_FBC_STRIDE(x)         REG_FIELD_PREP(CHICKEN_FBC_STRIDE_MASK, (x))
5808
5809 #define _CHICKEN_PIPESL_1_A     0x420b0
5810 #define _CHICKEN_PIPESL_1_B     0x420b4
5811 #define  HSW_PRI_STRETCH_MAX_MASK       REG_GENMASK(28, 27)
5812 #define  HSW_PRI_STRETCH_MAX_X8         REG_FIELD_PREP(HSW_PRI_STRETCH_MAX_MASK, 0)
5813 #define  HSW_PRI_STRETCH_MAX_X4         REG_FIELD_PREP(HSW_PRI_STRETCH_MAX_MASK, 1)
5814 #define  HSW_PRI_STRETCH_MAX_X2         REG_FIELD_PREP(HSW_PRI_STRETCH_MAX_MASK, 2)
5815 #define  HSW_PRI_STRETCH_MAX_X1         REG_FIELD_PREP(HSW_PRI_STRETCH_MAX_MASK, 3)
5816 #define  HSW_SPR_STRETCH_MAX_MASK       REG_GENMASK(26, 25)
5817 #define  HSW_SPR_STRETCH_MAX_X8         REG_FIELD_PREP(HSW_SPR_STRETCH_MAX_MASK, 0)
5818 #define  HSW_SPR_STRETCH_MAX_X4         REG_FIELD_PREP(HSW_SPR_STRETCH_MAX_MASK, 1)
5819 #define  HSW_SPR_STRETCH_MAX_X2         REG_FIELD_PREP(HSW_SPR_STRETCH_MAX_MASK, 2)
5820 #define  HSW_SPR_STRETCH_MAX_X1         REG_FIELD_PREP(HSW_SPR_STRETCH_MAX_MASK, 3)
5821 #define  HSW_FBCQ_DIS                   (1 << 22)
5822 #define  BDW_DPRS_MASK_VBLANK_SRD       (1 << 0)
5823 #define  SKL_PLANE1_STRETCH_MAX_MASK    REG_GENMASK(1, 0)
5824 #define  SKL_PLANE1_STRETCH_MAX_X8      REG_FIELD_PREP(SKL_PLANE1_STRETCH_MAX_MASK, 0)
5825 #define  SKL_PLANE1_STRETCH_MAX_X4      REG_FIELD_PREP(SKL_PLANE1_STRETCH_MAX_MASK, 1)
5826 #define  SKL_PLANE1_STRETCH_MAX_X2      REG_FIELD_PREP(SKL_PLANE1_STRETCH_MAX_MASK, 2)
5827 #define  SKL_PLANE1_STRETCH_MAX_X1      REG_FIELD_PREP(SKL_PLANE1_STRETCH_MAX_MASK, 3)
5828 #define CHICKEN_PIPESL_1(pipe) _MMIO_PIPE(pipe, _CHICKEN_PIPESL_1_A, _CHICKEN_PIPESL_1_B)
5829
5830 #define _CHICKEN_TRANS_A        0x420c0
5831 #define _CHICKEN_TRANS_B        0x420c4
5832 #define _CHICKEN_TRANS_C        0x420c8
5833 #define _CHICKEN_TRANS_EDP      0x420cc
5834 #define _CHICKEN_TRANS_D        0x420d8
5835 #define CHICKEN_TRANS(trans)    _MMIO(_PICK((trans), \
5836                                             [TRANSCODER_EDP] = _CHICKEN_TRANS_EDP, \
5837                                             [TRANSCODER_A] = _CHICKEN_TRANS_A, \
5838                                             [TRANSCODER_B] = _CHICKEN_TRANS_B, \
5839                                             [TRANSCODER_C] = _CHICKEN_TRANS_C, \
5840                                             [TRANSCODER_D] = _CHICKEN_TRANS_D))
5841 #define  HSW_FRAME_START_DELAY_MASK     REG_GENMASK(28, 27)
5842 #define  HSW_FRAME_START_DELAY(x)       REG_FIELD_PREP(HSW_FRAME_START_DELAY_MASK, x)
5843 #define  VSC_DATA_SEL_SOFTWARE_CONTROL  REG_BIT(25) /* GLK */
5844 #define  FECSTALL_DIS_DPTSTREAM_DPTTG   REG_BIT(23)
5845 #define  DDI_TRAINING_OVERRIDE_ENABLE   REG_BIT(19)
5846 #define  ADLP_1_BASED_X_GRANULARITY     REG_BIT(18)
5847 #define  DDI_TRAINING_OVERRIDE_VALUE    REG_BIT(18)
5848 #define  DDIE_TRAINING_OVERRIDE_ENABLE  REG_BIT(17) /* CHICKEN_TRANS_A only */
5849 #define  DDIE_TRAINING_OVERRIDE_VALUE   REG_BIT(16) /* CHICKEN_TRANS_A only */
5850 #define  PSR2_ADD_VERTICAL_LINE_COUNT   REG_BIT(15)
5851 #define  PSR2_VSC_ENABLE_PROG_HEADER    REG_BIT(12)
5852
5853 #define DISP_ARB_CTL    _MMIO(0x45000)
5854 #define  DISP_FBC_MEMORY_WAKE           (1 << 31)
5855 #define  DISP_TILE_SURFACE_SWIZZLING    (1 << 13)
5856 #define  DISP_FBC_WM_DIS                (1 << 15)
5857 #define DISP_ARB_CTL2   _MMIO(0x45004)
5858 #define  DISP_DATA_PARTITION_5_6        (1 << 6)
5859 #define  DISP_IPC_ENABLE                (1 << 3)
5860
5861 /*
5862  * The below are numbered starting from "S1" on gen11/gen12, but starting
5863  * with display 13, the bspec switches to a 0-based numbering scheme
5864  * (although the addresses stay the same so new S0 = old S1, new S1 = old S2).
5865  * We'll just use the 0-based numbering here for all platforms since it's the
5866  * way things will be named by the hardware team going forward, plus it's more
5867  * consistent with how most of the rest of our registers are named.
5868  */
5869 #define _DBUF_CTL_S0                            0x45008
5870 #define _DBUF_CTL_S1                            0x44FE8
5871 #define _DBUF_CTL_S2                            0x44300
5872 #define _DBUF_CTL_S3                            0x44304
5873 #define DBUF_CTL_S(slice)                       _MMIO(_PICK(slice, \
5874                                                             _DBUF_CTL_S0, \
5875                                                             _DBUF_CTL_S1, \
5876                                                             _DBUF_CTL_S2, \
5877                                                             _DBUF_CTL_S3))
5878 #define  DBUF_POWER_REQUEST                     REG_BIT(31)
5879 #define  DBUF_POWER_STATE                       REG_BIT(30)
5880 #define  DBUF_TRACKER_STATE_SERVICE_MASK        REG_GENMASK(23, 19)
5881 #define  DBUF_TRACKER_STATE_SERVICE(x)          REG_FIELD_PREP(DBUF_TRACKER_STATE_SERVICE_MASK, x)
5882 #define  DBUF_MIN_TRACKER_STATE_SERVICE_MASK    REG_GENMASK(18, 16) /* ADL-P+ */
5883 #define  DBUF_MIN_TRACKER_STATE_SERVICE(x)              REG_FIELD_PREP(DBUF_MIN_TRACKER_STATE_SERVICE_MASK, x) /* ADL-P+ */
5884
5885 #define GEN7_MSG_CTL    _MMIO(0x45010)
5886 #define  WAIT_FOR_PCH_RESET_ACK         (1 << 1)
5887 #define  WAIT_FOR_PCH_FLR_ACK           (1 << 0)
5888
5889 #define _BW_BUDDY0_CTL                  0x45130
5890 #define _BW_BUDDY1_CTL                  0x45140
5891 #define BW_BUDDY_CTL(x)                 _MMIO(_PICK_EVEN(x, \
5892                                                          _BW_BUDDY0_CTL, \
5893                                                          _BW_BUDDY1_CTL))
5894 #define   BW_BUDDY_DISABLE              REG_BIT(31)
5895 #define   BW_BUDDY_TLB_REQ_TIMER_MASK   REG_GENMASK(21, 16)
5896 #define   BW_BUDDY_TLB_REQ_TIMER(x)     REG_FIELD_PREP(BW_BUDDY_TLB_REQ_TIMER_MASK, x)
5897
5898 #define _BW_BUDDY0_PAGE_MASK            0x45134
5899 #define _BW_BUDDY1_PAGE_MASK            0x45144
5900 #define BW_BUDDY_PAGE_MASK(x)           _MMIO(_PICK_EVEN(x, \
5901                                                          _BW_BUDDY0_PAGE_MASK, \
5902                                                          _BW_BUDDY1_PAGE_MASK))
5903
5904 #define HSW_NDE_RSTWRN_OPT      _MMIO(0x46408)
5905 #define  RESET_PCH_HANDSHAKE_ENABLE     (1 << 4)
5906
5907 #define GEN8_CHICKEN_DCPR_1                     _MMIO(0x46430)
5908 #define   SKL_SELECT_ALTERNATE_DC_EXIT          REG_BIT(30)
5909 #define   LATENCY_REPORTING_REMOVED_PIPE_C      REG_BIT(25)
5910 #define   LATENCY_REPORTING_REMOVED_PIPE_B      REG_BIT(24)
5911 #define   LATENCY_REPORTING_REMOVED_PIPE_A      REG_BIT(23)
5912 #define   ICL_DELAY_PMRSP                       REG_BIT(22)
5913 #define   DISABLE_FLR_SRC                       REG_BIT(15)
5914 #define   MASK_WAKEMEM                          REG_BIT(13)
5915 #define   DDI_CLOCK_REG_ACCESS                  REG_BIT(7)
5916
5917 #define GEN11_CHICKEN_DCPR_2                    _MMIO(0x46434)
5918 #define   DCPR_MASK_MAXLATENCY_MEMUP_CLR        REG_BIT(27)
5919 #define   DCPR_MASK_LPMODE                      REG_BIT(26)
5920 #define   DCPR_SEND_RESP_IMM                    REG_BIT(25)
5921 #define   DCPR_CLEAR_MEMSTAT_DIS                REG_BIT(24)
5922
5923 #define SKL_DFSM                        _MMIO(0x51000)
5924 #define   SKL_DFSM_DISPLAY_PM_DISABLE   (1 << 27)
5925 #define   SKL_DFSM_DISPLAY_HDCP_DISABLE (1 << 25)
5926 #define   SKL_DFSM_CDCLK_LIMIT_MASK     (3 << 23)
5927 #define   SKL_DFSM_CDCLK_LIMIT_675      (0 << 23)
5928 #define   SKL_DFSM_CDCLK_LIMIT_540      (1 << 23)
5929 #define   SKL_DFSM_CDCLK_LIMIT_450      (2 << 23)
5930 #define   SKL_DFSM_CDCLK_LIMIT_337_5    (3 << 23)
5931 #define   ICL_DFSM_DMC_DISABLE          (1 << 23)
5932 #define   SKL_DFSM_PIPE_A_DISABLE       (1 << 30)
5933 #define   SKL_DFSM_PIPE_B_DISABLE       (1 << 21)
5934 #define   SKL_DFSM_PIPE_C_DISABLE       (1 << 28)
5935 #define   TGL_DFSM_PIPE_D_DISABLE       (1 << 22)
5936 #define   GLK_DFSM_DISPLAY_DSC_DISABLE  (1 << 7)
5937
5938 #define SKL_DSSM                                _MMIO(0x51004)
5939 #define ICL_DSSM_CDCLK_PLL_REFCLK_MASK          (7 << 29)
5940 #define ICL_DSSM_CDCLK_PLL_REFCLK_24MHz         (0 << 29)
5941 #define ICL_DSSM_CDCLK_PLL_REFCLK_19_2MHz       (1 << 29)
5942 #define ICL_DSSM_CDCLK_PLL_REFCLK_38_4MHz       (2 << 29)
5943
5944 /*GEN11 chicken */
5945 #define _PIPEA_CHICKEN                          0x70038
5946 #define _PIPEB_CHICKEN                          0x71038
5947 #define _PIPEC_CHICKEN                          0x72038
5948 #define PIPE_CHICKEN(pipe)                      _MMIO_PIPE(pipe, _PIPEA_CHICKEN,\
5949                                                            _PIPEB_CHICKEN)
5950 #define   UNDERRUN_RECOVERY_DISABLE_ADLP        REG_BIT(30)
5951 #define   UNDERRUN_RECOVERY_ENABLE_DG2          REG_BIT(30)
5952 #define   PIXEL_ROUNDING_TRUNC_FB_PASSTHRU      REG_BIT(15)
5953 #define   DG2_RENDER_CCSTAG_4_3_EN              REG_BIT(12)
5954 #define   PER_PIXEL_ALPHA_BYPASS_EN             REG_BIT(7)
5955
5956 /* PCH */
5957
5958 #define PCH_DISPLAY_BASE        0xc0000u
5959
5960 /* south display engine interrupt: IBX */
5961 #define SDE_AUDIO_POWER_D       (1 << 27)
5962 #define SDE_AUDIO_POWER_C       (1 << 26)
5963 #define SDE_AUDIO_POWER_B       (1 << 25)
5964 #define SDE_AUDIO_POWER_SHIFT   (25)
5965 #define SDE_AUDIO_POWER_MASK    (7 << SDE_AUDIO_POWER_SHIFT)
5966 #define SDE_GMBUS               (1 << 24)
5967 #define SDE_AUDIO_HDCP_TRANSB   (1 << 23)
5968 #define SDE_AUDIO_HDCP_TRANSA   (1 << 22)
5969 #define SDE_AUDIO_HDCP_MASK     (3 << 22)
5970 #define SDE_AUDIO_TRANSB        (1 << 21)
5971 #define SDE_AUDIO_TRANSA        (1 << 20)
5972 #define SDE_AUDIO_TRANS_MASK    (3 << 20)
5973 #define SDE_POISON              (1 << 19)
5974 /* 18 reserved */
5975 #define SDE_FDI_RXB             (1 << 17)
5976 #define SDE_FDI_RXA             (1 << 16)
5977 #define SDE_FDI_MASK            (3 << 16)
5978 #define SDE_AUXD                (1 << 15)
5979 #define SDE_AUXC                (1 << 14)
5980 #define SDE_AUXB                (1 << 13)
5981 #define SDE_AUX_MASK            (7 << 13)
5982 /* 12 reserved */
5983 #define SDE_CRT_HOTPLUG         (1 << 11)
5984 #define SDE_PORTD_HOTPLUG       (1 << 10)
5985 #define SDE_PORTC_HOTPLUG       (1 << 9)
5986 #define SDE_PORTB_HOTPLUG       (1 << 8)
5987 #define SDE_SDVOB_HOTPLUG       (1 << 6)
5988 #define SDE_HOTPLUG_MASK        (SDE_CRT_HOTPLUG | \
5989                                  SDE_SDVOB_HOTPLUG |    \
5990                                  SDE_PORTB_HOTPLUG |    \
5991                                  SDE_PORTC_HOTPLUG |    \
5992                                  SDE_PORTD_HOTPLUG)
5993 #define SDE_TRANSB_CRC_DONE     (1 << 5)
5994 #define SDE_TRANSB_CRC_ERR      (1 << 4)
5995 #define SDE_TRANSB_FIFO_UNDER   (1 << 3)
5996 #define SDE_TRANSA_CRC_DONE     (1 << 2)
5997 #define SDE_TRANSA_CRC_ERR      (1 << 1)
5998 #define SDE_TRANSA_FIFO_UNDER   (1 << 0)
5999 #define SDE_TRANS_MASK          (0x3f)
6000
6001 /* south display engine interrupt: CPT - CNP */
6002 #define SDE_AUDIO_POWER_D_CPT   (1 << 31)
6003 #define SDE_AUDIO_POWER_C_CPT   (1 << 30)
6004 #define SDE_AUDIO_POWER_B_CPT   (1 << 29)
6005 #define SDE_AUDIO_POWER_SHIFT_CPT   29
6006 #define SDE_AUDIO_POWER_MASK_CPT    (7 << 29)
6007 #define SDE_AUXD_CPT            (1 << 27)
6008 #define SDE_AUXC_CPT            (1 << 26)
6009 #define SDE_AUXB_CPT            (1 << 25)
6010 #define SDE_AUX_MASK_CPT        (7 << 25)
6011 #define SDE_PORTE_HOTPLUG_SPT   (1 << 25)
6012 #define SDE_PORTA_HOTPLUG_SPT   (1 << 24)
6013 #define SDE_PORTD_HOTPLUG_CPT   (1 << 23)
6014 #define SDE_PORTC_HOTPLUG_CPT   (1 << 22)
6015 #define SDE_PORTB_HOTPLUG_CPT   (1 << 21)
6016 #define SDE_CRT_HOTPLUG_CPT     (1 << 19)
6017 #define SDE_SDVOB_HOTPLUG_CPT   (1 << 18)
6018 #define SDE_HOTPLUG_MASK_CPT    (SDE_CRT_HOTPLUG_CPT |          \
6019                                  SDE_SDVOB_HOTPLUG_CPT |        \
6020                                  SDE_PORTD_HOTPLUG_CPT |        \
6021                                  SDE_PORTC_HOTPLUG_CPT |        \
6022                                  SDE_PORTB_HOTPLUG_CPT)
6023 #define SDE_HOTPLUG_MASK_SPT    (SDE_PORTE_HOTPLUG_SPT |        \
6024                                  SDE_PORTD_HOTPLUG_CPT |        \
6025                                  SDE_PORTC_HOTPLUG_CPT |        \
6026                                  SDE_PORTB_HOTPLUG_CPT |        \
6027                                  SDE_PORTA_HOTPLUG_SPT)
6028 #define SDE_GMBUS_CPT           (1 << 17)
6029 #define SDE_ERROR_CPT           (1 << 16)
6030 #define SDE_AUDIO_CP_REQ_C_CPT  (1 << 10)
6031 #define SDE_AUDIO_CP_CHG_C_CPT  (1 << 9)
6032 #define SDE_FDI_RXC_CPT         (1 << 8)
6033 #define SDE_AUDIO_CP_REQ_B_CPT  (1 << 6)
6034 #define SDE_AUDIO_CP_CHG_B_CPT  (1 << 5)
6035 #define SDE_FDI_RXB_CPT         (1 << 4)
6036 #define SDE_AUDIO_CP_REQ_A_CPT  (1 << 2)
6037 #define SDE_AUDIO_CP_CHG_A_CPT  (1 << 1)
6038 #define SDE_FDI_RXA_CPT         (1 << 0)
6039 #define SDE_AUDIO_CP_REQ_CPT    (SDE_AUDIO_CP_REQ_C_CPT | \
6040                                  SDE_AUDIO_CP_REQ_B_CPT | \
6041                                  SDE_AUDIO_CP_REQ_A_CPT)
6042 #define SDE_AUDIO_CP_CHG_CPT    (SDE_AUDIO_CP_CHG_C_CPT | \
6043                                  SDE_AUDIO_CP_CHG_B_CPT | \
6044                                  SDE_AUDIO_CP_CHG_A_CPT)
6045 #define SDE_FDI_MASK_CPT        (SDE_FDI_RXC_CPT | \
6046                                  SDE_FDI_RXB_CPT | \
6047                                  SDE_FDI_RXA_CPT)
6048
6049 /* south display engine interrupt: ICP/TGP */
6050 #define SDE_GMBUS_ICP                   (1 << 23)
6051 #define SDE_TC_HOTPLUG_ICP(hpd_pin)     REG_BIT(24 + _HPD_PIN_TC(hpd_pin))
6052 #define SDE_TC_HOTPLUG_DG2(hpd_pin)     REG_BIT(25 + _HPD_PIN_TC(hpd_pin)) /* sigh */
6053 #define SDE_DDI_HOTPLUG_ICP(hpd_pin)    REG_BIT(16 + _HPD_PIN_DDI(hpd_pin))
6054 #define SDE_DDI_HOTPLUG_MASK_ICP        (SDE_DDI_HOTPLUG_ICP(HPD_PORT_D) | \
6055                                          SDE_DDI_HOTPLUG_ICP(HPD_PORT_C) | \
6056                                          SDE_DDI_HOTPLUG_ICP(HPD_PORT_B) | \
6057                                          SDE_DDI_HOTPLUG_ICP(HPD_PORT_A))
6058 #define SDE_TC_HOTPLUG_MASK_ICP         (SDE_TC_HOTPLUG_ICP(HPD_PORT_TC6) | \
6059                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC5) | \
6060                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC4) | \
6061                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC3) | \
6062                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC2) | \
6063                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC1))
6064
6065 #define SDEISR  _MMIO(0xc4000)
6066 #define SDEIMR  _MMIO(0xc4004)
6067 #define SDEIIR  _MMIO(0xc4008)
6068 #define SDEIER  _MMIO(0xc400c)
6069
6070 #define SERR_INT                        _MMIO(0xc4040)
6071 #define  SERR_INT_POISON                (1 << 31)
6072 #define  SERR_INT_TRANS_FIFO_UNDERRUN(pipe)     (1 << ((pipe) * 3))
6073
6074 /* digital port hotplug */
6075 #define PCH_PORT_HOTPLUG                _MMIO(0xc4030)  /* SHOTPLUG_CTL */
6076 #define  PORTA_HOTPLUG_ENABLE           (1 << 28) /* LPT:LP+ & BXT */
6077 #define  BXT_DDIA_HPD_INVERT            (1 << 27)
6078 #define  PORTA_HOTPLUG_STATUS_MASK      (3 << 24) /* SPT+ & BXT */
6079 #define  PORTA_HOTPLUG_NO_DETECT        (0 << 24) /* SPT+ & BXT */
6080 #define  PORTA_HOTPLUG_SHORT_DETECT     (1 << 24) /* SPT+ & BXT */
6081 #define  PORTA_HOTPLUG_LONG_DETECT      (2 << 24) /* SPT+ & BXT */
6082 #define  PORTD_HOTPLUG_ENABLE           (1 << 20)
6083 #define  PORTD_PULSE_DURATION_2ms       (0 << 18) /* pre-LPT */
6084 #define  PORTD_PULSE_DURATION_4_5ms     (1 << 18) /* pre-LPT */
6085 #define  PORTD_PULSE_DURATION_6ms       (2 << 18) /* pre-LPT */
6086 #define  PORTD_PULSE_DURATION_100ms     (3 << 18) /* pre-LPT */
6087 #define  PORTD_PULSE_DURATION_MASK      (3 << 18) /* pre-LPT */
6088 #define  PORTD_HOTPLUG_STATUS_MASK      (3 << 16)
6089 #define  PORTD_HOTPLUG_NO_DETECT        (0 << 16)
6090 #define  PORTD_HOTPLUG_SHORT_DETECT     (1 << 16)
6091 #define  PORTD_HOTPLUG_LONG_DETECT      (2 << 16)
6092 #define  PORTC_HOTPLUG_ENABLE           (1 << 12)
6093 #define  BXT_DDIC_HPD_INVERT            (1 << 11)
6094 #define  PORTC_PULSE_DURATION_2ms       (0 << 10) /* pre-LPT */
6095 #define  PORTC_PULSE_DURATION_4_5ms     (1 << 10) /* pre-LPT */
6096 #define  PORTC_PULSE_DURATION_6ms       (2 << 10) /* pre-LPT */
6097 #define  PORTC_PULSE_DURATION_100ms     (3 << 10) /* pre-LPT */
6098 #define  PORTC_PULSE_DURATION_MASK      (3 << 10) /* pre-LPT */
6099 #define  PORTC_HOTPLUG_STATUS_MASK      (3 << 8)
6100 #define  PORTC_HOTPLUG_NO_DETECT        (0 << 8)
6101 #define  PORTC_HOTPLUG_SHORT_DETECT     (1 << 8)
6102 #define  PORTC_HOTPLUG_LONG_DETECT      (2 << 8)
6103 #define  PORTB_HOTPLUG_ENABLE           (1 << 4)
6104 #define  BXT_DDIB_HPD_INVERT            (1 << 3)
6105 #define  PORTB_PULSE_DURATION_2ms       (0 << 2) /* pre-LPT */
6106 #define  PORTB_PULSE_DURATION_4_5ms     (1 << 2) /* pre-LPT */
6107 #define  PORTB_PULSE_DURATION_6ms       (2 << 2) /* pre-LPT */
6108 #define  PORTB_PULSE_DURATION_100ms     (3 << 2) /* pre-LPT */
6109 #define  PORTB_PULSE_DURATION_MASK      (3 << 2) /* pre-LPT */
6110 #define  PORTB_HOTPLUG_STATUS_MASK      (3 << 0)
6111 #define  PORTB_HOTPLUG_NO_DETECT        (0 << 0)
6112 #define  PORTB_HOTPLUG_SHORT_DETECT     (1 << 0)
6113 #define  PORTB_HOTPLUG_LONG_DETECT      (2 << 0)
6114 #define  BXT_DDI_HPD_INVERT_MASK        (BXT_DDIA_HPD_INVERT | \
6115                                         BXT_DDIB_HPD_INVERT | \
6116                                         BXT_DDIC_HPD_INVERT)
6117
6118 #define PCH_PORT_HOTPLUG2               _MMIO(0xc403C)  /* SHOTPLUG_CTL2 SPT+ */
6119 #define  PORTE_HOTPLUG_ENABLE           (1 << 4)
6120 #define  PORTE_HOTPLUG_STATUS_MASK      (3 << 0)
6121 #define  PORTE_HOTPLUG_NO_DETECT        (0 << 0)
6122 #define  PORTE_HOTPLUG_SHORT_DETECT     (1 << 0)
6123 #define  PORTE_HOTPLUG_LONG_DETECT      (2 << 0)
6124
6125 /* This register is a reuse of PCH_PORT_HOTPLUG register. The
6126  * functionality covered in PCH_PORT_HOTPLUG is split into
6127  * SHOTPLUG_CTL_DDI and SHOTPLUG_CTL_TC.
6128  */
6129
6130 #define SHOTPLUG_CTL_DDI                                _MMIO(0xc4030)
6131 #define   SHOTPLUG_CTL_DDI_HPD_ENABLE(hpd_pin)                  (0x8 << (_HPD_PIN_DDI(hpd_pin) * 4))
6132 #define   SHOTPLUG_CTL_DDI_HPD_STATUS_MASK(hpd_pin)             (0x3 << (_HPD_PIN_DDI(hpd_pin) * 4))
6133 #define   SHOTPLUG_CTL_DDI_HPD_NO_DETECT(hpd_pin)               (0x0 << (_HPD_PIN_DDI(hpd_pin) * 4))
6134 #define   SHOTPLUG_CTL_DDI_HPD_SHORT_DETECT(hpd_pin)            (0x1 << (_HPD_PIN_DDI(hpd_pin) * 4))
6135 #define   SHOTPLUG_CTL_DDI_HPD_LONG_DETECT(hpd_pin)             (0x2 << (_HPD_PIN_DDI(hpd_pin) * 4))
6136 #define   SHOTPLUG_CTL_DDI_HPD_SHORT_LONG_DETECT(hpd_pin)       (0x3 << (_HPD_PIN_DDI(hpd_pin) * 4))
6137
6138 #define SHOTPLUG_CTL_TC                         _MMIO(0xc4034)
6139 #define   ICP_TC_HPD_ENABLE(hpd_pin)            (8 << (_HPD_PIN_TC(hpd_pin) * 4))
6140 #define   ICP_TC_HPD_LONG_DETECT(hpd_pin)       (2 << (_HPD_PIN_TC(hpd_pin) * 4))
6141 #define   ICP_TC_HPD_SHORT_DETECT(hpd_pin)      (1 << (_HPD_PIN_TC(hpd_pin) * 4))
6142
6143 #define SHPD_FILTER_CNT                         _MMIO(0xc4038)
6144 #define   SHPD_FILTER_CNT_500_ADJ               0x001D9
6145
6146 #define _PCH_DPLL_A              0xc6014
6147 #define _PCH_DPLL_B              0xc6018
6148 #define PCH_DPLL(pll) _MMIO((pll) == 0 ? _PCH_DPLL_A : _PCH_DPLL_B)
6149
6150 #define _PCH_FPA0                0xc6040
6151 #define  FP_CB_TUNE             (0x3 << 22)
6152 #define _PCH_FPA1                0xc6044
6153 #define _PCH_FPB0                0xc6048
6154 #define _PCH_FPB1                0xc604c
6155 #define PCH_FP0(pll) _MMIO((pll) == 0 ? _PCH_FPA0 : _PCH_FPB0)
6156 #define PCH_FP1(pll) _MMIO((pll) == 0 ? _PCH_FPA1 : _PCH_FPB1)
6157
6158 #define PCH_DPLL_TEST           _MMIO(0xc606c)
6159
6160 #define PCH_DREF_CONTROL        _MMIO(0xC6200)
6161 #define  DREF_CONTROL_MASK      0x7fc3
6162 #define  DREF_CPU_SOURCE_OUTPUT_DISABLE         (0 << 13)
6163 #define  DREF_CPU_SOURCE_OUTPUT_DOWNSPREAD      (2 << 13)
6164 #define  DREF_CPU_SOURCE_OUTPUT_NONSPREAD       (3 << 13)
6165 #define  DREF_CPU_SOURCE_OUTPUT_MASK            (3 << 13)
6166 #define  DREF_SSC_SOURCE_DISABLE                (0 << 11)
6167 #define  DREF_SSC_SOURCE_ENABLE                 (2 << 11)
6168 #define  DREF_SSC_SOURCE_MASK                   (3 << 11)
6169 #define  DREF_NONSPREAD_SOURCE_DISABLE          (0 << 9)
6170 #define  DREF_NONSPREAD_CK505_ENABLE            (1 << 9)
6171 #define  DREF_NONSPREAD_SOURCE_ENABLE           (2 << 9)
6172 #define  DREF_NONSPREAD_SOURCE_MASK             (3 << 9)
6173 #define  DREF_SUPERSPREAD_SOURCE_DISABLE        (0 << 7)
6174 #define  DREF_SUPERSPREAD_SOURCE_ENABLE         (2 << 7)
6175 #define  DREF_SUPERSPREAD_SOURCE_MASK           (3 << 7)
6176 #define  DREF_SSC4_DOWNSPREAD                   (0 << 6)
6177 #define  DREF_SSC4_CENTERSPREAD                 (1 << 6)
6178 #define  DREF_SSC1_DISABLE                      (0 << 1)
6179 #define  DREF_SSC1_ENABLE                       (1 << 1)
6180 #define  DREF_SSC4_DISABLE                      (0)
6181 #define  DREF_SSC4_ENABLE                       (1)
6182
6183 #define PCH_RAWCLK_FREQ         _MMIO(0xc6204)
6184 #define  FDL_TP1_TIMER_SHIFT    12
6185 #define  FDL_TP1_TIMER_MASK     (3 << 12)
6186 #define  FDL_TP2_TIMER_SHIFT    10
6187 #define  FDL_TP2_TIMER_MASK     (3 << 10)
6188 #define  RAWCLK_FREQ_MASK       0x3ff
6189 #define  CNP_RAWCLK_DIV_MASK    (0x3ff << 16)
6190 #define  CNP_RAWCLK_DIV(div)    ((div) << 16)
6191 #define  CNP_RAWCLK_FRAC_MASK   (0xf << 26)
6192 #define  CNP_RAWCLK_DEN(den)    ((den) << 26)
6193 #define  ICP_RAWCLK_NUM(num)    ((num) << 11)
6194
6195 #define PCH_DPLL_TMR_CFG        _MMIO(0xc6208)
6196
6197 #define PCH_SSC4_PARMS          _MMIO(0xc6210)
6198 #define PCH_SSC4_AUX_PARMS      _MMIO(0xc6214)
6199
6200 #define PCH_DPLL_SEL            _MMIO(0xc7000)
6201 #define  TRANS_DPLLB_SEL(pipe)          (1 << ((pipe) * 4))
6202 #define  TRANS_DPLLA_SEL(pipe)          0
6203 #define  TRANS_DPLL_ENABLE(pipe)        (1 << ((pipe) * 4 + 3))
6204
6205 /* transcoder */
6206
6207 #define _PCH_TRANS_HTOTAL_A             0xe0000
6208 #define  TRANS_HTOTAL_SHIFT             16
6209 #define  TRANS_HACTIVE_SHIFT            0
6210 #define _PCH_TRANS_HBLANK_A             0xe0004
6211 #define  TRANS_HBLANK_END_SHIFT         16
6212 #define  TRANS_HBLANK_START_SHIFT       0
6213 #define _PCH_TRANS_HSYNC_A              0xe0008
6214 #define  TRANS_HSYNC_END_SHIFT          16
6215 #define  TRANS_HSYNC_START_SHIFT        0
6216 #define _PCH_TRANS_VTOTAL_A             0xe000c
6217 #define  TRANS_VTOTAL_SHIFT             16
6218 #define  TRANS_VACTIVE_SHIFT            0
6219 #define _PCH_TRANS_VBLANK_A             0xe0010
6220 #define  TRANS_VBLANK_END_SHIFT         16
6221 #define  TRANS_VBLANK_START_SHIFT       0
6222 #define _PCH_TRANS_VSYNC_A              0xe0014
6223 #define  TRANS_VSYNC_END_SHIFT          16
6224 #define  TRANS_VSYNC_START_SHIFT        0
6225 #define _PCH_TRANS_VSYNCSHIFT_A         0xe0028
6226
6227 #define _PCH_TRANSA_DATA_M1     0xe0030
6228 #define _PCH_TRANSA_DATA_N1     0xe0034
6229 #define _PCH_TRANSA_DATA_M2     0xe0038
6230 #define _PCH_TRANSA_DATA_N2     0xe003c
6231 #define _PCH_TRANSA_LINK_M1     0xe0040
6232 #define _PCH_TRANSA_LINK_N1     0xe0044
6233 #define _PCH_TRANSA_LINK_M2     0xe0048
6234 #define _PCH_TRANSA_LINK_N2     0xe004c
6235
6236 /* Per-transcoder DIP controls (PCH) */
6237 #define _VIDEO_DIP_CTL_A         0xe0200
6238 #define _VIDEO_DIP_DATA_A        0xe0208
6239 #define _VIDEO_DIP_GCP_A         0xe0210
6240 #define  GCP_COLOR_INDICATION           (1 << 2)
6241 #define  GCP_DEFAULT_PHASE_ENABLE       (1 << 1)
6242 #define  GCP_AV_MUTE                    (1 << 0)
6243
6244 #define _VIDEO_DIP_CTL_B         0xe1200
6245 #define _VIDEO_DIP_DATA_B        0xe1208
6246 #define _VIDEO_DIP_GCP_B         0xe1210
6247
6248 #define TVIDEO_DIP_CTL(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_CTL_A, _VIDEO_DIP_CTL_B)
6249 #define TVIDEO_DIP_DATA(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_DATA_A, _VIDEO_DIP_DATA_B)
6250 #define TVIDEO_DIP_GCP(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_GCP_A, _VIDEO_DIP_GCP_B)
6251
6252 /* Per-transcoder DIP controls (VLV) */
6253 #define _VLV_VIDEO_DIP_CTL_A            (VLV_DISPLAY_BASE + 0x60200)
6254 #define _VLV_VIDEO_DIP_DATA_A           (VLV_DISPLAY_BASE + 0x60208)
6255 #define _VLV_VIDEO_DIP_GDCP_PAYLOAD_A   (VLV_DISPLAY_BASE + 0x60210)
6256
6257 #define _VLV_VIDEO_DIP_CTL_B            (VLV_DISPLAY_BASE + 0x61170)
6258 #define _VLV_VIDEO_DIP_DATA_B           (VLV_DISPLAY_BASE + 0x61174)
6259 #define _VLV_VIDEO_DIP_GDCP_PAYLOAD_B   (VLV_DISPLAY_BASE + 0x61178)
6260
6261 #define _CHV_VIDEO_DIP_CTL_C            (VLV_DISPLAY_BASE + 0x611f0)
6262 #define _CHV_VIDEO_DIP_DATA_C           (VLV_DISPLAY_BASE + 0x611f4)
6263 #define _CHV_VIDEO_DIP_GDCP_PAYLOAD_C   (VLV_DISPLAY_BASE + 0x611f8)
6264
6265 #define VLV_TVIDEO_DIP_CTL(pipe) \
6266         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_CTL_A, \
6267                _VLV_VIDEO_DIP_CTL_B, _CHV_VIDEO_DIP_CTL_C)
6268 #define VLV_TVIDEO_DIP_DATA(pipe) \
6269         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_DATA_A, \
6270                _VLV_VIDEO_DIP_DATA_B, _CHV_VIDEO_DIP_DATA_C)
6271 #define VLV_TVIDEO_DIP_GCP(pipe) \
6272         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_GDCP_PAYLOAD_A, \
6273                 _VLV_VIDEO_DIP_GDCP_PAYLOAD_B, _CHV_VIDEO_DIP_GDCP_PAYLOAD_C)
6274
6275 /* Haswell DIP controls */
6276
6277 #define _HSW_VIDEO_DIP_CTL_A            0x60200
6278 #define _HSW_VIDEO_DIP_AVI_DATA_A       0x60220
6279 #define _HSW_VIDEO_DIP_VS_DATA_A        0x60260
6280 #define _HSW_VIDEO_DIP_SPD_DATA_A       0x602A0
6281 #define _HSW_VIDEO_DIP_GMP_DATA_A       0x602E0
6282 #define _HSW_VIDEO_DIP_VSC_DATA_A       0x60320
6283 #define _GLK_VIDEO_DIP_DRM_DATA_A       0x60440
6284 #define _HSW_VIDEO_DIP_AVI_ECC_A        0x60240
6285 #define _HSW_VIDEO_DIP_VS_ECC_A         0x60280
6286 #define _HSW_VIDEO_DIP_SPD_ECC_A        0x602C0
6287 #define _HSW_VIDEO_DIP_GMP_ECC_A        0x60300
6288 #define _HSW_VIDEO_DIP_VSC_ECC_A        0x60344
6289 #define _HSW_VIDEO_DIP_GCP_A            0x60210
6290
6291 #define _HSW_VIDEO_DIP_CTL_B            0x61200
6292 #define _HSW_VIDEO_DIP_AVI_DATA_B       0x61220
6293 #define _HSW_VIDEO_DIP_VS_DATA_B        0x61260
6294 #define _HSW_VIDEO_DIP_SPD_DATA_B       0x612A0
6295 #define _HSW_VIDEO_DIP_GMP_DATA_B       0x612E0
6296 #define _HSW_VIDEO_DIP_VSC_DATA_B       0x61320
6297 #define _GLK_VIDEO_DIP_DRM_DATA_B       0x61440
6298 #define _HSW_VIDEO_DIP_BVI_ECC_B        0x61240
6299 #define _HSW_VIDEO_DIP_VS_ECC_B         0x61280
6300 #define _HSW_VIDEO_DIP_SPD_ECC_B        0x612C0
6301 #define _HSW_VIDEO_DIP_GMP_ECC_B        0x61300
6302 #define _HSW_VIDEO_DIP_VSC_ECC_B        0x61344
6303 #define _HSW_VIDEO_DIP_GCP_B            0x61210
6304
6305 /* Icelake PPS_DATA and _ECC DIP Registers.
6306  * These are available for transcoders B,C and eDP.
6307  * Adding the _A so as to reuse the _MMIO_TRANS2
6308  * definition, with which it offsets to the right location.
6309  */
6310
6311 #define _ICL_VIDEO_DIP_PPS_DATA_A       0x60350
6312 #define _ICL_VIDEO_DIP_PPS_DATA_B       0x61350
6313 #define _ICL_VIDEO_DIP_PPS_ECC_A        0x603D4
6314 #define _ICL_VIDEO_DIP_PPS_ECC_B        0x613D4
6315
6316 #define HSW_TVIDEO_DIP_CTL(trans)               _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_CTL_A)
6317 #define HSW_TVIDEO_DIP_GCP(trans)               _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_GCP_A)
6318 #define HSW_TVIDEO_DIP_AVI_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_AVI_DATA_A + (i) * 4)
6319 #define HSW_TVIDEO_DIP_VS_DATA(trans, i)        _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_VS_DATA_A + (i) * 4)
6320 #define HSW_TVIDEO_DIP_SPD_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_SPD_DATA_A + (i) * 4)
6321 #define HSW_TVIDEO_DIP_GMP_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_GMP_DATA_A + (i) * 4)
6322 #define HSW_TVIDEO_DIP_VSC_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_VSC_DATA_A + (i) * 4)
6323 #define GLK_TVIDEO_DIP_DRM_DATA(trans, i)       _MMIO_TRANS2(trans, _GLK_VIDEO_DIP_DRM_DATA_A + (i) * 4)
6324 #define ICL_VIDEO_DIP_PPS_DATA(trans, i)        _MMIO_TRANS2(trans, _ICL_VIDEO_DIP_PPS_DATA_A + (i) * 4)
6325 #define ICL_VIDEO_DIP_PPS_ECC(trans, i)         _MMIO_TRANS2(trans, _ICL_VIDEO_DIP_PPS_ECC_A + (i) * 4)
6326
6327 #define _HSW_STEREO_3D_CTL_A            0x70020
6328 #define   S3D_ENABLE                    (1 << 31)
6329 #define _HSW_STEREO_3D_CTL_B            0x71020
6330
6331 #define HSW_STEREO_3D_CTL(trans)        _MMIO_PIPE2(trans, _HSW_STEREO_3D_CTL_A)
6332
6333 #define _PCH_TRANS_HTOTAL_B          0xe1000
6334 #define _PCH_TRANS_HBLANK_B          0xe1004
6335 #define _PCH_TRANS_HSYNC_B           0xe1008
6336 #define _PCH_TRANS_VTOTAL_B          0xe100c
6337 #define _PCH_TRANS_VBLANK_B          0xe1010
6338 #define _PCH_TRANS_VSYNC_B           0xe1014
6339 #define _PCH_TRANS_VSYNCSHIFT_B 0xe1028
6340
6341 #define PCH_TRANS_HTOTAL(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_HTOTAL_A, _PCH_TRANS_HTOTAL_B)
6342 #define PCH_TRANS_HBLANK(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_HBLANK_A, _PCH_TRANS_HBLANK_B)
6343 #define PCH_TRANS_HSYNC(pipe)           _MMIO_PIPE(pipe, _PCH_TRANS_HSYNC_A, _PCH_TRANS_HSYNC_B)
6344 #define PCH_TRANS_VTOTAL(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_VTOTAL_A, _PCH_TRANS_VTOTAL_B)
6345 #define PCH_TRANS_VBLANK(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_VBLANK_A, _PCH_TRANS_VBLANK_B)
6346 #define PCH_TRANS_VSYNC(pipe)           _MMIO_PIPE(pipe, _PCH_TRANS_VSYNC_A, _PCH_TRANS_VSYNC_B)
6347 #define PCH_TRANS_VSYNCSHIFT(pipe)      _MMIO_PIPE(pipe, _PCH_TRANS_VSYNCSHIFT_A, _PCH_TRANS_VSYNCSHIFT_B)
6348
6349 #define _PCH_TRANSB_DATA_M1     0xe1030
6350 #define _PCH_TRANSB_DATA_N1     0xe1034
6351 #define _PCH_TRANSB_DATA_M2     0xe1038
6352 #define _PCH_TRANSB_DATA_N2     0xe103c
6353 #define _PCH_TRANSB_LINK_M1     0xe1040
6354 #define _PCH_TRANSB_LINK_N1     0xe1044
6355 #define _PCH_TRANSB_LINK_M2     0xe1048
6356 #define _PCH_TRANSB_LINK_N2     0xe104c
6357
6358 #define PCH_TRANS_DATA_M1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_M1, _PCH_TRANSB_DATA_M1)
6359 #define PCH_TRANS_DATA_N1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_N1, _PCH_TRANSB_DATA_N1)
6360 #define PCH_TRANS_DATA_M2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_M2, _PCH_TRANSB_DATA_M2)
6361 #define PCH_TRANS_DATA_N2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_N2, _PCH_TRANSB_DATA_N2)
6362 #define PCH_TRANS_LINK_M1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_M1, _PCH_TRANSB_LINK_M1)
6363 #define PCH_TRANS_LINK_N1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_N1, _PCH_TRANSB_LINK_N1)
6364 #define PCH_TRANS_LINK_M2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_M2, _PCH_TRANSB_LINK_M2)
6365 #define PCH_TRANS_LINK_N2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_N2, _PCH_TRANSB_LINK_N2)
6366
6367 #define _PCH_TRANSACONF              0xf0008
6368 #define _PCH_TRANSBCONF              0xf1008
6369 #define PCH_TRANSCONF(pipe)     _MMIO_PIPE(pipe, _PCH_TRANSACONF, _PCH_TRANSBCONF)
6370 #define LPT_TRANSCONF           PCH_TRANSCONF(PIPE_A) /* lpt has only one transcoder */
6371 #define  TRANS_ENABLE                   REG_BIT(31)
6372 #define  TRANS_STATE_ENABLE             REG_BIT(30)
6373 #define  TRANS_FRAME_START_DELAY_MASK   REG_GENMASK(28, 27) /* ibx */
6374 #define  TRANS_FRAME_START_DELAY(x)     REG_FIELD_PREP(TRANS_FRAME_START_DELAY_MASK, (x)) /* ibx: 0-3 */
6375 #define  TRANS_INTERLACE_MASK           REG_GENMASK(23, 21)
6376 #define  TRANS_INTERLACE_PROGRESSIVE    REG_FIELD_PREP(TRANS_INTERLACE_MASK, 0)
6377 #define  TRANS_INTERLACE_LEGACY_VSYNC_IBX       REG_FIELD_PREP(TRANS_INTERLACE_MASK, 2) /* ibx */
6378 #define  TRANS_INTERLACE_INTERLACED     REG_FIELD_PREP(TRANS_INTERLACE_MASK, 3)
6379 #define  TRANS_BPC_MASK                 REG_GENMASK(7, 5) /* ibx */
6380 #define  TRANS_BPC_8                    REG_FIELD_PREP(TRANS_BPC_MASK, 0)
6381 #define  TRANS_BPC_10                   REG_FIELD_PREP(TRANS_BPC_MASK, 1)
6382 #define  TRANS_BPC_6                    REG_FIELD_PREP(TRANS_BPC_MASK, 2)
6383 #define  TRANS_BPC_12                   REG_FIELD_PREP(TRANS_BPC_MASK, 3)
6384 #define _TRANSA_CHICKEN1         0xf0060
6385 #define _TRANSB_CHICKEN1         0xf1060
6386 #define TRANS_CHICKEN1(pipe)    _MMIO_PIPE(pipe, _TRANSA_CHICKEN1, _TRANSB_CHICKEN1)
6387 #define  TRANS_CHICKEN1_HDMIUNIT_GC_DISABLE     (1 << 10)
6388 #define  TRANS_CHICKEN1_DP0UNIT_GC_DISABLE      (1 << 4)
6389 #define _TRANSA_CHICKEN2         0xf0064
6390 #define _TRANSB_CHICKEN2         0xf1064
6391 #define TRANS_CHICKEN2(pipe)    _MMIO_PIPE(pipe, _TRANSA_CHICKEN2, _TRANSB_CHICKEN2)
6392 #define  TRANS_CHICKEN2_TIMING_OVERRIDE                 (1 << 31)
6393 #define  TRANS_CHICKEN2_FDI_POLARITY_REVERSED           (1 << 29)
6394 #define  TRANS_CHICKEN2_FRAME_START_DELAY_MASK          (3 << 27)
6395 #define  TRANS_CHICKEN2_FRAME_START_DELAY(x)            ((x) << 27) /* 0-3 */
6396 #define  TRANS_CHICKEN2_DISABLE_DEEP_COLOR_COUNTER      (1 << 26)
6397 #define  TRANS_CHICKEN2_DISABLE_DEEP_COLOR_MODESWITCH   (1 << 25)
6398
6399 #define SOUTH_CHICKEN1          _MMIO(0xc2000)
6400 #define  FDIA_PHASE_SYNC_SHIFT_OVR      19
6401 #define  FDIA_PHASE_SYNC_SHIFT_EN       18
6402 #define  INVERT_DDID_HPD                        (1 << 18)
6403 #define  INVERT_DDIC_HPD                        (1 << 17)
6404 #define  INVERT_DDIB_HPD                        (1 << 16)
6405 #define  INVERT_DDIA_HPD                        (1 << 15)
6406 #define  FDI_PHASE_SYNC_OVR(pipe) (1 << (FDIA_PHASE_SYNC_SHIFT_OVR - ((pipe) * 2)))
6407 #define  FDI_PHASE_SYNC_EN(pipe) (1 << (FDIA_PHASE_SYNC_SHIFT_EN - ((pipe) * 2)))
6408 #define  FDI_BC_BIFURCATION_SELECT      (1 << 12)
6409 #define  CHASSIS_CLK_REQ_DURATION_MASK  (0xf << 8)
6410 #define  CHASSIS_CLK_REQ_DURATION(x)    ((x) << 8)
6411 #define  SBCLK_RUN_REFCLK_DIS           (1 << 7)
6412 #define  SPT_PWM_GRANULARITY            (1 << 0)
6413 #define SOUTH_CHICKEN2          _MMIO(0xc2004)
6414 #define  FDI_MPHY_IOSFSB_RESET_STATUS   (1 << 13)
6415 #define  FDI_MPHY_IOSFSB_RESET_CTL      (1 << 12)
6416 #define  LPT_PWM_GRANULARITY            (1 << 5)
6417 #define  DPLS_EDP_PPS_FIX_DIS           (1 << 0)
6418
6419 #define _FDI_RXA_CHICKEN        0xc200c
6420 #define _FDI_RXB_CHICKEN        0xc2010
6421 #define  FDI_RX_PHASE_SYNC_POINTER_OVR  (1 << 1)
6422 #define  FDI_RX_PHASE_SYNC_POINTER_EN   (1 << 0)
6423 #define FDI_RX_CHICKEN(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_CHICKEN, _FDI_RXB_CHICKEN)
6424
6425 #define SOUTH_DSPCLK_GATE_D     _MMIO(0xc2020)
6426 #define  PCH_GMBUSUNIT_CLOCK_GATE_DISABLE (1 << 31)
6427 #define  PCH_DPLUNIT_CLOCK_GATE_DISABLE (1 << 30)
6428 #define  PCH_DPLSUNIT_CLOCK_GATE_DISABLE (1 << 29)
6429 #define  PCH_DPMGUNIT_CLOCK_GATE_DISABLE (1 << 15)
6430 #define  PCH_CPUNIT_CLOCK_GATE_DISABLE (1 << 14)
6431 #define  CNP_PWM_CGE_GATING_DISABLE (1 << 13)
6432 #define  PCH_LP_PARTITION_LEVEL_DISABLE  (1 << 12)
6433
6434 /* CPU: FDI_TX */
6435 #define _FDI_TXA_CTL            0x60100
6436 #define _FDI_TXB_CTL            0x61100
6437 #define FDI_TX_CTL(pipe)        _MMIO_PIPE(pipe, _FDI_TXA_CTL, _FDI_TXB_CTL)
6438 #define  FDI_TX_DISABLE         (0 << 31)
6439 #define  FDI_TX_ENABLE          (1 << 31)
6440 #define  FDI_LINK_TRAIN_PATTERN_1       (0 << 28)
6441 #define  FDI_LINK_TRAIN_PATTERN_2       (1 << 28)
6442 #define  FDI_LINK_TRAIN_PATTERN_IDLE    (2 << 28)
6443 #define  FDI_LINK_TRAIN_NONE            (3 << 28)
6444 #define  FDI_LINK_TRAIN_VOLTAGE_0_4V    (0 << 25)
6445 #define  FDI_LINK_TRAIN_VOLTAGE_0_6V    (1 << 25)
6446 #define  FDI_LINK_TRAIN_VOLTAGE_0_8V    (2 << 25)
6447 #define  FDI_LINK_TRAIN_VOLTAGE_1_2V    (3 << 25)
6448 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_NONE (0 << 22)
6449 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_1_5X (1 << 22)
6450 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_2X   (2 << 22)
6451 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_3X   (3 << 22)
6452 /* ILK always use 400mV 0dB for voltage swing and pre-emphasis level.
6453    SNB has different settings. */
6454 /* SNB A-stepping */
6455 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_A         (0x38 << 22)
6456 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_A         (0x02 << 22)
6457 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01 << 22)
6458 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_A         (0x0 << 22)
6459 /* SNB B-stepping */
6460 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_B         (0x0 << 22)
6461 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_B         (0x3a << 22)
6462 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_B       (0x39 << 22)
6463 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_B         (0x38 << 22)
6464 #define  FDI_LINK_TRAIN_VOL_EMP_MASK            (0x3f << 22)
6465 #define  FDI_DP_PORT_WIDTH_SHIFT                19
6466 #define  FDI_DP_PORT_WIDTH_MASK                 (7 << FDI_DP_PORT_WIDTH_SHIFT)
6467 #define  FDI_DP_PORT_WIDTH(width)           (((width) - 1) << FDI_DP_PORT_WIDTH_SHIFT)
6468 #define  FDI_TX_ENHANCE_FRAME_ENABLE    (1 << 18)
6469 /* Ironlake: hardwired to 1 */
6470 #define  FDI_TX_PLL_ENABLE              (1 << 14)
6471
6472 /* Ivybridge has different bits for lolz */
6473 #define  FDI_LINK_TRAIN_PATTERN_1_IVB       (0 << 8)
6474 #define  FDI_LINK_TRAIN_PATTERN_2_IVB       (1 << 8)
6475 #define  FDI_LINK_TRAIN_PATTERN_IDLE_IVB    (2 << 8)
6476 #define  FDI_LINK_TRAIN_NONE_IVB            (3 << 8)
6477
6478 /* both Tx and Rx */
6479 #define  FDI_COMPOSITE_SYNC             (1 << 11)
6480 #define  FDI_LINK_TRAIN_AUTO            (1 << 10)
6481 #define  FDI_SCRAMBLING_ENABLE          (0 << 7)
6482 #define  FDI_SCRAMBLING_DISABLE         (1 << 7)
6483
6484 /* FDI_RX, FDI_X is hard-wired to Transcoder_X */
6485 #define _FDI_RXA_CTL             0xf000c
6486 #define _FDI_RXB_CTL             0xf100c
6487 #define FDI_RX_CTL(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_CTL, _FDI_RXB_CTL)
6488 #define  FDI_RX_ENABLE          (1 << 31)
6489 /* train, dp width same as FDI_TX */
6490 #define  FDI_FS_ERRC_ENABLE             (1 << 27)
6491 #define  FDI_FE_ERRC_ENABLE             (1 << 26)
6492 #define  FDI_RX_POLARITY_REVERSED_LPT   (1 << 16)
6493 #define  FDI_8BPC                       (0 << 16)
6494 #define  FDI_10BPC                      (1 << 16)
6495 #define  FDI_6BPC                       (2 << 16)
6496 #define  FDI_12BPC                      (3 << 16)
6497 #define  FDI_RX_LINK_REVERSAL_OVERRIDE  (1 << 15)
6498 #define  FDI_DMI_LINK_REVERSE_MASK      (1 << 14)
6499 #define  FDI_RX_PLL_ENABLE              (1 << 13)
6500 #define  FDI_FS_ERR_CORRECT_ENABLE      (1 << 11)
6501 #define  FDI_FE_ERR_CORRECT_ENABLE      (1 << 10)
6502 #define  FDI_FS_ERR_REPORT_ENABLE       (1 << 9)
6503 #define  FDI_FE_ERR_REPORT_ENABLE       (1 << 8)
6504 #define  FDI_RX_ENHANCE_FRAME_ENABLE    (1 << 6)
6505 #define  FDI_PCDCLK                     (1 << 4)
6506 /* CPT */
6507 #define  FDI_AUTO_TRAINING                      (1 << 10)
6508 #define  FDI_LINK_TRAIN_PATTERN_1_CPT           (0 << 8)
6509 #define  FDI_LINK_TRAIN_PATTERN_2_CPT           (1 << 8)
6510 #define  FDI_LINK_TRAIN_PATTERN_IDLE_CPT        (2 << 8)
6511 #define  FDI_LINK_TRAIN_NORMAL_CPT              (3 << 8)
6512 #define  FDI_LINK_TRAIN_PATTERN_MASK_CPT        (3 << 8)
6513
6514 #define _FDI_RXA_MISC                   0xf0010
6515 #define _FDI_RXB_MISC                   0xf1010
6516 #define  FDI_RX_PWRDN_LANE1_MASK        (3 << 26)
6517 #define  FDI_RX_PWRDN_LANE1_VAL(x)      ((x) << 26)
6518 #define  FDI_RX_PWRDN_LANE0_MASK        (3 << 24)
6519 #define  FDI_RX_PWRDN_LANE0_VAL(x)      ((x) << 24)
6520 #define  FDI_RX_TP1_TO_TP2_48           (2 << 20)
6521 #define  FDI_RX_TP1_TO_TP2_64           (3 << 20)
6522 #define  FDI_RX_FDI_DELAY_90            (0x90 << 0)
6523 #define FDI_RX_MISC(pipe)       _MMIO_PIPE(pipe, _FDI_RXA_MISC, _FDI_RXB_MISC)
6524
6525 #define _FDI_RXA_TUSIZE1        0xf0030
6526 #define _FDI_RXA_TUSIZE2        0xf0038
6527 #define _FDI_RXB_TUSIZE1        0xf1030
6528 #define _FDI_RXB_TUSIZE2        0xf1038
6529 #define FDI_RX_TUSIZE1(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_TUSIZE1, _FDI_RXB_TUSIZE1)
6530 #define FDI_RX_TUSIZE2(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_TUSIZE2, _FDI_RXB_TUSIZE2)
6531
6532 /* FDI_RX interrupt register format */
6533 #define FDI_RX_INTER_LANE_ALIGN         (1 << 10)
6534 #define FDI_RX_SYMBOL_LOCK              (1 << 9) /* train 2 */
6535 #define FDI_RX_BIT_LOCK                 (1 << 8) /* train 1 */
6536 #define FDI_RX_TRAIN_PATTERN_2_FAIL     (1 << 7)
6537 #define FDI_RX_FS_CODE_ERR              (1 << 6)
6538 #define FDI_RX_FE_CODE_ERR              (1 << 5)
6539 #define FDI_RX_SYMBOL_ERR_RATE_ABOVE    (1 << 4)
6540 #define FDI_RX_HDCP_LINK_FAIL           (1 << 3)
6541 #define FDI_RX_PIXEL_FIFO_OVERFLOW      (1 << 2)
6542 #define FDI_RX_CROSS_CLOCK_OVERFLOW     (1 << 1)
6543 #define FDI_RX_SYMBOL_QUEUE_OVERFLOW    (1 << 0)
6544
6545 #define _FDI_RXA_IIR            0xf0014
6546 #define _FDI_RXA_IMR            0xf0018
6547 #define _FDI_RXB_IIR            0xf1014
6548 #define _FDI_RXB_IMR            0xf1018
6549 #define FDI_RX_IIR(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_IIR, _FDI_RXB_IIR)
6550 #define FDI_RX_IMR(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_IMR, _FDI_RXB_IMR)
6551
6552 #define FDI_PLL_CTL_1           _MMIO(0xfe000)
6553 #define FDI_PLL_CTL_2           _MMIO(0xfe004)
6554
6555 #define PCH_LVDS        _MMIO(0xe1180)
6556 #define  LVDS_DETECTED  (1 << 1)
6557
6558 #define _PCH_DP_B               0xe4100
6559 #define PCH_DP_B                _MMIO(_PCH_DP_B)
6560 #define _PCH_DPB_AUX_CH_CTL     0xe4110
6561 #define _PCH_DPB_AUX_CH_DATA1   0xe4114
6562 #define _PCH_DPB_AUX_CH_DATA2   0xe4118
6563 #define _PCH_DPB_AUX_CH_DATA3   0xe411c
6564 #define _PCH_DPB_AUX_CH_DATA4   0xe4120
6565 #define _PCH_DPB_AUX_CH_DATA5   0xe4124
6566
6567 #define _PCH_DP_C               0xe4200
6568 #define PCH_DP_C                _MMIO(_PCH_DP_C)
6569 #define _PCH_DPC_AUX_CH_CTL     0xe4210
6570 #define _PCH_DPC_AUX_CH_DATA1   0xe4214
6571 #define _PCH_DPC_AUX_CH_DATA2   0xe4218
6572 #define _PCH_DPC_AUX_CH_DATA3   0xe421c
6573 #define _PCH_DPC_AUX_CH_DATA4   0xe4220
6574 #define _PCH_DPC_AUX_CH_DATA5   0xe4224
6575
6576 #define _PCH_DP_D               0xe4300
6577 #define PCH_DP_D                _MMIO(_PCH_DP_D)
6578 #define _PCH_DPD_AUX_CH_CTL     0xe4310
6579 #define _PCH_DPD_AUX_CH_DATA1   0xe4314
6580 #define _PCH_DPD_AUX_CH_DATA2   0xe4318
6581 #define _PCH_DPD_AUX_CH_DATA3   0xe431c
6582 #define _PCH_DPD_AUX_CH_DATA4   0xe4320
6583 #define _PCH_DPD_AUX_CH_DATA5   0xe4324
6584
6585 #define PCH_DP_AUX_CH_CTL(aux_ch)               _MMIO_PORT((aux_ch) - AUX_CH_B, _PCH_DPB_AUX_CH_CTL, _PCH_DPC_AUX_CH_CTL)
6586 #define PCH_DP_AUX_CH_DATA(aux_ch, i)   _MMIO(_PORT((aux_ch) - AUX_CH_B, _PCH_DPB_AUX_CH_DATA1, _PCH_DPC_AUX_CH_DATA1) + (i) * 4) /* 5 registers */
6587
6588 /* CPT */
6589 #define _TRANS_DP_CTL_A         0xe0300
6590 #define _TRANS_DP_CTL_B         0xe1300
6591 #define _TRANS_DP_CTL_C         0xe2300
6592 #define TRANS_DP_CTL(pipe)      _MMIO_PIPE(pipe, _TRANS_DP_CTL_A, _TRANS_DP_CTL_B)
6593 #define  TRANS_DP_OUTPUT_ENABLE         REG_BIT(31)
6594 #define  TRANS_DP_PORT_SEL_MASK         REG_GENMASK(30, 29)
6595 #define  TRANS_DP_PORT_SEL_NONE         REG_FIELD_PREP(TRANS_DP_PORT_SEL_MASK, 3)
6596 #define  TRANS_DP_PORT_SEL(port)        REG_FIELD_PREP(TRANS_DP_PORT_SEL_MASK, (port) - PORT_B)
6597 #define  TRANS_DP_AUDIO_ONLY            REG_BIT(26)
6598 #define  TRANS_DP_ENH_FRAMING           REG_BIT(18)
6599 #define  TRANS_DP_BPC_MASK              REG_GENMASK(10, 9)
6600 #define  TRANS_DP_BPC_8                 REG_FIELD_PREP(TRANS_DP_BPC_MASK, 0)
6601 #define  TRANS_DP_BPC_10                REG_FIELD_PREP(TRANS_DP_BPC_MASK, 1)
6602 #define  TRANS_DP_BPC_6                 REG_FIELD_PREP(TRANS_DP_BPC_MASK, 2)
6603 #define  TRANS_DP_BPC_12                REG_FIELD_PREP(TRANS_DP_BPC_MASK, 3)
6604 #define  TRANS_DP_VSYNC_ACTIVE_HIGH     REG_BIT(4)
6605 #define  TRANS_DP_HSYNC_ACTIVE_HIGH     REG_BIT(3)
6606
6607 #define _TRANS_DP2_CTL_A                        0x600a0
6608 #define _TRANS_DP2_CTL_B                        0x610a0
6609 #define _TRANS_DP2_CTL_C                        0x620a0
6610 #define _TRANS_DP2_CTL_D                        0x630a0
6611 #define TRANS_DP2_CTL(trans)                    _MMIO_TRANS(trans, _TRANS_DP2_CTL_A, _TRANS_DP2_CTL_B)
6612 #define  TRANS_DP2_128B132B_CHANNEL_CODING      REG_BIT(31)
6613 #define  TRANS_DP2_PANEL_REPLAY_ENABLE          REG_BIT(30)
6614 #define  TRANS_DP2_DEBUG_ENABLE                 REG_BIT(23)
6615
6616 #define _TRANS_DP2_VFREQHIGH_A                  0x600a4
6617 #define _TRANS_DP2_VFREQHIGH_B                  0x610a4
6618 #define _TRANS_DP2_VFREQHIGH_C                  0x620a4
6619 #define _TRANS_DP2_VFREQHIGH_D                  0x630a4
6620 #define TRANS_DP2_VFREQHIGH(trans)              _MMIO_TRANS(trans, _TRANS_DP2_VFREQHIGH_A, _TRANS_DP2_VFREQHIGH_B)
6621 #define  TRANS_DP2_VFREQ_PIXEL_CLOCK_MASK       REG_GENMASK(31, 8)
6622 #define  TRANS_DP2_VFREQ_PIXEL_CLOCK(clk_hz)    REG_FIELD_PREP(TRANS_DP2_VFREQ_PIXEL_CLOCK_MASK, (clk_hz))
6623
6624 #define _TRANS_DP2_VFREQLOW_A                   0x600a8
6625 #define _TRANS_DP2_VFREQLOW_B                   0x610a8
6626 #define _TRANS_DP2_VFREQLOW_C                   0x620a8
6627 #define _TRANS_DP2_VFREQLOW_D                   0x630a8
6628 #define TRANS_DP2_VFREQLOW(trans)               _MMIO_TRANS(trans, _TRANS_DP2_VFREQLOW_A, _TRANS_DP2_VFREQLOW_B)
6629
6630 /* SNB eDP training params */
6631 /* SNB A-stepping */
6632 #define  EDP_LINK_TRAIN_400MV_0DB_SNB_A         (0x38 << 22)
6633 #define  EDP_LINK_TRAIN_400MV_6DB_SNB_A         (0x02 << 22)
6634 #define  EDP_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01 << 22)
6635 #define  EDP_LINK_TRAIN_800MV_0DB_SNB_A         (0x0 << 22)
6636 /* SNB B-stepping */
6637 #define  EDP_LINK_TRAIN_400_600MV_0DB_SNB_B     (0x0 << 22)
6638 #define  EDP_LINK_TRAIN_400MV_3_5DB_SNB_B       (0x1 << 22)
6639 #define  EDP_LINK_TRAIN_400_600MV_6DB_SNB_B     (0x3a << 22)
6640 #define  EDP_LINK_TRAIN_600_800MV_3_5DB_SNB_B   (0x39 << 22)
6641 #define  EDP_LINK_TRAIN_800_1200MV_0DB_SNB_B    (0x38 << 22)
6642 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_SNB        (0x3f << 22)
6643
6644 /* IVB */
6645 #define EDP_LINK_TRAIN_400MV_0DB_IVB            (0x24 << 22)
6646 #define EDP_LINK_TRAIN_400MV_3_5DB_IVB          (0x2a << 22)
6647 #define EDP_LINK_TRAIN_400MV_6DB_IVB            (0x2f << 22)
6648 #define EDP_LINK_TRAIN_600MV_0DB_IVB            (0x30 << 22)
6649 #define EDP_LINK_TRAIN_600MV_3_5DB_IVB          (0x36 << 22)
6650 #define EDP_LINK_TRAIN_800MV_0DB_IVB            (0x38 << 22)
6651 #define EDP_LINK_TRAIN_800MV_3_5DB_IVB          (0x3e << 22)
6652
6653 /* legacy values */
6654 #define EDP_LINK_TRAIN_500MV_0DB_IVB            (0x00 << 22)
6655 #define EDP_LINK_TRAIN_1000MV_0DB_IVB           (0x20 << 22)
6656 #define EDP_LINK_TRAIN_500MV_3_5DB_IVB          (0x02 << 22)
6657 #define EDP_LINK_TRAIN_1000MV_3_5DB_IVB         (0x22 << 22)
6658 #define EDP_LINK_TRAIN_1000MV_6DB_IVB           (0x23 << 22)
6659
6660 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_IVB        (0x3f << 22)
6661
6662 #define  VLV_PMWGICZ                            _MMIO(0x1300a4)
6663
6664 #define  HSW_EDRAM_CAP                          _MMIO(0x120010)
6665 #define    EDRAM_ENABLED                        0x1
6666 #define    EDRAM_NUM_BANKS(cap)                 (((cap) >> 1) & 0xf)
6667 #define    EDRAM_WAYS_IDX(cap)                  (((cap) >> 5) & 0x7)
6668 #define    EDRAM_SETS_IDX(cap)                  (((cap) >> 8) & 0x3)
6669
6670 #define VLV_CHICKEN_3                           _MMIO(VLV_DISPLAY_BASE + 0x7040C)
6671 #define  PIXEL_OVERLAP_CNT_MASK                 (3 << 30)
6672 #define  PIXEL_OVERLAP_CNT_SHIFT                30
6673
6674 #define GEN6_PCODE_MAILBOX                      _MMIO(0x138124)
6675 #define   GEN6_PCODE_READY                      (1 << 31)
6676 #define   GEN6_PCODE_ERROR_MASK                 0xFF
6677 #define     GEN6_PCODE_SUCCESS                  0x0
6678 #define     GEN6_PCODE_ILLEGAL_CMD              0x1
6679 #define     GEN6_PCODE_MIN_FREQ_TABLE_GT_RATIO_OUT_OF_RANGE 0x2
6680 #define     GEN6_PCODE_TIMEOUT                  0x3
6681 #define     GEN6_PCODE_UNIMPLEMENTED_CMD        0xFF
6682 #define     GEN7_PCODE_TIMEOUT                  0x2
6683 #define     GEN7_PCODE_ILLEGAL_DATA             0x3
6684 #define     GEN11_PCODE_ILLEGAL_SUBCOMMAND      0x4
6685 #define     GEN11_PCODE_LOCKED                  0x6
6686 #define     GEN11_PCODE_REJECTED                0x11
6687 #define     GEN7_PCODE_MIN_FREQ_TABLE_GT_RATIO_OUT_OF_RANGE 0x10
6688 #define   GEN6_PCODE_WRITE_RC6VIDS              0x4
6689 #define   GEN6_PCODE_READ_RC6VIDS               0x5
6690 #define     GEN6_ENCODE_RC6_VID(mv)             (((mv) - 245) / 5)
6691 #define     GEN6_DECODE_RC6_VID(vids)           (((vids) * 5) + 245)
6692 #define   BDW_PCODE_DISPLAY_FREQ_CHANGE_REQ     0x18
6693 #define   GEN9_PCODE_READ_MEM_LATENCY           0x6
6694 #define     GEN9_MEM_LATENCY_LEVEL_MASK         0xFF
6695 #define     GEN9_MEM_LATENCY_LEVEL_1_5_SHIFT    8
6696 #define     GEN9_MEM_LATENCY_LEVEL_2_6_SHIFT    16
6697 #define     GEN9_MEM_LATENCY_LEVEL_3_7_SHIFT    24
6698 #define   SKL_PCODE_LOAD_HDCP_KEYS              0x5
6699 #define   SKL_PCODE_CDCLK_CONTROL               0x7
6700 #define     SKL_CDCLK_PREPARE_FOR_CHANGE        0x3
6701 #define     SKL_CDCLK_READY_FOR_CHANGE          0x1
6702 #define   GEN6_PCODE_WRITE_MIN_FREQ_TABLE       0x8
6703 #define   GEN6_PCODE_READ_MIN_FREQ_TABLE        0x9
6704 #define   GEN6_READ_OC_PARAMS                   0xc
6705 #define   ICL_PCODE_MEM_SUBSYSYSTEM_INFO        0xd
6706 #define     ICL_PCODE_MEM_SS_READ_GLOBAL_INFO   (0x0 << 8)
6707 #define     ICL_PCODE_MEM_SS_READ_QGV_POINT_INFO(point) (((point) << 16) | (0x1 << 8))
6708 #define     ADL_PCODE_MEM_SS_READ_PSF_GV_INFO   ((0) | (0x2 << 8))
6709 #define   ICL_PCODE_SAGV_DE_MEM_SS_CONFIG       0xe
6710 #define     ICL_PCODE_REP_QGV_MASK              REG_GENMASK(1, 0)
6711 #define     ICL_PCODE_REP_QGV_SAFE              REG_FIELD_PREP(ICL_PCODE_REP_QGV_MASK, 0)
6712 #define     ICL_PCODE_REP_QGV_POLL              REG_FIELD_PREP(ICL_PCODE_REP_QGV_MASK, 1)
6713 #define     ICL_PCODE_REP_QGV_REJECTED          REG_FIELD_PREP(ICL_PCODE_REP_QGV_MASK, 2)
6714 #define     ADLS_PCODE_REP_PSF_MASK             REG_GENMASK(3, 2)
6715 #define     ADLS_PCODE_REP_PSF_SAFE             REG_FIELD_PREP(ADLS_PCODE_REP_PSF_MASK, 0)
6716 #define     ADLS_PCODE_REP_PSF_POLL             REG_FIELD_PREP(ADLS_PCODE_REP_PSF_MASK, 1)
6717 #define     ADLS_PCODE_REP_PSF_REJECTED         REG_FIELD_PREP(ADLS_PCODE_REP_PSF_MASK, 2)
6718 #define     ICL_PCODE_REQ_QGV_PT_MASK           REG_GENMASK(7, 0)
6719 #define     ICL_PCODE_REQ_QGV_PT(x)             REG_FIELD_PREP(ICL_PCODE_REQ_QGV_PT_MASK, (x))
6720 #define     ADLS_PCODE_REQ_PSF_PT_MASK          REG_GENMASK(10, 8)
6721 #define     ADLS_PCODE_REQ_PSF_PT(x)            REG_FIELD_PREP(ADLS_PCODE_REQ_PSF_PT_MASK, (x))
6722 #define   GEN6_PCODE_READ_D_COMP                0x10
6723 #define   GEN6_PCODE_WRITE_D_COMP               0x11
6724 #define   ICL_PCODE_EXIT_TCCOLD                 0x12
6725 #define   HSW_PCODE_DE_WRITE_FREQ_REQ           0x17
6726 #define   DISPLAY_IPS_CONTROL                   0x19
6727 #define   TGL_PCODE_TCCOLD                      0x26
6728 #define     TGL_PCODE_EXIT_TCCOLD_DATA_L_EXIT_FAILED    REG_BIT(0)
6729 #define     TGL_PCODE_EXIT_TCCOLD_DATA_L_BLOCK_REQ      0
6730 #define     TGL_PCODE_EXIT_TCCOLD_DATA_L_UNBLOCK_REQ    REG_BIT(0)
6731             /* See also IPS_CTL */
6732 #define     IPS_PCODE_CONTROL                   (1 << 30)
6733 #define   HSW_PCODE_DYNAMIC_DUTY_CYCLE_CONTROL  0x1A
6734 #define   GEN9_PCODE_SAGV_CONTROL               0x21
6735 #define     GEN9_SAGV_DISABLE                   0x0
6736 #define     GEN9_SAGV_IS_DISABLED               0x1
6737 #define     GEN9_SAGV_ENABLE                    0x3
6738 #define   DG1_PCODE_STATUS                      0x7E
6739 #define     DG1_UNCORE_GET_INIT_STATUS          0x0
6740 #define     DG1_UNCORE_INIT_STATUS_COMPLETE     0x1
6741 #define GEN12_PCODE_READ_SAGV_BLOCK_TIME_US     0x23
6742 #define GEN6_PCODE_DATA                         _MMIO(0x138128)
6743 #define   GEN6_PCODE_FREQ_IA_RATIO_SHIFT        8
6744 #define   GEN6_PCODE_FREQ_RING_RATIO_SHIFT      16
6745 #define GEN6_PCODE_DATA1                        _MMIO(0x13812C)
6746
6747 /* IVYBRIDGE DPF */
6748 #define GEN7_L3CDERRST1(slice)          _MMIO(0xB008 + (slice) * 0x200) /* L3CD Error Status 1 */
6749 #define   GEN7_L3CDERRST1_ROW_MASK      (0x7ff << 14)
6750 #define   GEN7_PARITY_ERROR_VALID       (1 << 13)
6751 #define   GEN7_L3CDERRST1_BANK_MASK     (3 << 11)
6752 #define   GEN7_L3CDERRST1_SUBBANK_MASK  (7 << 8)
6753 #define GEN7_PARITY_ERROR_ROW(reg) \
6754                 (((reg) & GEN7_L3CDERRST1_ROW_MASK) >> 14)
6755 #define GEN7_PARITY_ERROR_BANK(reg) \
6756                 (((reg) & GEN7_L3CDERRST1_BANK_MASK) >> 11)
6757 #define GEN7_PARITY_ERROR_SUBBANK(reg) \
6758                 (((reg) & GEN7_L3CDERRST1_SUBBANK_MASK) >> 8)
6759 #define   GEN7_L3CDERRST1_ENABLE        (1 << 7)
6760
6761 /* Audio */
6762 #define G4X_AUD_VID_DID                 _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x62020)
6763 #define   INTEL_AUDIO_DEVCL             0x808629FB
6764 #define   INTEL_AUDIO_DEVBLC            0x80862801
6765 #define   INTEL_AUDIO_DEVCTG            0x80862802
6766
6767 #define G4X_AUD_CNTL_ST                 _MMIO(0x620B4)
6768 #define   G4X_ELDV_DEVCL_DEVBLC         (1 << 13)
6769 #define   G4X_ELDV_DEVCTG               (1 << 14)
6770 #define   G4X_ELD_ADDR_MASK             (0xf << 5)
6771 #define   G4X_ELD_ACK                   (1 << 4)
6772 #define G4X_HDMIW_HDMIEDID              _MMIO(0x6210C)
6773
6774 #define _IBX_HDMIW_HDMIEDID_A           0xE2050
6775 #define _IBX_HDMIW_HDMIEDID_B           0xE2150
6776 #define IBX_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _IBX_HDMIW_HDMIEDID_A, \
6777                                                   _IBX_HDMIW_HDMIEDID_B)
6778 #define _IBX_AUD_CNTL_ST_A              0xE20B4
6779 #define _IBX_AUD_CNTL_ST_B              0xE21B4
6780 #define IBX_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _IBX_AUD_CNTL_ST_A, \
6781                                                   _IBX_AUD_CNTL_ST_B)
6782 #define   IBX_ELD_BUFFER_SIZE_MASK      (0x1f << 10)
6783 #define   IBX_ELD_ADDRESS_MASK          (0x1f << 5)
6784 #define   IBX_ELD_ACK                   (1 << 4)
6785 #define IBX_AUD_CNTL_ST2                _MMIO(0xE20C0)
6786 #define   IBX_CP_READY(port)            ((1 << 1) << (((port) - 1) * 4))
6787 #define   IBX_ELD_VALID(port)           ((1 << 0) << (((port) - 1) * 4))
6788
6789 #define _CPT_HDMIW_HDMIEDID_A           0xE5050
6790 #define _CPT_HDMIW_HDMIEDID_B           0xE5150
6791 #define CPT_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _CPT_HDMIW_HDMIEDID_A, _CPT_HDMIW_HDMIEDID_B)
6792 #define _CPT_AUD_CNTL_ST_A              0xE50B4
6793 #define _CPT_AUD_CNTL_ST_B              0xE51B4
6794 #define CPT_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _CPT_AUD_CNTL_ST_A, _CPT_AUD_CNTL_ST_B)
6795 #define CPT_AUD_CNTRL_ST2               _MMIO(0xE50C0)
6796
6797 #define _VLV_HDMIW_HDMIEDID_A           (VLV_DISPLAY_BASE + 0x62050)
6798 #define _VLV_HDMIW_HDMIEDID_B           (VLV_DISPLAY_BASE + 0x62150)
6799 #define VLV_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _VLV_HDMIW_HDMIEDID_A, _VLV_HDMIW_HDMIEDID_B)
6800 #define _VLV_AUD_CNTL_ST_A              (VLV_DISPLAY_BASE + 0x620B4)
6801 #define _VLV_AUD_CNTL_ST_B              (VLV_DISPLAY_BASE + 0x621B4)
6802 #define VLV_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _VLV_AUD_CNTL_ST_A, _VLV_AUD_CNTL_ST_B)
6803 #define VLV_AUD_CNTL_ST2                _MMIO(VLV_DISPLAY_BASE + 0x620C0)
6804
6805 /* These are the 4 32-bit write offset registers for each stream
6806  * output buffer.  It determines the offset from the
6807  * 3DSTATE_SO_BUFFERs that the next streamed vertex output goes to.
6808  */
6809 #define GEN7_SO_WRITE_OFFSET(n)         _MMIO(0x5280 + (n) * 4)
6810
6811 #define _IBX_AUD_CONFIG_A               0xe2000
6812 #define _IBX_AUD_CONFIG_B               0xe2100
6813 #define IBX_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _IBX_AUD_CONFIG_A, _IBX_AUD_CONFIG_B)
6814 #define _CPT_AUD_CONFIG_A               0xe5000
6815 #define _CPT_AUD_CONFIG_B               0xe5100
6816 #define CPT_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _CPT_AUD_CONFIG_A, _CPT_AUD_CONFIG_B)
6817 #define _VLV_AUD_CONFIG_A               (VLV_DISPLAY_BASE + 0x62000)
6818 #define _VLV_AUD_CONFIG_B               (VLV_DISPLAY_BASE + 0x62100)
6819 #define VLV_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _VLV_AUD_CONFIG_A, _VLV_AUD_CONFIG_B)
6820
6821 #define   AUD_CONFIG_N_VALUE_INDEX              (1 << 29)
6822 #define   AUD_CONFIG_N_PROG_ENABLE              (1 << 28)
6823 #define   AUD_CONFIG_UPPER_N_SHIFT              20
6824 #define   AUD_CONFIG_UPPER_N_MASK               (0xff << 20)
6825 #define   AUD_CONFIG_LOWER_N_SHIFT              4
6826 #define   AUD_CONFIG_LOWER_N_MASK               (0xfff << 4)
6827 #define   AUD_CONFIG_N_MASK                     (AUD_CONFIG_UPPER_N_MASK | AUD_CONFIG_LOWER_N_MASK)
6828 #define   AUD_CONFIG_N(n) \
6829         (((((n) >> 12) & 0xff) << AUD_CONFIG_UPPER_N_SHIFT) |   \
6830          (((n) & 0xfff) << AUD_CONFIG_LOWER_N_SHIFT))
6831 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_SHIFT     16
6832 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_MASK      (0xf << 16)
6833 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_25175     (0 << 16)
6834 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_25200     (1 << 16)
6835 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_27000     (2 << 16)
6836 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_27027     (3 << 16)
6837 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_54000     (4 << 16)
6838 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_54054     (5 << 16)
6839 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_74176     (6 << 16)
6840 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_74250     (7 << 16)
6841 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_148352    (8 << 16)
6842 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_148500    (9 << 16)
6843 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_296703    (10 << 16)
6844 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_297000    (11 << 16)
6845 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_593407    (12 << 16)
6846 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_594000    (13 << 16)
6847 #define   AUD_CONFIG_DISABLE_NCTS               (1 << 3)
6848
6849 /* HSW Audio */
6850 #define _HSW_AUD_CONFIG_A               0x65000
6851 #define _HSW_AUD_CONFIG_B               0x65100
6852 #define HSW_AUD_CFG(trans)              _MMIO_TRANS(trans, _HSW_AUD_CONFIG_A, _HSW_AUD_CONFIG_B)
6853
6854 #define _HSW_AUD_MISC_CTRL_A            0x65010
6855 #define _HSW_AUD_MISC_CTRL_B            0x65110
6856 #define HSW_AUD_MISC_CTRL(trans)        _MMIO_TRANS(trans, _HSW_AUD_MISC_CTRL_A, _HSW_AUD_MISC_CTRL_B)
6857
6858 #define _HSW_AUD_M_CTS_ENABLE_A         0x65028
6859 #define _HSW_AUD_M_CTS_ENABLE_B         0x65128
6860 #define HSW_AUD_M_CTS_ENABLE(trans)     _MMIO_TRANS(trans, _HSW_AUD_M_CTS_ENABLE_A, _HSW_AUD_M_CTS_ENABLE_B)
6861 #define   AUD_M_CTS_M_VALUE_INDEX       (1 << 21)
6862 #define   AUD_M_CTS_M_PROG_ENABLE       (1 << 20)
6863 #define   AUD_CONFIG_M_MASK             0xfffff
6864
6865 #define _HSW_AUD_DIP_ELD_CTRL_ST_A      0x650b4
6866 #define _HSW_AUD_DIP_ELD_CTRL_ST_B      0x651b4
6867 #define HSW_AUD_DIP_ELD_CTRL(trans)     _MMIO_TRANS(trans, _HSW_AUD_DIP_ELD_CTRL_ST_A, _HSW_AUD_DIP_ELD_CTRL_ST_B)
6868
6869 /* Audio Digital Converter */
6870 #define _HSW_AUD_DIG_CNVT_1             0x65080
6871 #define _HSW_AUD_DIG_CNVT_2             0x65180
6872 #define AUD_DIG_CNVT(trans)             _MMIO_TRANS(trans, _HSW_AUD_DIG_CNVT_1, _HSW_AUD_DIG_CNVT_2)
6873 #define DIP_PORT_SEL_MASK               0x3
6874
6875 #define _HSW_AUD_EDID_DATA_A            0x65050
6876 #define _HSW_AUD_EDID_DATA_B            0x65150
6877 #define HSW_AUD_EDID_DATA(trans)        _MMIO_TRANS(trans, _HSW_AUD_EDID_DATA_A, _HSW_AUD_EDID_DATA_B)
6878
6879 #define HSW_AUD_PIPE_CONV_CFG           _MMIO(0x6507c)
6880 #define HSW_AUD_PIN_ELD_CP_VLD          _MMIO(0x650c0)
6881 #define   AUDIO_INACTIVE(trans)         ((1 << 3) << ((trans) * 4))
6882 #define   AUDIO_OUTPUT_ENABLE(trans)    ((1 << 2) << ((trans) * 4))
6883 #define   AUDIO_CP_READY(trans)         ((1 << 1) << ((trans) * 4))
6884 #define   AUDIO_ELD_VALID(trans)        ((1 << 0) << ((trans) * 4))
6885
6886 #define _AUD_TCA_DP_2DOT0_CTRL          0x650bc
6887 #define _AUD_TCB_DP_2DOT0_CTRL          0x651bc
6888 #define AUD_DP_2DOT0_CTRL(trans)        _MMIO_TRANS(trans, _AUD_TCA_DP_2DOT0_CTRL, _AUD_TCB_DP_2DOT0_CTRL)
6889 #define  AUD_ENABLE_SDP_SPLIT           REG_BIT(31)
6890
6891 #define HSW_AUD_CHICKENBIT                      _MMIO(0x65f10)
6892 #define   SKL_AUD_CODEC_WAKE_SIGNAL             (1 << 15)
6893
6894 #define AUD_FREQ_CNTRL                  _MMIO(0x65900)
6895 #define AUD_PIN_BUF_CTL         _MMIO(0x48414)
6896 #define   AUD_PIN_BUF_ENABLE            REG_BIT(31)
6897
6898 #define AUD_TS_CDCLK_M                  _MMIO(0x65ea0)
6899 #define   AUD_TS_CDCLK_M_EN             REG_BIT(31)
6900 #define AUD_TS_CDCLK_N                  _MMIO(0x65ea4)
6901
6902 /* Display Audio Config Reg */
6903 #define AUD_CONFIG_BE                   _MMIO(0x65ef0)
6904 #define HBLANK_EARLY_ENABLE_ICL(pipe)           (0x1 << (20 - (pipe)))
6905 #define HBLANK_EARLY_ENABLE_TGL(pipe)           (0x1 << (24 + (pipe)))
6906 #define HBLANK_START_COUNT_MASK(pipe)           (0x7 << (3 + ((pipe) * 6)))
6907 #define HBLANK_START_COUNT(pipe, val)           (((val) & 0x7) << (3 + ((pipe)) * 6))
6908 #define NUMBER_SAMPLES_PER_LINE_MASK(pipe)      (0x3 << ((pipe) * 6))
6909 #define NUMBER_SAMPLES_PER_LINE(pipe, val)      (((val) & 0x3) << ((pipe) * 6))
6910
6911 #define HBLANK_START_COUNT_8    0
6912 #define HBLANK_START_COUNT_16   1
6913 #define HBLANK_START_COUNT_32   2
6914 #define HBLANK_START_COUNT_64   3
6915 #define HBLANK_START_COUNT_96   4
6916 #define HBLANK_START_COUNT_128  5
6917
6918 /*
6919  * HSW - ICL power wells
6920  *
6921  * Platforms have up to 3 power well control register sets, each set
6922  * controlling up to 16 power wells via a request/status HW flag tuple:
6923  * - main (HSW_PWR_WELL_CTL[1-4])
6924  * - AUX  (ICL_PWR_WELL_CTL_AUX[1-4])
6925  * - DDI  (ICL_PWR_WELL_CTL_DDI[1-4])
6926  * Each control register set consists of up to 4 registers used by different
6927  * sources that can request a power well to be enabled:
6928  * - BIOS   (HSW_PWR_WELL_CTL1/ICL_PWR_WELL_CTL_AUX1/ICL_PWR_WELL_CTL_DDI1)
6929  * - DRIVER (HSW_PWR_WELL_CTL2/ICL_PWR_WELL_CTL_AUX2/ICL_PWR_WELL_CTL_DDI2)
6930  * - KVMR   (HSW_PWR_WELL_CTL3)   (only in the main register set)
6931  * - DEBUG  (HSW_PWR_WELL_CTL4/ICL_PWR_WELL_CTL_AUX4/ICL_PWR_WELL_CTL_DDI4)
6932  */
6933 #define HSW_PWR_WELL_CTL1                       _MMIO(0x45400)
6934 #define HSW_PWR_WELL_CTL2                       _MMIO(0x45404)
6935 #define HSW_PWR_WELL_CTL3                       _MMIO(0x45408)
6936 #define HSW_PWR_WELL_CTL4                       _MMIO(0x4540C)
6937 #define   HSW_PWR_WELL_CTL_REQ(pw_idx)          (0x2 << ((pw_idx) * 2))
6938 #define   HSW_PWR_WELL_CTL_STATE(pw_idx)        (0x1 << ((pw_idx) * 2))
6939
6940 /* HSW/BDW power well */
6941 #define   HSW_PW_CTL_IDX_GLOBAL                 15
6942
6943 /* SKL/BXT/GLK power wells */
6944 #define   SKL_PW_CTL_IDX_PW_2                   15
6945 #define   SKL_PW_CTL_IDX_PW_1                   14
6946 #define   GLK_PW_CTL_IDX_AUX_C                  10
6947 #define   GLK_PW_CTL_IDX_AUX_B                  9
6948 #define   GLK_PW_CTL_IDX_AUX_A                  8
6949 #define   SKL_PW_CTL_IDX_DDI_D                  4
6950 #define   SKL_PW_CTL_IDX_DDI_C                  3
6951 #define   SKL_PW_CTL_IDX_DDI_B                  2
6952 #define   SKL_PW_CTL_IDX_DDI_A_E                1
6953 #define   GLK_PW_CTL_IDX_DDI_A                  1
6954 #define   SKL_PW_CTL_IDX_MISC_IO                0
6955
6956 /* ICL/TGL - power wells */
6957 #define   TGL_PW_CTL_IDX_PW_5                   4
6958 #define   ICL_PW_CTL_IDX_PW_4                   3
6959 #define   ICL_PW_CTL_IDX_PW_3                   2
6960 #define   ICL_PW_CTL_IDX_PW_2                   1
6961 #define   ICL_PW_CTL_IDX_PW_1                   0
6962
6963 /* XE_LPD - power wells */
6964 #define   XELPD_PW_CTL_IDX_PW_D                 8
6965 #define   XELPD_PW_CTL_IDX_PW_C                 7
6966 #define   XELPD_PW_CTL_IDX_PW_B                 6
6967 #define   XELPD_PW_CTL_IDX_PW_A                 5
6968
6969 #define ICL_PWR_WELL_CTL_AUX1                   _MMIO(0x45440)
6970 #define ICL_PWR_WELL_CTL_AUX2                   _MMIO(0x45444)
6971 #define ICL_PWR_WELL_CTL_AUX4                   _MMIO(0x4544C)
6972 #define   TGL_PW_CTL_IDX_AUX_TBT6               14
6973 #define   TGL_PW_CTL_IDX_AUX_TBT5               13
6974 #define   TGL_PW_CTL_IDX_AUX_TBT4               12
6975 #define   ICL_PW_CTL_IDX_AUX_TBT4               11
6976 #define   TGL_PW_CTL_IDX_AUX_TBT3               11
6977 #define   ICL_PW_CTL_IDX_AUX_TBT3               10
6978 #define   TGL_PW_CTL_IDX_AUX_TBT2               10
6979 #define   ICL_PW_CTL_IDX_AUX_TBT2               9
6980 #define   TGL_PW_CTL_IDX_AUX_TBT1               9
6981 #define   ICL_PW_CTL_IDX_AUX_TBT1               8
6982 #define   TGL_PW_CTL_IDX_AUX_TC6                8
6983 #define   XELPD_PW_CTL_IDX_AUX_E                        8
6984 #define   TGL_PW_CTL_IDX_AUX_TC5                7
6985 #define   XELPD_PW_CTL_IDX_AUX_D                        7
6986 #define   TGL_PW_CTL_IDX_AUX_TC4                6
6987 #define   ICL_PW_CTL_IDX_AUX_F                  5
6988 #define   TGL_PW_CTL_IDX_AUX_TC3                5
6989 #define   ICL_PW_CTL_IDX_AUX_E                  4
6990 #define   TGL_PW_CTL_IDX_AUX_TC2                4
6991 #define   ICL_PW_CTL_IDX_AUX_D                  3
6992 #define   TGL_PW_CTL_IDX_AUX_TC1                3
6993 #define   ICL_PW_CTL_IDX_AUX_C                  2
6994 #define   ICL_PW_CTL_IDX_AUX_B                  1
6995 #define   ICL_PW_CTL_IDX_AUX_A                  0
6996
6997 #define ICL_PWR_WELL_CTL_DDI1                   _MMIO(0x45450)
6998 #define ICL_PWR_WELL_CTL_DDI2                   _MMIO(0x45454)
6999 #define ICL_PWR_WELL_CTL_DDI4                   _MMIO(0x4545C)
7000 #define   XELPD_PW_CTL_IDX_DDI_E                        8
7001 #define   TGL_PW_CTL_IDX_DDI_TC6                8
7002 #define   XELPD_PW_CTL_IDX_DDI_D                        7
7003 #define   TGL_PW_CTL_IDX_DDI_TC5                7
7004 #define   TGL_PW_CTL_IDX_DDI_TC4                6
7005 #define   ICL_PW_CTL_IDX_DDI_F                  5
7006 #define   TGL_PW_CTL_IDX_DDI_TC3                5
7007 #define   ICL_PW_CTL_IDX_DDI_E                  4
7008 #define   TGL_PW_CTL_IDX_DDI_TC2                4
7009 #define   ICL_PW_CTL_IDX_DDI_D                  3
7010 #define   TGL_PW_CTL_IDX_DDI_TC1                3
7011 #define   ICL_PW_CTL_IDX_DDI_C                  2
7012 #define   ICL_PW_CTL_IDX_DDI_B                  1
7013 #define   ICL_PW_CTL_IDX_DDI_A                  0
7014
7015 /* HSW - power well misc debug registers */
7016 #define HSW_PWR_WELL_CTL5                       _MMIO(0x45410)
7017 #define   HSW_PWR_WELL_ENABLE_SINGLE_STEP       (1 << 31)
7018 #define   HSW_PWR_WELL_PWR_GATE_OVERRIDE        (1 << 20)
7019 #define   HSW_PWR_WELL_FORCE_ON                 (1 << 19)
7020 #define HSW_PWR_WELL_CTL6                       _MMIO(0x45414)
7021
7022 /* SKL Fuse Status */
7023 enum skl_power_gate {
7024         SKL_PG0,
7025         SKL_PG1,
7026         SKL_PG2,
7027         ICL_PG3,
7028         ICL_PG4,
7029 };
7030
7031 #define SKL_FUSE_STATUS                         _MMIO(0x42000)
7032 #define  SKL_FUSE_DOWNLOAD_STATUS               (1 << 31)
7033 /*
7034  * PG0 is HW controlled, so doesn't have a corresponding power well control knob
7035  * SKL_DISP_PW1_IDX..SKL_DISP_PW2_IDX -> PG1..PG2
7036  */
7037 #define  SKL_PW_CTL_IDX_TO_PG(pw_idx)           \
7038         ((pw_idx) - SKL_PW_CTL_IDX_PW_1 + SKL_PG1)
7039 /*
7040  * PG0 is HW controlled, so doesn't have a corresponding power well control knob
7041  * ICL_DISP_PW1_IDX..ICL_DISP_PW4_IDX -> PG1..PG4
7042  */
7043 #define  ICL_PW_CTL_IDX_TO_PG(pw_idx)           \
7044         ((pw_idx) - ICL_PW_CTL_IDX_PW_1 + SKL_PG1)
7045 #define  SKL_FUSE_PG_DIST_STATUS(pg)            (1 << (27 - (pg)))
7046
7047 #define _ICL_AUX_REG_IDX(pw_idx)        ((pw_idx) - ICL_PW_CTL_IDX_AUX_A)
7048 #define _ICL_AUX_ANAOVRD1_A             0x162398
7049 #define _ICL_AUX_ANAOVRD1_B             0x6C398
7050 #define ICL_AUX_ANAOVRD1(pw_idx)        _MMIO(_PICK(_ICL_AUX_REG_IDX(pw_idx), \
7051                                                     _ICL_AUX_ANAOVRD1_A, \
7052                                                     _ICL_AUX_ANAOVRD1_B))
7053 #define   ICL_AUX_ANAOVRD1_LDO_BYPASS   (1 << 7)
7054 #define   ICL_AUX_ANAOVRD1_ENABLE       (1 << 0)
7055
7056 /* HDCP Key Registers */
7057 #define HDCP_KEY_CONF                   _MMIO(0x66c00)
7058 #define  HDCP_AKSV_SEND_TRIGGER         BIT(31)
7059 #define  HDCP_CLEAR_KEYS_TRIGGER        BIT(30)
7060 #define  HDCP_KEY_LOAD_TRIGGER          BIT(8)
7061 #define HDCP_KEY_STATUS                 _MMIO(0x66c04)
7062 #define  HDCP_FUSE_IN_PROGRESS          BIT(7)
7063 #define  HDCP_FUSE_ERROR                BIT(6)
7064 #define  HDCP_FUSE_DONE                 BIT(5)
7065 #define  HDCP_KEY_LOAD_STATUS           BIT(1)
7066 #define  HDCP_KEY_LOAD_DONE             BIT(0)
7067 #define HDCP_AKSV_LO                    _MMIO(0x66c10)
7068 #define HDCP_AKSV_HI                    _MMIO(0x66c14)
7069
7070 /* HDCP Repeater Registers */
7071 #define HDCP_REP_CTL                    _MMIO(0x66d00)
7072 #define  HDCP_TRANSA_REP_PRESENT        BIT(31)
7073 #define  HDCP_TRANSB_REP_PRESENT        BIT(30)
7074 #define  HDCP_TRANSC_REP_PRESENT        BIT(29)
7075 #define  HDCP_TRANSD_REP_PRESENT        BIT(28)
7076 #define  HDCP_DDIB_REP_PRESENT          BIT(30)
7077 #define  HDCP_DDIA_REP_PRESENT          BIT(29)
7078 #define  HDCP_DDIC_REP_PRESENT          BIT(28)
7079 #define  HDCP_DDID_REP_PRESENT          BIT(27)
7080 #define  HDCP_DDIF_REP_PRESENT          BIT(26)
7081 #define  HDCP_DDIE_REP_PRESENT          BIT(25)
7082 #define  HDCP_TRANSA_SHA1_M0            (1 << 20)
7083 #define  HDCP_TRANSB_SHA1_M0            (2 << 20)
7084 #define  HDCP_TRANSC_SHA1_M0            (3 << 20)
7085 #define  HDCP_TRANSD_SHA1_M0            (4 << 20)
7086 #define  HDCP_DDIB_SHA1_M0              (1 << 20)
7087 #define  HDCP_DDIA_SHA1_M0              (2 << 20)
7088 #define  HDCP_DDIC_SHA1_M0              (3 << 20)
7089 #define  HDCP_DDID_SHA1_M0              (4 << 20)
7090 #define  HDCP_DDIF_SHA1_M0              (5 << 20)
7091 #define  HDCP_DDIE_SHA1_M0              (6 << 20) /* Bspec says 5? */
7092 #define  HDCP_SHA1_BUSY                 BIT(16)
7093 #define  HDCP_SHA1_READY                BIT(17)
7094 #define  HDCP_SHA1_COMPLETE             BIT(18)
7095 #define  HDCP_SHA1_V_MATCH              BIT(19)
7096 #define  HDCP_SHA1_TEXT_32              (1 << 1)
7097 #define  HDCP_SHA1_COMPLETE_HASH        (2 << 1)
7098 #define  HDCP_SHA1_TEXT_24              (4 << 1)
7099 #define  HDCP_SHA1_TEXT_16              (5 << 1)
7100 #define  HDCP_SHA1_TEXT_8               (6 << 1)
7101 #define  HDCP_SHA1_TEXT_0               (7 << 1)
7102 #define HDCP_SHA_V_PRIME_H0             _MMIO(0x66d04)
7103 #define HDCP_SHA_V_PRIME_H1             _MMIO(0x66d08)
7104 #define HDCP_SHA_V_PRIME_H2             _MMIO(0x66d0C)
7105 #define HDCP_SHA_V_PRIME_H3             _MMIO(0x66d10)
7106 #define HDCP_SHA_V_PRIME_H4             _MMIO(0x66d14)
7107 #define HDCP_SHA_V_PRIME(h)             _MMIO((0x66d04 + (h) * 4))
7108 #define HDCP_SHA_TEXT                   _MMIO(0x66d18)
7109
7110 /* HDCP Auth Registers */
7111 #define _PORTA_HDCP_AUTHENC             0x66800
7112 #define _PORTB_HDCP_AUTHENC             0x66500
7113 #define _PORTC_HDCP_AUTHENC             0x66600
7114 #define _PORTD_HDCP_AUTHENC             0x66700
7115 #define _PORTE_HDCP_AUTHENC             0x66A00
7116 #define _PORTF_HDCP_AUTHENC             0x66900
7117 #define _PORT_HDCP_AUTHENC(port, x)     _MMIO(_PICK(port, \
7118                                           _PORTA_HDCP_AUTHENC, \
7119                                           _PORTB_HDCP_AUTHENC, \
7120                                           _PORTC_HDCP_AUTHENC, \
7121                                           _PORTD_HDCP_AUTHENC, \
7122                                           _PORTE_HDCP_AUTHENC, \
7123                                           _PORTF_HDCP_AUTHENC) + (x))
7124 #define PORT_HDCP_CONF(port)            _PORT_HDCP_AUTHENC(port, 0x0)
7125 #define _TRANSA_HDCP_CONF               0x66400
7126 #define _TRANSB_HDCP_CONF               0x66500
7127 #define TRANS_HDCP_CONF(trans)          _MMIO_TRANS(trans, _TRANSA_HDCP_CONF, \
7128                                                     _TRANSB_HDCP_CONF)
7129 #define HDCP_CONF(dev_priv, trans, port) \
7130                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7131                                          TRANS_HDCP_CONF(trans) : \
7132                                          PORT_HDCP_CONF(port))
7133
7134 #define  HDCP_CONF_CAPTURE_AN           BIT(0)
7135 #define  HDCP_CONF_AUTH_AND_ENC         (BIT(1) | BIT(0))
7136 #define PORT_HDCP_ANINIT(port)          _PORT_HDCP_AUTHENC(port, 0x4)
7137 #define _TRANSA_HDCP_ANINIT             0x66404
7138 #define _TRANSB_HDCP_ANINIT             0x66504
7139 #define TRANS_HDCP_ANINIT(trans)        _MMIO_TRANS(trans, \
7140                                                     _TRANSA_HDCP_ANINIT, \
7141                                                     _TRANSB_HDCP_ANINIT)
7142 #define HDCP_ANINIT(dev_priv, trans, port) \
7143                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7144                                          TRANS_HDCP_ANINIT(trans) : \
7145                                          PORT_HDCP_ANINIT(port))
7146
7147 #define PORT_HDCP_ANLO(port)            _PORT_HDCP_AUTHENC(port, 0x8)
7148 #define _TRANSA_HDCP_ANLO               0x66408
7149 #define _TRANSB_HDCP_ANLO               0x66508
7150 #define TRANS_HDCP_ANLO(trans)          _MMIO_TRANS(trans, _TRANSA_HDCP_ANLO, \
7151                                                     _TRANSB_HDCP_ANLO)
7152 #define HDCP_ANLO(dev_priv, trans, port) \
7153                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7154                                          TRANS_HDCP_ANLO(trans) : \
7155                                          PORT_HDCP_ANLO(port))
7156
7157 #define PORT_HDCP_ANHI(port)            _PORT_HDCP_AUTHENC(port, 0xC)
7158 #define _TRANSA_HDCP_ANHI               0x6640C
7159 #define _TRANSB_HDCP_ANHI               0x6650C
7160 #define TRANS_HDCP_ANHI(trans)          _MMIO_TRANS(trans, _TRANSA_HDCP_ANHI, \
7161                                                     _TRANSB_HDCP_ANHI)
7162 #define HDCP_ANHI(dev_priv, trans, port) \
7163                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7164                                          TRANS_HDCP_ANHI(trans) : \
7165                                          PORT_HDCP_ANHI(port))
7166
7167 #define PORT_HDCP_BKSVLO(port)          _PORT_HDCP_AUTHENC(port, 0x10)
7168 #define _TRANSA_HDCP_BKSVLO             0x66410
7169 #define _TRANSB_HDCP_BKSVLO             0x66510
7170 #define TRANS_HDCP_BKSVLO(trans)        _MMIO_TRANS(trans, \
7171                                                     _TRANSA_HDCP_BKSVLO, \
7172                                                     _TRANSB_HDCP_BKSVLO)
7173 #define HDCP_BKSVLO(dev_priv, trans, port) \
7174                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7175                                          TRANS_HDCP_BKSVLO(trans) : \
7176                                          PORT_HDCP_BKSVLO(port))
7177
7178 #define PORT_HDCP_BKSVHI(port)          _PORT_HDCP_AUTHENC(port, 0x14)
7179 #define _TRANSA_HDCP_BKSVHI             0x66414
7180 #define _TRANSB_HDCP_BKSVHI             0x66514
7181 #define TRANS_HDCP_BKSVHI(trans)        _MMIO_TRANS(trans, \
7182                                                     _TRANSA_HDCP_BKSVHI, \
7183                                                     _TRANSB_HDCP_BKSVHI)
7184 #define HDCP_BKSVHI(dev_priv, trans, port) \
7185                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7186                                          TRANS_HDCP_BKSVHI(trans) : \
7187                                          PORT_HDCP_BKSVHI(port))
7188
7189 #define PORT_HDCP_RPRIME(port)          _PORT_HDCP_AUTHENC(port, 0x18)
7190 #define _TRANSA_HDCP_RPRIME             0x66418
7191 #define _TRANSB_HDCP_RPRIME             0x66518
7192 #define TRANS_HDCP_RPRIME(trans)        _MMIO_TRANS(trans, \
7193                                                     _TRANSA_HDCP_RPRIME, \
7194                                                     _TRANSB_HDCP_RPRIME)
7195 #define HDCP_RPRIME(dev_priv, trans, port) \
7196                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7197                                          TRANS_HDCP_RPRIME(trans) : \
7198                                          PORT_HDCP_RPRIME(port))
7199
7200 #define PORT_HDCP_STATUS(port)          _PORT_HDCP_AUTHENC(port, 0x1C)
7201 #define _TRANSA_HDCP_STATUS             0x6641C
7202 #define _TRANSB_HDCP_STATUS             0x6651C
7203 #define TRANS_HDCP_STATUS(trans)        _MMIO_TRANS(trans, \
7204                                                     _TRANSA_HDCP_STATUS, \
7205                                                     _TRANSB_HDCP_STATUS)
7206 #define HDCP_STATUS(dev_priv, trans, port) \
7207                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7208                                          TRANS_HDCP_STATUS(trans) : \
7209                                          PORT_HDCP_STATUS(port))
7210
7211 #define  HDCP_STATUS_STREAM_A_ENC       BIT(31)
7212 #define  HDCP_STATUS_STREAM_B_ENC       BIT(30)
7213 #define  HDCP_STATUS_STREAM_C_ENC       BIT(29)
7214 #define  HDCP_STATUS_STREAM_D_ENC       BIT(28)
7215 #define  HDCP_STATUS_AUTH               BIT(21)
7216 #define  HDCP_STATUS_ENC                BIT(20)
7217 #define  HDCP_STATUS_RI_MATCH           BIT(19)
7218 #define  HDCP_STATUS_R0_READY           BIT(18)
7219 #define  HDCP_STATUS_AN_READY           BIT(17)
7220 #define  HDCP_STATUS_CIPHER             BIT(16)
7221 #define  HDCP_STATUS_FRAME_CNT(x)       (((x) >> 8) & 0xff)
7222
7223 /* HDCP2.2 Registers */
7224 #define _PORTA_HDCP2_BASE               0x66800
7225 #define _PORTB_HDCP2_BASE               0x66500
7226 #define _PORTC_HDCP2_BASE               0x66600
7227 #define _PORTD_HDCP2_BASE               0x66700
7228 #define _PORTE_HDCP2_BASE               0x66A00
7229 #define _PORTF_HDCP2_BASE               0x66900
7230 #define _PORT_HDCP2_BASE(port, x)       _MMIO(_PICK((port), \
7231                                           _PORTA_HDCP2_BASE, \
7232                                           _PORTB_HDCP2_BASE, \
7233                                           _PORTC_HDCP2_BASE, \
7234                                           _PORTD_HDCP2_BASE, \
7235                                           _PORTE_HDCP2_BASE, \
7236                                           _PORTF_HDCP2_BASE) + (x))
7237
7238 #define PORT_HDCP2_AUTH(port)           _PORT_HDCP2_BASE(port, 0x98)
7239 #define _TRANSA_HDCP2_AUTH              0x66498
7240 #define _TRANSB_HDCP2_AUTH              0x66598
7241 #define TRANS_HDCP2_AUTH(trans)         _MMIO_TRANS(trans, _TRANSA_HDCP2_AUTH, \
7242                                                     _TRANSB_HDCP2_AUTH)
7243 #define   AUTH_LINK_AUTHENTICATED       BIT(31)
7244 #define   AUTH_LINK_TYPE                BIT(30)
7245 #define   AUTH_FORCE_CLR_INPUTCTR       BIT(19)
7246 #define   AUTH_CLR_KEYS                 BIT(18)
7247 #define HDCP2_AUTH(dev_priv, trans, port) \
7248                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7249                                          TRANS_HDCP2_AUTH(trans) : \
7250                                          PORT_HDCP2_AUTH(port))
7251
7252 #define PORT_HDCP2_CTL(port)            _PORT_HDCP2_BASE(port, 0xB0)
7253 #define _TRANSA_HDCP2_CTL               0x664B0
7254 #define _TRANSB_HDCP2_CTL               0x665B0
7255 #define TRANS_HDCP2_CTL(trans)          _MMIO_TRANS(trans, _TRANSA_HDCP2_CTL, \
7256                                                     _TRANSB_HDCP2_CTL)
7257 #define   CTL_LINK_ENCRYPTION_REQ       BIT(31)
7258 #define HDCP2_CTL(dev_priv, trans, port) \
7259                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7260                                          TRANS_HDCP2_CTL(trans) : \
7261                                          PORT_HDCP2_CTL(port))
7262
7263 #define PORT_HDCP2_STATUS(port)         _PORT_HDCP2_BASE(port, 0xB4)
7264 #define _TRANSA_HDCP2_STATUS            0x664B4
7265 #define _TRANSB_HDCP2_STATUS            0x665B4
7266 #define TRANS_HDCP2_STATUS(trans)       _MMIO_TRANS(trans, \
7267                                                     _TRANSA_HDCP2_STATUS, \
7268                                                     _TRANSB_HDCP2_STATUS)
7269 #define   LINK_TYPE_STATUS              BIT(22)
7270 #define   LINK_AUTH_STATUS              BIT(21)
7271 #define   LINK_ENCRYPTION_STATUS        BIT(20)
7272 #define HDCP2_STATUS(dev_priv, trans, port) \
7273                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7274                                          TRANS_HDCP2_STATUS(trans) : \
7275                                          PORT_HDCP2_STATUS(port))
7276
7277 #define _PIPEA_HDCP2_STREAM_STATUS      0x668C0
7278 #define _PIPEB_HDCP2_STREAM_STATUS      0x665C0
7279 #define _PIPEC_HDCP2_STREAM_STATUS      0x666C0
7280 #define _PIPED_HDCP2_STREAM_STATUS      0x667C0
7281 #define PIPE_HDCP2_STREAM_STATUS(pipe)          _MMIO(_PICK((pipe), \
7282                                                       _PIPEA_HDCP2_STREAM_STATUS, \
7283                                                       _PIPEB_HDCP2_STREAM_STATUS, \
7284                                                       _PIPEC_HDCP2_STREAM_STATUS, \
7285                                                       _PIPED_HDCP2_STREAM_STATUS))
7286
7287 #define _TRANSA_HDCP2_STREAM_STATUS             0x664C0
7288 #define _TRANSB_HDCP2_STREAM_STATUS             0x665C0
7289 #define TRANS_HDCP2_STREAM_STATUS(trans)        _MMIO_TRANS(trans, \
7290                                                     _TRANSA_HDCP2_STREAM_STATUS, \
7291                                                     _TRANSB_HDCP2_STREAM_STATUS)
7292 #define   STREAM_ENCRYPTION_STATUS      BIT(31)
7293 #define   STREAM_TYPE_STATUS            BIT(30)
7294 #define HDCP2_STREAM_STATUS(dev_priv, trans, port) \
7295                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7296                                          TRANS_HDCP2_STREAM_STATUS(trans) : \
7297                                          PIPE_HDCP2_STREAM_STATUS(pipe))
7298
7299 #define _PORTA_HDCP2_AUTH_STREAM                0x66F00
7300 #define _PORTB_HDCP2_AUTH_STREAM                0x66F04
7301 #define PORT_HDCP2_AUTH_STREAM(port)    _MMIO_PORT(port, \
7302                                                    _PORTA_HDCP2_AUTH_STREAM, \
7303                                                    _PORTB_HDCP2_AUTH_STREAM)
7304 #define _TRANSA_HDCP2_AUTH_STREAM               0x66F00
7305 #define _TRANSB_HDCP2_AUTH_STREAM               0x66F04
7306 #define TRANS_HDCP2_AUTH_STREAM(trans)  _MMIO_TRANS(trans, \
7307                                                     _TRANSA_HDCP2_AUTH_STREAM, \
7308                                                     _TRANSB_HDCP2_AUTH_STREAM)
7309 #define   AUTH_STREAM_TYPE              BIT(31)
7310 #define HDCP2_AUTH_STREAM(dev_priv, trans, port) \
7311                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7312                                          TRANS_HDCP2_AUTH_STREAM(trans) : \
7313                                          PORT_HDCP2_AUTH_STREAM(port))
7314
7315 /* Per-pipe DDI Function Control */
7316 #define _TRANS_DDI_FUNC_CTL_A           0x60400
7317 #define _TRANS_DDI_FUNC_CTL_B           0x61400
7318 #define _TRANS_DDI_FUNC_CTL_C           0x62400
7319 #define _TRANS_DDI_FUNC_CTL_D           0x63400
7320 #define _TRANS_DDI_FUNC_CTL_EDP         0x6F400
7321 #define _TRANS_DDI_FUNC_CTL_DSI0        0x6b400
7322 #define _TRANS_DDI_FUNC_CTL_DSI1        0x6bc00
7323 #define TRANS_DDI_FUNC_CTL(tran) _MMIO_TRANS2(tran, _TRANS_DDI_FUNC_CTL_A)
7324
7325 #define  TRANS_DDI_FUNC_ENABLE          (1 << 31)
7326 /* Those bits are ignored by pipe EDP since it can only connect to DDI A */
7327 #define  TRANS_DDI_PORT_SHIFT           28
7328 #define  TGL_TRANS_DDI_PORT_SHIFT       27
7329 #define  TRANS_DDI_PORT_MASK            (7 << TRANS_DDI_PORT_SHIFT)
7330 #define  TGL_TRANS_DDI_PORT_MASK        (0xf << TGL_TRANS_DDI_PORT_SHIFT)
7331 #define  TRANS_DDI_SELECT_PORT(x)       ((x) << TRANS_DDI_PORT_SHIFT)
7332 #define  TGL_TRANS_DDI_SELECT_PORT(x)   (((x) + 1) << TGL_TRANS_DDI_PORT_SHIFT)
7333 #define  TRANS_DDI_MODE_SELECT_MASK     (7 << 24)
7334 #define  TRANS_DDI_MODE_SELECT_HDMI     (0 << 24)
7335 #define  TRANS_DDI_MODE_SELECT_DVI      (1 << 24)
7336 #define  TRANS_DDI_MODE_SELECT_DP_SST   (2 << 24)
7337 #define  TRANS_DDI_MODE_SELECT_DP_MST   (3 << 24)
7338 #define  TRANS_DDI_MODE_SELECT_FDI_OR_128B132B  (4 << 24)
7339 #define  TRANS_DDI_BPC_MASK             (7 << 20)
7340 #define  TRANS_DDI_BPC_8                (0 << 20)
7341 #define  TRANS_DDI_BPC_10               (1 << 20)
7342 #define  TRANS_DDI_BPC_6                (2 << 20)
7343 #define  TRANS_DDI_BPC_12               (3 << 20)
7344 #define  TRANS_DDI_PORT_SYNC_MASTER_SELECT_MASK REG_GENMASK(19, 18)
7345 #define  TRANS_DDI_PORT_SYNC_MASTER_SELECT(x)   REG_FIELD_PREP(TRANS_DDI_PORT_SYNC_MASTER_SELECT_MASK, (x))
7346 #define  TRANS_DDI_PVSYNC               (1 << 17)
7347 #define  TRANS_DDI_PHSYNC               (1 << 16)
7348 #define  TRANS_DDI_PORT_SYNC_ENABLE     REG_BIT(15)
7349 #define  TRANS_DDI_EDP_INPUT_MASK       (7 << 12)
7350 #define  TRANS_DDI_EDP_INPUT_A_ON       (0 << 12)
7351 #define  TRANS_DDI_EDP_INPUT_A_ONOFF    (4 << 12)
7352 #define  TRANS_DDI_EDP_INPUT_B_ONOFF    (5 << 12)
7353 #define  TRANS_DDI_EDP_INPUT_C_ONOFF    (6 << 12)
7354 #define  TRANS_DDI_EDP_INPUT_D_ONOFF    (7 << 12)
7355 #define  TRANS_DDI_MST_TRANSPORT_SELECT_MASK    REG_GENMASK(11, 10)
7356 #define  TRANS_DDI_MST_TRANSPORT_SELECT(trans)  \
7357         REG_FIELD_PREP(TRANS_DDI_MST_TRANSPORT_SELECT_MASK, trans)
7358 #define  TRANS_DDI_HDCP_SIGNALLING      (1 << 9)
7359 #define  TRANS_DDI_DP_VC_PAYLOAD_ALLOC  (1 << 8)
7360 #define  TRANS_DDI_HDMI_SCRAMBLER_CTS_ENABLE (1 << 7)
7361 #define  TRANS_DDI_HDMI_SCRAMBLER_RESET_FREQ (1 << 6)
7362 #define  TRANS_DDI_HDCP_SELECT          REG_BIT(5)
7363 #define  TRANS_DDI_BFI_ENABLE           (1 << 4)
7364 #define  TRANS_DDI_HIGH_TMDS_CHAR_RATE  (1 << 4)
7365 #define  TRANS_DDI_HDMI_SCRAMBLING      (1 << 0)
7366 #define  TRANS_DDI_HDMI_SCRAMBLING_MASK (TRANS_DDI_HDMI_SCRAMBLER_CTS_ENABLE \
7367                                         | TRANS_DDI_HDMI_SCRAMBLER_RESET_FREQ \
7368                                         | TRANS_DDI_HDMI_SCRAMBLING)
7369
7370 #define _TRANS_DDI_FUNC_CTL2_A          0x60404
7371 #define _TRANS_DDI_FUNC_CTL2_B          0x61404
7372 #define _TRANS_DDI_FUNC_CTL2_C          0x62404
7373 #define _TRANS_DDI_FUNC_CTL2_EDP        0x6f404
7374 #define _TRANS_DDI_FUNC_CTL2_DSI0       0x6b404
7375 #define _TRANS_DDI_FUNC_CTL2_DSI1       0x6bc04
7376 #define TRANS_DDI_FUNC_CTL2(tran)       _MMIO_TRANS2(tran, _TRANS_DDI_FUNC_CTL2_A)
7377 #define  PORT_SYNC_MODE_ENABLE                  REG_BIT(4)
7378 #define  PORT_SYNC_MODE_MASTER_SELECT_MASK      REG_GENMASK(2, 0)
7379 #define  PORT_SYNC_MODE_MASTER_SELECT(x)        REG_FIELD_PREP(PORT_SYNC_MODE_MASTER_SELECT_MASK, (x))
7380
7381 #define TRANS_CMTG_CHICKEN              _MMIO(0x6fa90)
7382 #define  DISABLE_DPT_CLK_GATING         REG_BIT(1)
7383
7384 /* DisplayPort Transport Control */
7385 #define _DP_TP_CTL_A                    0x64040
7386 #define _DP_TP_CTL_B                    0x64140
7387 #define _TGL_DP_TP_CTL_A                0x60540
7388 #define DP_TP_CTL(port) _MMIO_PORT(port, _DP_TP_CTL_A, _DP_TP_CTL_B)
7389 #define TGL_DP_TP_CTL(tran) _MMIO_TRANS2((tran), _TGL_DP_TP_CTL_A)
7390 #define  DP_TP_CTL_ENABLE                       (1 << 31)
7391 #define  DP_TP_CTL_FEC_ENABLE                   (1 << 30)
7392 #define  DP_TP_CTL_MODE_SST                     (0 << 27)
7393 #define  DP_TP_CTL_MODE_MST                     (1 << 27)
7394 #define  DP_TP_CTL_FORCE_ACT                    (1 << 25)
7395 #define  DP_TP_CTL_ENHANCED_FRAME_ENABLE        (1 << 18)
7396 #define  DP_TP_CTL_FDI_AUTOTRAIN                (1 << 15)
7397 #define  DP_TP_CTL_LINK_TRAIN_MASK              (7 << 8)
7398 #define  DP_TP_CTL_LINK_TRAIN_PAT1              (0 << 8)
7399 #define  DP_TP_CTL_LINK_TRAIN_PAT2              (1 << 8)
7400 #define  DP_TP_CTL_LINK_TRAIN_PAT3              (4 << 8)
7401 #define  DP_TP_CTL_LINK_TRAIN_PAT4              (5 << 8)
7402 #define  DP_TP_CTL_LINK_TRAIN_IDLE              (2 << 8)
7403 #define  DP_TP_CTL_LINK_TRAIN_NORMAL            (3 << 8)
7404 #define  DP_TP_CTL_SCRAMBLE_DISABLE             (1 << 7)
7405
7406 /* DisplayPort Transport Status */
7407 #define _DP_TP_STATUS_A                 0x64044
7408 #define _DP_TP_STATUS_B                 0x64144
7409 #define _TGL_DP_TP_STATUS_A             0x60544
7410 #define DP_TP_STATUS(port) _MMIO_PORT(port, _DP_TP_STATUS_A, _DP_TP_STATUS_B)
7411 #define TGL_DP_TP_STATUS(tran) _MMIO_TRANS2((tran), _TGL_DP_TP_STATUS_A)
7412 #define  DP_TP_STATUS_FEC_ENABLE_LIVE           (1 << 28)
7413 #define  DP_TP_STATUS_IDLE_DONE                 (1 << 25)
7414 #define  DP_TP_STATUS_ACT_SENT                  (1 << 24)
7415 #define  DP_TP_STATUS_MODE_STATUS_MST           (1 << 23)
7416 #define  DP_TP_STATUS_AUTOTRAIN_DONE            (1 << 12)
7417 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC2       (3 << 8)
7418 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC1       (3 << 4)
7419 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC0       (3 << 0)
7420
7421 /* DDI Buffer Control */
7422 #define _DDI_BUF_CTL_A                          0x64000
7423 #define _DDI_BUF_CTL_B                          0x64100
7424 #define DDI_BUF_CTL(port) _MMIO_PORT(port, _DDI_BUF_CTL_A, _DDI_BUF_CTL_B)
7425 #define  DDI_BUF_CTL_ENABLE                     (1 << 31)
7426 #define  DDI_BUF_TRANS_SELECT(n)        ((n) << 24)
7427 #define  DDI_BUF_EMP_MASK                       (0xf << 24)
7428 #define  DDI_BUF_PHY_LINK_RATE(r)               ((r) << 20)
7429 #define  DDI_BUF_PORT_REVERSAL                  (1 << 16)
7430 #define  DDI_BUF_IS_IDLE                        (1 << 7)
7431 #define  DDI_BUF_CTL_TC_PHY_OWNERSHIP           REG_BIT(6)
7432 #define  DDI_A_4_LANES                          (1 << 4)
7433 #define  DDI_PORT_WIDTH(width)                  (((width) - 1) << 1)
7434 #define  DDI_PORT_WIDTH_MASK                    (7 << 1)
7435 #define  DDI_PORT_WIDTH_SHIFT                   1
7436 #define  DDI_INIT_DISPLAY_DETECTED              (1 << 0)
7437
7438 /* DDI Buffer Translations */
7439 #define _DDI_BUF_TRANS_A                0x64E00
7440 #define _DDI_BUF_TRANS_B                0x64E60
7441 #define DDI_BUF_TRANS_LO(port, i)       _MMIO(_PORT(port, _DDI_BUF_TRANS_A, _DDI_BUF_TRANS_B) + (i) * 8)
7442 #define  DDI_BUF_BALANCE_LEG_ENABLE     (1 << 31)
7443 #define DDI_BUF_TRANS_HI(port, i)       _MMIO(_PORT(port, _DDI_BUF_TRANS_A, _DDI_BUF_TRANS_B) + (i) * 8 + 4)
7444
7445 /* DDI DP Compliance Control */
7446 #define _DDI_DP_COMP_CTL_A                      0x605F0
7447 #define _DDI_DP_COMP_CTL_B                      0x615F0
7448 #define DDI_DP_COMP_CTL(pipe)                   _MMIO_PIPE(pipe, _DDI_DP_COMP_CTL_A, _DDI_DP_COMP_CTL_B)
7449 #define   DDI_DP_COMP_CTL_ENABLE                (1 << 31)
7450 #define   DDI_DP_COMP_CTL_D10_2                 (0 << 28)
7451 #define   DDI_DP_COMP_CTL_SCRAMBLED_0           (1 << 28)
7452 #define   DDI_DP_COMP_CTL_PRBS7                 (2 << 28)
7453 #define   DDI_DP_COMP_CTL_CUSTOM80              (3 << 28)
7454 #define   DDI_DP_COMP_CTL_HBR2                  (4 << 28)
7455 #define   DDI_DP_COMP_CTL_SCRAMBLED_1           (5 << 28)
7456 #define   DDI_DP_COMP_CTL_HBR2_RESET            (0xFC << 0)
7457
7458 /* DDI DP Compliance Pattern */
7459 #define _DDI_DP_COMP_PAT_A                      0x605F4
7460 #define _DDI_DP_COMP_PAT_B                      0x615F4
7461 #define DDI_DP_COMP_PAT(pipe, i)                _MMIO(_PIPE(pipe, _DDI_DP_COMP_PAT_A, _DDI_DP_COMP_PAT_B) + (i) * 4)
7462
7463 /* Sideband Interface (SBI) is programmed indirectly, via
7464  * SBI_ADDR, which contains the register offset; and SBI_DATA,
7465  * which contains the payload */
7466 #define SBI_ADDR                        _MMIO(0xC6000)
7467 #define SBI_DATA                        _MMIO(0xC6004)
7468 #define SBI_CTL_STAT                    _MMIO(0xC6008)
7469 #define  SBI_CTL_DEST_ICLK              (0x0 << 16)
7470 #define  SBI_CTL_DEST_MPHY              (0x1 << 16)
7471 #define  SBI_CTL_OP_IORD                (0x2 << 8)
7472 #define  SBI_CTL_OP_IOWR                (0x3 << 8)
7473 #define  SBI_CTL_OP_CRRD                (0x6 << 8)
7474 #define  SBI_CTL_OP_CRWR                (0x7 << 8)
7475 #define  SBI_RESPONSE_FAIL              (0x1 << 1)
7476 #define  SBI_RESPONSE_SUCCESS           (0x0 << 1)
7477 #define  SBI_BUSY                       (0x1 << 0)
7478 #define  SBI_READY                      (0x0 << 0)
7479
7480 /* SBI offsets */
7481 #define  SBI_SSCDIVINTPHASE                     0x0200
7482 #define  SBI_SSCDIVINTPHASE6                    0x0600
7483 #define   SBI_SSCDIVINTPHASE_DIVSEL_SHIFT       1
7484 #define   SBI_SSCDIVINTPHASE_DIVSEL_MASK        (0x7f << 1)
7485 #define   SBI_SSCDIVINTPHASE_DIVSEL(x)          ((x) << 1)
7486 #define   SBI_SSCDIVINTPHASE_INCVAL_SHIFT       8
7487 #define   SBI_SSCDIVINTPHASE_INCVAL_MASK        (0x7f << 8)
7488 #define   SBI_SSCDIVINTPHASE_INCVAL(x)          ((x) << 8)
7489 #define   SBI_SSCDIVINTPHASE_DIR(x)             ((x) << 15)
7490 #define   SBI_SSCDIVINTPHASE_PROPAGATE          (1 << 0)
7491 #define  SBI_SSCDITHPHASE                       0x0204
7492 #define  SBI_SSCCTL                             0x020c
7493 #define  SBI_SSCCTL6                            0x060C
7494 #define   SBI_SSCCTL_PATHALT                    (1 << 3)
7495 #define   SBI_SSCCTL_DISABLE                    (1 << 0)
7496 #define  SBI_SSCAUXDIV6                         0x0610
7497 #define   SBI_SSCAUXDIV_FINALDIV2SEL_SHIFT      4
7498 #define   SBI_SSCAUXDIV_FINALDIV2SEL_MASK       (1 << 4)
7499 #define   SBI_SSCAUXDIV_FINALDIV2SEL(x)         ((x) << 4)
7500 #define  SBI_DBUFF0                             0x2a00
7501 #define  SBI_GEN0                               0x1f00
7502 #define   SBI_GEN0_CFG_BUFFENABLE_DISABLE       (1 << 0)
7503
7504 /* LPT PIXCLK_GATE */
7505 #define PIXCLK_GATE                     _MMIO(0xC6020)
7506 #define  PIXCLK_GATE_UNGATE             (1 << 0)
7507 #define  PIXCLK_GATE_GATE               (0 << 0)
7508
7509 /* SPLL */
7510 #define SPLL_CTL                        _MMIO(0x46020)
7511 #define  SPLL_PLL_ENABLE                (1 << 31)
7512 #define  SPLL_REF_BCLK                  (0 << 28)
7513 #define  SPLL_REF_MUXED_SSC             (1 << 28) /* CPU SSC if fused enabled, PCH SSC otherwise */
7514 #define  SPLL_REF_NON_SSC_HSW           (2 << 28)
7515 #define  SPLL_REF_PCH_SSC_BDW           (2 << 28)
7516 #define  SPLL_REF_LCPLL                 (3 << 28)
7517 #define  SPLL_REF_MASK                  (3 << 28)
7518 #define  SPLL_FREQ_810MHz               (0 << 26)
7519 #define  SPLL_FREQ_1350MHz              (1 << 26)
7520 #define  SPLL_FREQ_2700MHz              (2 << 26)
7521 #define  SPLL_FREQ_MASK                 (3 << 26)
7522
7523 /* WRPLL */
7524 #define _WRPLL_CTL1                     0x46040
7525 #define _WRPLL_CTL2                     0x46060
7526 #define WRPLL_CTL(pll)                  _MMIO_PIPE(pll, _WRPLL_CTL1, _WRPLL_CTL2)
7527 #define  WRPLL_PLL_ENABLE               (1 << 31)
7528 #define  WRPLL_REF_BCLK                 (0 << 28)
7529 #define  WRPLL_REF_PCH_SSC              (1 << 28)
7530 #define  WRPLL_REF_MUXED_SSC_BDW        (2 << 28) /* CPU SSC if fused enabled, PCH SSC otherwise */
7531 #define  WRPLL_REF_SPECIAL_HSW          (2 << 28) /* muxed SSC (ULT), non-SSC (non-ULT) */
7532 #define  WRPLL_REF_LCPLL                (3 << 28)
7533 #define  WRPLL_REF_MASK                 (3 << 28)
7534 /* WRPLL divider programming */
7535 #define  WRPLL_DIVIDER_REFERENCE(x)     ((x) << 0)
7536 #define  WRPLL_DIVIDER_REF_MASK         (0xff)
7537 #define  WRPLL_DIVIDER_POST(x)          ((x) << 8)
7538 #define  WRPLL_DIVIDER_POST_MASK        (0x3f << 8)
7539 #define  WRPLL_DIVIDER_POST_SHIFT       8
7540 #define  WRPLL_DIVIDER_FEEDBACK(x)      ((x) << 16)
7541 #define  WRPLL_DIVIDER_FB_SHIFT         16
7542 #define  WRPLL_DIVIDER_FB_MASK          (0xff << 16)
7543
7544 /* Port clock selection */
7545 #define _PORT_CLK_SEL_A                 0x46100
7546 #define _PORT_CLK_SEL_B                 0x46104
7547 #define PORT_CLK_SEL(port) _MMIO_PORT(port, _PORT_CLK_SEL_A, _PORT_CLK_SEL_B)
7548 #define  PORT_CLK_SEL_LCPLL_2700        (0 << 29)
7549 #define  PORT_CLK_SEL_LCPLL_1350        (1 << 29)
7550 #define  PORT_CLK_SEL_LCPLL_810         (2 << 29)
7551 #define  PORT_CLK_SEL_SPLL              (3 << 29)
7552 #define  PORT_CLK_SEL_WRPLL(pll)        (((pll) + 4) << 29)
7553 #define  PORT_CLK_SEL_WRPLL1            (4 << 29)
7554 #define  PORT_CLK_SEL_WRPLL2            (5 << 29)
7555 #define  PORT_CLK_SEL_NONE              (7 << 29)
7556 #define  PORT_CLK_SEL_MASK              (7 << 29)
7557
7558 /* On ICL+ this is the same as PORT_CLK_SEL, but all bits change. */
7559 #define DDI_CLK_SEL(port)               PORT_CLK_SEL(port)
7560 #define  DDI_CLK_SEL_NONE               (0x0 << 28)
7561 #define  DDI_CLK_SEL_MG                 (0x8 << 28)
7562 #define  DDI_CLK_SEL_TBT_162            (0xC << 28)
7563 #define  DDI_CLK_SEL_TBT_270            (0xD << 28)
7564 #define  DDI_CLK_SEL_TBT_540            (0xE << 28)
7565 #define  DDI_CLK_SEL_TBT_810            (0xF << 28)
7566 #define  DDI_CLK_SEL_MASK               (0xF << 28)
7567
7568 /* Transcoder clock selection */
7569 #define _TRANS_CLK_SEL_A                0x46140
7570 #define _TRANS_CLK_SEL_B                0x46144
7571 #define TRANS_CLK_SEL(tran) _MMIO_TRANS(tran, _TRANS_CLK_SEL_A, _TRANS_CLK_SEL_B)
7572 /* For each transcoder, we need to select the corresponding port clock */
7573 #define  TRANS_CLK_SEL_DISABLED         (0x0 << 29)
7574 #define  TRANS_CLK_SEL_PORT(x)          (((x) + 1) << 29)
7575 #define  TGL_TRANS_CLK_SEL_DISABLED     (0x0 << 28)
7576 #define  TGL_TRANS_CLK_SEL_PORT(x)      (((x) + 1) << 28)
7577
7578
7579 #define CDCLK_FREQ                      _MMIO(0x46200)
7580
7581 #define _TRANSA_MSA_MISC                0x60410
7582 #define _TRANSB_MSA_MISC                0x61410
7583 #define _TRANSC_MSA_MISC                0x62410
7584 #define _TRANS_EDP_MSA_MISC             0x6f410
7585 #define TRANS_MSA_MISC(tran) _MMIO_TRANS2(tran, _TRANSA_MSA_MISC)
7586 /* See DP_MSA_MISC_* for the bit definitions */
7587
7588 #define _TRANS_A_SET_CONTEXT_LATENCY            0x6007C
7589 #define _TRANS_B_SET_CONTEXT_LATENCY            0x6107C
7590 #define _TRANS_C_SET_CONTEXT_LATENCY            0x6207C
7591 #define _TRANS_D_SET_CONTEXT_LATENCY            0x6307C
7592 #define TRANS_SET_CONTEXT_LATENCY(tran)         _MMIO_TRANS2(tran, _TRANS_A_SET_CONTEXT_LATENCY)
7593 #define  TRANS_SET_CONTEXT_LATENCY_MASK         REG_GENMASK(15, 0)
7594 #define  TRANS_SET_CONTEXT_LATENCY_VALUE(x)     REG_FIELD_PREP(TRANS_SET_CONTEXT_LATENCY_MASK, (x))
7595
7596 /* LCPLL Control */
7597 #define LCPLL_CTL                       _MMIO(0x130040)
7598 #define  LCPLL_PLL_DISABLE              (1 << 31)
7599 #define  LCPLL_PLL_LOCK                 (1 << 30)
7600 #define  LCPLL_REF_NON_SSC              (0 << 28)
7601 #define  LCPLL_REF_BCLK                 (2 << 28)
7602 #define  LCPLL_REF_PCH_SSC              (3 << 28)
7603 #define  LCPLL_REF_MASK                 (3 << 28)
7604 #define  LCPLL_CLK_FREQ_MASK            (3 << 26)
7605 #define  LCPLL_CLK_FREQ_450             (0 << 26)
7606 #define  LCPLL_CLK_FREQ_54O_BDW         (1 << 26)
7607 #define  LCPLL_CLK_FREQ_337_5_BDW       (2 << 26)
7608 #define  LCPLL_CLK_FREQ_675_BDW         (3 << 26)
7609 #define  LCPLL_CD_CLOCK_DISABLE         (1 << 25)
7610 #define  LCPLL_ROOT_CD_CLOCK_DISABLE    (1 << 24)
7611 #define  LCPLL_CD2X_CLOCK_DISABLE       (1 << 23)
7612 #define  LCPLL_POWER_DOWN_ALLOW         (1 << 22)
7613 #define  LCPLL_CD_SOURCE_FCLK           (1 << 21)
7614 #define  LCPLL_CD_SOURCE_FCLK_DONE      (1 << 19)
7615
7616 /*
7617  * SKL Clocks
7618  */
7619
7620 /* CDCLK_CTL */
7621 #define CDCLK_CTL                       _MMIO(0x46000)
7622 #define  CDCLK_FREQ_SEL_MASK            (3 << 26)
7623 #define  CDCLK_FREQ_450_432             (0 << 26)
7624 #define  CDCLK_FREQ_540                 (1 << 26)
7625 #define  CDCLK_FREQ_337_308             (2 << 26)
7626 #define  CDCLK_FREQ_675_617             (3 << 26)
7627 #define  BXT_CDCLK_CD2X_DIV_SEL_MASK    (3 << 22)
7628 #define  BXT_CDCLK_CD2X_DIV_SEL_1       (0 << 22)
7629 #define  BXT_CDCLK_CD2X_DIV_SEL_1_5     (1 << 22)
7630 #define  BXT_CDCLK_CD2X_DIV_SEL_2       (2 << 22)
7631 #define  BXT_CDCLK_CD2X_DIV_SEL_4       (3 << 22)
7632 #define  BXT_CDCLK_CD2X_PIPE(pipe)      ((pipe) << 20)
7633 #define  CDCLK_DIVMUX_CD_OVERRIDE       (1 << 19)
7634 #define  BXT_CDCLK_CD2X_PIPE_NONE       BXT_CDCLK_CD2X_PIPE(3)
7635 #define  ICL_CDCLK_CD2X_PIPE(pipe)      (_PICK(pipe, 0, 2, 6) << 19)
7636 #define  ICL_CDCLK_CD2X_PIPE_NONE       (7 << 19)
7637 #define  TGL_CDCLK_CD2X_PIPE(pipe)      BXT_CDCLK_CD2X_PIPE(pipe)
7638 #define  TGL_CDCLK_CD2X_PIPE_NONE       ICL_CDCLK_CD2X_PIPE_NONE
7639 #define  BXT_CDCLK_SSA_PRECHARGE_ENABLE (1 << 16)
7640 #define  CDCLK_FREQ_DECIMAL_MASK        (0x7ff)
7641
7642 /* CDCLK_SQUASH_CTL */
7643 #define CDCLK_SQUASH_CTL                _MMIO(0x46008)
7644 #define  CDCLK_SQUASH_ENABLE            REG_BIT(31)
7645 #define  CDCLK_SQUASH_WINDOW_SIZE_MASK  REG_GENMASK(27, 24)
7646 #define  CDCLK_SQUASH_WINDOW_SIZE(x)    REG_FIELD_PREP(CDCLK_SQUASH_WINDOW_SIZE_MASK, (x))
7647 #define  CDCLK_SQUASH_WAVEFORM_MASK     REG_GENMASK(15, 0)
7648 #define  CDCLK_SQUASH_WAVEFORM(x)       REG_FIELD_PREP(CDCLK_SQUASH_WAVEFORM_MASK, (x))
7649
7650 /* LCPLL_CTL */
7651 #define LCPLL1_CTL              _MMIO(0x46010)
7652 #define LCPLL2_CTL              _MMIO(0x46014)
7653 #define  LCPLL_PLL_ENABLE       (1 << 31)
7654
7655 /* DPLL control1 */
7656 #define DPLL_CTRL1              _MMIO(0x6C058)
7657 #define  DPLL_CTRL1_HDMI_MODE(id)               (1 << ((id) * 6 + 5))
7658 #define  DPLL_CTRL1_SSC(id)                     (1 << ((id) * 6 + 4))
7659 #define  DPLL_CTRL1_LINK_RATE_MASK(id)          (7 << ((id) * 6 + 1))
7660 #define  DPLL_CTRL1_LINK_RATE_SHIFT(id)         ((id) * 6 + 1)
7661 #define  DPLL_CTRL1_LINK_RATE(linkrate, id)     ((linkrate) << ((id) * 6 + 1))
7662 #define  DPLL_CTRL1_OVERRIDE(id)                (1 << ((id) * 6))
7663 #define  DPLL_CTRL1_LINK_RATE_2700              0
7664 #define  DPLL_CTRL1_LINK_RATE_1350              1
7665 #define  DPLL_CTRL1_LINK_RATE_810               2
7666 #define  DPLL_CTRL1_LINK_RATE_1620              3
7667 #define  DPLL_CTRL1_LINK_RATE_1080              4
7668 #define  DPLL_CTRL1_LINK_RATE_2160              5
7669
7670 /* DPLL control2 */
7671 #define DPLL_CTRL2                              _MMIO(0x6C05C)
7672 #define  DPLL_CTRL2_DDI_CLK_OFF(port)           (1 << ((port) + 15))
7673 #define  DPLL_CTRL2_DDI_CLK_SEL_MASK(port)      (3 << ((port) * 3 + 1))
7674 #define  DPLL_CTRL2_DDI_CLK_SEL_SHIFT(port)    ((port) * 3 + 1)
7675 #define  DPLL_CTRL2_DDI_CLK_SEL(clk, port)      ((clk) << ((port) * 3 + 1))
7676 #define  DPLL_CTRL2_DDI_SEL_OVERRIDE(port)     (1 << ((port) * 3))
7677
7678 /* DPLL Status */
7679 #define DPLL_STATUS     _MMIO(0x6C060)
7680 #define  DPLL_LOCK(id) (1 << ((id) * 8))
7681
7682 /* DPLL cfg */
7683 #define _DPLL1_CFGCR1   0x6C040
7684 #define _DPLL2_CFGCR1   0x6C048
7685 #define _DPLL3_CFGCR1   0x6C050
7686 #define  DPLL_CFGCR1_FREQ_ENABLE        (1 << 31)
7687 #define  DPLL_CFGCR1_DCO_FRACTION_MASK  (0x7fff << 9)
7688 #define  DPLL_CFGCR1_DCO_FRACTION(x)    ((x) << 9)
7689 #define  DPLL_CFGCR1_DCO_INTEGER_MASK   (0x1ff)
7690
7691 #define _DPLL1_CFGCR2   0x6C044
7692 #define _DPLL2_CFGCR2   0x6C04C
7693 #define _DPLL3_CFGCR2   0x6C054
7694 #define  DPLL_CFGCR2_QDIV_RATIO_MASK    (0xff << 8)
7695 #define  DPLL_CFGCR2_QDIV_RATIO(x)      ((x) << 8)
7696 #define  DPLL_CFGCR2_QDIV_MODE(x)       ((x) << 7)
7697 #define  DPLL_CFGCR2_KDIV_MASK          (3 << 5)
7698 #define  DPLL_CFGCR2_KDIV(x)            ((x) << 5)
7699 #define  DPLL_CFGCR2_KDIV_5 (0 << 5)
7700 #define  DPLL_CFGCR2_KDIV_2 (1 << 5)
7701 #define  DPLL_CFGCR2_KDIV_3 (2 << 5)
7702 #define  DPLL_CFGCR2_KDIV_1 (3 << 5)
7703 #define  DPLL_CFGCR2_PDIV_MASK          (7 << 2)
7704 #define  DPLL_CFGCR2_PDIV(x)            ((x) << 2)
7705 #define  DPLL_CFGCR2_PDIV_1 (0 << 2)
7706 #define  DPLL_CFGCR2_PDIV_2 (1 << 2)
7707 #define  DPLL_CFGCR2_PDIV_3 (2 << 2)
7708 #define  DPLL_CFGCR2_PDIV_7 (4 << 2)
7709 #define  DPLL_CFGCR2_PDIV_7_INVALID     (5 << 2)
7710 #define  DPLL_CFGCR2_CENTRAL_FREQ_MASK  (3)
7711
7712 #define DPLL_CFGCR1(id) _MMIO_PIPE((id) - SKL_DPLL1, _DPLL1_CFGCR1, _DPLL2_CFGCR1)
7713 #define DPLL_CFGCR2(id) _MMIO_PIPE((id) - SKL_DPLL1, _DPLL1_CFGCR2, _DPLL2_CFGCR2)
7714
7715 /* ICL Clocks */
7716 #define ICL_DPCLKA_CFGCR0                       _MMIO(0x164280)
7717 #define  ICL_DPCLKA_CFGCR0_DDI_CLK_OFF(phy)     (1 << _PICK(phy, 10, 11, 24, 4, 5))
7718 #define  RKL_DPCLKA_CFGCR0_DDI_CLK_OFF(phy)     REG_BIT((phy) + 10)
7719 #define  ICL_DPCLKA_CFGCR0_TC_CLK_OFF(tc_port)  (1 << ((tc_port) < TC_PORT_4 ? \
7720                                                        (tc_port) + 12 : \
7721                                                        (tc_port) - TC_PORT_4 + 21))
7722 #define  ICL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy)       ((phy) * 2)
7723 #define  ICL_DPCLKA_CFGCR0_DDI_CLK_SEL_MASK(phy)        (3 << ICL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
7724 #define  ICL_DPCLKA_CFGCR0_DDI_CLK_SEL(pll, phy)        ((pll) << ICL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
7725 #define  RKL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy)       _PICK(phy, 0, 2, 4, 27)
7726 #define  RKL_DPCLKA_CFGCR0_DDI_CLK_SEL_MASK(phy) \
7727         (3 << RKL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
7728 #define  RKL_DPCLKA_CFGCR0_DDI_CLK_SEL(pll, phy) \
7729         ((pll) << RKL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
7730
7731 /*
7732  * DG1 Clocks
7733  * First registers controls the first A and B, while the second register
7734  * controls the phy C and D. The bits on these registers are the
7735  * same, but refer to different phys
7736  */
7737 #define _DG1_DPCLKA_CFGCR0                              0x164280
7738 #define _DG1_DPCLKA1_CFGCR0                             0x16C280
7739 #define _DG1_DPCLKA_PHY_IDX(phy)                        ((phy) % 2)
7740 #define _DG1_DPCLKA_PLL_IDX(pll)                        ((pll) % 2)
7741 #define DG1_DPCLKA_CFGCR0(phy)                          _MMIO_PHY((phy) / 2, \
7742                                                                   _DG1_DPCLKA_CFGCR0, \
7743                                                                   _DG1_DPCLKA1_CFGCR0)
7744 #define   DG1_DPCLKA_CFGCR0_DDI_CLK_OFF(phy)            REG_BIT(_DG1_DPCLKA_PHY_IDX(phy) + 10)
7745 #define   DG1_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy)      (_DG1_DPCLKA_PHY_IDX(phy) * 2)
7746 #define   DG1_DPCLKA_CFGCR0_DDI_CLK_SEL(pll, phy)       (_DG1_DPCLKA_PLL_IDX(pll) << DG1_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
7747 #define   DG1_DPCLKA_CFGCR0_DDI_CLK_SEL_MASK(phy)       (0x3 << DG1_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
7748
7749 /* ADLS Clocks */
7750 #define _ADLS_DPCLKA_CFGCR0                     0x164280
7751 #define _ADLS_DPCLKA_CFGCR1                     0x1642BC
7752 #define ADLS_DPCLKA_CFGCR(phy)                  _MMIO_PHY((phy) / 3, \
7753                                                           _ADLS_DPCLKA_CFGCR0, \
7754                                                           _ADLS_DPCLKA_CFGCR1)
7755 #define  ADLS_DPCLKA_CFGCR_DDI_SHIFT(phy)               (((phy) % 3) * 2)
7756 /* ADLS DPCLKA_CFGCR0 DDI mask */
7757 #define  ADLS_DPCLKA_DDII_SEL_MASK                      REG_GENMASK(5, 4)
7758 #define  ADLS_DPCLKA_DDIB_SEL_MASK                      REG_GENMASK(3, 2)
7759 #define  ADLS_DPCLKA_DDIA_SEL_MASK                      REG_GENMASK(1, 0)
7760 /* ADLS DPCLKA_CFGCR1 DDI mask */
7761 #define  ADLS_DPCLKA_DDIK_SEL_MASK                      REG_GENMASK(3, 2)
7762 #define  ADLS_DPCLKA_DDIJ_SEL_MASK                      REG_GENMASK(1, 0)
7763 #define  ADLS_DPCLKA_CFGCR_DDI_CLK_SEL_MASK(phy)        _PICK((phy), \
7764                                                         ADLS_DPCLKA_DDIA_SEL_MASK, \
7765                                                         ADLS_DPCLKA_DDIB_SEL_MASK, \
7766                                                         ADLS_DPCLKA_DDII_SEL_MASK, \
7767                                                         ADLS_DPCLKA_DDIJ_SEL_MASK, \
7768                                                         ADLS_DPCLKA_DDIK_SEL_MASK)
7769
7770 /* ICL PLL */
7771 #define DPLL0_ENABLE            0x46010
7772 #define DPLL1_ENABLE            0x46014
7773 #define _ADLS_DPLL2_ENABLE      0x46018
7774 #define _ADLS_DPLL3_ENABLE      0x46030
7775 #define  PLL_ENABLE             (1 << 31)
7776 #define  PLL_LOCK               (1 << 30)
7777 #define  PLL_POWER_ENABLE       (1 << 27)
7778 #define  PLL_POWER_STATE        (1 << 26)
7779 #define ICL_DPLL_ENABLE(pll)    _MMIO_PLL3(pll, DPLL0_ENABLE, DPLL1_ENABLE, \
7780                                            _ADLS_DPLL2_ENABLE, _ADLS_DPLL3_ENABLE)
7781
7782 #define _DG2_PLL3_ENABLE        0x4601C
7783
7784 #define DG2_PLL_ENABLE(pll) _MMIO_PLL3(pll, DPLL0_ENABLE, DPLL1_ENABLE, \
7785                                        _ADLS_DPLL2_ENABLE, _DG2_PLL3_ENABLE)
7786
7787 #define TBT_PLL_ENABLE          _MMIO(0x46020)
7788
7789 #define _MG_PLL1_ENABLE         0x46030
7790 #define _MG_PLL2_ENABLE         0x46034
7791 #define _MG_PLL3_ENABLE         0x46038
7792 #define _MG_PLL4_ENABLE         0x4603C
7793 /* Bits are the same as DPLL0_ENABLE */
7794 #define MG_PLL_ENABLE(tc_port)  _MMIO_PORT((tc_port), _MG_PLL1_ENABLE, \
7795                                            _MG_PLL2_ENABLE)
7796
7797 /* DG1 PLL */
7798 #define DG1_DPLL_ENABLE(pll)    _MMIO_PLL3(pll, DPLL0_ENABLE, DPLL1_ENABLE, \
7799                                            _MG_PLL1_ENABLE, _MG_PLL2_ENABLE)
7800
7801 /* ADL-P Type C PLL */
7802 #define PORTTC1_PLL_ENABLE      0x46038
7803 #define PORTTC2_PLL_ENABLE      0x46040
7804
7805 #define ADLP_PORTTC_PLL_ENABLE(tc_port)         _MMIO_PORT((tc_port), \
7806                                                             PORTTC1_PLL_ENABLE, \
7807                                                             PORTTC2_PLL_ENABLE)
7808
7809 #define _ICL_DPLL0_CFGCR0               0x164000
7810 #define _ICL_DPLL1_CFGCR0               0x164080
7811 #define ICL_DPLL_CFGCR0(pll)            _MMIO_PLL(pll, _ICL_DPLL0_CFGCR0, \
7812                                                   _ICL_DPLL1_CFGCR0)
7813 #define   DPLL_CFGCR0_HDMI_MODE         (1 << 30)
7814 #define   DPLL_CFGCR0_SSC_ENABLE        (1 << 29)
7815 #define   DPLL_CFGCR0_SSC_ENABLE_ICL    (1 << 25)
7816 #define   DPLL_CFGCR0_LINK_RATE_MASK    (0xf << 25)
7817 #define   DPLL_CFGCR0_LINK_RATE_2700    (0 << 25)
7818 #define   DPLL_CFGCR0_LINK_RATE_1350    (1 << 25)
7819 #define   DPLL_CFGCR0_LINK_RATE_810     (2 << 25)
7820 #define   DPLL_CFGCR0_LINK_RATE_1620    (3 << 25)
7821 #define   DPLL_CFGCR0_LINK_RATE_1080    (4 << 25)
7822 #define   DPLL_CFGCR0_LINK_RATE_2160    (5 << 25)
7823 #define   DPLL_CFGCR0_LINK_RATE_3240    (6 << 25)
7824 #define   DPLL_CFGCR0_LINK_RATE_4050    (7 << 25)
7825 #define   DPLL_CFGCR0_DCO_FRACTION_MASK (0x7fff << 10)
7826 #define   DPLL_CFGCR0_DCO_FRACTION_SHIFT        (10)
7827 #define   DPLL_CFGCR0_DCO_FRACTION(x)   ((x) << 10)
7828 #define   DPLL_CFGCR0_DCO_INTEGER_MASK  (0x3ff)
7829
7830 #define _ICL_DPLL0_CFGCR1               0x164004
7831 #define _ICL_DPLL1_CFGCR1               0x164084
7832 #define ICL_DPLL_CFGCR1(pll)            _MMIO_PLL(pll, _ICL_DPLL0_CFGCR1, \
7833                                                   _ICL_DPLL1_CFGCR1)
7834 #define   DPLL_CFGCR1_QDIV_RATIO_MASK   (0xff << 10)
7835 #define   DPLL_CFGCR1_QDIV_RATIO_SHIFT  (10)
7836 #define   DPLL_CFGCR1_QDIV_RATIO(x)     ((x) << 10)
7837 #define   DPLL_CFGCR1_QDIV_MODE_SHIFT   (9)
7838 #define   DPLL_CFGCR1_QDIV_MODE(x)      ((x) << 9)
7839 #define   DPLL_CFGCR1_KDIV_MASK         (7 << 6)
7840 #define   DPLL_CFGCR1_KDIV_SHIFT                (6)
7841 #define   DPLL_CFGCR1_KDIV(x)           ((x) << 6)
7842 #define   DPLL_CFGCR1_KDIV_1            (1 << 6)
7843 #define   DPLL_CFGCR1_KDIV_2            (2 << 6)
7844 #define   DPLL_CFGCR1_KDIV_3            (4 << 6)
7845 #define   DPLL_CFGCR1_PDIV_MASK         (0xf << 2)
7846 #define   DPLL_CFGCR1_PDIV_SHIFT                (2)
7847 #define   DPLL_CFGCR1_PDIV(x)           ((x) << 2)
7848 #define   DPLL_CFGCR1_PDIV_2            (1 << 2)
7849 #define   DPLL_CFGCR1_PDIV_3            (2 << 2)
7850 #define   DPLL_CFGCR1_PDIV_5            (4 << 2)
7851 #define   DPLL_CFGCR1_PDIV_7            (8 << 2)
7852 #define   DPLL_CFGCR1_CENTRAL_FREQ      (3 << 0)
7853 #define   DPLL_CFGCR1_CENTRAL_FREQ_8400 (3 << 0)
7854 #define   TGL_DPLL_CFGCR1_CFSELOVRD_NORMAL_XTAL (0 << 0)
7855
7856 #define _TGL_DPLL0_CFGCR0               0x164284
7857 #define _TGL_DPLL1_CFGCR0               0x16428C
7858 #define _TGL_TBTPLL_CFGCR0              0x16429C
7859 #define TGL_DPLL_CFGCR0(pll)            _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR0, \
7860                                                   _TGL_DPLL1_CFGCR0, \
7861                                                   _TGL_TBTPLL_CFGCR0)
7862 #define RKL_DPLL_CFGCR0(pll)            _MMIO_PLL(pll, _TGL_DPLL0_CFGCR0, \
7863                                                   _TGL_DPLL1_CFGCR0)
7864
7865 #define _TGL_DPLL0_DIV0                                 0x164B00
7866 #define _TGL_DPLL1_DIV0                                 0x164C00
7867 #define TGL_DPLL0_DIV0(pll)                             _MMIO_PLL(pll, _TGL_DPLL0_DIV0, _TGL_DPLL1_DIV0)
7868 #define   TGL_DPLL0_DIV0_AFC_STARTUP_MASK               REG_GENMASK(27, 25)
7869 #define   TGL_DPLL0_DIV0_AFC_STARTUP(val)               REG_FIELD_PREP(TGL_DPLL0_DIV0_AFC_STARTUP_MASK, (val))
7870
7871 #define _TGL_DPLL0_CFGCR1               0x164288
7872 #define _TGL_DPLL1_CFGCR1               0x164290
7873 #define _TGL_TBTPLL_CFGCR1              0x1642A0
7874 #define TGL_DPLL_CFGCR1(pll)            _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR1, \
7875                                                    _TGL_DPLL1_CFGCR1, \
7876                                                    _TGL_TBTPLL_CFGCR1)
7877 #define RKL_DPLL_CFGCR1(pll)            _MMIO_PLL(pll, _TGL_DPLL0_CFGCR1, \
7878                                                   _TGL_DPLL1_CFGCR1)
7879
7880 #define _DG1_DPLL2_CFGCR0               0x16C284
7881 #define _DG1_DPLL3_CFGCR0               0x16C28C
7882 #define DG1_DPLL_CFGCR0(pll)            _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR0, \
7883                                                    _TGL_DPLL1_CFGCR0, \
7884                                                    _DG1_DPLL2_CFGCR0, \
7885                                                    _DG1_DPLL3_CFGCR0)
7886
7887 #define _DG1_DPLL2_CFGCR1               0x16C288
7888 #define _DG1_DPLL3_CFGCR1               0x16C290
7889 #define DG1_DPLL_CFGCR1(pll)            _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR1, \
7890                                                    _TGL_DPLL1_CFGCR1, \
7891                                                    _DG1_DPLL2_CFGCR1, \
7892                                                    _DG1_DPLL3_CFGCR1)
7893
7894 /* For ADL-S DPLL4_CFGCR0/1 are used to control DPLL2 */
7895 #define _ADLS_DPLL3_CFGCR0              0x1642C0
7896 #define _ADLS_DPLL4_CFGCR0              0x164294
7897 #define ADLS_DPLL_CFGCR0(pll)           _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR0, \
7898                                                    _TGL_DPLL1_CFGCR0, \
7899                                                    _ADLS_DPLL4_CFGCR0, \
7900                                                    _ADLS_DPLL3_CFGCR0)
7901
7902 #define _ADLS_DPLL3_CFGCR1              0x1642C4
7903 #define _ADLS_DPLL4_CFGCR1              0x164298
7904 #define ADLS_DPLL_CFGCR1(pll)           _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR1, \
7905                                                    _TGL_DPLL1_CFGCR1, \
7906                                                    _ADLS_DPLL4_CFGCR1, \
7907                                                    _ADLS_DPLL3_CFGCR1)
7908
7909 #define _DKL_PHY1_BASE                  0x168000
7910 #define _DKL_PHY2_BASE                  0x169000
7911 #define _DKL_PHY3_BASE                  0x16A000
7912 #define _DKL_PHY4_BASE                  0x16B000
7913 #define _DKL_PHY5_BASE                  0x16C000
7914 #define _DKL_PHY6_BASE                  0x16D000
7915
7916 /* DEKEL PHY MMIO Address = Phy base + (internal address & ~index_mask) */
7917 #define _DKL_PCS_DW5                    0x14
7918 #define DKL_PCS_DW5(tc_port)            _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
7919                                                     _DKL_PHY2_BASE) + \
7920                                                     _DKL_PCS_DW5)
7921 #define   DKL_PCS_DW5_CORE_SOFTRESET    REG_BIT(11)
7922
7923 #define _DKL_PLL_DIV0                   0x200
7924 #define   DKL_PLL_DIV0_AFC_STARTUP_MASK REG_GENMASK(27, 25)
7925 #define   DKL_PLL_DIV0_AFC_STARTUP(val) REG_FIELD_PREP(DKL_PLL_DIV0_AFC_STARTUP_MASK, (val))
7926 #define   DKL_PLL_DIV0_INTEG_COEFF(x)   ((x) << 16)
7927 #define   DKL_PLL_DIV0_INTEG_COEFF_MASK (0x1F << 16)
7928 #define   DKL_PLL_DIV0_PROP_COEFF(x)    ((x) << 12)
7929 #define   DKL_PLL_DIV0_PROP_COEFF_MASK  (0xF << 12)
7930 #define   DKL_PLL_DIV0_FBPREDIV_SHIFT   (8)
7931 #define   DKL_PLL_DIV0_FBPREDIV(x)      ((x) << DKL_PLL_DIV0_FBPREDIV_SHIFT)
7932 #define   DKL_PLL_DIV0_FBPREDIV_MASK    (0xF << DKL_PLL_DIV0_FBPREDIV_SHIFT)
7933 #define   DKL_PLL_DIV0_FBDIV_INT(x)     ((x) << 0)
7934 #define   DKL_PLL_DIV0_FBDIV_INT_MASK   (0xFF << 0)
7935 #define   DKL_PLL_DIV0_MASK             (DKL_PLL_DIV0_INTEG_COEFF_MASK | \
7936                                          DKL_PLL_DIV0_PROP_COEFF_MASK | \
7937                                          DKL_PLL_DIV0_FBPREDIV_MASK | \
7938                                          DKL_PLL_DIV0_FBDIV_INT_MASK)
7939 #define DKL_PLL_DIV0(tc_port)           _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
7940                                                     _DKL_PHY2_BASE) + \
7941                                                     _DKL_PLL_DIV0)
7942
7943 #define _DKL_PLL_DIV1                           0x204
7944 #define   DKL_PLL_DIV1_IREF_TRIM(x)             ((x) << 16)
7945 #define   DKL_PLL_DIV1_IREF_TRIM_MASK           (0x1F << 16)
7946 #define   DKL_PLL_DIV1_TDC_TARGET_CNT(x)        ((x) << 0)
7947 #define   DKL_PLL_DIV1_TDC_TARGET_CNT_MASK      (0xFF << 0)
7948 #define DKL_PLL_DIV1(tc_port)           _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
7949                                                     _DKL_PHY2_BASE) + \
7950                                                     _DKL_PLL_DIV1)
7951
7952 #define _DKL_PLL_SSC                            0x210
7953 #define   DKL_PLL_SSC_IREF_NDIV_RATIO(x)        ((x) << 29)
7954 #define   DKL_PLL_SSC_IREF_NDIV_RATIO_MASK      (0x7 << 29)
7955 #define   DKL_PLL_SSC_STEP_LEN(x)               ((x) << 16)
7956 #define   DKL_PLL_SSC_STEP_LEN_MASK             (0xFF << 16)
7957 #define   DKL_PLL_SSC_STEP_NUM(x)               ((x) << 11)
7958 #define   DKL_PLL_SSC_STEP_NUM_MASK             (0x7 << 11)
7959 #define   DKL_PLL_SSC_EN                        (1 << 9)
7960 #define DKL_PLL_SSC(tc_port)            _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
7961                                                     _DKL_PHY2_BASE) + \
7962                                                     _DKL_PLL_SSC)
7963
7964 #define _DKL_PLL_BIAS                   0x214
7965 #define   DKL_PLL_BIAS_FRAC_EN_H        (1 << 30)
7966 #define   DKL_PLL_BIAS_FBDIV_SHIFT      (8)
7967 #define   DKL_PLL_BIAS_FBDIV_FRAC(x)    ((x) << DKL_PLL_BIAS_FBDIV_SHIFT)
7968 #define   DKL_PLL_BIAS_FBDIV_FRAC_MASK  (0x3FFFFF << DKL_PLL_BIAS_FBDIV_SHIFT)
7969 #define DKL_PLL_BIAS(tc_port)           _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
7970                                                     _DKL_PHY2_BASE) + \
7971                                                     _DKL_PLL_BIAS)
7972
7973 #define _DKL_PLL_TDC_COLDST_BIAS                0x218
7974 #define   DKL_PLL_TDC_SSC_STEP_SIZE(x)          ((x) << 8)
7975 #define   DKL_PLL_TDC_SSC_STEP_SIZE_MASK        (0xFF << 8)
7976 #define   DKL_PLL_TDC_FEED_FWD_GAIN(x)          ((x) << 0)
7977 #define   DKL_PLL_TDC_FEED_FWD_GAIN_MASK        (0xFF << 0)
7978 #define DKL_PLL_TDC_COLDST_BIAS(tc_port) _MMIO(_PORT(tc_port, \
7979                                                      _DKL_PHY1_BASE, \
7980                                                      _DKL_PHY2_BASE) + \
7981                                                      _DKL_PLL_TDC_COLDST_BIAS)
7982
7983 #define _DKL_REFCLKIN_CTL               0x12C
7984 /* Bits are the same as MG_REFCLKIN_CTL */
7985 #define DKL_REFCLKIN_CTL(tc_port)       _MMIO(_PORT(tc_port, \
7986                                                     _DKL_PHY1_BASE, \
7987                                                     _DKL_PHY2_BASE) + \
7988                                               _DKL_REFCLKIN_CTL)
7989
7990 #define _DKL_CLKTOP2_HSCLKCTL           0xD4
7991 /* Bits are the same as MG_CLKTOP2_HSCLKCTL */
7992 #define DKL_CLKTOP2_HSCLKCTL(tc_port)   _MMIO(_PORT(tc_port, \
7993                                                     _DKL_PHY1_BASE, \
7994                                                     _DKL_PHY2_BASE) + \
7995                                               _DKL_CLKTOP2_HSCLKCTL)
7996
7997 #define _DKL_CLKTOP2_CORECLKCTL1                0xD8
7998 /* Bits are the same as MG_CLKTOP2_CORECLKCTL1 */
7999 #define DKL_CLKTOP2_CORECLKCTL1(tc_port)        _MMIO(_PORT(tc_port, \
8000                                                             _DKL_PHY1_BASE, \
8001                                                             _DKL_PHY2_BASE) + \
8002                                                       _DKL_CLKTOP2_CORECLKCTL1)
8003
8004 #define _DKL_TX_DPCNTL0                         0x2C0
8005 #define  DKL_TX_PRESHOOT_COEFF(x)                       ((x) << 13)
8006 #define  DKL_TX_PRESHOOT_COEFF_MASK                     (0x1f << 13)
8007 #define  DKL_TX_DE_EMPHASIS_COEFF(x)            ((x) << 8)
8008 #define  DKL_TX_DE_EMPAHSIS_COEFF_MASK          (0x1f << 8)
8009 #define  DKL_TX_VSWING_CONTROL(x)                       ((x) << 0)
8010 #define  DKL_TX_VSWING_CONTROL_MASK                     (0x7 << 0)
8011 #define DKL_TX_DPCNTL0(tc_port) _MMIO(_PORT(tc_port, \
8012                                                      _DKL_PHY1_BASE, \
8013                                                      _DKL_PHY2_BASE) + \
8014                                                      _DKL_TX_DPCNTL0)
8015
8016 #define _DKL_TX_DPCNTL1                         0x2C4
8017 /* Bits are the same as DKL_TX_DPCNTRL0 */
8018 #define DKL_TX_DPCNTL1(tc_port) _MMIO(_PORT(tc_port, \
8019                                                      _DKL_PHY1_BASE, \
8020                                                      _DKL_PHY2_BASE) + \
8021                                                      _DKL_TX_DPCNTL1)
8022
8023 #define _DKL_TX_DPCNTL2                                 0x2C8
8024 #define  DKL_TX_DP20BITMODE                             REG_BIT(2)
8025 #define  DKL_TX_DPCNTL2_CFG_LOADGENSELECT_TX1_MASK      REG_GENMASK(4, 3)
8026 #define  DKL_TX_DPCNTL2_CFG_LOADGENSELECT_TX1(val)      REG_FIELD_PREP(DKL_TX_DPCNTL2_CFG_LOADGENSELECT_TX1_MASK, (val))
8027 #define  DKL_TX_DPCNTL2_CFG_LOADGENSELECT_TX2_MASK      REG_GENMASK(6, 5)
8028 #define  DKL_TX_DPCNTL2_CFG_LOADGENSELECT_TX2(val)      REG_FIELD_PREP(DKL_TX_DPCNTL2_CFG_LOADGENSELECT_TX2_MASK, (val))
8029 #define DKL_TX_DPCNTL2(tc_port) _MMIO(_PORT(tc_port, \
8030                                                      _DKL_PHY1_BASE, \
8031                                                      _DKL_PHY2_BASE) + \
8032                                                      _DKL_TX_DPCNTL2)
8033
8034 #define _DKL_TX_FW_CALIB                                0x2F8
8035 #define  DKL_TX_CFG_DISABLE_WAIT_INIT                   (1 << 7)
8036 #define DKL_TX_FW_CALIB(tc_port) _MMIO(_PORT(tc_port, \
8037                                                      _DKL_PHY1_BASE, \
8038                                                      _DKL_PHY2_BASE) + \
8039                                                      _DKL_TX_FW_CALIB)
8040
8041 #define _DKL_TX_PMD_LANE_SUS                            0xD00
8042 #define DKL_TX_PMD_LANE_SUS(tc_port) _MMIO(_PORT(tc_port, \
8043                                                           _DKL_PHY1_BASE, \
8044                                                           _DKL_PHY2_BASE) + \
8045                                                           _DKL_TX_PMD_LANE_SUS)
8046
8047 #define _DKL_TX_DW17                                    0xDC4
8048 #define DKL_TX_DW17(tc_port) _MMIO(_PORT(tc_port, \
8049                                                      _DKL_PHY1_BASE, \
8050                                                      _DKL_PHY2_BASE) + \
8051                                                      _DKL_TX_DW17)
8052
8053 #define _DKL_TX_DW18                                    0xDC8
8054 #define DKL_TX_DW18(tc_port) _MMIO(_PORT(tc_port, \
8055                                                      _DKL_PHY1_BASE, \
8056                                                      _DKL_PHY2_BASE) + \
8057                                                      _DKL_TX_DW18)
8058
8059 #define _DKL_DP_MODE                                    0xA0
8060 #define DKL_DP_MODE(tc_port) _MMIO(_PORT(tc_port, \
8061                                                      _DKL_PHY1_BASE, \
8062                                                      _DKL_PHY2_BASE) + \
8063                                                      _DKL_DP_MODE)
8064
8065 #define _DKL_CMN_UC_DW27                        0x36C
8066 #define  DKL_CMN_UC_DW27_UC_HEALTH              (0x1 << 15)
8067 #define DKL_CMN_UC_DW_27(tc_port)               _MMIO(_PORT(tc_port, \
8068                                                             _DKL_PHY1_BASE, \
8069                                                             _DKL_PHY2_BASE) + \
8070                                                             _DKL_CMN_UC_DW27)
8071
8072 /*
8073  * Each Dekel PHY is addressed through a 4KB aperture. Each PHY has more than
8074  * 4KB of register space, so a separate index is programmed in HIP_INDEX_REG0
8075  * or HIP_INDEX_REG1, based on the port number, to set the upper 2 address
8076  * bits that point the 4KB window into the full PHY register space.
8077  */
8078 #define _HIP_INDEX_REG0                 0x1010A0
8079 #define _HIP_INDEX_REG1                 0x1010A4
8080 #define HIP_INDEX_REG(tc_port)          _MMIO((tc_port) < 4 ? _HIP_INDEX_REG0 \
8081                                               : _HIP_INDEX_REG1)
8082 #define _HIP_INDEX_SHIFT(tc_port)       (8 * ((tc_port) % 4))
8083 #define HIP_INDEX_VAL(tc_port, val)     ((val) << _HIP_INDEX_SHIFT(tc_port))
8084
8085 /* BXT display engine PLL */
8086 #define BXT_DE_PLL_CTL                  _MMIO(0x6d000)
8087 #define   BXT_DE_PLL_RATIO(x)           (x)     /* {60,65,100} * 19.2MHz */
8088 #define   BXT_DE_PLL_RATIO_MASK         0xff
8089
8090 #define BXT_DE_PLL_ENABLE               _MMIO(0x46070)
8091 #define   BXT_DE_PLL_PLL_ENABLE         (1 << 31)
8092 #define   BXT_DE_PLL_LOCK               (1 << 30)
8093 #define   BXT_DE_PLL_FREQ_REQ           (1 << 23)
8094 #define   BXT_DE_PLL_FREQ_REQ_ACK       (1 << 22)
8095 #define   ICL_CDCLK_PLL_RATIO(x)        (x)
8096 #define   ICL_CDCLK_PLL_RATIO_MASK      0xff
8097
8098 /* GEN9 DC */
8099 #define DC_STATE_EN                     _MMIO(0x45504)
8100 #define  DC_STATE_DISABLE               0
8101 #define  DC_STATE_EN_DC3CO              REG_BIT(30)
8102 #define  DC_STATE_DC3CO_STATUS          REG_BIT(29)
8103 #define  DC_STATE_EN_UPTO_DC5           (1 << 0)
8104 #define  DC_STATE_EN_DC9                (1 << 3)
8105 #define  DC_STATE_EN_UPTO_DC6           (2 << 0)
8106 #define  DC_STATE_EN_UPTO_DC5_DC6_MASK   0x3
8107
8108 #define  DC_STATE_DEBUG                  _MMIO(0x45520)
8109 #define  DC_STATE_DEBUG_MASK_CORES      (1 << 0)
8110 #define  DC_STATE_DEBUG_MASK_MEMORY_UP  (1 << 1)
8111
8112 #define D_COMP_BDW                      _MMIO(0x138144)
8113
8114 /* Pipe WM_LINETIME - watermark line time */
8115 #define _WM_LINETIME_A          0x45270
8116 #define _WM_LINETIME_B          0x45274
8117 #define WM_LINETIME(pipe) _MMIO_PIPE(pipe, _WM_LINETIME_A, _WM_LINETIME_B)
8118 #define  HSW_LINETIME_MASK      REG_GENMASK(8, 0)
8119 #define  HSW_LINETIME(x)        REG_FIELD_PREP(HSW_LINETIME_MASK, (x))
8120 #define  HSW_IPS_LINETIME_MASK  REG_GENMASK(24, 16)
8121 #define  HSW_IPS_LINETIME(x)    REG_FIELD_PREP(HSW_IPS_LINETIME_MASK, (x))
8122
8123 /* SFUSE_STRAP */
8124 #define SFUSE_STRAP                     _MMIO(0xc2014)
8125 #define  SFUSE_STRAP_FUSE_LOCK          (1 << 13)
8126 #define  SFUSE_STRAP_RAW_FREQUENCY      (1 << 8)
8127 #define  SFUSE_STRAP_DISPLAY_DISABLED   (1 << 7)
8128 #define  SFUSE_STRAP_CRT_DISABLED       (1 << 6)
8129 #define  SFUSE_STRAP_DDIF_DETECTED      (1 << 3)
8130 #define  SFUSE_STRAP_DDIB_DETECTED      (1 << 2)
8131 #define  SFUSE_STRAP_DDIC_DETECTED      (1 << 1)
8132 #define  SFUSE_STRAP_DDID_DETECTED      (1 << 0)
8133
8134 #define WM_MISC                         _MMIO(0x45260)
8135 #define  WM_MISC_DATA_PARTITION_5_6     (1 << 0)
8136
8137 #define WM_DBG                          _MMIO(0x45280)
8138 #define  WM_DBG_DISALLOW_MULTIPLE_LP    (1 << 0)
8139 #define  WM_DBG_DISALLOW_MAXFIFO        (1 << 1)
8140 #define  WM_DBG_DISALLOW_SPRITE         (1 << 2)
8141
8142 /* pipe CSC */
8143 #define _PIPE_A_CSC_COEFF_RY_GY 0x49010
8144 #define _PIPE_A_CSC_COEFF_BY    0x49014
8145 #define _PIPE_A_CSC_COEFF_RU_GU 0x49018
8146 #define _PIPE_A_CSC_COEFF_BU    0x4901c
8147 #define _PIPE_A_CSC_COEFF_RV_GV 0x49020
8148 #define _PIPE_A_CSC_COEFF_BV    0x49024
8149
8150 #define _PIPE_A_CSC_MODE        0x49028
8151 #define  ICL_CSC_ENABLE                 (1 << 31) /* icl+ */
8152 #define  ICL_OUTPUT_CSC_ENABLE          (1 << 30) /* icl+ */
8153 #define  CSC_BLACK_SCREEN_OFFSET        (1 << 2) /* ilk/snb */
8154 #define  CSC_POSITION_BEFORE_GAMMA      (1 << 1) /* pre-glk */
8155 #define  CSC_MODE_YUV_TO_RGB            (1 << 0) /* ilk/snb */
8156
8157 #define _PIPE_A_CSC_PREOFF_HI   0x49030
8158 #define _PIPE_A_CSC_PREOFF_ME   0x49034
8159 #define _PIPE_A_CSC_PREOFF_LO   0x49038
8160 #define _PIPE_A_CSC_POSTOFF_HI  0x49040
8161 #define _PIPE_A_CSC_POSTOFF_ME  0x49044
8162 #define _PIPE_A_CSC_POSTOFF_LO  0x49048
8163
8164 #define _PIPE_B_CSC_COEFF_RY_GY 0x49110
8165 #define _PIPE_B_CSC_COEFF_BY    0x49114
8166 #define _PIPE_B_CSC_COEFF_RU_GU 0x49118
8167 #define _PIPE_B_CSC_COEFF_BU    0x4911c
8168 #define _PIPE_B_CSC_COEFF_RV_GV 0x49120
8169 #define _PIPE_B_CSC_COEFF_BV    0x49124
8170 #define _PIPE_B_CSC_MODE        0x49128
8171 #define _PIPE_B_CSC_PREOFF_HI   0x49130
8172 #define _PIPE_B_CSC_PREOFF_ME   0x49134
8173 #define _PIPE_B_CSC_PREOFF_LO   0x49138
8174 #define _PIPE_B_CSC_POSTOFF_HI  0x49140
8175 #define _PIPE_B_CSC_POSTOFF_ME  0x49144
8176 #define _PIPE_B_CSC_POSTOFF_LO  0x49148
8177
8178 #define PIPE_CSC_COEFF_RY_GY(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RY_GY, _PIPE_B_CSC_COEFF_RY_GY)
8179 #define PIPE_CSC_COEFF_BY(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BY, _PIPE_B_CSC_COEFF_BY)
8180 #define PIPE_CSC_COEFF_RU_GU(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RU_GU, _PIPE_B_CSC_COEFF_RU_GU)
8181 #define PIPE_CSC_COEFF_BU(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BU, _PIPE_B_CSC_COEFF_BU)
8182 #define PIPE_CSC_COEFF_RV_GV(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RV_GV, _PIPE_B_CSC_COEFF_RV_GV)
8183 #define PIPE_CSC_COEFF_BV(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BV, _PIPE_B_CSC_COEFF_BV)
8184 #define PIPE_CSC_MODE(pipe)             _MMIO_PIPE(pipe, _PIPE_A_CSC_MODE, _PIPE_B_CSC_MODE)
8185 #define PIPE_CSC_PREOFF_HI(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_HI, _PIPE_B_CSC_PREOFF_HI)
8186 #define PIPE_CSC_PREOFF_ME(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_ME, _PIPE_B_CSC_PREOFF_ME)
8187 #define PIPE_CSC_PREOFF_LO(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_LO, _PIPE_B_CSC_PREOFF_LO)
8188 #define PIPE_CSC_POSTOFF_HI(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_HI, _PIPE_B_CSC_POSTOFF_HI)
8189 #define PIPE_CSC_POSTOFF_ME(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_ME, _PIPE_B_CSC_POSTOFF_ME)
8190 #define PIPE_CSC_POSTOFF_LO(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_LO, _PIPE_B_CSC_POSTOFF_LO)
8191
8192 /* Pipe Output CSC */
8193 #define _PIPE_A_OUTPUT_CSC_COEFF_RY_GY  0x49050
8194 #define _PIPE_A_OUTPUT_CSC_COEFF_BY     0x49054
8195 #define _PIPE_A_OUTPUT_CSC_COEFF_RU_GU  0x49058
8196 #define _PIPE_A_OUTPUT_CSC_COEFF_BU     0x4905c
8197 #define _PIPE_A_OUTPUT_CSC_COEFF_RV_GV  0x49060
8198 #define _PIPE_A_OUTPUT_CSC_COEFF_BV     0x49064
8199 #define _PIPE_A_OUTPUT_CSC_PREOFF_HI    0x49068
8200 #define _PIPE_A_OUTPUT_CSC_PREOFF_ME    0x4906c
8201 #define _PIPE_A_OUTPUT_CSC_PREOFF_LO    0x49070
8202 #define _PIPE_A_OUTPUT_CSC_POSTOFF_HI   0x49074
8203 #define _PIPE_A_OUTPUT_CSC_POSTOFF_ME   0x49078
8204 #define _PIPE_A_OUTPUT_CSC_POSTOFF_LO   0x4907c
8205
8206 #define _PIPE_B_OUTPUT_CSC_COEFF_RY_GY  0x49150
8207 #define _PIPE_B_OUTPUT_CSC_COEFF_BY     0x49154
8208 #define _PIPE_B_OUTPUT_CSC_COEFF_RU_GU  0x49158
8209 #define _PIPE_B_OUTPUT_CSC_COEFF_BU     0x4915c
8210 #define _PIPE_B_OUTPUT_CSC_COEFF_RV_GV  0x49160
8211 #define _PIPE_B_OUTPUT_CSC_COEFF_BV     0x49164
8212 #define _PIPE_B_OUTPUT_CSC_PREOFF_HI    0x49168
8213 #define _PIPE_B_OUTPUT_CSC_PREOFF_ME    0x4916c
8214 #define _PIPE_B_OUTPUT_CSC_PREOFF_LO    0x49170
8215 #define _PIPE_B_OUTPUT_CSC_POSTOFF_HI   0x49174
8216 #define _PIPE_B_OUTPUT_CSC_POSTOFF_ME   0x49178
8217 #define _PIPE_B_OUTPUT_CSC_POSTOFF_LO   0x4917c
8218
8219 #define PIPE_CSC_OUTPUT_COEFF_RY_GY(pipe)       _MMIO_PIPE(pipe,\
8220                                                            _PIPE_A_OUTPUT_CSC_COEFF_RY_GY,\
8221                                                            _PIPE_B_OUTPUT_CSC_COEFF_RY_GY)
8222 #define PIPE_CSC_OUTPUT_COEFF_BY(pipe)          _MMIO_PIPE(pipe, \
8223                                                            _PIPE_A_OUTPUT_CSC_COEFF_BY, \
8224                                                            _PIPE_B_OUTPUT_CSC_COEFF_BY)
8225 #define PIPE_CSC_OUTPUT_COEFF_RU_GU(pipe)       _MMIO_PIPE(pipe, \
8226                                                            _PIPE_A_OUTPUT_CSC_COEFF_RU_GU, \
8227                                                            _PIPE_B_OUTPUT_CSC_COEFF_RU_GU)
8228 #define PIPE_CSC_OUTPUT_COEFF_BU(pipe)          _MMIO_PIPE(pipe, \
8229                                                            _PIPE_A_OUTPUT_CSC_COEFF_BU, \
8230                                                            _PIPE_B_OUTPUT_CSC_COEFF_BU)
8231 #define PIPE_CSC_OUTPUT_COEFF_RV_GV(pipe)       _MMIO_PIPE(pipe, \
8232                                                            _PIPE_A_OUTPUT_CSC_COEFF_RV_GV, \
8233                                                            _PIPE_B_OUTPUT_CSC_COEFF_RV_GV)
8234 #define PIPE_CSC_OUTPUT_COEFF_BV(pipe)          _MMIO_PIPE(pipe, \
8235                                                            _PIPE_A_OUTPUT_CSC_COEFF_BV, \
8236                                                            _PIPE_B_OUTPUT_CSC_COEFF_BV)
8237 #define PIPE_CSC_OUTPUT_PREOFF_HI(pipe)         _MMIO_PIPE(pipe, \
8238                                                            _PIPE_A_OUTPUT_CSC_PREOFF_HI, \
8239                                                            _PIPE_B_OUTPUT_CSC_PREOFF_HI)
8240 #define PIPE_CSC_OUTPUT_PREOFF_ME(pipe)         _MMIO_PIPE(pipe, \
8241                                                            _PIPE_A_OUTPUT_CSC_PREOFF_ME, \
8242                                                            _PIPE_B_OUTPUT_CSC_PREOFF_ME)
8243 #define PIPE_CSC_OUTPUT_PREOFF_LO(pipe)         _MMIO_PIPE(pipe, \
8244                                                            _PIPE_A_OUTPUT_CSC_PREOFF_LO, \
8245                                                            _PIPE_B_OUTPUT_CSC_PREOFF_LO)
8246 #define PIPE_CSC_OUTPUT_POSTOFF_HI(pipe)        _MMIO_PIPE(pipe, \
8247                                                            _PIPE_A_OUTPUT_CSC_POSTOFF_HI, \
8248                                                            _PIPE_B_OUTPUT_CSC_POSTOFF_HI)
8249 #define PIPE_CSC_OUTPUT_POSTOFF_ME(pipe)        _MMIO_PIPE(pipe, \
8250                                                            _PIPE_A_OUTPUT_CSC_POSTOFF_ME, \
8251                                                            _PIPE_B_OUTPUT_CSC_POSTOFF_ME)
8252 #define PIPE_CSC_OUTPUT_POSTOFF_LO(pipe)        _MMIO_PIPE(pipe, \
8253                                                            _PIPE_A_OUTPUT_CSC_POSTOFF_LO, \
8254                                                            _PIPE_B_OUTPUT_CSC_POSTOFF_LO)
8255
8256 /* pipe degamma/gamma LUTs on IVB+ */
8257 #define _PAL_PREC_INDEX_A       0x4A400
8258 #define _PAL_PREC_INDEX_B       0x4AC00
8259 #define _PAL_PREC_INDEX_C       0x4B400
8260 #define   PAL_PREC_10_12_BIT            (0 << 31)
8261 #define   PAL_PREC_SPLIT_MODE           (1 << 31)
8262 #define   PAL_PREC_AUTO_INCREMENT       (1 << 15)
8263 #define   PAL_PREC_INDEX_VALUE_MASK     (0x3ff << 0)
8264 #define   PAL_PREC_INDEX_VALUE(x)       ((x) << 0)
8265 #define _PAL_PREC_DATA_A        0x4A404
8266 #define _PAL_PREC_DATA_B        0x4AC04
8267 #define _PAL_PREC_DATA_C        0x4B404
8268 #define _PAL_PREC_GC_MAX_A      0x4A410
8269 #define _PAL_PREC_GC_MAX_B      0x4AC10
8270 #define _PAL_PREC_GC_MAX_C      0x4B410
8271 #define   PREC_PAL_DATA_RED_MASK        REG_GENMASK(29, 20)
8272 #define   PREC_PAL_DATA_GREEN_MASK      REG_GENMASK(19, 10)
8273 #define   PREC_PAL_DATA_BLUE_MASK       REG_GENMASK(9, 0)
8274 #define _PAL_PREC_EXT_GC_MAX_A  0x4A420
8275 #define _PAL_PREC_EXT_GC_MAX_B  0x4AC20
8276 #define _PAL_PREC_EXT_GC_MAX_C  0x4B420
8277 #define _PAL_PREC_EXT2_GC_MAX_A 0x4A430
8278 #define _PAL_PREC_EXT2_GC_MAX_B 0x4AC30
8279 #define _PAL_PREC_EXT2_GC_MAX_C 0x4B430
8280
8281 #define PREC_PAL_INDEX(pipe)            _MMIO_PIPE(pipe, _PAL_PREC_INDEX_A, _PAL_PREC_INDEX_B)
8282 #define PREC_PAL_DATA(pipe)             _MMIO_PIPE(pipe, _PAL_PREC_DATA_A, _PAL_PREC_DATA_B)
8283 #define PREC_PAL_GC_MAX(pipe, i)        _MMIO(_PIPE(pipe, _PAL_PREC_GC_MAX_A, _PAL_PREC_GC_MAX_B) + (i) * 4)
8284 #define PREC_PAL_EXT_GC_MAX(pipe, i)    _MMIO(_PIPE(pipe, _PAL_PREC_EXT_GC_MAX_A, _PAL_PREC_EXT_GC_MAX_B) + (i) * 4)
8285 #define PREC_PAL_EXT2_GC_MAX(pipe, i)   _MMIO(_PIPE(pipe, _PAL_PREC_EXT2_GC_MAX_A, _PAL_PREC_EXT2_GC_MAX_B) + (i) * 4)
8286
8287 #define _PRE_CSC_GAMC_INDEX_A   0x4A484
8288 #define _PRE_CSC_GAMC_INDEX_B   0x4AC84
8289 #define _PRE_CSC_GAMC_INDEX_C   0x4B484
8290 #define   PRE_CSC_GAMC_AUTO_INCREMENT   (1 << 10)
8291 #define _PRE_CSC_GAMC_DATA_A    0x4A488
8292 #define _PRE_CSC_GAMC_DATA_B    0x4AC88
8293 #define _PRE_CSC_GAMC_DATA_C    0x4B488
8294
8295 #define PRE_CSC_GAMC_INDEX(pipe)        _MMIO_PIPE(pipe, _PRE_CSC_GAMC_INDEX_A, _PRE_CSC_GAMC_INDEX_B)
8296 #define PRE_CSC_GAMC_DATA(pipe)         _MMIO_PIPE(pipe, _PRE_CSC_GAMC_DATA_A, _PRE_CSC_GAMC_DATA_B)
8297
8298 /* ICL Multi segmented gamma */
8299 #define _PAL_PREC_MULTI_SEG_INDEX_A     0x4A408
8300 #define _PAL_PREC_MULTI_SEG_INDEX_B     0x4AC08
8301 #define  PAL_PREC_MULTI_SEGMENT_AUTO_INCREMENT          REG_BIT(15)
8302 #define  PAL_PREC_MULTI_SEGMENT_INDEX_VALUE_MASK        REG_GENMASK(4, 0)
8303
8304 #define _PAL_PREC_MULTI_SEG_DATA_A      0x4A40C
8305 #define _PAL_PREC_MULTI_SEG_DATA_B      0x4AC0C
8306 #define  PAL_PREC_MULTI_SEG_RED_LDW_MASK   REG_GENMASK(29, 24)
8307 #define  PAL_PREC_MULTI_SEG_RED_UDW_MASK   REG_GENMASK(29, 20)
8308 #define  PAL_PREC_MULTI_SEG_GREEN_LDW_MASK REG_GENMASK(19, 14)
8309 #define  PAL_PREC_MULTI_SEG_GREEN_UDW_MASK REG_GENMASK(19, 10)
8310 #define  PAL_PREC_MULTI_SEG_BLUE_LDW_MASK  REG_GENMASK(9, 4)
8311 #define  PAL_PREC_MULTI_SEG_BLUE_UDW_MASK  REG_GENMASK(9, 0)
8312
8313 #define PREC_PAL_MULTI_SEG_INDEX(pipe)  _MMIO_PIPE(pipe, \
8314                                         _PAL_PREC_MULTI_SEG_INDEX_A, \
8315                                         _PAL_PREC_MULTI_SEG_INDEX_B)
8316 #define PREC_PAL_MULTI_SEG_DATA(pipe)   _MMIO_PIPE(pipe, \
8317                                         _PAL_PREC_MULTI_SEG_DATA_A, \
8318                                         _PAL_PREC_MULTI_SEG_DATA_B)
8319
8320 #define _MMIO_PLANE_GAMC(plane, i, a, b)  _MMIO(_PIPE(plane, a, b) + (i) * 4)
8321
8322 /* Plane CSC Registers */
8323 #define _PLANE_CSC_RY_GY_1_A    0x70210
8324 #define _PLANE_CSC_RY_GY_2_A    0x70310
8325
8326 #define _PLANE_CSC_RY_GY_1_B    0x71210
8327 #define _PLANE_CSC_RY_GY_2_B    0x71310
8328
8329 #define _PLANE_CSC_RY_GY_1(pipe)        _PIPE(pipe, _PLANE_CSC_RY_GY_1_A, \
8330                                               _PLANE_CSC_RY_GY_1_B)
8331 #define _PLANE_CSC_RY_GY_2(pipe)        _PIPE(pipe, _PLANE_INPUT_CSC_RY_GY_2_A, \
8332                                               _PLANE_INPUT_CSC_RY_GY_2_B)
8333 #define PLANE_CSC_COEFF(pipe, plane, index)     _MMIO_PLANE(plane, \
8334                                                             _PLANE_CSC_RY_GY_1(pipe) +  (index) * 4, \
8335                                                             _PLANE_CSC_RY_GY_2(pipe) + (index) * 4)
8336
8337 #define _PLANE_CSC_PREOFF_HI_1_A                0x70228
8338 #define _PLANE_CSC_PREOFF_HI_2_A                0x70328
8339
8340 #define _PLANE_CSC_PREOFF_HI_1_B                0x71228
8341 #define _PLANE_CSC_PREOFF_HI_2_B                0x71328
8342
8343 #define _PLANE_CSC_PREOFF_HI_1(pipe)    _PIPE(pipe, _PLANE_CSC_PREOFF_HI_1_A, \
8344                                               _PLANE_CSC_PREOFF_HI_1_B)
8345 #define _PLANE_CSC_PREOFF_HI_2(pipe)    _PIPE(pipe, _PLANE_CSC_PREOFF_HI_2_A, \
8346                                               _PLANE_CSC_PREOFF_HI_2_B)
8347 #define PLANE_CSC_PREOFF(pipe, plane, index)    _MMIO_PLANE(plane, _PLANE_CSC_PREOFF_HI_1(pipe) + \
8348                                                             (index) * 4, _PLANE_CSC_PREOFF_HI_2(pipe) + \
8349                                                             (index) * 4)
8350
8351 #define _PLANE_CSC_POSTOFF_HI_1_A               0x70234
8352 #define _PLANE_CSC_POSTOFF_HI_2_A               0x70334
8353
8354 #define _PLANE_CSC_POSTOFF_HI_1_B               0x71234
8355 #define _PLANE_CSC_POSTOFF_HI_2_B               0x71334
8356
8357 #define _PLANE_CSC_POSTOFF_HI_1(pipe)   _PIPE(pipe, _PLANE_CSC_POSTOFF_HI_1_A, \
8358                                               _PLANE_CSC_POSTOFF_HI_1_B)
8359 #define _PLANE_CSC_POSTOFF_HI_2(pipe)   _PIPE(pipe, _PLANE_CSC_POSTOFF_HI_2_A, \
8360                                               _PLANE_CSC_POSTOFF_HI_2_B)
8361 #define PLANE_CSC_POSTOFF(pipe, plane, index)   _MMIO_PLANE(plane, _PLANE_CSC_POSTOFF_HI_1(pipe) + \
8362                                                             (index) * 4, _PLANE_CSC_POSTOFF_HI_2(pipe) + \
8363                                                             (index) * 4)
8364
8365 /* pipe CSC & degamma/gamma LUTs on CHV */
8366 #define _CGM_PIPE_A_CSC_COEFF01 (VLV_DISPLAY_BASE + 0x67900)
8367 #define _CGM_PIPE_A_CSC_COEFF23 (VLV_DISPLAY_BASE + 0x67904)
8368 #define _CGM_PIPE_A_CSC_COEFF45 (VLV_DISPLAY_BASE + 0x67908)
8369 #define _CGM_PIPE_A_CSC_COEFF67 (VLV_DISPLAY_BASE + 0x6790C)
8370 #define _CGM_PIPE_A_CSC_COEFF8  (VLV_DISPLAY_BASE + 0x67910)
8371 #define _CGM_PIPE_A_DEGAMMA     (VLV_DISPLAY_BASE + 0x66000)
8372 #define   CGM_PIPE_DEGAMMA_RED_MASK     REG_GENMASK(13, 0)
8373 #define   CGM_PIPE_DEGAMMA_GREEN_MASK   REG_GENMASK(29, 16)
8374 #define   CGM_PIPE_DEGAMMA_BLUE_MASK    REG_GENMASK(13, 0)
8375 #define _CGM_PIPE_A_GAMMA       (VLV_DISPLAY_BASE + 0x67000)
8376 #define   CGM_PIPE_GAMMA_RED_MASK       REG_GENMASK(9, 0)
8377 #define   CGM_PIPE_GAMMA_GREEN_MASK     REG_GENMASK(25, 16)
8378 #define   CGM_PIPE_GAMMA_BLUE_MASK      REG_GENMASK(9, 0)
8379 #define _CGM_PIPE_A_MODE        (VLV_DISPLAY_BASE + 0x67A00)
8380 #define   CGM_PIPE_MODE_GAMMA   (1 << 2)
8381 #define   CGM_PIPE_MODE_CSC     (1 << 1)
8382 #define   CGM_PIPE_MODE_DEGAMMA (1 << 0)
8383
8384 #define _CGM_PIPE_B_CSC_COEFF01 (VLV_DISPLAY_BASE + 0x69900)
8385 #define _CGM_PIPE_B_CSC_COEFF23 (VLV_DISPLAY_BASE + 0x69904)
8386 #define _CGM_PIPE_B_CSC_COEFF45 (VLV_DISPLAY_BASE + 0x69908)
8387 #define _CGM_PIPE_B_CSC_COEFF67 (VLV_DISPLAY_BASE + 0x6990C)
8388 #define _CGM_PIPE_B_CSC_COEFF8  (VLV_DISPLAY_BASE + 0x69910)
8389 #define _CGM_PIPE_B_DEGAMMA     (VLV_DISPLAY_BASE + 0x68000)
8390 #define _CGM_PIPE_B_GAMMA       (VLV_DISPLAY_BASE + 0x69000)
8391 #define _CGM_PIPE_B_MODE        (VLV_DISPLAY_BASE + 0x69A00)
8392
8393 #define CGM_PIPE_CSC_COEFF01(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF01, _CGM_PIPE_B_CSC_COEFF01)
8394 #define CGM_PIPE_CSC_COEFF23(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF23, _CGM_PIPE_B_CSC_COEFF23)
8395 #define CGM_PIPE_CSC_COEFF45(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF45, _CGM_PIPE_B_CSC_COEFF45)
8396 #define CGM_PIPE_CSC_COEFF67(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF67, _CGM_PIPE_B_CSC_COEFF67)
8397 #define CGM_PIPE_CSC_COEFF8(pipe)       _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF8, _CGM_PIPE_B_CSC_COEFF8)
8398 #define CGM_PIPE_DEGAMMA(pipe, i, w)    _MMIO(_PIPE(pipe, _CGM_PIPE_A_DEGAMMA, _CGM_PIPE_B_DEGAMMA) + (i) * 8 + (w) * 4)
8399 #define CGM_PIPE_GAMMA(pipe, i, w)      _MMIO(_PIPE(pipe, _CGM_PIPE_A_GAMMA, _CGM_PIPE_B_GAMMA) + (i) * 8 + (w) * 4)
8400 #define CGM_PIPE_MODE(pipe)             _MMIO_PIPE(pipe, _CGM_PIPE_A_MODE, _CGM_PIPE_B_MODE)
8401
8402 /* Gen4+ Timestamp and Pipe Frame time stamp registers */
8403 #define GEN4_TIMESTAMP          _MMIO(0x2358)
8404 #define ILK_TIMESTAMP_HI        _MMIO(0x70070)
8405 #define IVB_TIMESTAMP_CTR       _MMIO(0x44070)
8406
8407 #define GEN9_TIMESTAMP_OVERRIDE                         _MMIO(0x44074)
8408 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DIVIDER_SHIFT       0
8409 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DIVIDER_MASK        0x3ff
8410 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DENOMINATOR_SHIFT   12
8411 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DENOMINATOR_MASK    (0xf << 12)
8412
8413 #define _PIPE_FRMTMSTMP_A               0x70048
8414 #define PIPE_FRMTMSTMP(pipe)            \
8415                         _MMIO_PIPE2(pipe, _PIPE_FRMTMSTMP_A)
8416
8417 /* Display Stream Splitter Control */
8418 #define DSS_CTL1                                _MMIO(0x67400)
8419 #define  SPLITTER_ENABLE                        (1 << 31)
8420 #define  JOINER_ENABLE                          (1 << 30)
8421 #define  DUAL_LINK_MODE_INTERLEAVE              (1 << 24)
8422 #define  DUAL_LINK_MODE_FRONTBACK               (0 << 24)
8423 #define  OVERLAP_PIXELS_MASK                    (0xf << 16)
8424 #define  OVERLAP_PIXELS(pixels)                 ((pixels) << 16)
8425 #define  LEFT_DL_BUF_TARGET_DEPTH_MASK          (0xfff << 0)
8426 #define  LEFT_DL_BUF_TARGET_DEPTH(pixels)       ((pixels) << 0)
8427 #define  MAX_DL_BUFFER_TARGET_DEPTH             0x5a0
8428
8429 #define DSS_CTL2                                _MMIO(0x67404)
8430 #define  LEFT_BRANCH_VDSC_ENABLE                (1 << 31)
8431 #define  RIGHT_BRANCH_VDSC_ENABLE               (1 << 15)
8432 #define  RIGHT_DL_BUF_TARGET_DEPTH_MASK         (0xfff << 0)
8433 #define  RIGHT_DL_BUF_TARGET_DEPTH(pixels)      ((pixels) << 0)
8434
8435 #define _ICL_PIPE_DSS_CTL1_PB                   0x78200
8436 #define _ICL_PIPE_DSS_CTL1_PC                   0x78400
8437 #define ICL_PIPE_DSS_CTL1(pipe)                 _MMIO_PIPE((pipe) - PIPE_B, \
8438                                                            _ICL_PIPE_DSS_CTL1_PB, \
8439                                                            _ICL_PIPE_DSS_CTL1_PC)
8440 #define  BIG_JOINER_ENABLE                      (1 << 29)
8441 #define  MASTER_BIG_JOINER_ENABLE               (1 << 28)
8442 #define  VGA_CENTERING_ENABLE                   (1 << 27)
8443 #define  SPLITTER_CONFIGURATION_MASK            REG_GENMASK(26, 25)
8444 #define  SPLITTER_CONFIGURATION_2_SEGMENT       REG_FIELD_PREP(SPLITTER_CONFIGURATION_MASK, 0)
8445 #define  SPLITTER_CONFIGURATION_4_SEGMENT       REG_FIELD_PREP(SPLITTER_CONFIGURATION_MASK, 1)
8446 #define  UNCOMPRESSED_JOINER_MASTER             (1 << 21)
8447 #define  UNCOMPRESSED_JOINER_SLAVE              (1 << 20)
8448
8449 #define _ICL_PIPE_DSS_CTL2_PB                   0x78204
8450 #define _ICL_PIPE_DSS_CTL2_PC                   0x78404
8451 #define ICL_PIPE_DSS_CTL2(pipe)                 _MMIO_PIPE((pipe) - PIPE_B, \
8452                                                            _ICL_PIPE_DSS_CTL2_PB, \
8453                                                            _ICL_PIPE_DSS_CTL2_PC)
8454
8455 #define GEN12_GSMBASE                   _MMIO(0x108100)
8456 #define GEN12_DSMBASE                   _MMIO(0x1080C0)
8457
8458 #define XEHP_CLOCK_GATE_DIS             _MMIO(0x101014)
8459 #define   SGSI_SIDECLK_DIS              REG_BIT(17)
8460 #define   SGGI_DIS                      REG_BIT(15)
8461 #define   SGR_DIS                       REG_BIT(13)
8462
8463 #define XEHPSDV_FLAT_CCS_BASE_ADDR      _MMIO(0x4910)
8464 #define   XEHPSDV_CCS_BASE_SHIFT        8
8465
8466 /* gamt regs */
8467 #define GEN8_L3_LRA_1_GPGPU _MMIO(0x4dd4)
8468 #define   GEN8_L3_LRA_1_GPGPU_DEFAULT_VALUE_BDW  0x67F1427F /* max/min for LRA1/2 */
8469 #define   GEN8_L3_LRA_1_GPGPU_DEFAULT_VALUE_CHV  0x5FF101FF /* max/min for LRA1/2 */
8470 #define   GEN9_L3_LRA_1_GPGPU_DEFAULT_VALUE_SKL  0x67F1427F /*    "        " */
8471 #define   GEN9_L3_LRA_1_GPGPU_DEFAULT_VALUE_BXT  0x5FF101FF /*    "        " */
8472
8473 #define MMCD_MISC_CTRL          _MMIO(0x4ddc) /* skl+ */
8474 #define  MMCD_PCLA              (1 << 31)
8475 #define  MMCD_HOTSPOT_EN        (1 << 27)
8476
8477 #define _ICL_PHY_MISC_A         0x64C00
8478 #define _ICL_PHY_MISC_B         0x64C04
8479 #define _DG2_PHY_MISC_TC1       0x64C14 /* TC1="PHY E" but offset as if "PHY F" */
8480 #define ICL_PHY_MISC(port)      _MMIO_PORT(port, _ICL_PHY_MISC_A, _ICL_PHY_MISC_B)
8481 #define DG2_PHY_MISC(port)      ((port) == PHY_E ? _MMIO(_DG2_PHY_MISC_TC1) : \
8482                                  ICL_PHY_MISC(port))
8483 #define  ICL_PHY_MISC_MUX_DDID                  (1 << 28)
8484 #define  ICL_PHY_MISC_DE_IO_COMP_PWR_DOWN       (1 << 23)
8485 #define  DG2_PHY_DP_TX_ACK_MASK                 REG_GENMASK(23, 20)
8486
8487 /* Icelake Display Stream Compression Registers */
8488 #define DSCA_PICTURE_PARAMETER_SET_0            _MMIO(0x6B200)
8489 #define DSCC_PICTURE_PARAMETER_SET_0            _MMIO(0x6BA00)
8490 #define _ICL_DSC0_PICTURE_PARAMETER_SET_0_PB    0x78270
8491 #define _ICL_DSC1_PICTURE_PARAMETER_SET_0_PB    0x78370
8492 #define _ICL_DSC0_PICTURE_PARAMETER_SET_0_PC    0x78470
8493 #define _ICL_DSC1_PICTURE_PARAMETER_SET_0_PC    0x78570
8494 #define ICL_DSC0_PICTURE_PARAMETER_SET_0(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8495                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_0_PB, \
8496                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_0_PC)
8497 #define ICL_DSC1_PICTURE_PARAMETER_SET_0(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8498                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_0_PB, \
8499                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_0_PC)
8500 #define  DSC_VBR_ENABLE                 (1 << 19)
8501 #define  DSC_422_ENABLE                 (1 << 18)
8502 #define  DSC_COLOR_SPACE_CONVERSION     (1 << 17)
8503 #define  DSC_BLOCK_PREDICTION           (1 << 16)
8504 #define  DSC_LINE_BUF_DEPTH_SHIFT       12
8505 #define  DSC_BPC_SHIFT                  8
8506 #define  DSC_VER_MIN_SHIFT              4
8507 #define  DSC_VER_MAJ                    (0x1 << 0)
8508
8509 #define DSCA_PICTURE_PARAMETER_SET_1            _MMIO(0x6B204)
8510 #define DSCC_PICTURE_PARAMETER_SET_1            _MMIO(0x6BA04)
8511 #define _ICL_DSC0_PICTURE_PARAMETER_SET_1_PB    0x78274
8512 #define _ICL_DSC1_PICTURE_PARAMETER_SET_1_PB    0x78374
8513 #define _ICL_DSC0_PICTURE_PARAMETER_SET_1_PC    0x78474
8514 #define _ICL_DSC1_PICTURE_PARAMETER_SET_1_PC    0x78574
8515 #define ICL_DSC0_PICTURE_PARAMETER_SET_1(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8516                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_1_PB, \
8517                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_1_PC)
8518 #define ICL_DSC1_PICTURE_PARAMETER_SET_1(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8519                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_1_PB, \
8520                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_1_PC)
8521 #define  DSC_BPP(bpp)                           ((bpp) << 0)
8522
8523 #define DSCA_PICTURE_PARAMETER_SET_2            _MMIO(0x6B208)
8524 #define DSCC_PICTURE_PARAMETER_SET_2            _MMIO(0x6BA08)
8525 #define _ICL_DSC0_PICTURE_PARAMETER_SET_2_PB    0x78278
8526 #define _ICL_DSC1_PICTURE_PARAMETER_SET_2_PB    0x78378
8527 #define _ICL_DSC0_PICTURE_PARAMETER_SET_2_PC    0x78478
8528 #define _ICL_DSC1_PICTURE_PARAMETER_SET_2_PC    0x78578
8529 #define ICL_DSC0_PICTURE_PARAMETER_SET_2(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8530                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_2_PB, \
8531                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_2_PC)
8532 #define ICL_DSC1_PICTURE_PARAMETER_SET_2(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8533                                             _ICL_DSC1_PICTURE_PARAMETER_SET_2_PB, \
8534                                             _ICL_DSC1_PICTURE_PARAMETER_SET_2_PC)
8535 #define  DSC_PIC_WIDTH(pic_width)       ((pic_width) << 16)
8536 #define  DSC_PIC_HEIGHT(pic_height)     ((pic_height) << 0)
8537
8538 #define DSCA_PICTURE_PARAMETER_SET_3            _MMIO(0x6B20C)
8539 #define DSCC_PICTURE_PARAMETER_SET_3            _MMIO(0x6BA0C)
8540 #define _ICL_DSC0_PICTURE_PARAMETER_SET_3_PB    0x7827C
8541 #define _ICL_DSC1_PICTURE_PARAMETER_SET_3_PB    0x7837C
8542 #define _ICL_DSC0_PICTURE_PARAMETER_SET_3_PC    0x7847C
8543 #define _ICL_DSC1_PICTURE_PARAMETER_SET_3_PC    0x7857C
8544 #define ICL_DSC0_PICTURE_PARAMETER_SET_3(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8545                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_3_PB, \
8546                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_3_PC)
8547 #define ICL_DSC1_PICTURE_PARAMETER_SET_3(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8548                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_3_PB, \
8549                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_3_PC)
8550 #define  DSC_SLICE_WIDTH(slice_width)   ((slice_width) << 16)
8551 #define  DSC_SLICE_HEIGHT(slice_height) ((slice_height) << 0)
8552
8553 #define DSCA_PICTURE_PARAMETER_SET_4            _MMIO(0x6B210)
8554 #define DSCC_PICTURE_PARAMETER_SET_4            _MMIO(0x6BA10)
8555 #define _ICL_DSC0_PICTURE_PARAMETER_SET_4_PB    0x78280
8556 #define _ICL_DSC1_PICTURE_PARAMETER_SET_4_PB    0x78380
8557 #define _ICL_DSC0_PICTURE_PARAMETER_SET_4_PC    0x78480
8558 #define _ICL_DSC1_PICTURE_PARAMETER_SET_4_PC    0x78580
8559 #define ICL_DSC0_PICTURE_PARAMETER_SET_4(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8560                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_4_PB, \
8561                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_4_PC)
8562 #define ICL_DSC1_PICTURE_PARAMETER_SET_4(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8563                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_4_PB, \
8564                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_4_PC)
8565 #define  DSC_INITIAL_DEC_DELAY(dec_delay)       ((dec_delay) << 16)
8566 #define  DSC_INITIAL_XMIT_DELAY(xmit_delay)     ((xmit_delay) << 0)
8567
8568 #define DSCA_PICTURE_PARAMETER_SET_5            _MMIO(0x6B214)
8569 #define DSCC_PICTURE_PARAMETER_SET_5            _MMIO(0x6BA14)
8570 #define _ICL_DSC0_PICTURE_PARAMETER_SET_5_PB    0x78284
8571 #define _ICL_DSC1_PICTURE_PARAMETER_SET_5_PB    0x78384
8572 #define _ICL_DSC0_PICTURE_PARAMETER_SET_5_PC    0x78484
8573 #define _ICL_DSC1_PICTURE_PARAMETER_SET_5_PC    0x78584
8574 #define ICL_DSC0_PICTURE_PARAMETER_SET_5(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8575                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_5_PB, \
8576                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_5_PC)
8577 #define ICL_DSC1_PICTURE_PARAMETER_SET_5(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8578                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_5_PB, \
8579                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_5_PC)
8580 #define  DSC_SCALE_DEC_INT(scale_dec)   ((scale_dec) << 16)
8581 #define  DSC_SCALE_INC_INT(scale_inc)           ((scale_inc) << 0)
8582
8583 #define DSCA_PICTURE_PARAMETER_SET_6            _MMIO(0x6B218)
8584 #define DSCC_PICTURE_PARAMETER_SET_6            _MMIO(0x6BA18)
8585 #define _ICL_DSC0_PICTURE_PARAMETER_SET_6_PB    0x78288
8586 #define _ICL_DSC1_PICTURE_PARAMETER_SET_6_PB    0x78388
8587 #define _ICL_DSC0_PICTURE_PARAMETER_SET_6_PC    0x78488
8588 #define _ICL_DSC1_PICTURE_PARAMETER_SET_6_PC    0x78588
8589 #define ICL_DSC0_PICTURE_PARAMETER_SET_6(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8590                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_6_PB, \
8591                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_6_PC)
8592 #define ICL_DSC1_PICTURE_PARAMETER_SET_6(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8593                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_6_PB, \
8594                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_6_PC)
8595 #define  DSC_FLATNESS_MAX_QP(max_qp)            ((max_qp) << 24)
8596 #define  DSC_FLATNESS_MIN_QP(min_qp)            ((min_qp) << 16)
8597 #define  DSC_FIRST_LINE_BPG_OFFSET(offset)      ((offset) << 8)
8598 #define  DSC_INITIAL_SCALE_VALUE(value)         ((value) << 0)
8599
8600 #define DSCA_PICTURE_PARAMETER_SET_7            _MMIO(0x6B21C)
8601 #define DSCC_PICTURE_PARAMETER_SET_7            _MMIO(0x6BA1C)
8602 #define _ICL_DSC0_PICTURE_PARAMETER_SET_7_PB    0x7828C
8603 #define _ICL_DSC1_PICTURE_PARAMETER_SET_7_PB    0x7838C
8604 #define _ICL_DSC0_PICTURE_PARAMETER_SET_7_PC    0x7848C
8605 #define _ICL_DSC1_PICTURE_PARAMETER_SET_7_PC    0x7858C
8606 #define ICL_DSC0_PICTURE_PARAMETER_SET_7(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8607                                                             _ICL_DSC0_PICTURE_PARAMETER_SET_7_PB, \
8608                                                             _ICL_DSC0_PICTURE_PARAMETER_SET_7_PC)
8609 #define ICL_DSC1_PICTURE_PARAMETER_SET_7(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8610                                                             _ICL_DSC1_PICTURE_PARAMETER_SET_7_PB, \
8611                                                             _ICL_DSC1_PICTURE_PARAMETER_SET_7_PC)
8612 #define  DSC_NFL_BPG_OFFSET(bpg_offset)         ((bpg_offset) << 16)
8613 #define  DSC_SLICE_BPG_OFFSET(bpg_offset)       ((bpg_offset) << 0)
8614
8615 #define DSCA_PICTURE_PARAMETER_SET_8            _MMIO(0x6B220)
8616 #define DSCC_PICTURE_PARAMETER_SET_8            _MMIO(0x6BA20)
8617 #define _ICL_DSC0_PICTURE_PARAMETER_SET_8_PB    0x78290
8618 #define _ICL_DSC1_PICTURE_PARAMETER_SET_8_PB    0x78390
8619 #define _ICL_DSC0_PICTURE_PARAMETER_SET_8_PC    0x78490
8620 #define _ICL_DSC1_PICTURE_PARAMETER_SET_8_PC    0x78590
8621 #define ICL_DSC0_PICTURE_PARAMETER_SET_8(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8622                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_8_PB, \
8623                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_8_PC)
8624 #define ICL_DSC1_PICTURE_PARAMETER_SET_8(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8625                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_8_PB, \
8626                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_8_PC)
8627 #define  DSC_INITIAL_OFFSET(initial_offset)             ((initial_offset) << 16)
8628 #define  DSC_FINAL_OFFSET(final_offset)                 ((final_offset) << 0)
8629
8630 #define DSCA_PICTURE_PARAMETER_SET_9            _MMIO(0x6B224)
8631 #define DSCC_PICTURE_PARAMETER_SET_9            _MMIO(0x6BA24)
8632 #define _ICL_DSC0_PICTURE_PARAMETER_SET_9_PB    0x78294
8633 #define _ICL_DSC1_PICTURE_PARAMETER_SET_9_PB    0x78394
8634 #define _ICL_DSC0_PICTURE_PARAMETER_SET_9_PC    0x78494
8635 #define _ICL_DSC1_PICTURE_PARAMETER_SET_9_PC    0x78594
8636 #define ICL_DSC0_PICTURE_PARAMETER_SET_9(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8637                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_9_PB, \
8638                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_9_PC)
8639 #define ICL_DSC1_PICTURE_PARAMETER_SET_9(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8640                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_9_PB, \
8641                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_9_PC)
8642 #define  DSC_RC_EDGE_FACTOR(rc_edge_fact)       ((rc_edge_fact) << 16)
8643 #define  DSC_RC_MODEL_SIZE(rc_model_size)       ((rc_model_size) << 0)
8644
8645 #define DSCA_PICTURE_PARAMETER_SET_10           _MMIO(0x6B228)
8646 #define DSCC_PICTURE_PARAMETER_SET_10           _MMIO(0x6BA28)
8647 #define _ICL_DSC0_PICTURE_PARAMETER_SET_10_PB   0x78298
8648 #define _ICL_DSC1_PICTURE_PARAMETER_SET_10_PB   0x78398
8649 #define _ICL_DSC0_PICTURE_PARAMETER_SET_10_PC   0x78498
8650 #define _ICL_DSC1_PICTURE_PARAMETER_SET_10_PC   0x78598
8651 #define ICL_DSC0_PICTURE_PARAMETER_SET_10(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8652                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_10_PB, \
8653                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_10_PC)
8654 #define ICL_DSC1_PICTURE_PARAMETER_SET_10(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8655                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_10_PB, \
8656                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_10_PC)
8657 #define  DSC_RC_TARGET_OFF_LOW(rc_tgt_off_low)          ((rc_tgt_off_low) << 20)
8658 #define  DSC_RC_TARGET_OFF_HIGH(rc_tgt_off_high)        ((rc_tgt_off_high) << 16)
8659 #define  DSC_RC_QUANT_INC_LIMIT1(lim)                   ((lim) << 8)
8660 #define  DSC_RC_QUANT_INC_LIMIT0(lim)                   ((lim) << 0)
8661
8662 #define DSCA_PICTURE_PARAMETER_SET_11           _MMIO(0x6B22C)
8663 #define DSCC_PICTURE_PARAMETER_SET_11           _MMIO(0x6BA2C)
8664 #define _ICL_DSC0_PICTURE_PARAMETER_SET_11_PB   0x7829C
8665 #define _ICL_DSC1_PICTURE_PARAMETER_SET_11_PB   0x7839C
8666 #define _ICL_DSC0_PICTURE_PARAMETER_SET_11_PC   0x7849C
8667 #define _ICL_DSC1_PICTURE_PARAMETER_SET_11_PC   0x7859C
8668 #define ICL_DSC0_PICTURE_PARAMETER_SET_11(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8669                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_11_PB, \
8670                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_11_PC)
8671 #define ICL_DSC1_PICTURE_PARAMETER_SET_11(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8672                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_11_PB, \
8673                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_11_PC)
8674
8675 #define DSCA_PICTURE_PARAMETER_SET_12           _MMIO(0x6B260)
8676 #define DSCC_PICTURE_PARAMETER_SET_12           _MMIO(0x6BA60)
8677 #define _ICL_DSC0_PICTURE_PARAMETER_SET_12_PB   0x782A0
8678 #define _ICL_DSC1_PICTURE_PARAMETER_SET_12_PB   0x783A0
8679 #define _ICL_DSC0_PICTURE_PARAMETER_SET_12_PC   0x784A0
8680 #define _ICL_DSC1_PICTURE_PARAMETER_SET_12_PC   0x785A0
8681 #define ICL_DSC0_PICTURE_PARAMETER_SET_12(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8682                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_12_PB, \
8683                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_12_PC)
8684 #define ICL_DSC1_PICTURE_PARAMETER_SET_12(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8685                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_12_PB, \
8686                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_12_PC)
8687
8688 #define DSCA_PICTURE_PARAMETER_SET_13           _MMIO(0x6B264)
8689 #define DSCC_PICTURE_PARAMETER_SET_13           _MMIO(0x6BA64)
8690 #define _ICL_DSC0_PICTURE_PARAMETER_SET_13_PB   0x782A4
8691 #define _ICL_DSC1_PICTURE_PARAMETER_SET_13_PB   0x783A4
8692 #define _ICL_DSC0_PICTURE_PARAMETER_SET_13_PC   0x784A4
8693 #define _ICL_DSC1_PICTURE_PARAMETER_SET_13_PC   0x785A4
8694 #define ICL_DSC0_PICTURE_PARAMETER_SET_13(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8695                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_13_PB, \
8696                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_13_PC)
8697 #define ICL_DSC1_PICTURE_PARAMETER_SET_13(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8698                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_13_PB, \
8699                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_13_PC)
8700
8701 #define DSCA_PICTURE_PARAMETER_SET_14           _MMIO(0x6B268)
8702 #define DSCC_PICTURE_PARAMETER_SET_14           _MMIO(0x6BA68)
8703 #define _ICL_DSC0_PICTURE_PARAMETER_SET_14_PB   0x782A8
8704 #define _ICL_DSC1_PICTURE_PARAMETER_SET_14_PB   0x783A8
8705 #define _ICL_DSC0_PICTURE_PARAMETER_SET_14_PC   0x784A8
8706 #define _ICL_DSC1_PICTURE_PARAMETER_SET_14_PC   0x785A8
8707 #define ICL_DSC0_PICTURE_PARAMETER_SET_14(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8708                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_14_PB, \
8709                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_14_PC)
8710 #define ICL_DSC1_PICTURE_PARAMETER_SET_14(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8711                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_14_PB, \
8712                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_14_PC)
8713
8714 #define DSCA_PICTURE_PARAMETER_SET_15           _MMIO(0x6B26C)
8715 #define DSCC_PICTURE_PARAMETER_SET_15           _MMIO(0x6BA6C)
8716 #define _ICL_DSC0_PICTURE_PARAMETER_SET_15_PB   0x782AC
8717 #define _ICL_DSC1_PICTURE_PARAMETER_SET_15_PB   0x783AC
8718 #define _ICL_DSC0_PICTURE_PARAMETER_SET_15_PC   0x784AC
8719 #define _ICL_DSC1_PICTURE_PARAMETER_SET_15_PC   0x785AC
8720 #define ICL_DSC0_PICTURE_PARAMETER_SET_15(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8721                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_15_PB, \
8722                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_15_PC)
8723 #define ICL_DSC1_PICTURE_PARAMETER_SET_15(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8724                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_15_PB, \
8725                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_15_PC)
8726
8727 #define DSCA_PICTURE_PARAMETER_SET_16           _MMIO(0x6B270)
8728 #define DSCC_PICTURE_PARAMETER_SET_16           _MMIO(0x6BA70)
8729 #define _ICL_DSC0_PICTURE_PARAMETER_SET_16_PB   0x782B0
8730 #define _ICL_DSC1_PICTURE_PARAMETER_SET_16_PB   0x783B0
8731 #define _ICL_DSC0_PICTURE_PARAMETER_SET_16_PC   0x784B0
8732 #define _ICL_DSC1_PICTURE_PARAMETER_SET_16_PC   0x785B0
8733 #define ICL_DSC0_PICTURE_PARAMETER_SET_16(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8734                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_16_PB, \
8735                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_16_PC)
8736 #define ICL_DSC1_PICTURE_PARAMETER_SET_16(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8737                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_16_PB, \
8738                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_16_PC)
8739 #define  DSC_SLICE_ROW_PER_FRAME(slice_row_per_frame)   ((slice_row_per_frame) << 20)
8740 #define  DSC_SLICE_PER_LINE(slice_per_line)             ((slice_per_line) << 16)
8741 #define  DSC_SLICE_CHUNK_SIZE(slice_chunk_size)         ((slice_chunk_size) << 0)
8742
8743 /* Icelake Rate Control Buffer Threshold Registers */
8744 #define DSCA_RC_BUF_THRESH_0                    _MMIO(0x6B230)
8745 #define DSCA_RC_BUF_THRESH_0_UDW                _MMIO(0x6B230 + 4)
8746 #define DSCC_RC_BUF_THRESH_0                    _MMIO(0x6BA30)
8747 #define DSCC_RC_BUF_THRESH_0_UDW                _MMIO(0x6BA30 + 4)
8748 #define _ICL_DSC0_RC_BUF_THRESH_0_PB            (0x78254)
8749 #define _ICL_DSC0_RC_BUF_THRESH_0_UDW_PB        (0x78254 + 4)
8750 #define _ICL_DSC1_RC_BUF_THRESH_0_PB            (0x78354)
8751 #define _ICL_DSC1_RC_BUF_THRESH_0_UDW_PB        (0x78354 + 4)
8752 #define _ICL_DSC0_RC_BUF_THRESH_0_PC            (0x78454)
8753 #define _ICL_DSC0_RC_BUF_THRESH_0_UDW_PC        (0x78454 + 4)
8754 #define _ICL_DSC1_RC_BUF_THRESH_0_PC            (0x78554)
8755 #define _ICL_DSC1_RC_BUF_THRESH_0_UDW_PC        (0x78554 + 4)
8756 #define ICL_DSC0_RC_BUF_THRESH_0(pipe)          _MMIO_PIPE((pipe) - PIPE_B, \
8757                                                 _ICL_DSC0_RC_BUF_THRESH_0_PB, \
8758                                                 _ICL_DSC0_RC_BUF_THRESH_0_PC)
8759 #define ICL_DSC0_RC_BUF_THRESH_0_UDW(pipe)      _MMIO_PIPE((pipe) - PIPE_B, \
8760                                                 _ICL_DSC0_RC_BUF_THRESH_0_UDW_PB, \
8761                                                 _ICL_DSC0_RC_BUF_THRESH_0_UDW_PC)
8762 #define ICL_DSC1_RC_BUF_THRESH_0(pipe)          _MMIO_PIPE((pipe) - PIPE_B, \
8763                                                 _ICL_DSC1_RC_BUF_THRESH_0_PB, \
8764                                                 _ICL_DSC1_RC_BUF_THRESH_0_PC)
8765 #define ICL_DSC1_RC_BUF_THRESH_0_UDW(pipe)      _MMIO_PIPE((pipe) - PIPE_B, \
8766                                                 _ICL_DSC1_RC_BUF_THRESH_0_UDW_PB, \
8767                                                 _ICL_DSC1_RC_BUF_THRESH_0_UDW_PC)
8768
8769 #define DSCA_RC_BUF_THRESH_1                    _MMIO(0x6B238)
8770 #define DSCA_RC_BUF_THRESH_1_UDW                _MMIO(0x6B238 + 4)
8771 #define DSCC_RC_BUF_THRESH_1                    _MMIO(0x6BA38)
8772 #define DSCC_RC_BUF_THRESH_1_UDW                _MMIO(0x6BA38 + 4)
8773 #define _ICL_DSC0_RC_BUF_THRESH_1_PB            (0x7825C)
8774 #define _ICL_DSC0_RC_BUF_THRESH_1_UDW_PB        (0x7825C + 4)
8775 #define _ICL_DSC1_RC_BUF_THRESH_1_PB            (0x7835C)
8776 #define _ICL_DSC1_RC_BUF_THRESH_1_UDW_PB        (0x7835C + 4)
8777 #define _ICL_DSC0_RC_BUF_THRESH_1_PC            (0x7845C)
8778 #define _ICL_DSC0_RC_BUF_THRESH_1_UDW_PC        (0x7845C + 4)
8779 #define _ICL_DSC1_RC_BUF_THRESH_1_PC            (0x7855C)
8780 #define _ICL_DSC1_RC_BUF_THRESH_1_UDW_PC        (0x7855C + 4)
8781 #define ICL_DSC0_RC_BUF_THRESH_1(pipe)          _MMIO_PIPE((pipe) - PIPE_B, \
8782                                                 _ICL_DSC0_RC_BUF_THRESH_1_PB, \
8783                                                 _ICL_DSC0_RC_BUF_THRESH_1_PC)
8784 #define ICL_DSC0_RC_BUF_THRESH_1_UDW(pipe)      _MMIO_PIPE((pipe) - PIPE_B, \
8785                                                 _ICL_DSC0_RC_BUF_THRESH_1_UDW_PB, \
8786                                                 _ICL_DSC0_RC_BUF_THRESH_1_UDW_PC)
8787 #define ICL_DSC1_RC_BUF_THRESH_1(pipe)          _MMIO_PIPE((pipe) - PIPE_B, \
8788                                                 _ICL_DSC1_RC_BUF_THRESH_1_PB, \
8789                                                 _ICL_DSC1_RC_BUF_THRESH_1_PC)
8790 #define ICL_DSC1_RC_BUF_THRESH_1_UDW(pipe)      _MMIO_PIPE((pipe) - PIPE_B, \
8791                                                 _ICL_DSC1_RC_BUF_THRESH_1_UDW_PB, \
8792                                                 _ICL_DSC1_RC_BUF_THRESH_1_UDW_PC)
8793
8794 #define PORT_TX_DFLEXDPSP(fia)                  _MMIO_FIA((fia), 0x008A0)
8795 #define   MODULAR_FIA_MASK                      (1 << 4)
8796 #define   TC_LIVE_STATE_TBT(idx)                (1 << ((idx) * 8 + 6))
8797 #define   TC_LIVE_STATE_TC(idx)                 (1 << ((idx) * 8 + 5))
8798 #define   DP_LANE_ASSIGNMENT_SHIFT(idx)         ((idx) * 8)
8799 #define   DP_LANE_ASSIGNMENT_MASK(idx)          (0xf << ((idx) * 8))
8800 #define   DP_LANE_ASSIGNMENT(idx, x)            ((x) << ((idx) * 8))
8801
8802 #define PORT_TX_DFLEXDPPMS(fia)                 _MMIO_FIA((fia), 0x00890)
8803 #define   DP_PHY_MODE_STATUS_COMPLETED(idx)     (1 << (idx))
8804
8805 #define PORT_TX_DFLEXDPCSSS(fia)                _MMIO_FIA((fia), 0x00894)
8806 #define   DP_PHY_MODE_STATUS_NOT_SAFE(idx)      (1 << (idx))
8807
8808 #define PORT_TX_DFLEXPA1(fia)                   _MMIO_FIA((fia), 0x00880)
8809 #define   DP_PIN_ASSIGNMENT_SHIFT(idx)          ((idx) * 4)
8810 #define   DP_PIN_ASSIGNMENT_MASK(idx)           (0xf << ((idx) * 4))
8811 #define   DP_PIN_ASSIGNMENT(idx, x)             ((x) << ((idx) * 4))
8812
8813 #define _TCSS_DDI_STATUS_1                      0x161500
8814 #define _TCSS_DDI_STATUS_2                      0x161504
8815 #define TCSS_DDI_STATUS(tc)                     _MMIO(_PICK_EVEN(tc, \
8816                                                                  _TCSS_DDI_STATUS_1, \
8817                                                                  _TCSS_DDI_STATUS_2))
8818 #define  TCSS_DDI_STATUS_READY                  REG_BIT(2)
8819 #define  TCSS_DDI_STATUS_HPD_LIVE_STATUS_TBT    REG_BIT(1)
8820 #define  TCSS_DDI_STATUS_HPD_LIVE_STATUS_ALT    REG_BIT(0)
8821
8822 #define PRIMARY_SPI_TRIGGER                     _MMIO(0x102040)
8823 #define PRIMARY_SPI_ADDRESS                     _MMIO(0x102080)
8824 #define PRIMARY_SPI_REGIONID                    _MMIO(0x102084)
8825 #define SPI_STATIC_REGIONS                      _MMIO(0x102090)
8826 #define   OPTIONROM_SPI_REGIONID_MASK           REG_GENMASK(7, 0)
8827 #define OROM_OFFSET                             _MMIO(0x1020c0)
8828 #define   OROM_OFFSET_MASK                      REG_GENMASK(20, 16)
8829
8830 /* This register controls the Display State Buffer (DSB) engines. */
8831 #define _DSBSL_INSTANCE_BASE            0x70B00
8832 #define DSBSL_INSTANCE(pipe, id)        (_DSBSL_INSTANCE_BASE + \
8833                                          (pipe) * 0x1000 + (id) * 0x100)
8834 #define DSB_HEAD(pipe, id)              _MMIO(DSBSL_INSTANCE(pipe, id) + 0x0)
8835 #define DSB_TAIL(pipe, id)              _MMIO(DSBSL_INSTANCE(pipe, id) + 0x4)
8836 #define DSB_CTRL(pipe, id)              _MMIO(DSBSL_INSTANCE(pipe, id) + 0x8)
8837 #define   DSB_ENABLE                    (1 << 31)
8838 #define   DSB_STATUS                    (1 << 0)
8839
8840 #define CLKREQ_POLICY                   _MMIO(0x101038)
8841 #define  CLKREQ_POLICY_MEM_UP_OVRD      REG_BIT(1)
8842
8843 #define CLKGATE_DIS_MISC                        _MMIO(0x46534)
8844 #define  CLKGATE_DIS_MISC_DMASC_GATING_DIS      REG_BIT(21)
8845
8846 #define GEN12_CULLBIT1                  _MMIO(0x6100)
8847 #define GEN12_CULLBIT2                  _MMIO(0x7030)
8848 #define GEN12_STATE_ACK_DEBUG           _MMIO(0x20BC)
8849
8850 #endif /* _I915_REG_H_ */