drm/i915: Type safe register read/write
[linux-2.6-block.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include "i915_reg.h"
37 #include "intel_bios.h"
38 #include "intel_ringbuffer.h"
39 #include "intel_lrc.h"
40 #include "i915_gem_gtt.h"
41 #include "i915_gem_render_state.h"
42 #include <linux/io-mapping.h>
43 #include <linux/i2c.h>
44 #include <linux/i2c-algo-bit.h>
45 #include <drm/intel-gtt.h>
46 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
47 #include <drm/drm_gem.h>
48 #include <linux/backlight.h>
49 #include <linux/hashtable.h>
50 #include <linux/intel-iommu.h>
51 #include <linux/kref.h>
52 #include <linux/pm_qos.h>
53 #include "intel_guc.h"
54
55 /* General customization:
56  */
57
58 #define DRIVER_NAME             "i915"
59 #define DRIVER_DESC             "Intel Graphics"
60 #define DRIVER_DATE             "20151023"
61
62 #undef WARN_ON
63 /* Many gcc seem to no see through this and fall over :( */
64 #if 0
65 #define WARN_ON(x) ({ \
66         bool __i915_warn_cond = (x); \
67         if (__builtin_constant_p(__i915_warn_cond)) \
68                 BUILD_BUG_ON(__i915_warn_cond); \
69         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
70 #else
71 #define WARN_ON(x) WARN((x), "WARN_ON(%s)", #x )
72 #endif
73
74 #undef WARN_ON_ONCE
75 #define WARN_ON_ONCE(x) WARN_ONCE((x), "WARN_ON_ONCE(%s)", #x )
76
77 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
78                              (long) (x), __func__);
79
80 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
81  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
82  * which may not necessarily be a user visible problem.  This will either
83  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
84  * enable distros and users to tailor their preferred amount of i915 abrt
85  * spam.
86  */
87 #define I915_STATE_WARN(condition, format...) ({                        \
88         int __ret_warn_on = !!(condition);                              \
89         if (unlikely(__ret_warn_on)) {                                  \
90                 if (i915.verbose_state_checks)                          \
91                         WARN(1, format);                                \
92                 else                                                    \
93                         DRM_ERROR(format);                              \
94         }                                                               \
95         unlikely(__ret_warn_on);                                        \
96 })
97
98 #define I915_STATE_WARN_ON(condition) ({                                \
99         int __ret_warn_on = !!(condition);                              \
100         if (unlikely(__ret_warn_on)) {                                  \
101                 if (i915.verbose_state_checks)                          \
102                         WARN(1, "WARN_ON(" #condition ")\n");           \
103                 else                                                    \
104                         DRM_ERROR("WARN_ON(" #condition ")\n");         \
105         }                                                               \
106         unlikely(__ret_warn_on);                                        \
107 })
108
109 static inline const char *yesno(bool v)
110 {
111         return v ? "yes" : "no";
112 }
113
114 enum pipe {
115         INVALID_PIPE = -1,
116         PIPE_A = 0,
117         PIPE_B,
118         PIPE_C,
119         _PIPE_EDP,
120         I915_MAX_PIPES = _PIPE_EDP
121 };
122 #define pipe_name(p) ((p) + 'A')
123
124 enum transcoder {
125         TRANSCODER_A = 0,
126         TRANSCODER_B,
127         TRANSCODER_C,
128         TRANSCODER_EDP,
129         I915_MAX_TRANSCODERS
130 };
131 #define transcoder_name(t) ((t) + 'A')
132
133 /*
134  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
135  * number of planes per CRTC.  Not all platforms really have this many planes,
136  * which means some arrays of size I915_MAX_PLANES may have unused entries
137  * between the topmost sprite plane and the cursor plane.
138  */
139 enum plane {
140         PLANE_A = 0,
141         PLANE_B,
142         PLANE_C,
143         PLANE_CURSOR,
144         I915_MAX_PLANES,
145 };
146 #define plane_name(p) ((p) + 'A')
147
148 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
149
150 enum port {
151         PORT_A = 0,
152         PORT_B,
153         PORT_C,
154         PORT_D,
155         PORT_E,
156         I915_MAX_PORTS
157 };
158 #define port_name(p) ((p) + 'A')
159
160 #define I915_NUM_PHYS_VLV 2
161
162 enum dpio_channel {
163         DPIO_CH0,
164         DPIO_CH1
165 };
166
167 enum dpio_phy {
168         DPIO_PHY0,
169         DPIO_PHY1
170 };
171
172 enum intel_display_power_domain {
173         POWER_DOMAIN_PIPE_A,
174         POWER_DOMAIN_PIPE_B,
175         POWER_DOMAIN_PIPE_C,
176         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
177         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
178         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
179         POWER_DOMAIN_TRANSCODER_A,
180         POWER_DOMAIN_TRANSCODER_B,
181         POWER_DOMAIN_TRANSCODER_C,
182         POWER_DOMAIN_TRANSCODER_EDP,
183         POWER_DOMAIN_PORT_DDI_A_LANES,
184         POWER_DOMAIN_PORT_DDI_B_LANES,
185         POWER_DOMAIN_PORT_DDI_C_LANES,
186         POWER_DOMAIN_PORT_DDI_D_LANES,
187         POWER_DOMAIN_PORT_DDI_E_LANES,
188         POWER_DOMAIN_PORT_DSI,
189         POWER_DOMAIN_PORT_CRT,
190         POWER_DOMAIN_PORT_OTHER,
191         POWER_DOMAIN_VGA,
192         POWER_DOMAIN_AUDIO,
193         POWER_DOMAIN_PLLS,
194         POWER_DOMAIN_AUX_A,
195         POWER_DOMAIN_AUX_B,
196         POWER_DOMAIN_AUX_C,
197         POWER_DOMAIN_AUX_D,
198         POWER_DOMAIN_GMBUS,
199         POWER_DOMAIN_MODESET,
200         POWER_DOMAIN_INIT,
201
202         POWER_DOMAIN_NUM,
203 };
204
205 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
206 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
207                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
208 #define POWER_DOMAIN_TRANSCODER(tran) \
209         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
210          (tran) + POWER_DOMAIN_TRANSCODER_A)
211
212 enum hpd_pin {
213         HPD_NONE = 0,
214         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
215         HPD_CRT,
216         HPD_SDVO_B,
217         HPD_SDVO_C,
218         HPD_PORT_A,
219         HPD_PORT_B,
220         HPD_PORT_C,
221         HPD_PORT_D,
222         HPD_PORT_E,
223         HPD_NUM_PINS
224 };
225
226 #define for_each_hpd_pin(__pin) \
227         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
228
229 struct i915_hotplug {
230         struct work_struct hotplug_work;
231
232         struct {
233                 unsigned long last_jiffies;
234                 int count;
235                 enum {
236                         HPD_ENABLED = 0,
237                         HPD_DISABLED = 1,
238                         HPD_MARK_DISABLED = 2
239                 } state;
240         } stats[HPD_NUM_PINS];
241         u32 event_bits;
242         struct delayed_work reenable_work;
243
244         struct intel_digital_port *irq_port[I915_MAX_PORTS];
245         u32 long_port_mask;
246         u32 short_port_mask;
247         struct work_struct dig_port_work;
248
249         /*
250          * if we get a HPD irq from DP and a HPD irq from non-DP
251          * the non-DP HPD could block the workqueue on a mode config
252          * mutex getting, that userspace may have taken. However
253          * userspace is waiting on the DP workqueue to run which is
254          * blocked behind the non-DP one.
255          */
256         struct workqueue_struct *dp_wq;
257 };
258
259 #define I915_GEM_GPU_DOMAINS \
260         (I915_GEM_DOMAIN_RENDER | \
261          I915_GEM_DOMAIN_SAMPLER | \
262          I915_GEM_DOMAIN_COMMAND | \
263          I915_GEM_DOMAIN_INSTRUCTION | \
264          I915_GEM_DOMAIN_VERTEX)
265
266 #define for_each_pipe(__dev_priv, __p) \
267         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
268 #define for_each_plane(__dev_priv, __pipe, __p)                         \
269         for ((__p) = 0;                                                 \
270              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
271              (__p)++)
272 #define for_each_sprite(__dev_priv, __p, __s)                           \
273         for ((__s) = 0;                                                 \
274              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
275              (__s)++)
276
277 #define for_each_crtc(dev, crtc) \
278         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head)
279
280 #define for_each_intel_plane(dev, intel_plane) \
281         list_for_each_entry(intel_plane,                        \
282                             &dev->mode_config.plane_list,       \
283                             base.head)
284
285 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
286         list_for_each_entry(intel_plane,                                \
287                             &(dev)->mode_config.plane_list,             \
288                             base.head)                                  \
289                 if ((intel_plane)->pipe == (intel_crtc)->pipe)
290
291 #define for_each_intel_crtc(dev, intel_crtc) \
292         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head)
293
294 #define for_each_intel_encoder(dev, intel_encoder)              \
295         list_for_each_entry(intel_encoder,                      \
296                             &(dev)->mode_config.encoder_list,   \
297                             base.head)
298
299 #define for_each_intel_connector(dev, intel_connector)          \
300         list_for_each_entry(intel_connector,                    \
301                             &dev->mode_config.connector_list,   \
302                             base.head)
303
304 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
305         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
306                 if ((intel_encoder)->base.crtc == (__crtc))
307
308 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
309         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
310                 if ((intel_connector)->base.encoder == (__encoder))
311
312 #define for_each_power_domain(domain, mask)                             \
313         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
314                 if ((1 << (domain)) & (mask))
315
316 struct drm_i915_private;
317 struct i915_mm_struct;
318 struct i915_mmu_object;
319
320 struct drm_i915_file_private {
321         struct drm_i915_private *dev_priv;
322         struct drm_file *file;
323
324         struct {
325                 spinlock_t lock;
326                 struct list_head request_list;
327 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
328  * chosen to prevent the CPU getting more than a frame ahead of the GPU
329  * (when using lax throttling for the frontbuffer). We also use it to
330  * offer free GPU waitboosts for severely congested workloads.
331  */
332 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
333         } mm;
334         struct idr context_idr;
335
336         struct intel_rps_client {
337                 struct list_head link;
338                 unsigned boosts;
339         } rps;
340
341         struct intel_engine_cs *bsd_ring;
342 };
343
344 enum intel_dpll_id {
345         DPLL_ID_PRIVATE = -1, /* non-shared dpll in use */
346         /* real shared dpll ids must be >= 0 */
347         DPLL_ID_PCH_PLL_A = 0,
348         DPLL_ID_PCH_PLL_B = 1,
349         /* hsw/bdw */
350         DPLL_ID_WRPLL1 = 0,
351         DPLL_ID_WRPLL2 = 1,
352         /* skl */
353         DPLL_ID_SKL_DPLL1 = 0,
354         DPLL_ID_SKL_DPLL2 = 1,
355         DPLL_ID_SKL_DPLL3 = 2,
356 };
357 #define I915_NUM_PLLS 3
358
359 struct intel_dpll_hw_state {
360         /* i9xx, pch plls */
361         uint32_t dpll;
362         uint32_t dpll_md;
363         uint32_t fp0;
364         uint32_t fp1;
365
366         /* hsw, bdw */
367         uint32_t wrpll;
368
369         /* skl */
370         /*
371          * DPLL_CTRL1 has 6 bits for each each this DPLL. We store those in
372          * lower part of ctrl1 and they get shifted into position when writing
373          * the register.  This allows us to easily compare the state to share
374          * the DPLL.
375          */
376         uint32_t ctrl1;
377         /* HDMI only, 0 when used for DP */
378         uint32_t cfgcr1, cfgcr2;
379
380         /* bxt */
381         uint32_t ebb0, ebb4, pll0, pll1, pll2, pll3, pll6, pll8, pll9, pll10,
382                  pcsdw12;
383 };
384
385 struct intel_shared_dpll_config {
386         unsigned crtc_mask; /* mask of CRTCs sharing this PLL */
387         struct intel_dpll_hw_state hw_state;
388 };
389
390 struct intel_shared_dpll {
391         struct intel_shared_dpll_config config;
392
393         int active; /* count of number of active CRTCs (i.e. DPMS on) */
394         bool on; /* is the PLL actually active? Disabled during modeset */
395         const char *name;
396         /* should match the index in the dev_priv->shared_dplls array */
397         enum intel_dpll_id id;
398         /* The mode_set hook is optional and should be used together with the
399          * intel_prepare_shared_dpll function. */
400         void (*mode_set)(struct drm_i915_private *dev_priv,
401                          struct intel_shared_dpll *pll);
402         void (*enable)(struct drm_i915_private *dev_priv,
403                        struct intel_shared_dpll *pll);
404         void (*disable)(struct drm_i915_private *dev_priv,
405                         struct intel_shared_dpll *pll);
406         bool (*get_hw_state)(struct drm_i915_private *dev_priv,
407                              struct intel_shared_dpll *pll,
408                              struct intel_dpll_hw_state *hw_state);
409 };
410
411 #define SKL_DPLL0 0
412 #define SKL_DPLL1 1
413 #define SKL_DPLL2 2
414 #define SKL_DPLL3 3
415
416 /* Used by dp and fdi links */
417 struct intel_link_m_n {
418         uint32_t        tu;
419         uint32_t        gmch_m;
420         uint32_t        gmch_n;
421         uint32_t        link_m;
422         uint32_t        link_n;
423 };
424
425 void intel_link_compute_m_n(int bpp, int nlanes,
426                             int pixel_clock, int link_clock,
427                             struct intel_link_m_n *m_n);
428
429 /* Interface history:
430  *
431  * 1.1: Original.
432  * 1.2: Add Power Management
433  * 1.3: Add vblank support
434  * 1.4: Fix cmdbuffer path, add heap destroy
435  * 1.5: Add vblank pipe configuration
436  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
437  *      - Support vertical blank on secondary display pipe
438  */
439 #define DRIVER_MAJOR            1
440 #define DRIVER_MINOR            6
441 #define DRIVER_PATCHLEVEL       0
442
443 #define WATCH_LISTS     0
444
445 struct opregion_header;
446 struct opregion_acpi;
447 struct opregion_swsci;
448 struct opregion_asle;
449
450 struct intel_opregion {
451         struct opregion_header *header;
452         struct opregion_acpi *acpi;
453         struct opregion_swsci *swsci;
454         u32 swsci_gbda_sub_functions;
455         u32 swsci_sbcb_sub_functions;
456         struct opregion_asle *asle;
457         void *vbt;
458         u32 *lid_state;
459         struct work_struct asle_work;
460 };
461 #define OPREGION_SIZE            (8*1024)
462
463 struct intel_overlay;
464 struct intel_overlay_error_state;
465
466 #define I915_FENCE_REG_NONE -1
467 #define I915_MAX_NUM_FENCES 32
468 /* 32 fences + sign bit for FENCE_REG_NONE */
469 #define I915_MAX_NUM_FENCE_BITS 6
470
471 struct drm_i915_fence_reg {
472         struct list_head lru_list;
473         struct drm_i915_gem_object *obj;
474         int pin_count;
475 };
476
477 struct sdvo_device_mapping {
478         u8 initialized;
479         u8 dvo_port;
480         u8 slave_addr;
481         u8 dvo_wiring;
482         u8 i2c_pin;
483         u8 ddc_pin;
484 };
485
486 struct intel_display_error_state;
487
488 struct drm_i915_error_state {
489         struct kref ref;
490         struct timeval time;
491
492         char error_msg[128];
493         int iommu;
494         u32 reset_count;
495         u32 suspend_count;
496
497         /* Generic register state */
498         u32 eir;
499         u32 pgtbl_er;
500         u32 ier;
501         u32 gtier[4];
502         u32 ccid;
503         u32 derrmr;
504         u32 forcewake;
505         u32 error; /* gen6+ */
506         u32 err_int; /* gen7 */
507         u32 fault_data0; /* gen8, gen9 */
508         u32 fault_data1; /* gen8, gen9 */
509         u32 done_reg;
510         u32 gac_eco;
511         u32 gam_ecochk;
512         u32 gab_ctl;
513         u32 gfx_mode;
514         u32 extra_instdone[I915_NUM_INSTDONE_REG];
515         u64 fence[I915_MAX_NUM_FENCES];
516         struct intel_overlay_error_state *overlay;
517         struct intel_display_error_state *display;
518         struct drm_i915_error_object *semaphore_obj;
519
520         struct drm_i915_error_ring {
521                 bool valid;
522                 /* Software tracked state */
523                 bool waiting;
524                 int hangcheck_score;
525                 enum intel_ring_hangcheck_action hangcheck_action;
526                 int num_requests;
527
528                 /* our own tracking of ring head and tail */
529                 u32 cpu_ring_head;
530                 u32 cpu_ring_tail;
531
532                 u32 semaphore_seqno[I915_NUM_RINGS - 1];
533
534                 /* Register state */
535                 u32 start;
536                 u32 tail;
537                 u32 head;
538                 u32 ctl;
539                 u32 hws;
540                 u32 ipeir;
541                 u32 ipehr;
542                 u32 instdone;
543                 u32 bbstate;
544                 u32 instpm;
545                 u32 instps;
546                 u32 seqno;
547                 u64 bbaddr;
548                 u64 acthd;
549                 u32 fault_reg;
550                 u64 faddr;
551                 u32 rc_psmi; /* sleep state */
552                 u32 semaphore_mboxes[I915_NUM_RINGS - 1];
553
554                 struct drm_i915_error_object {
555                         int page_count;
556                         u64 gtt_offset;
557                         u32 *pages[0];
558                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
559
560                 struct drm_i915_error_request {
561                         long jiffies;
562                         u32 seqno;
563                         u32 tail;
564                 } *requests;
565
566                 struct {
567                         u32 gfx_mode;
568                         union {
569                                 u64 pdp[4];
570                                 u32 pp_dir_base;
571                         };
572                 } vm_info;
573
574                 pid_t pid;
575                 char comm[TASK_COMM_LEN];
576         } ring[I915_NUM_RINGS];
577
578         struct drm_i915_error_buffer {
579                 u32 size;
580                 u32 name;
581                 u32 rseqno[I915_NUM_RINGS], wseqno;
582                 u64 gtt_offset;
583                 u32 read_domains;
584                 u32 write_domain;
585                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
586                 s32 pinned:2;
587                 u32 tiling:2;
588                 u32 dirty:1;
589                 u32 purgeable:1;
590                 u32 userptr:1;
591                 s32 ring:4;
592                 u32 cache_level:3;
593         } **active_bo, **pinned_bo;
594
595         u32 *active_bo_count, *pinned_bo_count;
596         u32 vm_count;
597 };
598
599 struct intel_connector;
600 struct intel_encoder;
601 struct intel_crtc_state;
602 struct intel_initial_plane_config;
603 struct intel_crtc;
604 struct intel_limit;
605 struct dpll;
606
607 struct drm_i915_display_funcs {
608         int (*get_display_clock_speed)(struct drm_device *dev);
609         int (*get_fifo_size)(struct drm_device *dev, int plane);
610         /**
611          * find_dpll() - Find the best values for the PLL
612          * @limit: limits for the PLL
613          * @crtc: current CRTC
614          * @target: target frequency in kHz
615          * @refclk: reference clock frequency in kHz
616          * @match_clock: if provided, @best_clock P divider must
617          *               match the P divider from @match_clock
618          *               used for LVDS downclocking
619          * @best_clock: best PLL values found
620          *
621          * Returns true on success, false on failure.
622          */
623         bool (*find_dpll)(const struct intel_limit *limit,
624                           struct intel_crtc_state *crtc_state,
625                           int target, int refclk,
626                           struct dpll *match_clock,
627                           struct dpll *best_clock);
628         int (*compute_pipe_wm)(struct intel_crtc *crtc,
629                                struct drm_atomic_state *state);
630         void (*update_wm)(struct drm_crtc *crtc);
631         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
632         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
633         /* Returns the active state of the crtc, and if the crtc is active,
634          * fills out the pipe-config with the hw state. */
635         bool (*get_pipe_config)(struct intel_crtc *,
636                                 struct intel_crtc_state *);
637         void (*get_initial_plane_config)(struct intel_crtc *,
638                                          struct intel_initial_plane_config *);
639         int (*crtc_compute_clock)(struct intel_crtc *crtc,
640                                   struct intel_crtc_state *crtc_state);
641         void (*crtc_enable)(struct drm_crtc *crtc);
642         void (*crtc_disable)(struct drm_crtc *crtc);
643         void (*audio_codec_enable)(struct drm_connector *connector,
644                                    struct intel_encoder *encoder,
645                                    const struct drm_display_mode *adjusted_mode);
646         void (*audio_codec_disable)(struct intel_encoder *encoder);
647         void (*fdi_link_train)(struct drm_crtc *crtc);
648         void (*init_clock_gating)(struct drm_device *dev);
649         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
650                           struct drm_framebuffer *fb,
651                           struct drm_i915_gem_object *obj,
652                           struct drm_i915_gem_request *req,
653                           uint32_t flags);
654         void (*update_primary_plane)(struct drm_crtc *crtc,
655                                      struct drm_framebuffer *fb,
656                                      int x, int y);
657         void (*hpd_irq_setup)(struct drm_device *dev);
658         /* clock updates for mode set */
659         /* cursor updates */
660         /* render clock increase/decrease */
661         /* display clock increase/decrease */
662         /* pll clock increase/decrease */
663 };
664
665 enum forcewake_domain_id {
666         FW_DOMAIN_ID_RENDER = 0,
667         FW_DOMAIN_ID_BLITTER,
668         FW_DOMAIN_ID_MEDIA,
669
670         FW_DOMAIN_ID_COUNT
671 };
672
673 enum forcewake_domains {
674         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
675         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
676         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
677         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
678                          FORCEWAKE_BLITTER |
679                          FORCEWAKE_MEDIA)
680 };
681
682 struct intel_uncore_funcs {
683         void (*force_wake_get)(struct drm_i915_private *dev_priv,
684                                                         enum forcewake_domains domains);
685         void (*force_wake_put)(struct drm_i915_private *dev_priv,
686                                                         enum forcewake_domains domains);
687
688         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
689         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
690         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
691         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
692
693         void (*mmio_writeb)(struct drm_i915_private *dev_priv, i915_reg_t r,
694                                 uint8_t val, bool trace);
695         void (*mmio_writew)(struct drm_i915_private *dev_priv, i915_reg_t r,
696                                 uint16_t val, bool trace);
697         void (*mmio_writel)(struct drm_i915_private *dev_priv, i915_reg_t r,
698                                 uint32_t val, bool trace);
699         void (*mmio_writeq)(struct drm_i915_private *dev_priv, i915_reg_t r,
700                                 uint64_t val, bool trace);
701 };
702
703 struct intel_uncore {
704         spinlock_t lock; /** lock is also taken in irq contexts. */
705
706         struct intel_uncore_funcs funcs;
707
708         unsigned fifo_count;
709         enum forcewake_domains fw_domains;
710
711         struct intel_uncore_forcewake_domain {
712                 struct drm_i915_private *i915;
713                 enum forcewake_domain_id id;
714                 unsigned wake_count;
715                 struct timer_list timer;
716                 i915_reg_t reg_set;
717                 u32 val_set;
718                 u32 val_clear;
719                 i915_reg_t reg_ack;
720                 i915_reg_t reg_post;
721                 u32 val_reset;
722         } fw_domain[FW_DOMAIN_ID_COUNT];
723 };
724
725 /* Iterate over initialised fw domains */
726 #define for_each_fw_domain_mask(domain__, mask__, dev_priv__, i__) \
727         for ((i__) = 0, (domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
728              (i__) < FW_DOMAIN_ID_COUNT; \
729              (i__)++, (domain__) = &(dev_priv__)->uncore.fw_domain[i__]) \
730                 if (((mask__) & (dev_priv__)->uncore.fw_domains) & (1 << (i__)))
731
732 #define for_each_fw_domain(domain__, dev_priv__, i__) \
733         for_each_fw_domain_mask(domain__, FORCEWAKE_ALL, dev_priv__, i__)
734
735 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
736 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
737 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
738
739 struct intel_csr {
740         struct work_struct work;
741         const char *fw_path;
742         uint32_t *dmc_payload;
743         uint32_t dmc_fw_size;
744         uint32_t version;
745         uint32_t mmio_count;
746         i915_reg_t mmioaddr[8];
747         uint32_t mmiodata[8];
748 };
749
750 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
751         func(is_mobile) sep \
752         func(is_i85x) sep \
753         func(is_i915g) sep \
754         func(is_i945gm) sep \
755         func(is_g33) sep \
756         func(need_gfx_hws) sep \
757         func(is_g4x) sep \
758         func(is_pineview) sep \
759         func(is_broadwater) sep \
760         func(is_crestline) sep \
761         func(is_ivybridge) sep \
762         func(is_valleyview) sep \
763         func(is_haswell) sep \
764         func(is_skylake) sep \
765         func(is_broxton) sep \
766         func(is_kabylake) sep \
767         func(is_preliminary) sep \
768         func(has_fbc) sep \
769         func(has_pipe_cxsr) sep \
770         func(has_hotplug) sep \
771         func(cursor_needs_physical) sep \
772         func(has_overlay) sep \
773         func(overlay_needs_physical) sep \
774         func(supports_tv) sep \
775         func(has_llc) sep \
776         func(has_ddi) sep \
777         func(has_fpga_dbg)
778
779 #define DEFINE_FLAG(name) u8 name:1
780 #define SEP_SEMICOLON ;
781
782 struct intel_device_info {
783         u32 display_mmio_offset;
784         u16 device_id;
785         u8 num_pipes:3;
786         u8 num_sprites[I915_MAX_PIPES];
787         u8 gen;
788         u8 ring_mask; /* Rings supported by the HW */
789         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
790         /* Register offsets for the various display pipes and transcoders */
791         int pipe_offsets[I915_MAX_TRANSCODERS];
792         int trans_offsets[I915_MAX_TRANSCODERS];
793         int palette_offsets[I915_MAX_PIPES];
794         int cursor_offsets[I915_MAX_PIPES];
795
796         /* Slice/subslice/EU info */
797         u8 slice_total;
798         u8 subslice_total;
799         u8 subslice_per_slice;
800         u8 eu_total;
801         u8 eu_per_subslice;
802         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
803         u8 subslice_7eu[3];
804         u8 has_slice_pg:1;
805         u8 has_subslice_pg:1;
806         u8 has_eu_pg:1;
807 };
808
809 #undef DEFINE_FLAG
810 #undef SEP_SEMICOLON
811
812 enum i915_cache_level {
813         I915_CACHE_NONE = 0,
814         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
815         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
816                               caches, eg sampler/render caches, and the
817                               large Last-Level-Cache. LLC is coherent with
818                               the CPU, but L3 is only visible to the GPU. */
819         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
820 };
821
822 struct i915_ctx_hang_stats {
823         /* This context had batch pending when hang was declared */
824         unsigned batch_pending;
825
826         /* This context had batch active when hang was declared */
827         unsigned batch_active;
828
829         /* Time when this context was last blamed for a GPU reset */
830         unsigned long guilty_ts;
831
832         /* If the contexts causes a second GPU hang within this time,
833          * it is permanently banned from submitting any more work.
834          */
835         unsigned long ban_period_seconds;
836
837         /* This context is banned to submit more work */
838         bool banned;
839 };
840
841 /* This must match up with the value previously used for execbuf2.rsvd1. */
842 #define DEFAULT_CONTEXT_HANDLE 0
843
844 #define CONTEXT_NO_ZEROMAP (1<<0)
845 /**
846  * struct intel_context - as the name implies, represents a context.
847  * @ref: reference count.
848  * @user_handle: userspace tracking identity for this context.
849  * @remap_slice: l3 row remapping information.
850  * @flags: context specific flags:
851  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
852  * @file_priv: filp associated with this context (NULL for global default
853  *             context).
854  * @hang_stats: information about the role of this context in possible GPU
855  *              hangs.
856  * @ppgtt: virtual memory space used by this context.
857  * @legacy_hw_ctx: render context backing object and whether it is correctly
858  *                initialized (legacy ring submission mechanism only).
859  * @link: link in the global list of contexts.
860  *
861  * Contexts are memory images used by the hardware to store copies of their
862  * internal state.
863  */
864 struct intel_context {
865         struct kref ref;
866         int user_handle;
867         uint8_t remap_slice;
868         struct drm_i915_private *i915;
869         int flags;
870         struct drm_i915_file_private *file_priv;
871         struct i915_ctx_hang_stats hang_stats;
872         struct i915_hw_ppgtt *ppgtt;
873
874         /* Legacy ring buffer submission */
875         struct {
876                 struct drm_i915_gem_object *rcs_state;
877                 bool initialized;
878         } legacy_hw_ctx;
879
880         /* Execlists */
881         struct {
882                 struct drm_i915_gem_object *state;
883                 struct intel_ringbuffer *ringbuf;
884                 int pin_count;
885         } engine[I915_NUM_RINGS];
886
887         struct list_head link;
888 };
889
890 enum fb_op_origin {
891         ORIGIN_GTT,
892         ORIGIN_CPU,
893         ORIGIN_CS,
894         ORIGIN_FLIP,
895         ORIGIN_DIRTYFB,
896 };
897
898 struct i915_fbc {
899         /* This is always the inner lock when overlapping with struct_mutex and
900          * it's the outer lock when overlapping with stolen_lock. */
901         struct mutex lock;
902         unsigned long uncompressed_size;
903         unsigned threshold;
904         unsigned int fb_id;
905         unsigned int possible_framebuffer_bits;
906         unsigned int busy_bits;
907         struct intel_crtc *crtc;
908         int y;
909
910         struct drm_mm_node compressed_fb;
911         struct drm_mm_node *compressed_llb;
912
913         bool false_color;
914
915         /* Tracks whether the HW is actually enabled, not whether the feature is
916          * possible. */
917         bool enabled;
918
919         struct intel_fbc_work {
920                 struct delayed_work work;
921                 struct intel_crtc *crtc;
922                 struct drm_framebuffer *fb;
923         } *fbc_work;
924
925         const char *no_fbc_reason;
926
927         bool (*fbc_enabled)(struct drm_i915_private *dev_priv);
928         void (*enable_fbc)(struct intel_crtc *crtc);
929         void (*disable_fbc)(struct drm_i915_private *dev_priv);
930 };
931
932 /**
933  * HIGH_RR is the highest eDP panel refresh rate read from EDID
934  * LOW_RR is the lowest eDP panel refresh rate found from EDID
935  * parsing for same resolution.
936  */
937 enum drrs_refresh_rate_type {
938         DRRS_HIGH_RR,
939         DRRS_LOW_RR,
940         DRRS_MAX_RR, /* RR count */
941 };
942
943 enum drrs_support_type {
944         DRRS_NOT_SUPPORTED = 0,
945         STATIC_DRRS_SUPPORT = 1,
946         SEAMLESS_DRRS_SUPPORT = 2
947 };
948
949 struct intel_dp;
950 struct i915_drrs {
951         struct mutex mutex;
952         struct delayed_work work;
953         struct intel_dp *dp;
954         unsigned busy_frontbuffer_bits;
955         enum drrs_refresh_rate_type refresh_rate_type;
956         enum drrs_support_type type;
957 };
958
959 struct i915_psr {
960         struct mutex lock;
961         bool sink_support;
962         bool source_ok;
963         struct intel_dp *enabled;
964         bool active;
965         struct delayed_work work;
966         unsigned busy_frontbuffer_bits;
967         bool psr2_support;
968         bool aux_frame_sync;
969 };
970
971 enum intel_pch {
972         PCH_NONE = 0,   /* No PCH present */
973         PCH_IBX,        /* Ibexpeak PCH */
974         PCH_CPT,        /* Cougarpoint PCH */
975         PCH_LPT,        /* Lynxpoint PCH */
976         PCH_SPT,        /* Sunrisepoint PCH */
977         PCH_NOP,
978 };
979
980 enum intel_sbi_destination {
981         SBI_ICLK,
982         SBI_MPHY,
983 };
984
985 #define QUIRK_PIPEA_FORCE (1<<0)
986 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
987 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
988 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
989 #define QUIRK_PIPEB_FORCE (1<<4)
990 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
991
992 struct intel_fbdev;
993 struct intel_fbc_work;
994
995 struct intel_gmbus {
996         struct i2c_adapter adapter;
997         u32 force_bit;
998         u32 reg0;
999         i915_reg_t gpio_reg;
1000         struct i2c_algo_bit_data bit_algo;
1001         struct drm_i915_private *dev_priv;
1002 };
1003
1004 struct i915_suspend_saved_registers {
1005         u32 saveDSPARB;
1006         u32 saveLVDS;
1007         u32 savePP_ON_DELAYS;
1008         u32 savePP_OFF_DELAYS;
1009         u32 savePP_ON;
1010         u32 savePP_OFF;
1011         u32 savePP_CONTROL;
1012         u32 savePP_DIVISOR;
1013         u32 saveFBC_CONTROL;
1014         u32 saveCACHE_MODE_0;
1015         u32 saveMI_ARB_STATE;
1016         u32 saveSWF0[16];
1017         u32 saveSWF1[16];
1018         u32 saveSWF3[3];
1019         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1020         u32 savePCH_PORT_HOTPLUG;
1021         u16 saveGCDGMBUS;
1022 };
1023
1024 struct vlv_s0ix_state {
1025         /* GAM */
1026         u32 wr_watermark;
1027         u32 gfx_prio_ctrl;
1028         u32 arb_mode;
1029         u32 gfx_pend_tlb0;
1030         u32 gfx_pend_tlb1;
1031         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1032         u32 media_max_req_count;
1033         u32 gfx_max_req_count;
1034         u32 render_hwsp;
1035         u32 ecochk;
1036         u32 bsd_hwsp;
1037         u32 blt_hwsp;
1038         u32 tlb_rd_addr;
1039
1040         /* MBC */
1041         u32 g3dctl;
1042         u32 gsckgctl;
1043         u32 mbctl;
1044
1045         /* GCP */
1046         u32 ucgctl1;
1047         u32 ucgctl3;
1048         u32 rcgctl1;
1049         u32 rcgctl2;
1050         u32 rstctl;
1051         u32 misccpctl;
1052
1053         /* GPM */
1054         u32 gfxpause;
1055         u32 rpdeuhwtc;
1056         u32 rpdeuc;
1057         u32 ecobus;
1058         u32 pwrdwnupctl;
1059         u32 rp_down_timeout;
1060         u32 rp_deucsw;
1061         u32 rcubmabdtmr;
1062         u32 rcedata;
1063         u32 spare2gh;
1064
1065         /* Display 1 CZ domain */
1066         u32 gt_imr;
1067         u32 gt_ier;
1068         u32 pm_imr;
1069         u32 pm_ier;
1070         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1071
1072         /* GT SA CZ domain */
1073         u32 tilectl;
1074         u32 gt_fifoctl;
1075         u32 gtlc_wake_ctrl;
1076         u32 gtlc_survive;
1077         u32 pmwgicz;
1078
1079         /* Display 2 CZ domain */
1080         u32 gu_ctl0;
1081         u32 gu_ctl1;
1082         u32 pcbr;
1083         u32 clock_gate_dis2;
1084 };
1085
1086 struct intel_rps_ei {
1087         u32 cz_clock;
1088         u32 render_c0;
1089         u32 media_c0;
1090 };
1091
1092 struct intel_gen6_power_mgmt {
1093         /*
1094          * work, interrupts_enabled and pm_iir are protected by
1095          * dev_priv->irq_lock
1096          */
1097         struct work_struct work;
1098         bool interrupts_enabled;
1099         u32 pm_iir;
1100
1101         /* Frequencies are stored in potentially platform dependent multiples.
1102          * In other words, *_freq needs to be multiplied by X to be interesting.
1103          * Soft limits are those which are used for the dynamic reclocking done
1104          * by the driver (raise frequencies under heavy loads, and lower for
1105          * lighter loads). Hard limits are those imposed by the hardware.
1106          *
1107          * A distinction is made for overclocking, which is never enabled by
1108          * default, and is considered to be above the hard limit if it's
1109          * possible at all.
1110          */
1111         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1112         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1113         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1114         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1115         u8 min_freq;            /* AKA RPn. Minimum frequency */
1116         u8 idle_freq;           /* Frequency to request when we are idle */
1117         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1118         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1119         u8 rp0_freq;            /* Non-overclocked max frequency. */
1120
1121         u8 up_threshold; /* Current %busy required to uplock */
1122         u8 down_threshold; /* Current %busy required to downclock */
1123
1124         int last_adj;
1125         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1126
1127         spinlock_t client_lock;
1128         struct list_head clients;
1129         bool client_boost;
1130
1131         bool enabled;
1132         struct delayed_work delayed_resume_work;
1133         unsigned boosts;
1134
1135         struct intel_rps_client semaphores, mmioflips;
1136
1137         /* manual wa residency calculations */
1138         struct intel_rps_ei up_ei, down_ei;
1139
1140         /*
1141          * Protects RPS/RC6 register access and PCU communication.
1142          * Must be taken after struct_mutex if nested. Note that
1143          * this lock may be held for long periods of time when
1144          * talking to hw - so only take it when talking to hw!
1145          */
1146         struct mutex hw_lock;
1147 };
1148
1149 /* defined intel_pm.c */
1150 extern spinlock_t mchdev_lock;
1151
1152 struct intel_ilk_power_mgmt {
1153         u8 cur_delay;
1154         u8 min_delay;
1155         u8 max_delay;
1156         u8 fmax;
1157         u8 fstart;
1158
1159         u64 last_count1;
1160         unsigned long last_time1;
1161         unsigned long chipset_power;
1162         u64 last_count2;
1163         u64 last_time2;
1164         unsigned long gfx_power;
1165         u8 corr;
1166
1167         int c_m;
1168         int r_t;
1169 };
1170
1171 struct drm_i915_private;
1172 struct i915_power_well;
1173
1174 struct i915_power_well_ops {
1175         /*
1176          * Synchronize the well's hw state to match the current sw state, for
1177          * example enable/disable it based on the current refcount. Called
1178          * during driver init and resume time, possibly after first calling
1179          * the enable/disable handlers.
1180          */
1181         void (*sync_hw)(struct drm_i915_private *dev_priv,
1182                         struct i915_power_well *power_well);
1183         /*
1184          * Enable the well and resources that depend on it (for example
1185          * interrupts located on the well). Called after the 0->1 refcount
1186          * transition.
1187          */
1188         void (*enable)(struct drm_i915_private *dev_priv,
1189                        struct i915_power_well *power_well);
1190         /*
1191          * Disable the well and resources that depend on it. Called after
1192          * the 1->0 refcount transition.
1193          */
1194         void (*disable)(struct drm_i915_private *dev_priv,
1195                         struct i915_power_well *power_well);
1196         /* Returns the hw enabled state. */
1197         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1198                            struct i915_power_well *power_well);
1199 };
1200
1201 /* Power well structure for haswell */
1202 struct i915_power_well {
1203         const char *name;
1204         bool always_on;
1205         /* power well enable/disable usage count */
1206         int count;
1207         /* cached hw enabled state */
1208         bool hw_enabled;
1209         unsigned long domains;
1210         unsigned long data;
1211         const struct i915_power_well_ops *ops;
1212 };
1213
1214 struct i915_power_domains {
1215         /*
1216          * Power wells needed for initialization at driver init and suspend
1217          * time are on. They are kept on until after the first modeset.
1218          */
1219         bool init_power_on;
1220         bool initializing;
1221         int power_well_count;
1222
1223         struct mutex lock;
1224         int domain_use_count[POWER_DOMAIN_NUM];
1225         struct i915_power_well *power_wells;
1226 };
1227
1228 #define MAX_L3_SLICES 2
1229 struct intel_l3_parity {
1230         u32 *remap_info[MAX_L3_SLICES];
1231         struct work_struct error_work;
1232         int which_slice;
1233 };
1234
1235 struct i915_gem_mm {
1236         /** Memory allocator for GTT stolen memory */
1237         struct drm_mm stolen;
1238         /** Protects the usage of the GTT stolen memory allocator. This is
1239          * always the inner lock when overlapping with struct_mutex. */
1240         struct mutex stolen_lock;
1241
1242         /** List of all objects in gtt_space. Used to restore gtt
1243          * mappings on resume */
1244         struct list_head bound_list;
1245         /**
1246          * List of objects which are not bound to the GTT (thus
1247          * are idle and not used by the GPU) but still have
1248          * (presumably uncached) pages still attached.
1249          */
1250         struct list_head unbound_list;
1251
1252         /** Usable portion of the GTT for GEM */
1253         unsigned long stolen_base; /* limited to low memory (32-bit) */
1254
1255         /** PPGTT used for aliasing the PPGTT with the GTT */
1256         struct i915_hw_ppgtt *aliasing_ppgtt;
1257
1258         struct notifier_block oom_notifier;
1259         struct shrinker shrinker;
1260         bool shrinker_no_lock_stealing;
1261
1262         /** LRU list of objects with fence regs on them. */
1263         struct list_head fence_list;
1264
1265         /**
1266          * We leave the user IRQ off as much as possible,
1267          * but this means that requests will finish and never
1268          * be retired once the system goes idle. Set a timer to
1269          * fire periodically while the ring is running. When it
1270          * fires, go retire requests.
1271          */
1272         struct delayed_work retire_work;
1273
1274         /**
1275          * When we detect an idle GPU, we want to turn on
1276          * powersaving features. So once we see that there
1277          * are no more requests outstanding and no more
1278          * arrive within a small period of time, we fire
1279          * off the idle_work.
1280          */
1281         struct delayed_work idle_work;
1282
1283         /**
1284          * Are we in a non-interruptible section of code like
1285          * modesetting?
1286          */
1287         bool interruptible;
1288
1289         /**
1290          * Is the GPU currently considered idle, or busy executing userspace
1291          * requests?  Whilst idle, we attempt to power down the hardware and
1292          * display clocks. In order to reduce the effect on performance, there
1293          * is a slight delay before we do so.
1294          */
1295         bool busy;
1296
1297         /* the indicator for dispatch video commands on two BSD rings */
1298         int bsd_ring_dispatch_index;
1299
1300         /** Bit 6 swizzling required for X tiling */
1301         uint32_t bit_6_swizzle_x;
1302         /** Bit 6 swizzling required for Y tiling */
1303         uint32_t bit_6_swizzle_y;
1304
1305         /* accounting, useful for userland debugging */
1306         spinlock_t object_stat_lock;
1307         size_t object_memory;
1308         u32 object_count;
1309 };
1310
1311 struct drm_i915_error_state_buf {
1312         struct drm_i915_private *i915;
1313         unsigned bytes;
1314         unsigned size;
1315         int err;
1316         u8 *buf;
1317         loff_t start;
1318         loff_t pos;
1319 };
1320
1321 struct i915_error_state_file_priv {
1322         struct drm_device *dev;
1323         struct drm_i915_error_state *error;
1324 };
1325
1326 struct i915_gpu_error {
1327         /* For hangcheck timer */
1328 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1329 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1330         /* Hang gpu twice in this window and your context gets banned */
1331 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1332
1333         struct workqueue_struct *hangcheck_wq;
1334         struct delayed_work hangcheck_work;
1335
1336         /* For reset and error_state handling. */
1337         spinlock_t lock;
1338         /* Protected by the above dev->gpu_error.lock. */
1339         struct drm_i915_error_state *first_error;
1340
1341         unsigned long missed_irq_rings;
1342
1343         /**
1344          * State variable controlling the reset flow and count
1345          *
1346          * This is a counter which gets incremented when reset is triggered,
1347          * and again when reset has been handled. So odd values (lowest bit set)
1348          * means that reset is in progress and even values that
1349          * (reset_counter >> 1):th reset was successfully completed.
1350          *
1351          * If reset is not completed succesfully, the I915_WEDGE bit is
1352          * set meaning that hardware is terminally sour and there is no
1353          * recovery. All waiters on the reset_queue will be woken when
1354          * that happens.
1355          *
1356          * This counter is used by the wait_seqno code to notice that reset
1357          * event happened and it needs to restart the entire ioctl (since most
1358          * likely the seqno it waited for won't ever signal anytime soon).
1359          *
1360          * This is important for lock-free wait paths, where no contended lock
1361          * naturally enforces the correct ordering between the bail-out of the
1362          * waiter and the gpu reset work code.
1363          */
1364         atomic_t reset_counter;
1365
1366 #define I915_RESET_IN_PROGRESS_FLAG     1
1367 #define I915_WEDGED                     (1 << 31)
1368
1369         /**
1370          * Waitqueue to signal when the reset has completed. Used by clients
1371          * that wait for dev_priv->mm.wedged to settle.
1372          */
1373         wait_queue_head_t reset_queue;
1374
1375         /* Userspace knobs for gpu hang simulation;
1376          * combines both a ring mask, and extra flags
1377          */
1378         u32 stop_rings;
1379 #define I915_STOP_RING_ALLOW_BAN       (1 << 31)
1380 #define I915_STOP_RING_ALLOW_WARN      (1 << 30)
1381
1382         /* For missed irq/seqno simulation. */
1383         unsigned int test_irq_rings;
1384
1385         /* Used to prevent gem_check_wedged returning -EAGAIN during gpu reset   */
1386         bool reload_in_reset;
1387 };
1388
1389 enum modeset_restore {
1390         MODESET_ON_LID_OPEN,
1391         MODESET_DONE,
1392         MODESET_SUSPENDED,
1393 };
1394
1395 #define DP_AUX_A 0x40
1396 #define DP_AUX_B 0x10
1397 #define DP_AUX_C 0x20
1398 #define DP_AUX_D 0x30
1399
1400 #define DDC_PIN_B  0x05
1401 #define DDC_PIN_C  0x04
1402 #define DDC_PIN_D  0x06
1403
1404 struct ddi_vbt_port_info {
1405         /*
1406          * This is an index in the HDMI/DVI DDI buffer translation table.
1407          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1408          * populate this field.
1409          */
1410 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1411         uint8_t hdmi_level_shift;
1412
1413         uint8_t supports_dvi:1;
1414         uint8_t supports_hdmi:1;
1415         uint8_t supports_dp:1;
1416
1417         uint8_t alternate_aux_channel;
1418         uint8_t alternate_ddc_pin;
1419
1420         uint8_t dp_boost_level;
1421         uint8_t hdmi_boost_level;
1422 };
1423
1424 enum psr_lines_to_wait {
1425         PSR_0_LINES_TO_WAIT = 0,
1426         PSR_1_LINE_TO_WAIT,
1427         PSR_4_LINES_TO_WAIT,
1428         PSR_8_LINES_TO_WAIT
1429 };
1430
1431 struct intel_vbt_data {
1432         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1433         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1434
1435         /* Feature bits */
1436         unsigned int int_tv_support:1;
1437         unsigned int lvds_dither:1;
1438         unsigned int lvds_vbt:1;
1439         unsigned int int_crt_support:1;
1440         unsigned int lvds_use_ssc:1;
1441         unsigned int display_clock_mode:1;
1442         unsigned int fdi_rx_polarity_inverted:1;
1443         unsigned int has_mipi:1;
1444         int lvds_ssc_freq;
1445         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1446
1447         enum drrs_support_type drrs_type;
1448
1449         /* eDP */
1450         int edp_rate;
1451         int edp_lanes;
1452         int edp_preemphasis;
1453         int edp_vswing;
1454         bool edp_initialized;
1455         bool edp_support;
1456         int edp_bpp;
1457         struct edp_power_seq edp_pps;
1458
1459         struct {
1460                 bool full_link;
1461                 bool require_aux_wakeup;
1462                 int idle_frames;
1463                 enum psr_lines_to_wait lines_to_wait;
1464                 int tp1_wakeup_time;
1465                 int tp2_tp3_wakeup_time;
1466         } psr;
1467
1468         struct {
1469                 u16 pwm_freq_hz;
1470                 bool present;
1471                 bool active_low_pwm;
1472                 u8 min_brightness;      /* min_brightness/255 of max */
1473         } backlight;
1474
1475         /* MIPI DSI */
1476         struct {
1477                 u16 port;
1478                 u16 panel_id;
1479                 struct mipi_config *config;
1480                 struct mipi_pps_data *pps;
1481                 u8 seq_version;
1482                 u32 size;
1483                 u8 *data;
1484                 u8 *sequence[MIPI_SEQ_MAX];
1485         } dsi;
1486
1487         int crt_ddc_pin;
1488
1489         int child_dev_num;
1490         union child_device_config *child_dev;
1491
1492         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1493 };
1494
1495 enum intel_ddb_partitioning {
1496         INTEL_DDB_PART_1_2,
1497         INTEL_DDB_PART_5_6, /* IVB+ */
1498 };
1499
1500 struct intel_wm_level {
1501         bool enable;
1502         uint32_t pri_val;
1503         uint32_t spr_val;
1504         uint32_t cur_val;
1505         uint32_t fbc_val;
1506 };
1507
1508 struct ilk_wm_values {
1509         uint32_t wm_pipe[3];
1510         uint32_t wm_lp[3];
1511         uint32_t wm_lp_spr[3];
1512         uint32_t wm_linetime[3];
1513         bool enable_fbc_wm;
1514         enum intel_ddb_partitioning partitioning;
1515 };
1516
1517 struct vlv_pipe_wm {
1518         uint16_t primary;
1519         uint16_t sprite[2];
1520         uint8_t cursor;
1521 };
1522
1523 struct vlv_sr_wm {
1524         uint16_t plane;
1525         uint8_t cursor;
1526 };
1527
1528 struct vlv_wm_values {
1529         struct vlv_pipe_wm pipe[3];
1530         struct vlv_sr_wm sr;
1531         struct {
1532                 uint8_t cursor;
1533                 uint8_t sprite[2];
1534                 uint8_t primary;
1535         } ddl[3];
1536         uint8_t level;
1537         bool cxsr;
1538 };
1539
1540 struct skl_ddb_entry {
1541         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1542 };
1543
1544 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1545 {
1546         return entry->end - entry->start;
1547 }
1548
1549 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1550                                        const struct skl_ddb_entry *e2)
1551 {
1552         if (e1->start == e2->start && e1->end == e2->end)
1553                 return true;
1554
1555         return false;
1556 }
1557
1558 struct skl_ddb_allocation {
1559         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1560         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1561         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1562 };
1563
1564 struct skl_wm_values {
1565         bool dirty[I915_MAX_PIPES];
1566         struct skl_ddb_allocation ddb;
1567         uint32_t wm_linetime[I915_MAX_PIPES];
1568         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1569         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1570 };
1571
1572 struct skl_wm_level {
1573         bool plane_en[I915_MAX_PLANES];
1574         uint16_t plane_res_b[I915_MAX_PLANES];
1575         uint8_t plane_res_l[I915_MAX_PLANES];
1576 };
1577
1578 /*
1579  * This struct helps tracking the state needed for runtime PM, which puts the
1580  * device in PCI D3 state. Notice that when this happens, nothing on the
1581  * graphics device works, even register access, so we don't get interrupts nor
1582  * anything else.
1583  *
1584  * Every piece of our code that needs to actually touch the hardware needs to
1585  * either call intel_runtime_pm_get or call intel_display_power_get with the
1586  * appropriate power domain.
1587  *
1588  * Our driver uses the autosuspend delay feature, which means we'll only really
1589  * suspend if we stay with zero refcount for a certain amount of time. The
1590  * default value is currently very conservative (see intel_runtime_pm_enable), but
1591  * it can be changed with the standard runtime PM files from sysfs.
1592  *
1593  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1594  * goes back to false exactly before we reenable the IRQs. We use this variable
1595  * to check if someone is trying to enable/disable IRQs while they're supposed
1596  * to be disabled. This shouldn't happen and we'll print some error messages in
1597  * case it happens.
1598  *
1599  * For more, read the Documentation/power/runtime_pm.txt.
1600  */
1601 struct i915_runtime_pm {
1602         bool suspended;
1603         bool irqs_enabled;
1604 };
1605
1606 enum intel_pipe_crc_source {
1607         INTEL_PIPE_CRC_SOURCE_NONE,
1608         INTEL_PIPE_CRC_SOURCE_PLANE1,
1609         INTEL_PIPE_CRC_SOURCE_PLANE2,
1610         INTEL_PIPE_CRC_SOURCE_PF,
1611         INTEL_PIPE_CRC_SOURCE_PIPE,
1612         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1613         INTEL_PIPE_CRC_SOURCE_TV,
1614         INTEL_PIPE_CRC_SOURCE_DP_B,
1615         INTEL_PIPE_CRC_SOURCE_DP_C,
1616         INTEL_PIPE_CRC_SOURCE_DP_D,
1617         INTEL_PIPE_CRC_SOURCE_AUTO,
1618         INTEL_PIPE_CRC_SOURCE_MAX,
1619 };
1620
1621 struct intel_pipe_crc_entry {
1622         uint32_t frame;
1623         uint32_t crc[5];
1624 };
1625
1626 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1627 struct intel_pipe_crc {
1628         spinlock_t lock;
1629         bool opened;            /* exclusive access to the result file */
1630         struct intel_pipe_crc_entry *entries;
1631         enum intel_pipe_crc_source source;
1632         int head, tail;
1633         wait_queue_head_t wq;
1634 };
1635
1636 struct i915_frontbuffer_tracking {
1637         struct mutex lock;
1638
1639         /*
1640          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1641          * scheduled flips.
1642          */
1643         unsigned busy_bits;
1644         unsigned flip_bits;
1645 };
1646
1647 struct i915_wa_reg {
1648         i915_reg_t addr;
1649         u32 value;
1650         /* bitmask representing WA bits */
1651         u32 mask;
1652 };
1653
1654 #define I915_MAX_WA_REGS 16
1655
1656 struct i915_workarounds {
1657         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1658         u32 count;
1659 };
1660
1661 struct i915_virtual_gpu {
1662         bool active;
1663 };
1664
1665 struct i915_execbuffer_params {
1666         struct drm_device               *dev;
1667         struct drm_file                 *file;
1668         uint32_t                        dispatch_flags;
1669         uint32_t                        args_batch_start_offset;
1670         uint64_t                        batch_obj_vm_offset;
1671         struct intel_engine_cs          *ring;
1672         struct drm_i915_gem_object      *batch_obj;
1673         struct intel_context            *ctx;
1674         struct drm_i915_gem_request     *request;
1675 };
1676
1677 /* used in computing the new watermarks state */
1678 struct intel_wm_config {
1679         unsigned int num_pipes_active;
1680         bool sprites_enabled;
1681         bool sprites_scaled;
1682 };
1683
1684 struct drm_i915_private {
1685         struct drm_device *dev;
1686         struct kmem_cache *objects;
1687         struct kmem_cache *vmas;
1688         struct kmem_cache *requests;
1689
1690         const struct intel_device_info info;
1691
1692         int relative_constants_mode;
1693
1694         void __iomem *regs;
1695
1696         struct intel_uncore uncore;
1697
1698         struct i915_virtual_gpu vgpu;
1699
1700         struct intel_guc guc;
1701
1702         struct intel_csr csr;
1703
1704         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1705
1706         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1707          * controller on different i2c buses. */
1708         struct mutex gmbus_mutex;
1709
1710         /**
1711          * Base address of the gmbus and gpio block.
1712          */
1713         uint32_t gpio_mmio_base;
1714
1715         /* MMIO base address for MIPI regs */
1716         uint32_t mipi_mmio_base;
1717
1718         uint32_t psr_mmio_base;
1719
1720         wait_queue_head_t gmbus_wait_queue;
1721
1722         struct pci_dev *bridge_dev;
1723         struct intel_engine_cs ring[I915_NUM_RINGS];
1724         struct drm_i915_gem_object *semaphore_obj;
1725         uint32_t last_seqno, next_seqno;
1726
1727         struct drm_dma_handle *status_page_dmah;
1728         struct resource mch_res;
1729
1730         /* protects the irq masks */
1731         spinlock_t irq_lock;
1732
1733         /* protects the mmio flip data */
1734         spinlock_t mmio_flip_lock;
1735
1736         bool display_irqs_enabled;
1737
1738         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1739         struct pm_qos_request pm_qos;
1740
1741         /* Sideband mailbox protection */
1742         struct mutex sb_lock;
1743
1744         /** Cached value of IMR to avoid reads in updating the bitfield */
1745         union {
1746                 u32 irq_mask;
1747                 u32 de_irq_mask[I915_MAX_PIPES];
1748         };
1749         u32 gt_irq_mask;
1750         u32 pm_irq_mask;
1751         u32 pm_rps_events;
1752         u32 pipestat_irq_mask[I915_MAX_PIPES];
1753
1754         struct i915_hotplug hotplug;
1755         struct i915_fbc fbc;
1756         struct i915_drrs drrs;
1757         struct intel_opregion opregion;
1758         struct intel_vbt_data vbt;
1759
1760         bool preserve_bios_swizzle;
1761
1762         /* overlay */
1763         struct intel_overlay *overlay;
1764
1765         /* backlight registers and fields in struct intel_panel */
1766         struct mutex backlight_lock;
1767
1768         /* LVDS info */
1769         bool no_aux_handshake;
1770
1771         /* protects panel power sequencer state */
1772         struct mutex pps_mutex;
1773
1774         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1775         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
1776         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1777
1778         unsigned int fsb_freq, mem_freq, is_ddr3;
1779         unsigned int skl_boot_cdclk;
1780         unsigned int cdclk_freq, max_cdclk_freq;
1781         unsigned int max_dotclk_freq;
1782         unsigned int hpll_freq;
1783         unsigned int czclk_freq;
1784
1785         /**
1786          * wq - Driver workqueue for GEM.
1787          *
1788          * NOTE: Work items scheduled here are not allowed to grab any modeset
1789          * locks, for otherwise the flushing done in the pageflip code will
1790          * result in deadlocks.
1791          */
1792         struct workqueue_struct *wq;
1793
1794         /* Display functions */
1795         struct drm_i915_display_funcs display;
1796
1797         /* PCH chipset type */
1798         enum intel_pch pch_type;
1799         unsigned short pch_id;
1800
1801         unsigned long quirks;
1802
1803         enum modeset_restore modeset_restore;
1804         struct mutex modeset_restore_lock;
1805
1806         struct list_head vm_list; /* Global list of all address spaces */
1807         struct i915_gtt gtt; /* VM representing the global address space */
1808
1809         struct i915_gem_mm mm;
1810         DECLARE_HASHTABLE(mm_structs, 7);
1811         struct mutex mm_lock;
1812
1813         /* Kernel Modesetting */
1814
1815         struct sdvo_device_mapping sdvo_mappings[2];
1816
1817         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1818         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1819         wait_queue_head_t pending_flip_queue;
1820
1821 #ifdef CONFIG_DEBUG_FS
1822         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1823 #endif
1824
1825         int num_shared_dpll;
1826         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1827         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1828
1829         struct i915_workarounds workarounds;
1830
1831         /* Reclocking support */
1832         bool render_reclock_avail;
1833
1834         struct i915_frontbuffer_tracking fb_tracking;
1835
1836         u16 orig_clock;
1837
1838         bool mchbar_need_disable;
1839
1840         struct intel_l3_parity l3_parity;
1841
1842         /* Cannot be determined by PCIID. You must always read a register. */
1843         size_t ellc_size;
1844
1845         /* gen6+ rps state */
1846         struct intel_gen6_power_mgmt rps;
1847
1848         /* ilk-only ips/rps state. Everything in here is protected by the global
1849          * mchdev_lock in intel_pm.c */
1850         struct intel_ilk_power_mgmt ips;
1851
1852         struct i915_power_domains power_domains;
1853
1854         struct i915_psr psr;
1855
1856         struct i915_gpu_error gpu_error;
1857
1858         struct drm_i915_gem_object *vlv_pctx;
1859
1860 #ifdef CONFIG_DRM_FBDEV_EMULATION
1861         /* list of fbdev register on this device */
1862         struct intel_fbdev *fbdev;
1863         struct work_struct fbdev_suspend_work;
1864 #endif
1865
1866         struct drm_property *broadcast_rgb_property;
1867         struct drm_property *force_audio_property;
1868
1869         /* hda/i915 audio component */
1870         struct i915_audio_component *audio_component;
1871         bool audio_component_registered;
1872         /**
1873          * av_mutex - mutex for audio/video sync
1874          *
1875          */
1876         struct mutex av_mutex;
1877
1878         uint32_t hw_context_size;
1879         struct list_head context_list;
1880
1881         u32 fdi_rx_config;
1882
1883         u32 chv_phy_control;
1884
1885         u32 suspend_count;
1886         struct i915_suspend_saved_registers regfile;
1887         struct vlv_s0ix_state vlv_s0ix_state;
1888
1889         struct {
1890                 /*
1891                  * Raw watermark latency values:
1892                  * in 0.1us units for WM0,
1893                  * in 0.5us units for WM1+.
1894                  */
1895                 /* primary */
1896                 uint16_t pri_latency[5];
1897                 /* sprite */
1898                 uint16_t spr_latency[5];
1899                 /* cursor */
1900                 uint16_t cur_latency[5];
1901                 /*
1902                  * Raw watermark memory latency values
1903                  * for SKL for all 8 levels
1904                  * in 1us units.
1905                  */
1906                 uint16_t skl_latency[8];
1907
1908                 /* Committed wm config */
1909                 struct intel_wm_config config;
1910
1911                 /*
1912                  * The skl_wm_values structure is a bit too big for stack
1913                  * allocation, so we keep the staging struct where we store
1914                  * intermediate results here instead.
1915                  */
1916                 struct skl_wm_values skl_results;
1917
1918                 /* current hardware state */
1919                 union {
1920                         struct ilk_wm_values hw;
1921                         struct skl_wm_values skl_hw;
1922                         struct vlv_wm_values vlv;
1923                 };
1924
1925                 uint8_t max_level;
1926         } wm;
1927
1928         struct i915_runtime_pm pm;
1929
1930         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
1931         struct {
1932                 int (*execbuf_submit)(struct i915_execbuffer_params *params,
1933                                       struct drm_i915_gem_execbuffer2 *args,
1934                                       struct list_head *vmas);
1935                 int (*init_rings)(struct drm_device *dev);
1936                 void (*cleanup_ring)(struct intel_engine_cs *ring);
1937                 void (*stop_ring)(struct intel_engine_cs *ring);
1938         } gt;
1939
1940         bool edp_low_vswing;
1941
1942         /* perform PHY state sanity checks? */
1943         bool chv_phy_assert[2];
1944
1945         /*
1946          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
1947          * will be rejected. Instead look for a better place.
1948          */
1949 };
1950
1951 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1952 {
1953         return dev->dev_private;
1954 }
1955
1956 static inline struct drm_i915_private *dev_to_i915(struct device *dev)
1957 {
1958         return to_i915(dev_get_drvdata(dev));
1959 }
1960
1961 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
1962 {
1963         return container_of(guc, struct drm_i915_private, guc);
1964 }
1965
1966 /* Iterate over initialised rings */
1967 #define for_each_ring(ring__, dev_priv__, i__) \
1968         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1969                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
1970
1971 enum hdmi_force_audio {
1972         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1973         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1974         HDMI_AUDIO_AUTO,                /* trust EDID */
1975         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1976 };
1977
1978 #define I915_GTT_OFFSET_NONE ((u32)-1)
1979
1980 struct drm_i915_gem_object_ops {
1981         /* Interface between the GEM object and its backing storage.
1982          * get_pages() is called once prior to the use of the associated set
1983          * of pages before to binding them into the GTT, and put_pages() is
1984          * called after we no longer need them. As we expect there to be
1985          * associated cost with migrating pages between the backing storage
1986          * and making them available for the GPU (e.g. clflush), we may hold
1987          * onto the pages after they are no longer referenced by the GPU
1988          * in case they may be used again shortly (for example migrating the
1989          * pages to a different memory domain within the GTT). put_pages()
1990          * will therefore most likely be called when the object itself is
1991          * being released or under memory pressure (where we attempt to
1992          * reap pages for the shrinker).
1993          */
1994         int (*get_pages)(struct drm_i915_gem_object *);
1995         void (*put_pages)(struct drm_i915_gem_object *);
1996         int (*dmabuf_export)(struct drm_i915_gem_object *);
1997         void (*release)(struct drm_i915_gem_object *);
1998 };
1999
2000 /*
2001  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2002  * considered to be the frontbuffer for the given plane interface-wise. This
2003  * doesn't mean that the hw necessarily already scans it out, but that any
2004  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2005  *
2006  * We have one bit per pipe and per scanout plane type.
2007  */
2008 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2009 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2010 #define INTEL_FRONTBUFFER_BITS \
2011         (INTEL_FRONTBUFFER_BITS_PER_PIPE * I915_MAX_PIPES)
2012 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2013         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2014 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2015         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2016 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2017         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2018 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2019         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2020 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2021         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2022
2023 struct drm_i915_gem_object {
2024         struct drm_gem_object base;
2025
2026         const struct drm_i915_gem_object_ops *ops;
2027
2028         /** List of VMAs backed by this object */
2029         struct list_head vma_list;
2030
2031         /** Stolen memory for this object, instead of being backed by shmem. */
2032         struct drm_mm_node *stolen;
2033         struct list_head global_list;
2034
2035         struct list_head ring_list[I915_NUM_RINGS];
2036         /** Used in execbuf to temporarily hold a ref */
2037         struct list_head obj_exec_link;
2038
2039         struct list_head batch_pool_link;
2040
2041         /**
2042          * This is set if the object is on the active lists (has pending
2043          * rendering and so a non-zero seqno), and is not set if it i s on
2044          * inactive (ready to be unbound) list.
2045          */
2046         unsigned int active:I915_NUM_RINGS;
2047
2048         /**
2049          * This is set if the object has been written to since last bound
2050          * to the GTT
2051          */
2052         unsigned int dirty:1;
2053
2054         /**
2055          * Fence register bits (if any) for this object.  Will be set
2056          * as needed when mapped into the GTT.
2057          * Protected by dev->struct_mutex.
2058          */
2059         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
2060
2061         /**
2062          * Advice: are the backing pages purgeable?
2063          */
2064         unsigned int madv:2;
2065
2066         /**
2067          * Current tiling mode for the object.
2068          */
2069         unsigned int tiling_mode:2;
2070         /**
2071          * Whether the tiling parameters for the currently associated fence
2072          * register have changed. Note that for the purposes of tracking
2073          * tiling changes we also treat the unfenced register, the register
2074          * slot that the object occupies whilst it executes a fenced
2075          * command (such as BLT on gen2/3), as a "fence".
2076          */
2077         unsigned int fence_dirty:1;
2078
2079         /**
2080          * Is the object at the current location in the gtt mappable and
2081          * fenceable? Used to avoid costly recalculations.
2082          */
2083         unsigned int map_and_fenceable:1;
2084
2085         /**
2086          * Whether the current gtt mapping needs to be mappable (and isn't just
2087          * mappable by accident). Track pin and fault separate for a more
2088          * accurate mappable working set.
2089          */
2090         unsigned int fault_mappable:1;
2091
2092         /*
2093          * Is the object to be mapped as read-only to the GPU
2094          * Only honoured if hardware has relevant pte bit
2095          */
2096         unsigned long gt_ro:1;
2097         unsigned int cache_level:3;
2098         unsigned int cache_dirty:1;
2099
2100         unsigned int frontbuffer_bits:INTEL_FRONTBUFFER_BITS;
2101
2102         unsigned int pin_display;
2103
2104         struct sg_table *pages;
2105         int pages_pin_count;
2106         struct get_page {
2107                 struct scatterlist *sg;
2108                 int last;
2109         } get_page;
2110
2111         /* prime dma-buf support */
2112         void *dma_buf_vmapping;
2113         int vmapping_count;
2114
2115         /** Breadcrumb of last rendering to the buffer.
2116          * There can only be one writer, but we allow for multiple readers.
2117          * If there is a writer that necessarily implies that all other
2118          * read requests are complete - but we may only be lazily clearing
2119          * the read requests. A read request is naturally the most recent
2120          * request on a ring, so we may have two different write and read
2121          * requests on one ring where the write request is older than the
2122          * read request. This allows for the CPU to read from an active
2123          * buffer by only waiting for the write to complete.
2124          * */
2125         struct drm_i915_gem_request *last_read_req[I915_NUM_RINGS];
2126         struct drm_i915_gem_request *last_write_req;
2127         /** Breadcrumb of last fenced GPU access to the buffer. */
2128         struct drm_i915_gem_request *last_fenced_req;
2129
2130         /** Current tiling stride for the object, if it's tiled. */
2131         uint32_t stride;
2132
2133         /** References from framebuffers, locks out tiling changes. */
2134         unsigned long framebuffer_references;
2135
2136         /** Record of address bit 17 of each page at last unbind. */
2137         unsigned long *bit_17;
2138
2139         union {
2140                 /** for phy allocated objects */
2141                 struct drm_dma_handle *phys_handle;
2142
2143                 struct i915_gem_userptr {
2144                         uintptr_t ptr;
2145                         unsigned read_only :1;
2146                         unsigned workers :4;
2147 #define I915_GEM_USERPTR_MAX_WORKERS 15
2148
2149                         struct i915_mm_struct *mm;
2150                         struct i915_mmu_object *mmu_object;
2151                         struct work_struct *work;
2152                 } userptr;
2153         };
2154 };
2155 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
2156
2157 void i915_gem_track_fb(struct drm_i915_gem_object *old,
2158                        struct drm_i915_gem_object *new,
2159                        unsigned frontbuffer_bits);
2160
2161 /**
2162  * Request queue structure.
2163  *
2164  * The request queue allows us to note sequence numbers that have been emitted
2165  * and may be associated with active buffers to be retired.
2166  *
2167  * By keeping this list, we can avoid having to do questionable sequence
2168  * number comparisons on buffer last_read|write_seqno. It also allows an
2169  * emission time to be associated with the request for tracking how far ahead
2170  * of the GPU the submission is.
2171  *
2172  * The requests are reference counted, so upon creation they should have an
2173  * initial reference taken using kref_init
2174  */
2175 struct drm_i915_gem_request {
2176         struct kref ref;
2177
2178         /** On Which ring this request was generated */
2179         struct drm_i915_private *i915;
2180         struct intel_engine_cs *ring;
2181
2182         /** GEM sequence number associated with this request. */
2183         uint32_t seqno;
2184
2185         /** Position in the ringbuffer of the start of the request */
2186         u32 head;
2187
2188         /**
2189          * Position in the ringbuffer of the start of the postfix.
2190          * This is required to calculate the maximum available ringbuffer
2191          * space without overwriting the postfix.
2192          */
2193          u32 postfix;
2194
2195         /** Position in the ringbuffer of the end of the whole request */
2196         u32 tail;
2197
2198         /**
2199          * Context and ring buffer related to this request
2200          * Contexts are refcounted, so when this request is associated with a
2201          * context, we must increment the context's refcount, to guarantee that
2202          * it persists while any request is linked to it. Requests themselves
2203          * are also refcounted, so the request will only be freed when the last
2204          * reference to it is dismissed, and the code in
2205          * i915_gem_request_free() will then decrement the refcount on the
2206          * context.
2207          */
2208         struct intel_context *ctx;
2209         struct intel_ringbuffer *ringbuf;
2210
2211         /** Batch buffer related to this request if any (used for
2212             error state dump only) */
2213         struct drm_i915_gem_object *batch_obj;
2214
2215         /** Time at which this request was emitted, in jiffies. */
2216         unsigned long emitted_jiffies;
2217
2218         /** global list entry for this request */
2219         struct list_head list;
2220
2221         struct drm_i915_file_private *file_priv;
2222         /** file_priv list entry for this request */
2223         struct list_head client_list;
2224
2225         /** process identifier submitting this request */
2226         struct pid *pid;
2227
2228         /**
2229          * The ELSP only accepts two elements at a time, so we queue
2230          * context/tail pairs on a given queue (ring->execlist_queue) until the
2231          * hardware is available. The queue serves a double purpose: we also use
2232          * it to keep track of the up to 2 contexts currently in the hardware
2233          * (usually one in execution and the other queued up by the GPU): We
2234          * only remove elements from the head of the queue when the hardware
2235          * informs us that an element has been completed.
2236          *
2237          * All accesses to the queue are mediated by a spinlock
2238          * (ring->execlist_lock).
2239          */
2240
2241         /** Execlist link in the submission queue.*/
2242         struct list_head execlist_link;
2243
2244         /** Execlists no. of times this request has been sent to the ELSP */
2245         int elsp_submitted;
2246
2247 };
2248
2249 int i915_gem_request_alloc(struct intel_engine_cs *ring,
2250                            struct intel_context *ctx,
2251                            struct drm_i915_gem_request **req_out);
2252 void i915_gem_request_cancel(struct drm_i915_gem_request *req);
2253 void i915_gem_request_free(struct kref *req_ref);
2254 int i915_gem_request_add_to_client(struct drm_i915_gem_request *req,
2255                                    struct drm_file *file);
2256
2257 static inline uint32_t
2258 i915_gem_request_get_seqno(struct drm_i915_gem_request *req)
2259 {
2260         return req ? req->seqno : 0;
2261 }
2262
2263 static inline struct intel_engine_cs *
2264 i915_gem_request_get_ring(struct drm_i915_gem_request *req)
2265 {
2266         return req ? req->ring : NULL;
2267 }
2268
2269 static inline struct drm_i915_gem_request *
2270 i915_gem_request_reference(struct drm_i915_gem_request *req)
2271 {
2272         if (req)
2273                 kref_get(&req->ref);
2274         return req;
2275 }
2276
2277 static inline void
2278 i915_gem_request_unreference(struct drm_i915_gem_request *req)
2279 {
2280         WARN_ON(!mutex_is_locked(&req->ring->dev->struct_mutex));
2281         kref_put(&req->ref, i915_gem_request_free);
2282 }
2283
2284 static inline void
2285 i915_gem_request_unreference__unlocked(struct drm_i915_gem_request *req)
2286 {
2287         struct drm_device *dev;
2288
2289         if (!req)
2290                 return;
2291
2292         dev = req->ring->dev;
2293         if (kref_put_mutex(&req->ref, i915_gem_request_free, &dev->struct_mutex))
2294                 mutex_unlock(&dev->struct_mutex);
2295 }
2296
2297 static inline void i915_gem_request_assign(struct drm_i915_gem_request **pdst,
2298                                            struct drm_i915_gem_request *src)
2299 {
2300         if (src)
2301                 i915_gem_request_reference(src);
2302
2303         if (*pdst)
2304                 i915_gem_request_unreference(*pdst);
2305
2306         *pdst = src;
2307 }
2308
2309 /*
2310  * XXX: i915_gem_request_completed should be here but currently needs the
2311  * definition of i915_seqno_passed() which is below. It will be moved in
2312  * a later patch when the call to i915_seqno_passed() is obsoleted...
2313  */
2314
2315 /*
2316  * A command that requires special handling by the command parser.
2317  */
2318 struct drm_i915_cmd_descriptor {
2319         /*
2320          * Flags describing how the command parser processes the command.
2321          *
2322          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2323          *                 a length mask if not set
2324          * CMD_DESC_SKIP: The command is allowed but does not follow the
2325          *                standard length encoding for the opcode range in
2326          *                which it falls
2327          * CMD_DESC_REJECT: The command is never allowed
2328          * CMD_DESC_REGISTER: The command should be checked against the
2329          *                    register whitelist for the appropriate ring
2330          * CMD_DESC_MASTER: The command is allowed if the submitting process
2331          *                  is the DRM master
2332          */
2333         u32 flags;
2334 #define CMD_DESC_FIXED    (1<<0)
2335 #define CMD_DESC_SKIP     (1<<1)
2336 #define CMD_DESC_REJECT   (1<<2)
2337 #define CMD_DESC_REGISTER (1<<3)
2338 #define CMD_DESC_BITMASK  (1<<4)
2339 #define CMD_DESC_MASTER   (1<<5)
2340
2341         /*
2342          * The command's unique identification bits and the bitmask to get them.
2343          * This isn't strictly the opcode field as defined in the spec and may
2344          * also include type, subtype, and/or subop fields.
2345          */
2346         struct {
2347                 u32 value;
2348                 u32 mask;
2349         } cmd;
2350
2351         /*
2352          * The command's length. The command is either fixed length (i.e. does
2353          * not include a length field) or has a length field mask. The flag
2354          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2355          * a length mask. All command entries in a command table must include
2356          * length information.
2357          */
2358         union {
2359                 u32 fixed;
2360                 u32 mask;
2361         } length;
2362
2363         /*
2364          * Describes where to find a register address in the command to check
2365          * against the ring's register whitelist. Only valid if flags has the
2366          * CMD_DESC_REGISTER bit set.
2367          *
2368          * A non-zero step value implies that the command may access multiple
2369          * registers in sequence (e.g. LRI), in that case step gives the
2370          * distance in dwords between individual offset fields.
2371          */
2372         struct {
2373                 u32 offset;
2374                 u32 mask;
2375                 u32 step;
2376         } reg;
2377
2378 #define MAX_CMD_DESC_BITMASKS 3
2379         /*
2380          * Describes command checks where a particular dword is masked and
2381          * compared against an expected value. If the command does not match
2382          * the expected value, the parser rejects it. Only valid if flags has
2383          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2384          * are valid.
2385          *
2386          * If the check specifies a non-zero condition_mask then the parser
2387          * only performs the check when the bits specified by condition_mask
2388          * are non-zero.
2389          */
2390         struct {
2391                 u32 offset;
2392                 u32 mask;
2393                 u32 expected;
2394                 u32 condition_offset;
2395                 u32 condition_mask;
2396         } bits[MAX_CMD_DESC_BITMASKS];
2397 };
2398
2399 /*
2400  * A table of commands requiring special handling by the command parser.
2401  *
2402  * Each ring has an array of tables. Each table consists of an array of command
2403  * descriptors, which must be sorted with command opcodes in ascending order.
2404  */
2405 struct drm_i915_cmd_table {
2406         const struct drm_i915_cmd_descriptor *table;
2407         int count;
2408 };
2409
2410 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2411 #define __I915__(p) ({ \
2412         struct drm_i915_private *__p; \
2413         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2414                 __p = (struct drm_i915_private *)p; \
2415         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2416                 __p = to_i915((struct drm_device *)p); \
2417         else \
2418                 BUILD_BUG(); \
2419         __p; \
2420 })
2421 #define INTEL_INFO(p)   (&__I915__(p)->info)
2422 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2423 #define INTEL_REVID(p)  (__I915__(p)->dev->pdev->revision)
2424
2425 #define REVID_FOREVER           0xff
2426 /*
2427  * Return true if revision is in range [since,until] inclusive.
2428  *
2429  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2430  */
2431 #define IS_REVID(p, since, until) \
2432         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2433
2434 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2435 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2436 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2437 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2438 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2439 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2440 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2441 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2442 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2443 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2444 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2445 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2446 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2447 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2448 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2449 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2450 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2451 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2452 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2453                                  INTEL_DEVID(dev) == 0x0152 || \
2454                                  INTEL_DEVID(dev) == 0x015a)
2455 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2456 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2457 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2458 #define IS_BROADWELL(dev)       (!INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2459 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2460 #define IS_BROXTON(dev)         (INTEL_INFO(dev)->is_broxton)
2461 #define IS_KABYLAKE(dev)        (INTEL_INFO(dev)->is_kabylake)
2462 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2463 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2464                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2465 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2466                                  ((INTEL_DEVID(dev) & 0xf) == 0x6 ||    \
2467                                  (INTEL_DEVID(dev) & 0xf) == 0xb ||     \
2468                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2469 /* ULX machines are also considered ULT. */
2470 #define IS_BDW_ULX(dev)         (IS_BROADWELL(dev) && \
2471                                  (INTEL_DEVID(dev) & 0xf) == 0xe)
2472 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2473                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2474 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2475                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2476 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2477                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2478 /* ULX machines are also considered ULT. */
2479 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2480                                  INTEL_DEVID(dev) == 0x0A1E)
2481 #define IS_SKL_ULT(dev)         (INTEL_DEVID(dev) == 0x1906 || \
2482                                  INTEL_DEVID(dev) == 0x1913 || \
2483                                  INTEL_DEVID(dev) == 0x1916 || \
2484                                  INTEL_DEVID(dev) == 0x1921 || \
2485                                  INTEL_DEVID(dev) == 0x1926)
2486 #define IS_SKL_ULX(dev)         (INTEL_DEVID(dev) == 0x190E || \
2487                                  INTEL_DEVID(dev) == 0x1915 || \
2488                                  INTEL_DEVID(dev) == 0x191E)
2489 #define IS_SKL_GT3(dev)         (IS_SKYLAKE(dev) && \
2490                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2491 #define IS_SKL_GT4(dev)         (IS_SKYLAKE(dev) && \
2492                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0030)
2493
2494 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2495
2496 #define SKL_REVID_A0            0x0
2497 #define SKL_REVID_B0            0x1
2498 #define SKL_REVID_C0            0x2
2499 #define SKL_REVID_D0            0x3
2500 #define SKL_REVID_E0            0x4
2501 #define SKL_REVID_F0            0x5
2502
2503 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2504
2505 #define BXT_REVID_A0            0x0
2506 #define BXT_REVID_A1            0x1
2507 #define BXT_REVID_B0            0x3
2508 #define BXT_REVID_C0            0x9
2509
2510 #define IS_BXT_REVID(p, since, until) (IS_BROXTON(p) && IS_REVID(p, since, until))
2511
2512 /*
2513  * The genX designation typically refers to the render engine, so render
2514  * capability related checks should use IS_GEN, while display and other checks
2515  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2516  * chips, etc.).
2517  */
2518 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
2519 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
2520 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
2521 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
2522 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
2523 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
2524 #define IS_GEN8(dev)    (INTEL_INFO(dev)->gen == 8)
2525 #define IS_GEN9(dev)    (INTEL_INFO(dev)->gen == 9)
2526
2527 #define RENDER_RING             (1<<RCS)
2528 #define BSD_RING                (1<<VCS)
2529 #define BLT_RING                (1<<BCS)
2530 #define VEBOX_RING              (1<<VECS)
2531 #define BSD2_RING               (1<<VCS2)
2532 #define HAS_BSD(dev)            (INTEL_INFO(dev)->ring_mask & BSD_RING)
2533 #define HAS_BSD2(dev)           (INTEL_INFO(dev)->ring_mask & BSD2_RING)
2534 #define HAS_BLT(dev)            (INTEL_INFO(dev)->ring_mask & BLT_RING)
2535 #define HAS_VEBOX(dev)          (INTEL_INFO(dev)->ring_mask & VEBOX_RING)
2536 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2537 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2538                                  __I915__(dev)->ellc_size)
2539 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
2540
2541 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
2542 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->gen >= 8)
2543 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2544 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2545 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2546
2547 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2548 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2549
2550 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2551 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2552 /*
2553  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2554  * even when in MSI mode. This results in spurious interrupt warnings if the
2555  * legacy irq no. is shared with another device. The kernel then disables that
2556  * interrupt source and so prevents the other device from working properly.
2557  */
2558 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2559 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2560
2561 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2562  * rows, which changed the alignment requirements and fence programming.
2563  */
2564 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2565                                                       IS_I915GM(dev)))
2566 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2567 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2568
2569 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2570 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2571 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2572
2573 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2574
2575 #define HAS_DP_MST(dev)         (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2576                                  INTEL_INFO(dev)->gen >= 9)
2577
2578 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2579 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2580 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2581                                  IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev) || \
2582                                  IS_SKYLAKE(dev) || IS_KABYLAKE(dev))
2583 #define HAS_RUNTIME_PM(dev)     (IS_GEN6(dev) || IS_HASWELL(dev) || \
2584                                  IS_BROADWELL(dev) || IS_VALLEYVIEW(dev) || \
2585                                  IS_SKYLAKE(dev) || IS_KABYLAKE(dev))
2586 #define HAS_RC6(dev)            (INTEL_INFO(dev)->gen >= 6)
2587 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->gen == 6 || IS_IVYBRIDGE(dev))
2588
2589 #define HAS_CSR(dev)    (IS_GEN9(dev))
2590
2591 #define HAS_GUC_UCODE(dev)      (IS_GEN9(dev))
2592 #define HAS_GUC_SCHED(dev)      (IS_GEN9(dev))
2593
2594 #define HAS_RESOURCE_STREAMER(dev) (IS_HASWELL(dev) || \
2595                                     INTEL_INFO(dev)->gen >= 8)
2596
2597 #define HAS_CORE_RING_FREQ(dev) (INTEL_INFO(dev)->gen >= 6 && \
2598                                  !IS_VALLEYVIEW(dev) && !IS_BROXTON(dev))
2599
2600 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2601 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2602 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2603 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2604 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2605 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2606 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2607 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2608 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2609
2610 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2611 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2612 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2613 #define HAS_PCH_LPT_LP(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2614 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2615 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2616 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2617 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2618
2619 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->gen < 5 || IS_VALLEYVIEW(dev))
2620
2621 /* DPF == dynamic parity feature */
2622 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
2623 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2624
2625 #define GT_FREQUENCY_MULTIPLIER 50
2626 #define GEN9_FREQ_SCALER 3
2627
2628 #include "i915_trace.h"
2629
2630 extern const struct drm_ioctl_desc i915_ioctls[];
2631 extern int i915_max_ioctl;
2632
2633 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2634 extern int i915_resume_switcheroo(struct drm_device *dev);
2635
2636 /* i915_params.c */
2637 struct i915_params {
2638         int modeset;
2639         int panel_ignore_lid;
2640         int semaphores;
2641         int lvds_channel_mode;
2642         int panel_use_ssc;
2643         int vbt_sdvo_panel_type;
2644         int enable_rc6;
2645         int enable_dc;
2646         int enable_fbc;
2647         int enable_ppgtt;
2648         int enable_execlists;
2649         int enable_psr;
2650         unsigned int preliminary_hw_support;
2651         int disable_power_well;
2652         int enable_ips;
2653         int invert_brightness;
2654         int enable_cmd_parser;
2655         /* leave bools at the end to not create holes */
2656         bool enable_hangcheck;
2657         bool prefault_disable;
2658         bool load_detect_test;
2659         bool reset;
2660         bool disable_display;
2661         bool disable_vtd_wa;
2662         bool enable_guc_submission;
2663         int guc_log_level;
2664         int use_mmio_flip;
2665         int mmio_debug;
2666         bool verbose_state_checks;
2667         bool nuclear_pageflip;
2668         int edp_vswing;
2669 };
2670 extern struct i915_params i915 __read_mostly;
2671
2672                                 /* i915_dma.c */
2673 extern int i915_driver_load(struct drm_device *, unsigned long flags);
2674 extern int i915_driver_unload(struct drm_device *);
2675 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file);
2676 extern void i915_driver_lastclose(struct drm_device * dev);
2677 extern void i915_driver_preclose(struct drm_device *dev,
2678                                  struct drm_file *file);
2679 extern void i915_driver_postclose(struct drm_device *dev,
2680                                   struct drm_file *file);
2681 #ifdef CONFIG_COMPAT
2682 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2683                               unsigned long arg);
2684 #endif
2685 extern int intel_gpu_reset(struct drm_device *dev);
2686 extern bool intel_has_gpu_reset(struct drm_device *dev);
2687 extern int i915_reset(struct drm_device *dev);
2688 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2689 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2690 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2691 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2692 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2693
2694 /* intel_hotplug.c */
2695 void intel_hpd_irq_handler(struct drm_device *dev, u32 pin_mask, u32 long_mask);
2696 void intel_hpd_init(struct drm_i915_private *dev_priv);
2697 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2698 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2699 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2700
2701 /* i915_irq.c */
2702 void i915_queue_hangcheck(struct drm_device *dev);
2703 __printf(3, 4)
2704 void i915_handle_error(struct drm_device *dev, bool wedged,
2705                        const char *fmt, ...);
2706
2707 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2708 int intel_irq_install(struct drm_i915_private *dev_priv);
2709 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2710
2711 extern void intel_uncore_sanitize(struct drm_device *dev);
2712 extern void intel_uncore_early_sanitize(struct drm_device *dev,
2713                                         bool restore_forcewake);
2714 extern void intel_uncore_init(struct drm_device *dev);
2715 extern void intel_uncore_check_errors(struct drm_device *dev);
2716 extern void intel_uncore_fini(struct drm_device *dev);
2717 extern void intel_uncore_forcewake_reset(struct drm_device *dev, bool restore);
2718 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2719 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2720                                 enum forcewake_domains domains);
2721 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2722                                 enum forcewake_domains domains);
2723 /* Like above but the caller must manage the uncore.lock itself.
2724  * Must be used with I915_READ_FW and friends.
2725  */
2726 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2727                                         enum forcewake_domains domains);
2728 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2729                                         enum forcewake_domains domains);
2730 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2731 static inline bool intel_vgpu_active(struct drm_device *dev)
2732 {
2733         return to_i915(dev)->vgpu.active;
2734 }
2735
2736 void
2737 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2738                      u32 status_mask);
2739
2740 void
2741 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2742                       u32 status_mask);
2743
2744 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2745 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2746 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
2747                                    uint32_t mask,
2748                                    uint32_t bits);
2749 void
2750 ironlake_enable_display_irq(struct drm_i915_private *dev_priv, u32 mask);
2751 void
2752 ironlake_disable_display_irq(struct drm_i915_private *dev_priv, u32 mask);
2753 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
2754                                   uint32_t interrupt_mask,
2755                                   uint32_t enabled_irq_mask);
2756 #define ibx_enable_display_interrupt(dev_priv, bits) \
2757         ibx_display_interrupt_update((dev_priv), (bits), (bits))
2758 #define ibx_disable_display_interrupt(dev_priv, bits) \
2759         ibx_display_interrupt_update((dev_priv), (bits), 0)
2760
2761 /* i915_gem.c */
2762 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
2763                           struct drm_file *file_priv);
2764 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
2765                          struct drm_file *file_priv);
2766 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
2767                           struct drm_file *file_priv);
2768 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
2769                         struct drm_file *file_priv);
2770 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
2771                         struct drm_file *file_priv);
2772 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
2773                               struct drm_file *file_priv);
2774 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
2775                              struct drm_file *file_priv);
2776 void i915_gem_execbuffer_move_to_active(struct list_head *vmas,
2777                                         struct drm_i915_gem_request *req);
2778 void i915_gem_execbuffer_retire_commands(struct i915_execbuffer_params *params);
2779 int i915_gem_ringbuffer_submission(struct i915_execbuffer_params *params,
2780                                    struct drm_i915_gem_execbuffer2 *args,
2781                                    struct list_head *vmas);
2782 int i915_gem_execbuffer(struct drm_device *dev, void *data,
2783                         struct drm_file *file_priv);
2784 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
2785                          struct drm_file *file_priv);
2786 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
2787                         struct drm_file *file_priv);
2788 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
2789                                struct drm_file *file);
2790 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
2791                                struct drm_file *file);
2792 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
2793                             struct drm_file *file_priv);
2794 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
2795                            struct drm_file *file_priv);
2796 int i915_gem_set_tiling(struct drm_device *dev, void *data,
2797                         struct drm_file *file_priv);
2798 int i915_gem_get_tiling(struct drm_device *dev, void *data,
2799                         struct drm_file *file_priv);
2800 int i915_gem_init_userptr(struct drm_device *dev);
2801 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
2802                            struct drm_file *file);
2803 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
2804                                 struct drm_file *file_priv);
2805 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
2806                         struct drm_file *file_priv);
2807 void i915_gem_load(struct drm_device *dev);
2808 void *i915_gem_object_alloc(struct drm_device *dev);
2809 void i915_gem_object_free(struct drm_i915_gem_object *obj);
2810 void i915_gem_object_init(struct drm_i915_gem_object *obj,
2811                          const struct drm_i915_gem_object_ops *ops);
2812 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
2813                                                   size_t size);
2814 struct drm_i915_gem_object *i915_gem_object_create_from_data(
2815                 struct drm_device *dev, const void *data, size_t size);
2816 void i915_gem_free_object(struct drm_gem_object *obj);
2817 void i915_gem_vma_destroy(struct i915_vma *vma);
2818
2819 /* Flags used by pin/bind&friends. */
2820 #define PIN_MAPPABLE    (1<<0)
2821 #define PIN_NONBLOCK    (1<<1)
2822 #define PIN_GLOBAL      (1<<2)
2823 #define PIN_OFFSET_BIAS (1<<3)
2824 #define PIN_USER        (1<<4)
2825 #define PIN_UPDATE      (1<<5)
2826 #define PIN_ZONE_4G     (1<<6)
2827 #define PIN_HIGH        (1<<7)
2828 #define PIN_OFFSET_MASK (~4095)
2829 int __must_check
2830 i915_gem_object_pin(struct drm_i915_gem_object *obj,
2831                     struct i915_address_space *vm,
2832                     uint32_t alignment,
2833                     uint64_t flags);
2834 int __must_check
2835 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
2836                          const struct i915_ggtt_view *view,
2837                          uint32_t alignment,
2838                          uint64_t flags);
2839
2840 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
2841                   u32 flags);
2842 int __must_check i915_vma_unbind(struct i915_vma *vma);
2843 /*
2844  * BEWARE: Do not use the function below unless you can _absolutely_
2845  * _guarantee_ VMA in question is _not in use_ anywhere.
2846  */
2847 int __must_check __i915_vma_unbind_no_wait(struct i915_vma *vma);
2848 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
2849 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
2850 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
2851
2852 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
2853                                     int *needs_clflush);
2854
2855 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
2856
2857 static inline int __sg_page_count(struct scatterlist *sg)
2858 {
2859         return sg->length >> PAGE_SHIFT;
2860 }
2861
2862 static inline struct page *
2863 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
2864 {
2865         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
2866                 return NULL;
2867
2868         if (n < obj->get_page.last) {
2869                 obj->get_page.sg = obj->pages->sgl;
2870                 obj->get_page.last = 0;
2871         }
2872
2873         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
2874                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
2875                 if (unlikely(sg_is_chain(obj->get_page.sg)))
2876                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
2877         }
2878
2879         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
2880 }
2881
2882 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
2883 {
2884         BUG_ON(obj->pages == NULL);
2885         obj->pages_pin_count++;
2886 }
2887 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
2888 {
2889         BUG_ON(obj->pages_pin_count == 0);
2890         obj->pages_pin_count--;
2891 }
2892
2893 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
2894 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
2895                          struct intel_engine_cs *to,
2896                          struct drm_i915_gem_request **to_req);
2897 void i915_vma_move_to_active(struct i915_vma *vma,
2898                              struct drm_i915_gem_request *req);
2899 int i915_gem_dumb_create(struct drm_file *file_priv,
2900                          struct drm_device *dev,
2901                          struct drm_mode_create_dumb *args);
2902 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
2903                       uint32_t handle, uint64_t *offset);
2904 /**
2905  * Returns true if seq1 is later than seq2.
2906  */
2907 static inline bool
2908 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
2909 {
2910         return (int32_t)(seq1 - seq2) >= 0;
2911 }
2912
2913 static inline bool i915_gem_request_completed(struct drm_i915_gem_request *req,
2914                                               bool lazy_coherency)
2915 {
2916         u32 seqno;
2917
2918         BUG_ON(req == NULL);
2919
2920         seqno = req->ring->get_seqno(req->ring, lazy_coherency);
2921
2922         return i915_seqno_passed(seqno, req->seqno);
2923 }
2924
2925 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
2926 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
2927
2928 struct drm_i915_gem_request *
2929 i915_gem_find_active_request(struct intel_engine_cs *ring);
2930
2931 bool i915_gem_retire_requests(struct drm_device *dev);
2932 void i915_gem_retire_requests_ring(struct intel_engine_cs *ring);
2933 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
2934                                       bool interruptible);
2935
2936 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
2937 {
2938         return unlikely(atomic_read(&error->reset_counter)
2939                         & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
2940 }
2941
2942 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
2943 {
2944         return atomic_read(&error->reset_counter) & I915_WEDGED;
2945 }
2946
2947 static inline u32 i915_reset_count(struct i915_gpu_error *error)
2948 {
2949         return ((atomic_read(&error->reset_counter) & ~I915_WEDGED) + 1) / 2;
2950 }
2951
2952 static inline bool i915_stop_ring_allow_ban(struct drm_i915_private *dev_priv)
2953 {
2954         return dev_priv->gpu_error.stop_rings == 0 ||
2955                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_BAN;
2956 }
2957
2958 static inline bool i915_stop_ring_allow_warn(struct drm_i915_private *dev_priv)
2959 {
2960         return dev_priv->gpu_error.stop_rings == 0 ||
2961                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_WARN;
2962 }
2963
2964 void i915_gem_reset(struct drm_device *dev);
2965 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
2966 int __must_check i915_gem_init(struct drm_device *dev);
2967 int i915_gem_init_rings(struct drm_device *dev);
2968 int __must_check i915_gem_init_hw(struct drm_device *dev);
2969 int i915_gem_l3_remap(struct drm_i915_gem_request *req, int slice);
2970 void i915_gem_init_swizzling(struct drm_device *dev);
2971 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
2972 int __must_check i915_gpu_idle(struct drm_device *dev);
2973 int __must_check i915_gem_suspend(struct drm_device *dev);
2974 void __i915_add_request(struct drm_i915_gem_request *req,
2975                         struct drm_i915_gem_object *batch_obj,
2976                         bool flush_caches);
2977 #define i915_add_request(req) \
2978         __i915_add_request(req, NULL, true)
2979 #define i915_add_request_no_flush(req) \
2980         __i915_add_request(req, NULL, false)
2981 int __i915_wait_request(struct drm_i915_gem_request *req,
2982                         unsigned reset_counter,
2983                         bool interruptible,
2984                         s64 *timeout,
2985                         struct intel_rps_client *rps);
2986 int __must_check i915_wait_request(struct drm_i915_gem_request *req);
2987 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
2988 int __must_check
2989 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
2990                                bool readonly);
2991 int __must_check
2992 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
2993                                   bool write);
2994 int __must_check
2995 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
2996 int __must_check
2997 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
2998                                      u32 alignment,
2999                                      const struct i915_ggtt_view *view);
3000 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj,
3001                                               const struct i915_ggtt_view *view);
3002 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3003                                 int align);
3004 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3005 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3006
3007 uint32_t
3008 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
3009 uint32_t
3010 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
3011                             int tiling_mode, bool fenced);
3012
3013 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3014                                     enum i915_cache_level cache_level);
3015
3016 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3017                                 struct dma_buf *dma_buf);
3018
3019 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3020                                 struct drm_gem_object *gem_obj, int flags);
3021
3022 u64 i915_gem_obj_ggtt_offset_view(struct drm_i915_gem_object *o,
3023                                   const struct i915_ggtt_view *view);
3024 u64 i915_gem_obj_offset(struct drm_i915_gem_object *o,
3025                         struct i915_address_space *vm);
3026 static inline u64
3027 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *o)
3028 {
3029         return i915_gem_obj_ggtt_offset_view(o, &i915_ggtt_view_normal);
3030 }
3031
3032 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
3033 bool i915_gem_obj_ggtt_bound_view(struct drm_i915_gem_object *o,
3034                                   const struct i915_ggtt_view *view);
3035 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
3036                         struct i915_address_space *vm);
3037
3038 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
3039                                 struct i915_address_space *vm);
3040 struct i915_vma *
3041 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3042                     struct i915_address_space *vm);
3043 struct i915_vma *
3044 i915_gem_obj_to_ggtt_view(struct drm_i915_gem_object *obj,
3045                           const struct i915_ggtt_view *view);
3046
3047 struct i915_vma *
3048 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3049                                   struct i915_address_space *vm);
3050 struct i915_vma *
3051 i915_gem_obj_lookup_or_create_ggtt_vma(struct drm_i915_gem_object *obj,
3052                                        const struct i915_ggtt_view *view);
3053
3054 static inline struct i915_vma *
3055 i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj)
3056 {
3057         return i915_gem_obj_to_ggtt_view(obj, &i915_ggtt_view_normal);
3058 }
3059 bool i915_gem_obj_is_pinned(struct drm_i915_gem_object *obj);
3060
3061 /* Some GGTT VM helpers */
3062 #define i915_obj_to_ggtt(obj) \
3063         (&((struct drm_i915_private *)(obj)->base.dev->dev_private)->gtt.base)
3064 static inline bool i915_is_ggtt(struct i915_address_space *vm)
3065 {
3066         struct i915_address_space *ggtt =
3067                 &((struct drm_i915_private *)(vm)->dev->dev_private)->gtt.base;
3068         return vm == ggtt;
3069 }
3070
3071 static inline struct i915_hw_ppgtt *
3072 i915_vm_to_ppgtt(struct i915_address_space *vm)
3073 {
3074         WARN_ON(i915_is_ggtt(vm));
3075
3076         return container_of(vm, struct i915_hw_ppgtt, base);
3077 }
3078
3079
3080 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
3081 {
3082         return i915_gem_obj_ggtt_bound_view(obj, &i915_ggtt_view_normal);
3083 }
3084
3085 static inline unsigned long
3086 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
3087 {
3088         return i915_gem_obj_size(obj, i915_obj_to_ggtt(obj));
3089 }
3090
3091 static inline int __must_check
3092 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
3093                       uint32_t alignment,
3094                       unsigned flags)
3095 {
3096         return i915_gem_object_pin(obj, i915_obj_to_ggtt(obj),
3097                                    alignment, flags | PIN_GLOBAL);
3098 }
3099
3100 static inline int
3101 i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj)
3102 {
3103         return i915_vma_unbind(i915_gem_obj_to_ggtt(obj));
3104 }
3105
3106 void i915_gem_object_ggtt_unpin_view(struct drm_i915_gem_object *obj,
3107                                      const struct i915_ggtt_view *view);
3108 static inline void
3109 i915_gem_object_ggtt_unpin(struct drm_i915_gem_object *obj)
3110 {
3111         i915_gem_object_ggtt_unpin_view(obj, &i915_ggtt_view_normal);
3112 }
3113
3114 /* i915_gem_fence.c */
3115 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
3116 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
3117
3118 bool i915_gem_object_pin_fence(struct drm_i915_gem_object *obj);
3119 void i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj);
3120
3121 void i915_gem_restore_fences(struct drm_device *dev);
3122
3123 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3124 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3125 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3126
3127 /* i915_gem_context.c */
3128 int __must_check i915_gem_context_init(struct drm_device *dev);
3129 void i915_gem_context_fini(struct drm_device *dev);
3130 void i915_gem_context_reset(struct drm_device *dev);
3131 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3132 int i915_gem_context_enable(struct drm_i915_gem_request *req);
3133 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3134 int i915_switch_context(struct drm_i915_gem_request *req);
3135 struct intel_context *
3136 i915_gem_context_get(struct drm_i915_file_private *file_priv, u32 id);
3137 void i915_gem_context_free(struct kref *ctx_ref);
3138 struct drm_i915_gem_object *
3139 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3140 static inline void i915_gem_context_reference(struct intel_context *ctx)
3141 {
3142         kref_get(&ctx->ref);
3143 }
3144
3145 static inline void i915_gem_context_unreference(struct intel_context *ctx)
3146 {
3147         kref_put(&ctx->ref, i915_gem_context_free);
3148 }
3149
3150 static inline bool i915_gem_context_is_default(const struct intel_context *c)
3151 {
3152         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3153 }
3154
3155 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3156                                   struct drm_file *file);
3157 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3158                                    struct drm_file *file);
3159 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3160                                     struct drm_file *file_priv);
3161 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3162                                     struct drm_file *file_priv);
3163
3164 /* i915_gem_evict.c */
3165 int __must_check i915_gem_evict_something(struct drm_device *dev,
3166                                           struct i915_address_space *vm,
3167                                           int min_size,
3168                                           unsigned alignment,
3169                                           unsigned cache_level,
3170                                           unsigned long start,
3171                                           unsigned long end,
3172                                           unsigned flags);
3173 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3174
3175 /* belongs in i915_gem_gtt.h */
3176 static inline void i915_gem_chipset_flush(struct drm_device *dev)
3177 {
3178         if (INTEL_INFO(dev)->gen < 6)
3179                 intel_gtt_chipset_flush();
3180 }
3181
3182 /* i915_gem_stolen.c */
3183 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3184                                 struct drm_mm_node *node, u64 size,
3185                                 unsigned alignment);
3186 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3187                                          struct drm_mm_node *node, u64 size,
3188                                          unsigned alignment, u64 start,
3189                                          u64 end);
3190 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3191                                  struct drm_mm_node *node);
3192 int i915_gem_init_stolen(struct drm_device *dev);
3193 void i915_gem_cleanup_stolen(struct drm_device *dev);
3194 struct drm_i915_gem_object *
3195 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3196 struct drm_i915_gem_object *
3197 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3198                                                u32 stolen_offset,
3199                                                u32 gtt_offset,
3200                                                u32 size);
3201
3202 /* i915_gem_shrinker.c */
3203 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3204                               unsigned long target,
3205                               unsigned flags);
3206 #define I915_SHRINK_PURGEABLE 0x1
3207 #define I915_SHRINK_UNBOUND 0x2
3208 #define I915_SHRINK_BOUND 0x4
3209 #define I915_SHRINK_ACTIVE 0x8
3210 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3211 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3212
3213
3214 /* i915_gem_tiling.c */
3215 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3216 {
3217         struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
3218
3219         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3220                 obj->tiling_mode != I915_TILING_NONE;
3221 }
3222
3223 /* i915_gem_debug.c */
3224 #if WATCH_LISTS
3225 int i915_verify_lists(struct drm_device *dev);
3226 #else
3227 #define i915_verify_lists(dev) 0
3228 #endif
3229
3230 /* i915_debugfs.c */
3231 int i915_debugfs_init(struct drm_minor *minor);
3232 void i915_debugfs_cleanup(struct drm_minor *minor);
3233 #ifdef CONFIG_DEBUG_FS
3234 int i915_debugfs_connector_add(struct drm_connector *connector);
3235 void intel_display_crc_init(struct drm_device *dev);
3236 #else
3237 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3238 { return 0; }
3239 static inline void intel_display_crc_init(struct drm_device *dev) {}
3240 #endif
3241
3242 /* i915_gpu_error.c */
3243 __printf(2, 3)
3244 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3245 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3246                             const struct i915_error_state_file_priv *error);
3247 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3248                               struct drm_i915_private *i915,
3249                               size_t count, loff_t pos);
3250 static inline void i915_error_state_buf_release(
3251         struct drm_i915_error_state_buf *eb)
3252 {
3253         kfree(eb->buf);
3254 }
3255 void i915_capture_error_state(struct drm_device *dev, bool wedge,
3256                               const char *error_msg);
3257 void i915_error_state_get(struct drm_device *dev,
3258                           struct i915_error_state_file_priv *error_priv);
3259 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3260 void i915_destroy_error_state(struct drm_device *dev);
3261
3262 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
3263 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3264
3265 /* i915_cmd_parser.c */
3266 int i915_cmd_parser_get_version(void);
3267 int i915_cmd_parser_init_ring(struct intel_engine_cs *ring);
3268 void i915_cmd_parser_fini_ring(struct intel_engine_cs *ring);
3269 bool i915_needs_cmd_parser(struct intel_engine_cs *ring);
3270 int i915_parse_cmds(struct intel_engine_cs *ring,
3271                     struct drm_i915_gem_object *batch_obj,
3272                     struct drm_i915_gem_object *shadow_batch_obj,
3273                     u32 batch_start_offset,
3274                     u32 batch_len,
3275                     bool is_master);
3276
3277 /* i915_suspend.c */
3278 extern int i915_save_state(struct drm_device *dev);
3279 extern int i915_restore_state(struct drm_device *dev);
3280
3281 /* i915_sysfs.c */
3282 void i915_setup_sysfs(struct drm_device *dev_priv);
3283 void i915_teardown_sysfs(struct drm_device *dev_priv);
3284
3285 /* intel_i2c.c */
3286 extern int intel_setup_gmbus(struct drm_device *dev);
3287 extern void intel_teardown_gmbus(struct drm_device *dev);
3288 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3289                                      unsigned int pin);
3290
3291 extern struct i2c_adapter *
3292 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3293 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3294 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3295 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3296 {
3297         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3298 }
3299 extern void intel_i2c_reset(struct drm_device *dev);
3300
3301 /* intel_opregion.c */
3302 #ifdef CONFIG_ACPI
3303 extern int intel_opregion_setup(struct drm_device *dev);
3304 extern void intel_opregion_init(struct drm_device *dev);
3305 extern void intel_opregion_fini(struct drm_device *dev);
3306 extern void intel_opregion_asle_intr(struct drm_device *dev);
3307 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3308                                          bool enable);
3309 extern int intel_opregion_notify_adapter(struct drm_device *dev,
3310                                          pci_power_t state);
3311 #else
3312 static inline int intel_opregion_setup(struct drm_device *dev) { return 0; }
3313 static inline void intel_opregion_init(struct drm_device *dev) { return; }
3314 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
3315 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
3316 static inline int
3317 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3318 {
3319         return 0;
3320 }
3321 static inline int
3322 intel_opregion_notify_adapter(struct drm_device *dev, pci_power_t state)
3323 {
3324         return 0;
3325 }
3326 #endif
3327
3328 /* intel_acpi.c */
3329 #ifdef CONFIG_ACPI
3330 extern void intel_register_dsm_handler(void);
3331 extern void intel_unregister_dsm_handler(void);
3332 #else
3333 static inline void intel_register_dsm_handler(void) { return; }
3334 static inline void intel_unregister_dsm_handler(void) { return; }
3335 #endif /* CONFIG_ACPI */
3336
3337 /* modesetting */
3338 extern void intel_modeset_init_hw(struct drm_device *dev);
3339 extern void intel_modeset_init(struct drm_device *dev);
3340 extern void intel_modeset_gem_init(struct drm_device *dev);
3341 extern void intel_modeset_cleanup(struct drm_device *dev);
3342 extern void intel_connector_unregister(struct intel_connector *);
3343 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3344 extern void intel_display_resume(struct drm_device *dev);
3345 extern void i915_redisable_vga(struct drm_device *dev);
3346 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3347 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
3348 extern void intel_init_pch_refclk(struct drm_device *dev);
3349 extern void intel_set_rps(struct drm_device *dev, u8 val);
3350 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3351                                   bool enable);
3352 extern void intel_detect_pch(struct drm_device *dev);
3353 extern int intel_enable_rc6(const struct drm_device *dev);
3354
3355 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
3356 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3357                         struct drm_file *file);
3358 int i915_get_reset_stats_ioctl(struct drm_device *dev, void *data,
3359                                struct drm_file *file);
3360
3361 /* overlay */
3362 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
3363 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3364                                             struct intel_overlay_error_state *error);
3365
3366 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
3367 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3368                                             struct drm_device *dev,
3369                                             struct intel_display_error_state *error);
3370
3371 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3372 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3373
3374 /* intel_sideband.c */
3375 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3376 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3377 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3378 u32 vlv_gpio_nc_read(struct drm_i915_private *dev_priv, u32 reg);
3379 void vlv_gpio_nc_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3380 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3381 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3382 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3383 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3384 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3385 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3386 u32 vlv_gps_core_read(struct drm_i915_private *dev_priv, u32 reg);
3387 void vlv_gps_core_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3388 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3389 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3390 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3391                    enum intel_sbi_destination destination);
3392 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3393                      enum intel_sbi_destination destination);
3394 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3395 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3396
3397 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3398 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3399
3400 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3401 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3402
3403 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3404 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3405 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3406 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3407
3408 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3409 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3410 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3411 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3412
3413 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3414  * will be implemented using 2 32-bit writes in an arbitrary order with
3415  * an arbitrary delay between them. This can cause the hardware to
3416  * act upon the intermediate value, possibly leading to corruption and
3417  * machine death. You have been warned.
3418  */
3419 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
3420 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3421
3422 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3423         u32 upper, lower, old_upper, loop = 0;                          \
3424         upper = I915_READ(upper_reg);                                   \
3425         do {                                                            \
3426                 old_upper = upper;                                      \
3427                 lower = I915_READ(lower_reg);                           \
3428                 upper = I915_READ(upper_reg);                           \
3429         } while (upper != old_upper && loop++ < 2);                     \
3430         (u64)upper << 32 | lower; })
3431
3432 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3433 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3434
3435 #define __raw_read(x, s) \
3436 static inline uint##x##_t __raw_i915_read##x(struct drm_i915_private *dev_priv, \
3437                                              i915_reg_t reg) \
3438 { \
3439         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3440 }
3441
3442 #define __raw_write(x, s) \
3443 static inline void __raw_i915_write##x(struct drm_i915_private *dev_priv, \
3444                                        i915_reg_t reg, uint##x##_t val) \
3445 { \
3446         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3447 }
3448 __raw_read(8, b)
3449 __raw_read(16, w)
3450 __raw_read(32, l)
3451 __raw_read(64, q)
3452
3453 __raw_write(8, b)
3454 __raw_write(16, w)
3455 __raw_write(32, l)
3456 __raw_write(64, q)
3457
3458 #undef __raw_read
3459 #undef __raw_write
3460
3461 /* These are untraced mmio-accessors that are only valid to be used inside
3462  * criticial sections inside IRQ handlers where forcewake is explicitly
3463  * controlled.
3464  * Think twice, and think again, before using these.
3465  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3466  * intel_uncore_forcewake_irqunlock().
3467  */
3468 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3469 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3470 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3471
3472 /* "Broadcast RGB" property */
3473 #define INTEL_BROADCAST_RGB_AUTO 0
3474 #define INTEL_BROADCAST_RGB_FULL 1
3475 #define INTEL_BROADCAST_RGB_LIMITED 2
3476
3477 static inline i915_reg_t i915_vgacntrl_reg(struct drm_device *dev)
3478 {
3479         if (IS_VALLEYVIEW(dev))
3480                 return VLV_VGACNTRL;
3481         else if (INTEL_INFO(dev)->gen >= 5)
3482                 return CPU_VGACNTRL;
3483         else
3484                 return VGACNTRL;
3485 }
3486
3487 static inline void __user *to_user_ptr(u64 address)
3488 {
3489         return (void __user *)(uintptr_t)address;
3490 }
3491
3492 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3493 {
3494         unsigned long j = msecs_to_jiffies(m);
3495
3496         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3497 }
3498
3499 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3500 {
3501         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3502 }
3503
3504 static inline unsigned long
3505 timespec_to_jiffies_timeout(const struct timespec *value)
3506 {
3507         unsigned long j = timespec_to_jiffies(value);
3508
3509         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3510 }
3511
3512 /*
3513  * If you need to wait X milliseconds between events A and B, but event B
3514  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3515  * when event A happened, then just before event B you call this function and
3516  * pass the timestamp as the first argument, and X as the second argument.
3517  */
3518 static inline void
3519 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3520 {
3521         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3522
3523         /*
3524          * Don't re-read the value of "jiffies" every time since it may change
3525          * behind our back and break the math.
3526          */
3527         tmp_jiffies = jiffies;
3528         target_jiffies = timestamp_jiffies +
3529                          msecs_to_jiffies_timeout(to_wait_ms);
3530
3531         if (time_after(target_jiffies, tmp_jiffies)) {
3532                 remaining_jiffies = target_jiffies - tmp_jiffies;
3533                 while (remaining_jiffies)
3534                         remaining_jiffies =
3535                             schedule_timeout_uninterruptible(remaining_jiffies);
3536         }
3537 }
3538
3539 static inline void i915_trace_irq_get(struct intel_engine_cs *ring,
3540                                       struct drm_i915_gem_request *req)
3541 {
3542         if (ring->trace_irq_req == NULL && ring->irq_get(ring))
3543                 i915_gem_request_assign(&ring->trace_irq_req, req);
3544 }
3545
3546 #endif