a1f78f275c5505925bfd563eaab4ff3f914b01ca
[linux-2.6-block.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include <drm/drmP.h>
37 #include "i915_params.h"
38 #include "i915_reg.h"
39 #include "intel_bios.h"
40 #include "intel_ringbuffer.h"
41 #include "intel_lrc.h"
42 #include "i915_gem_gtt.h"
43 #include "i915_gem_render_state.h"
44 #include <linux/io-mapping.h>
45 #include <linux/i2c.h>
46 #include <linux/i2c-algo-bit.h>
47 #include <drm/intel-gtt.h>
48 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
49 #include <drm/drm_gem.h>
50 #include <linux/backlight.h>
51 #include <linux/hashtable.h>
52 #include <linux/intel-iommu.h>
53 #include <linux/kref.h>
54 #include <linux/pm_qos.h>
55 #include "intel_guc.h"
56 #include "intel_dpll_mgr.h"
57
58 /* General customization:
59  */
60
61 #define DRIVER_NAME             "i915"
62 #define DRIVER_DESC             "Intel Graphics"
63 #define DRIVER_DATE             "20160330"
64
65 #undef WARN_ON
66 /* Many gcc seem to no see through this and fall over :( */
67 #if 0
68 #define WARN_ON(x) ({ \
69         bool __i915_warn_cond = (x); \
70         if (__builtin_constant_p(__i915_warn_cond)) \
71                 BUILD_BUG_ON(__i915_warn_cond); \
72         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
73 #else
74 #define WARN_ON(x) WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
75 #endif
76
77 #undef WARN_ON_ONCE
78 #define WARN_ON_ONCE(x) WARN_ONCE((x), "%s", "WARN_ON_ONCE(" __stringify(x) ")")
79
80 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
81                              (long) (x), __func__);
82
83 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
84  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
85  * which may not necessarily be a user visible problem.  This will either
86  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
87  * enable distros and users to tailor their preferred amount of i915 abrt
88  * spam.
89  */
90 #define I915_STATE_WARN(condition, format...) ({                        \
91         int __ret_warn_on = !!(condition);                              \
92         if (unlikely(__ret_warn_on))                                    \
93                 if (!WARN(i915.verbose_state_checks, format))           \
94                         DRM_ERROR(format);                              \
95         unlikely(__ret_warn_on);                                        \
96 })
97
98 #define I915_STATE_WARN_ON(x)                                           \
99         I915_STATE_WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
100
101 bool __i915_inject_load_failure(const char *func, int line);
102 #define i915_inject_load_failure() \
103         __i915_inject_load_failure(__func__, __LINE__)
104
105 static inline const char *yesno(bool v)
106 {
107         return v ? "yes" : "no";
108 }
109
110 static inline const char *onoff(bool v)
111 {
112         return v ? "on" : "off";
113 }
114
115 enum pipe {
116         INVALID_PIPE = -1,
117         PIPE_A = 0,
118         PIPE_B,
119         PIPE_C,
120         _PIPE_EDP,
121         I915_MAX_PIPES = _PIPE_EDP
122 };
123 #define pipe_name(p) ((p) + 'A')
124
125 enum transcoder {
126         TRANSCODER_A = 0,
127         TRANSCODER_B,
128         TRANSCODER_C,
129         TRANSCODER_EDP,
130         TRANSCODER_DSI_A,
131         TRANSCODER_DSI_C,
132         I915_MAX_TRANSCODERS
133 };
134
135 static inline const char *transcoder_name(enum transcoder transcoder)
136 {
137         switch (transcoder) {
138         case TRANSCODER_A:
139                 return "A";
140         case TRANSCODER_B:
141                 return "B";
142         case TRANSCODER_C:
143                 return "C";
144         case TRANSCODER_EDP:
145                 return "EDP";
146         case TRANSCODER_DSI_A:
147                 return "DSI A";
148         case TRANSCODER_DSI_C:
149                 return "DSI C";
150         default:
151                 return "<invalid>";
152         }
153 }
154
155 static inline bool transcoder_is_dsi(enum transcoder transcoder)
156 {
157         return transcoder == TRANSCODER_DSI_A || transcoder == TRANSCODER_DSI_C;
158 }
159
160 /*
161  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
162  * number of planes per CRTC.  Not all platforms really have this many planes,
163  * which means some arrays of size I915_MAX_PLANES may have unused entries
164  * between the topmost sprite plane and the cursor plane.
165  */
166 enum plane {
167         PLANE_A = 0,
168         PLANE_B,
169         PLANE_C,
170         PLANE_CURSOR,
171         I915_MAX_PLANES,
172 };
173 #define plane_name(p) ((p) + 'A')
174
175 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
176
177 enum port {
178         PORT_A = 0,
179         PORT_B,
180         PORT_C,
181         PORT_D,
182         PORT_E,
183         I915_MAX_PORTS
184 };
185 #define port_name(p) ((p) + 'A')
186
187 #define I915_NUM_PHYS_VLV 2
188
189 enum dpio_channel {
190         DPIO_CH0,
191         DPIO_CH1
192 };
193
194 enum dpio_phy {
195         DPIO_PHY0,
196         DPIO_PHY1
197 };
198
199 enum intel_display_power_domain {
200         POWER_DOMAIN_PIPE_A,
201         POWER_DOMAIN_PIPE_B,
202         POWER_DOMAIN_PIPE_C,
203         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
204         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
205         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
206         POWER_DOMAIN_TRANSCODER_A,
207         POWER_DOMAIN_TRANSCODER_B,
208         POWER_DOMAIN_TRANSCODER_C,
209         POWER_DOMAIN_TRANSCODER_EDP,
210         POWER_DOMAIN_TRANSCODER_DSI_A,
211         POWER_DOMAIN_TRANSCODER_DSI_C,
212         POWER_DOMAIN_PORT_DDI_A_LANES,
213         POWER_DOMAIN_PORT_DDI_B_LANES,
214         POWER_DOMAIN_PORT_DDI_C_LANES,
215         POWER_DOMAIN_PORT_DDI_D_LANES,
216         POWER_DOMAIN_PORT_DDI_E_LANES,
217         POWER_DOMAIN_PORT_DSI,
218         POWER_DOMAIN_PORT_CRT,
219         POWER_DOMAIN_PORT_OTHER,
220         POWER_DOMAIN_VGA,
221         POWER_DOMAIN_AUDIO,
222         POWER_DOMAIN_PLLS,
223         POWER_DOMAIN_AUX_A,
224         POWER_DOMAIN_AUX_B,
225         POWER_DOMAIN_AUX_C,
226         POWER_DOMAIN_AUX_D,
227         POWER_DOMAIN_GMBUS,
228         POWER_DOMAIN_MODESET,
229         POWER_DOMAIN_INIT,
230
231         POWER_DOMAIN_NUM,
232 };
233
234 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
235 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
236                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
237 #define POWER_DOMAIN_TRANSCODER(tran) \
238         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
239          (tran) + POWER_DOMAIN_TRANSCODER_A)
240
241 enum hpd_pin {
242         HPD_NONE = 0,
243         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
244         HPD_CRT,
245         HPD_SDVO_B,
246         HPD_SDVO_C,
247         HPD_PORT_A,
248         HPD_PORT_B,
249         HPD_PORT_C,
250         HPD_PORT_D,
251         HPD_PORT_E,
252         HPD_NUM_PINS
253 };
254
255 #define for_each_hpd_pin(__pin) \
256         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
257
258 struct i915_hotplug {
259         struct work_struct hotplug_work;
260
261         struct {
262                 unsigned long last_jiffies;
263                 int count;
264                 enum {
265                         HPD_ENABLED = 0,
266                         HPD_DISABLED = 1,
267                         HPD_MARK_DISABLED = 2
268                 } state;
269         } stats[HPD_NUM_PINS];
270         u32 event_bits;
271         struct delayed_work reenable_work;
272
273         struct intel_digital_port *irq_port[I915_MAX_PORTS];
274         u32 long_port_mask;
275         u32 short_port_mask;
276         struct work_struct dig_port_work;
277
278         /*
279          * if we get a HPD irq from DP and a HPD irq from non-DP
280          * the non-DP HPD could block the workqueue on a mode config
281          * mutex getting, that userspace may have taken. However
282          * userspace is waiting on the DP workqueue to run which is
283          * blocked behind the non-DP one.
284          */
285         struct workqueue_struct *dp_wq;
286 };
287
288 #define I915_GEM_GPU_DOMAINS \
289         (I915_GEM_DOMAIN_RENDER | \
290          I915_GEM_DOMAIN_SAMPLER | \
291          I915_GEM_DOMAIN_COMMAND | \
292          I915_GEM_DOMAIN_INSTRUCTION | \
293          I915_GEM_DOMAIN_VERTEX)
294
295 #define for_each_pipe(__dev_priv, __p) \
296         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
297 #define for_each_pipe_masked(__dev_priv, __p, __mask) \
298         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++) \
299                 for_each_if ((__mask) & (1 << (__p)))
300 #define for_each_plane(__dev_priv, __pipe, __p)                         \
301         for ((__p) = 0;                                                 \
302              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
303              (__p)++)
304 #define for_each_sprite(__dev_priv, __p, __s)                           \
305         for ((__s) = 0;                                                 \
306              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
307              (__s)++)
308
309 #define for_each_port_masked(__port, __ports_mask) \
310         for ((__port) = PORT_A; (__port) < I915_MAX_PORTS; (__port)++)  \
311                 for_each_if ((__ports_mask) & (1 << (__port)))
312
313 #define for_each_crtc(dev, crtc) \
314         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head)
315
316 #define for_each_intel_plane(dev, intel_plane) \
317         list_for_each_entry(intel_plane,                        \
318                             &dev->mode_config.plane_list,       \
319                             base.head)
320
321 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
322         list_for_each_entry(intel_plane,                                \
323                             &(dev)->mode_config.plane_list,             \
324                             base.head)                                  \
325                 for_each_if ((intel_plane)->pipe == (intel_crtc)->pipe)
326
327 #define for_each_intel_crtc(dev, intel_crtc) \
328         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head)
329
330 #define for_each_intel_encoder(dev, intel_encoder)              \
331         list_for_each_entry(intel_encoder,                      \
332                             &(dev)->mode_config.encoder_list,   \
333                             base.head)
334
335 #define for_each_intel_connector(dev, intel_connector)          \
336         list_for_each_entry(intel_connector,                    \
337                             &dev->mode_config.connector_list,   \
338                             base.head)
339
340 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
341         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
342                 for_each_if ((intel_encoder)->base.crtc == (__crtc))
343
344 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
345         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
346                 for_each_if ((intel_connector)->base.encoder == (__encoder))
347
348 #define for_each_power_domain(domain, mask)                             \
349         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
350                 for_each_if ((1 << (domain)) & (mask))
351
352 struct drm_i915_private;
353 struct i915_mm_struct;
354 struct i915_mmu_object;
355
356 struct drm_i915_file_private {
357         struct drm_i915_private *dev_priv;
358         struct drm_file *file;
359
360         struct {
361                 spinlock_t lock;
362                 struct list_head request_list;
363 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
364  * chosen to prevent the CPU getting more than a frame ahead of the GPU
365  * (when using lax throttling for the frontbuffer). We also use it to
366  * offer free GPU waitboosts for severely congested workloads.
367  */
368 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
369         } mm;
370         struct idr context_idr;
371
372         struct intel_rps_client {
373                 struct list_head link;
374                 unsigned boosts;
375         } rps;
376
377         unsigned int bsd_ring;
378 };
379
380 /* Used by dp and fdi links */
381 struct intel_link_m_n {
382         uint32_t        tu;
383         uint32_t        gmch_m;
384         uint32_t        gmch_n;
385         uint32_t        link_m;
386         uint32_t        link_n;
387 };
388
389 void intel_link_compute_m_n(int bpp, int nlanes,
390                             int pixel_clock, int link_clock,
391                             struct intel_link_m_n *m_n);
392
393 /* Interface history:
394  *
395  * 1.1: Original.
396  * 1.2: Add Power Management
397  * 1.3: Add vblank support
398  * 1.4: Fix cmdbuffer path, add heap destroy
399  * 1.5: Add vblank pipe configuration
400  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
401  *      - Support vertical blank on secondary display pipe
402  */
403 #define DRIVER_MAJOR            1
404 #define DRIVER_MINOR            6
405 #define DRIVER_PATCHLEVEL       0
406
407 #define WATCH_LISTS     0
408
409 struct opregion_header;
410 struct opregion_acpi;
411 struct opregion_swsci;
412 struct opregion_asle;
413
414 struct intel_opregion {
415         struct opregion_header *header;
416         struct opregion_acpi *acpi;
417         struct opregion_swsci *swsci;
418         u32 swsci_gbda_sub_functions;
419         u32 swsci_sbcb_sub_functions;
420         struct opregion_asle *asle;
421         void *rvda;
422         const void *vbt;
423         u32 vbt_size;
424         u32 *lid_state;
425         struct work_struct asle_work;
426 };
427 #define OPREGION_SIZE            (8*1024)
428
429 struct intel_overlay;
430 struct intel_overlay_error_state;
431
432 #define I915_FENCE_REG_NONE -1
433 #define I915_MAX_NUM_FENCES 32
434 /* 32 fences + sign bit for FENCE_REG_NONE */
435 #define I915_MAX_NUM_FENCE_BITS 6
436
437 struct drm_i915_fence_reg {
438         struct list_head lru_list;
439         struct drm_i915_gem_object *obj;
440         int pin_count;
441 };
442
443 struct sdvo_device_mapping {
444         u8 initialized;
445         u8 dvo_port;
446         u8 slave_addr;
447         u8 dvo_wiring;
448         u8 i2c_pin;
449         u8 ddc_pin;
450 };
451
452 struct intel_display_error_state;
453
454 struct drm_i915_error_state {
455         struct kref ref;
456         struct timeval time;
457
458         char error_msg[128];
459         int iommu;
460         u32 reset_count;
461         u32 suspend_count;
462
463         /* Generic register state */
464         u32 eir;
465         u32 pgtbl_er;
466         u32 ier;
467         u32 gtier[4];
468         u32 ccid;
469         u32 derrmr;
470         u32 forcewake;
471         u32 error; /* gen6+ */
472         u32 err_int; /* gen7 */
473         u32 fault_data0; /* gen8, gen9 */
474         u32 fault_data1; /* gen8, gen9 */
475         u32 done_reg;
476         u32 gac_eco;
477         u32 gam_ecochk;
478         u32 gab_ctl;
479         u32 gfx_mode;
480         u32 extra_instdone[I915_NUM_INSTDONE_REG];
481         u64 fence[I915_MAX_NUM_FENCES];
482         struct intel_overlay_error_state *overlay;
483         struct intel_display_error_state *display;
484         struct drm_i915_error_object *semaphore_obj;
485
486         struct drm_i915_error_ring {
487                 bool valid;
488                 /* Software tracked state */
489                 bool waiting;
490                 int hangcheck_score;
491                 enum intel_ring_hangcheck_action hangcheck_action;
492                 int num_requests;
493
494                 /* our own tracking of ring head and tail */
495                 u32 cpu_ring_head;
496                 u32 cpu_ring_tail;
497
498                 u32 semaphore_seqno[I915_NUM_ENGINES - 1];
499
500                 /* Register state */
501                 u32 start;
502                 u32 tail;
503                 u32 head;
504                 u32 ctl;
505                 u32 hws;
506                 u32 ipeir;
507                 u32 ipehr;
508                 u32 instdone;
509                 u32 bbstate;
510                 u32 instpm;
511                 u32 instps;
512                 u32 seqno;
513                 u64 bbaddr;
514                 u64 acthd;
515                 u32 fault_reg;
516                 u64 faddr;
517                 u32 rc_psmi; /* sleep state */
518                 u32 semaphore_mboxes[I915_NUM_ENGINES - 1];
519
520                 struct drm_i915_error_object {
521                         int page_count;
522                         u64 gtt_offset;
523                         u32 *pages[0];
524                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
525
526                 struct drm_i915_error_object *wa_ctx;
527
528                 struct drm_i915_error_request {
529                         long jiffies;
530                         u32 seqno;
531                         u32 tail;
532                 } *requests;
533
534                 struct {
535                         u32 gfx_mode;
536                         union {
537                                 u64 pdp[4];
538                                 u32 pp_dir_base;
539                         };
540                 } vm_info;
541
542                 pid_t pid;
543                 char comm[TASK_COMM_LEN];
544         } ring[I915_NUM_ENGINES];
545
546         struct drm_i915_error_buffer {
547                 u32 size;
548                 u32 name;
549                 u32 rseqno[I915_NUM_ENGINES], wseqno;
550                 u64 gtt_offset;
551                 u32 read_domains;
552                 u32 write_domain;
553                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
554                 s32 pinned:2;
555                 u32 tiling:2;
556                 u32 dirty:1;
557                 u32 purgeable:1;
558                 u32 userptr:1;
559                 s32 ring:4;
560                 u32 cache_level:3;
561         } **active_bo, **pinned_bo;
562
563         u32 *active_bo_count, *pinned_bo_count;
564         u32 vm_count;
565 };
566
567 struct intel_connector;
568 struct intel_encoder;
569 struct intel_crtc_state;
570 struct intel_initial_plane_config;
571 struct intel_crtc;
572 struct intel_limit;
573 struct dpll;
574
575 struct drm_i915_display_funcs {
576         int (*get_display_clock_speed)(struct drm_device *dev);
577         int (*get_fifo_size)(struct drm_device *dev, int plane);
578         int (*compute_pipe_wm)(struct intel_crtc_state *cstate);
579         int (*compute_intermediate_wm)(struct drm_device *dev,
580                                        struct intel_crtc *intel_crtc,
581                                        struct intel_crtc_state *newstate);
582         void (*initial_watermarks)(struct intel_crtc_state *cstate);
583         void (*optimize_watermarks)(struct intel_crtc_state *cstate);
584         void (*update_wm)(struct drm_crtc *crtc);
585         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
586         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
587         /* Returns the active state of the crtc, and if the crtc is active,
588          * fills out the pipe-config with the hw state. */
589         bool (*get_pipe_config)(struct intel_crtc *,
590                                 struct intel_crtc_state *);
591         void (*get_initial_plane_config)(struct intel_crtc *,
592                                          struct intel_initial_plane_config *);
593         int (*crtc_compute_clock)(struct intel_crtc *crtc,
594                                   struct intel_crtc_state *crtc_state);
595         void (*crtc_enable)(struct drm_crtc *crtc);
596         void (*crtc_disable)(struct drm_crtc *crtc);
597         void (*audio_codec_enable)(struct drm_connector *connector,
598                                    struct intel_encoder *encoder,
599                                    const struct drm_display_mode *adjusted_mode);
600         void (*audio_codec_disable)(struct intel_encoder *encoder);
601         void (*fdi_link_train)(struct drm_crtc *crtc);
602         void (*init_clock_gating)(struct drm_device *dev);
603         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
604                           struct drm_framebuffer *fb,
605                           struct drm_i915_gem_object *obj,
606                           struct drm_i915_gem_request *req,
607                           uint32_t flags);
608         void (*hpd_irq_setup)(struct drm_device *dev);
609         /* clock updates for mode set */
610         /* cursor updates */
611         /* render clock increase/decrease */
612         /* display clock increase/decrease */
613         /* pll clock increase/decrease */
614
615         void (*load_csc_matrix)(struct drm_crtc_state *crtc_state);
616         void (*load_luts)(struct drm_crtc_state *crtc_state);
617 };
618
619 enum forcewake_domain_id {
620         FW_DOMAIN_ID_RENDER = 0,
621         FW_DOMAIN_ID_BLITTER,
622         FW_DOMAIN_ID_MEDIA,
623
624         FW_DOMAIN_ID_COUNT
625 };
626
627 enum forcewake_domains {
628         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
629         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
630         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
631         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
632                          FORCEWAKE_BLITTER |
633                          FORCEWAKE_MEDIA)
634 };
635
636 struct intel_uncore_funcs {
637         void (*force_wake_get)(struct drm_i915_private *dev_priv,
638                                                         enum forcewake_domains domains);
639         void (*force_wake_put)(struct drm_i915_private *dev_priv,
640                                                         enum forcewake_domains domains);
641
642         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
643         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
644         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
645         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
646
647         void (*mmio_writeb)(struct drm_i915_private *dev_priv, i915_reg_t r,
648                                 uint8_t val, bool trace);
649         void (*mmio_writew)(struct drm_i915_private *dev_priv, i915_reg_t r,
650                                 uint16_t val, bool trace);
651         void (*mmio_writel)(struct drm_i915_private *dev_priv, i915_reg_t r,
652                                 uint32_t val, bool trace);
653         void (*mmio_writeq)(struct drm_i915_private *dev_priv, i915_reg_t r,
654                                 uint64_t val, bool trace);
655 };
656
657 struct intel_uncore {
658         spinlock_t lock; /** lock is also taken in irq contexts. */
659
660         struct intel_uncore_funcs funcs;
661
662         unsigned fifo_count;
663         enum forcewake_domains fw_domains;
664
665         struct intel_uncore_forcewake_domain {
666                 struct drm_i915_private *i915;
667                 enum forcewake_domain_id id;
668                 unsigned wake_count;
669                 struct timer_list timer;
670                 i915_reg_t reg_set;
671                 u32 val_set;
672                 u32 val_clear;
673                 i915_reg_t reg_ack;
674                 i915_reg_t reg_post;
675                 u32 val_reset;
676         } fw_domain[FW_DOMAIN_ID_COUNT];
677
678         int unclaimed_mmio_check;
679 };
680
681 /* Iterate over initialised fw domains */
682 #define for_each_fw_domain_mask(domain__, mask__, dev_priv__, i__) \
683         for ((i__) = 0, (domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
684              (i__) < FW_DOMAIN_ID_COUNT; \
685              (i__)++, (domain__) = &(dev_priv__)->uncore.fw_domain[i__]) \
686                 for_each_if (((mask__) & (dev_priv__)->uncore.fw_domains) & (1 << (i__)))
687
688 #define for_each_fw_domain(domain__, dev_priv__, i__) \
689         for_each_fw_domain_mask(domain__, FORCEWAKE_ALL, dev_priv__, i__)
690
691 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
692 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
693 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
694
695 struct intel_csr {
696         struct work_struct work;
697         const char *fw_path;
698         uint32_t *dmc_payload;
699         uint32_t dmc_fw_size;
700         uint32_t version;
701         uint32_t mmio_count;
702         i915_reg_t mmioaddr[8];
703         uint32_t mmiodata[8];
704         uint32_t dc_state;
705         uint32_t allowed_dc_mask;
706 };
707
708 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
709         func(is_mobile) sep \
710         func(is_i85x) sep \
711         func(is_i915g) sep \
712         func(is_i945gm) sep \
713         func(is_g33) sep \
714         func(need_gfx_hws) sep \
715         func(is_g4x) sep \
716         func(is_pineview) sep \
717         func(is_broadwater) sep \
718         func(is_crestline) sep \
719         func(is_ivybridge) sep \
720         func(is_valleyview) sep \
721         func(is_cherryview) sep \
722         func(is_haswell) sep \
723         func(is_skylake) sep \
724         func(is_broxton) sep \
725         func(is_kabylake) sep \
726         func(is_preliminary) sep \
727         func(has_fbc) sep \
728         func(has_pipe_cxsr) sep \
729         func(has_hotplug) sep \
730         func(cursor_needs_physical) sep \
731         func(has_overlay) sep \
732         func(overlay_needs_physical) sep \
733         func(supports_tv) sep \
734         func(has_llc) sep \
735         func(has_snoop) sep \
736         func(has_ddi) sep \
737         func(has_fpga_dbg)
738
739 #define DEFINE_FLAG(name) u8 name:1
740 #define SEP_SEMICOLON ;
741
742 struct intel_device_info {
743         u32 display_mmio_offset;
744         u16 device_id;
745         u8 num_pipes:3;
746         u8 num_sprites[I915_MAX_PIPES];
747         u8 gen;
748         u8 ring_mask; /* Rings supported by the HW */
749         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
750         /* Register offsets for the various display pipes and transcoders */
751         int pipe_offsets[I915_MAX_TRANSCODERS];
752         int trans_offsets[I915_MAX_TRANSCODERS];
753         int palette_offsets[I915_MAX_PIPES];
754         int cursor_offsets[I915_MAX_PIPES];
755
756         /* Slice/subslice/EU info */
757         u8 slice_total;
758         u8 subslice_total;
759         u8 subslice_per_slice;
760         u8 eu_total;
761         u8 eu_per_subslice;
762         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
763         u8 subslice_7eu[3];
764         u8 has_slice_pg:1;
765         u8 has_subslice_pg:1;
766         u8 has_eu_pg:1;
767
768         struct color_luts {
769                 u16 degamma_lut_size;
770                 u16 gamma_lut_size;
771         } color;
772 };
773
774 #undef DEFINE_FLAG
775 #undef SEP_SEMICOLON
776
777 enum i915_cache_level {
778         I915_CACHE_NONE = 0,
779         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
780         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
781                               caches, eg sampler/render caches, and the
782                               large Last-Level-Cache. LLC is coherent with
783                               the CPU, but L3 is only visible to the GPU. */
784         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
785 };
786
787 struct i915_ctx_hang_stats {
788         /* This context had batch pending when hang was declared */
789         unsigned batch_pending;
790
791         /* This context had batch active when hang was declared */
792         unsigned batch_active;
793
794         /* Time when this context was last blamed for a GPU reset */
795         unsigned long guilty_ts;
796
797         /* If the contexts causes a second GPU hang within this time,
798          * it is permanently banned from submitting any more work.
799          */
800         unsigned long ban_period_seconds;
801
802         /* This context is banned to submit more work */
803         bool banned;
804 };
805
806 /* This must match up with the value previously used for execbuf2.rsvd1. */
807 #define DEFAULT_CONTEXT_HANDLE 0
808
809 #define CONTEXT_NO_ZEROMAP (1<<0)
810 /**
811  * struct intel_context - as the name implies, represents a context.
812  * @ref: reference count.
813  * @user_handle: userspace tracking identity for this context.
814  * @remap_slice: l3 row remapping information.
815  * @flags: context specific flags:
816  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
817  * @file_priv: filp associated with this context (NULL for global default
818  *             context).
819  * @hang_stats: information about the role of this context in possible GPU
820  *              hangs.
821  * @ppgtt: virtual memory space used by this context.
822  * @legacy_hw_ctx: render context backing object and whether it is correctly
823  *                initialized (legacy ring submission mechanism only).
824  * @link: link in the global list of contexts.
825  *
826  * Contexts are memory images used by the hardware to store copies of their
827  * internal state.
828  */
829 struct intel_context {
830         struct kref ref;
831         int user_handle;
832         uint8_t remap_slice;
833         struct drm_i915_private *i915;
834         int flags;
835         struct drm_i915_file_private *file_priv;
836         struct i915_ctx_hang_stats hang_stats;
837         struct i915_hw_ppgtt *ppgtt;
838
839         /* Legacy ring buffer submission */
840         struct {
841                 struct drm_i915_gem_object *rcs_state;
842                 bool initialized;
843         } legacy_hw_ctx;
844
845         /* Execlists */
846         struct {
847                 struct drm_i915_gem_object *state;
848                 struct intel_ringbuffer *ringbuf;
849                 int pin_count;
850                 struct i915_vma *lrc_vma;
851                 u64 lrc_desc;
852                 uint32_t *lrc_reg_state;
853         } engine[I915_NUM_ENGINES];
854
855         struct list_head link;
856 };
857
858 enum fb_op_origin {
859         ORIGIN_GTT,
860         ORIGIN_CPU,
861         ORIGIN_CS,
862         ORIGIN_FLIP,
863         ORIGIN_DIRTYFB,
864 };
865
866 struct intel_fbc {
867         /* This is always the inner lock when overlapping with struct_mutex and
868          * it's the outer lock when overlapping with stolen_lock. */
869         struct mutex lock;
870         unsigned threshold;
871         unsigned int possible_framebuffer_bits;
872         unsigned int busy_bits;
873         unsigned int visible_pipes_mask;
874         struct intel_crtc *crtc;
875
876         struct drm_mm_node compressed_fb;
877         struct drm_mm_node *compressed_llb;
878
879         bool false_color;
880
881         bool enabled;
882         bool active;
883
884         struct intel_fbc_state_cache {
885                 struct {
886                         unsigned int mode_flags;
887                         uint32_t hsw_bdw_pixel_rate;
888                 } crtc;
889
890                 struct {
891                         unsigned int rotation;
892                         int src_w;
893                         int src_h;
894                         bool visible;
895                 } plane;
896
897                 struct {
898                         u64 ilk_ggtt_offset;
899                         uint32_t pixel_format;
900                         unsigned int stride;
901                         int fence_reg;
902                         unsigned int tiling_mode;
903                 } fb;
904         } state_cache;
905
906         struct intel_fbc_reg_params {
907                 struct {
908                         enum pipe pipe;
909                         enum plane plane;
910                         unsigned int fence_y_offset;
911                 } crtc;
912
913                 struct {
914                         u64 ggtt_offset;
915                         uint32_t pixel_format;
916                         unsigned int stride;
917                         int fence_reg;
918                 } fb;
919
920                 int cfb_size;
921         } params;
922
923         struct intel_fbc_work {
924                 bool scheduled;
925                 u32 scheduled_vblank;
926                 struct work_struct work;
927         } work;
928
929         const char *no_fbc_reason;
930 };
931
932 /**
933  * HIGH_RR is the highest eDP panel refresh rate read from EDID
934  * LOW_RR is the lowest eDP panel refresh rate found from EDID
935  * parsing for same resolution.
936  */
937 enum drrs_refresh_rate_type {
938         DRRS_HIGH_RR,
939         DRRS_LOW_RR,
940         DRRS_MAX_RR, /* RR count */
941 };
942
943 enum drrs_support_type {
944         DRRS_NOT_SUPPORTED = 0,
945         STATIC_DRRS_SUPPORT = 1,
946         SEAMLESS_DRRS_SUPPORT = 2
947 };
948
949 struct intel_dp;
950 struct i915_drrs {
951         struct mutex mutex;
952         struct delayed_work work;
953         struct intel_dp *dp;
954         unsigned busy_frontbuffer_bits;
955         enum drrs_refresh_rate_type refresh_rate_type;
956         enum drrs_support_type type;
957 };
958
959 struct i915_psr {
960         struct mutex lock;
961         bool sink_support;
962         bool source_ok;
963         struct intel_dp *enabled;
964         bool active;
965         struct delayed_work work;
966         unsigned busy_frontbuffer_bits;
967         bool psr2_support;
968         bool aux_frame_sync;
969         bool link_standby;
970 };
971
972 enum intel_pch {
973         PCH_NONE = 0,   /* No PCH present */
974         PCH_IBX,        /* Ibexpeak PCH */
975         PCH_CPT,        /* Cougarpoint PCH */
976         PCH_LPT,        /* Lynxpoint PCH */
977         PCH_SPT,        /* Sunrisepoint PCH */
978         PCH_NOP,
979 };
980
981 enum intel_sbi_destination {
982         SBI_ICLK,
983         SBI_MPHY,
984 };
985
986 #define QUIRK_PIPEA_FORCE (1<<0)
987 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
988 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
989 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
990 #define QUIRK_PIPEB_FORCE (1<<4)
991 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
992
993 struct intel_fbdev;
994 struct intel_fbc_work;
995
996 struct intel_gmbus {
997         struct i2c_adapter adapter;
998         u32 force_bit;
999         u32 reg0;
1000         i915_reg_t gpio_reg;
1001         struct i2c_algo_bit_data bit_algo;
1002         struct drm_i915_private *dev_priv;
1003 };
1004
1005 struct i915_suspend_saved_registers {
1006         u32 saveDSPARB;
1007         u32 saveLVDS;
1008         u32 savePP_ON_DELAYS;
1009         u32 savePP_OFF_DELAYS;
1010         u32 savePP_ON;
1011         u32 savePP_OFF;
1012         u32 savePP_CONTROL;
1013         u32 savePP_DIVISOR;
1014         u32 saveFBC_CONTROL;
1015         u32 saveCACHE_MODE_0;
1016         u32 saveMI_ARB_STATE;
1017         u32 saveSWF0[16];
1018         u32 saveSWF1[16];
1019         u32 saveSWF3[3];
1020         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1021         u32 savePCH_PORT_HOTPLUG;
1022         u16 saveGCDGMBUS;
1023 };
1024
1025 struct vlv_s0ix_state {
1026         /* GAM */
1027         u32 wr_watermark;
1028         u32 gfx_prio_ctrl;
1029         u32 arb_mode;
1030         u32 gfx_pend_tlb0;
1031         u32 gfx_pend_tlb1;
1032         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1033         u32 media_max_req_count;
1034         u32 gfx_max_req_count;
1035         u32 render_hwsp;
1036         u32 ecochk;
1037         u32 bsd_hwsp;
1038         u32 blt_hwsp;
1039         u32 tlb_rd_addr;
1040
1041         /* MBC */
1042         u32 g3dctl;
1043         u32 gsckgctl;
1044         u32 mbctl;
1045
1046         /* GCP */
1047         u32 ucgctl1;
1048         u32 ucgctl3;
1049         u32 rcgctl1;
1050         u32 rcgctl2;
1051         u32 rstctl;
1052         u32 misccpctl;
1053
1054         /* GPM */
1055         u32 gfxpause;
1056         u32 rpdeuhwtc;
1057         u32 rpdeuc;
1058         u32 ecobus;
1059         u32 pwrdwnupctl;
1060         u32 rp_down_timeout;
1061         u32 rp_deucsw;
1062         u32 rcubmabdtmr;
1063         u32 rcedata;
1064         u32 spare2gh;
1065
1066         /* Display 1 CZ domain */
1067         u32 gt_imr;
1068         u32 gt_ier;
1069         u32 pm_imr;
1070         u32 pm_ier;
1071         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1072
1073         /* GT SA CZ domain */
1074         u32 tilectl;
1075         u32 gt_fifoctl;
1076         u32 gtlc_wake_ctrl;
1077         u32 gtlc_survive;
1078         u32 pmwgicz;
1079
1080         /* Display 2 CZ domain */
1081         u32 gu_ctl0;
1082         u32 gu_ctl1;
1083         u32 pcbr;
1084         u32 clock_gate_dis2;
1085 };
1086
1087 struct intel_rps_ei {
1088         u32 cz_clock;
1089         u32 render_c0;
1090         u32 media_c0;
1091 };
1092
1093 struct intel_gen6_power_mgmt {
1094         /*
1095          * work, interrupts_enabled and pm_iir are protected by
1096          * dev_priv->irq_lock
1097          */
1098         struct work_struct work;
1099         bool interrupts_enabled;
1100         u32 pm_iir;
1101
1102         /* Frequencies are stored in potentially platform dependent multiples.
1103          * In other words, *_freq needs to be multiplied by X to be interesting.
1104          * Soft limits are those which are used for the dynamic reclocking done
1105          * by the driver (raise frequencies under heavy loads, and lower for
1106          * lighter loads). Hard limits are those imposed by the hardware.
1107          *
1108          * A distinction is made for overclocking, which is never enabled by
1109          * default, and is considered to be above the hard limit if it's
1110          * possible at all.
1111          */
1112         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1113         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1114         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1115         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1116         u8 min_freq;            /* AKA RPn. Minimum frequency */
1117         u8 idle_freq;           /* Frequency to request when we are idle */
1118         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1119         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1120         u8 rp0_freq;            /* Non-overclocked max frequency. */
1121         u16 gpll_ref_freq;      /* vlv/chv GPLL reference frequency */
1122
1123         u8 up_threshold; /* Current %busy required to uplock */
1124         u8 down_threshold; /* Current %busy required to downclock */
1125
1126         int last_adj;
1127         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1128
1129         spinlock_t client_lock;
1130         struct list_head clients;
1131         bool client_boost;
1132
1133         bool enabled;
1134         struct delayed_work delayed_resume_work;
1135         unsigned boosts;
1136
1137         struct intel_rps_client semaphores, mmioflips;
1138
1139         /* manual wa residency calculations */
1140         struct intel_rps_ei up_ei, down_ei;
1141
1142         /*
1143          * Protects RPS/RC6 register access and PCU communication.
1144          * Must be taken after struct_mutex if nested. Note that
1145          * this lock may be held for long periods of time when
1146          * talking to hw - so only take it when talking to hw!
1147          */
1148         struct mutex hw_lock;
1149 };
1150
1151 /* defined intel_pm.c */
1152 extern spinlock_t mchdev_lock;
1153
1154 struct intel_ilk_power_mgmt {
1155         u8 cur_delay;
1156         u8 min_delay;
1157         u8 max_delay;
1158         u8 fmax;
1159         u8 fstart;
1160
1161         u64 last_count1;
1162         unsigned long last_time1;
1163         unsigned long chipset_power;
1164         u64 last_count2;
1165         u64 last_time2;
1166         unsigned long gfx_power;
1167         u8 corr;
1168
1169         int c_m;
1170         int r_t;
1171 };
1172
1173 struct drm_i915_private;
1174 struct i915_power_well;
1175
1176 struct i915_power_well_ops {
1177         /*
1178          * Synchronize the well's hw state to match the current sw state, for
1179          * example enable/disable it based on the current refcount. Called
1180          * during driver init and resume time, possibly after first calling
1181          * the enable/disable handlers.
1182          */
1183         void (*sync_hw)(struct drm_i915_private *dev_priv,
1184                         struct i915_power_well *power_well);
1185         /*
1186          * Enable the well and resources that depend on it (for example
1187          * interrupts located on the well). Called after the 0->1 refcount
1188          * transition.
1189          */
1190         void (*enable)(struct drm_i915_private *dev_priv,
1191                        struct i915_power_well *power_well);
1192         /*
1193          * Disable the well and resources that depend on it. Called after
1194          * the 1->0 refcount transition.
1195          */
1196         void (*disable)(struct drm_i915_private *dev_priv,
1197                         struct i915_power_well *power_well);
1198         /* Returns the hw enabled state. */
1199         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1200                            struct i915_power_well *power_well);
1201 };
1202
1203 /* Power well structure for haswell */
1204 struct i915_power_well {
1205         const char *name;
1206         bool always_on;
1207         /* power well enable/disable usage count */
1208         int count;
1209         /* cached hw enabled state */
1210         bool hw_enabled;
1211         unsigned long domains;
1212         unsigned long data;
1213         const struct i915_power_well_ops *ops;
1214 };
1215
1216 struct i915_power_domains {
1217         /*
1218          * Power wells needed for initialization at driver init and suspend
1219          * time are on. They are kept on until after the first modeset.
1220          */
1221         bool init_power_on;
1222         bool initializing;
1223         int power_well_count;
1224
1225         struct mutex lock;
1226         int domain_use_count[POWER_DOMAIN_NUM];
1227         struct i915_power_well *power_wells;
1228 };
1229
1230 #define MAX_L3_SLICES 2
1231 struct intel_l3_parity {
1232         u32 *remap_info[MAX_L3_SLICES];
1233         struct work_struct error_work;
1234         int which_slice;
1235 };
1236
1237 struct i915_gem_mm {
1238         /** Memory allocator for GTT stolen memory */
1239         struct drm_mm stolen;
1240         /** Protects the usage of the GTT stolen memory allocator. This is
1241          * always the inner lock when overlapping with struct_mutex. */
1242         struct mutex stolen_lock;
1243
1244         /** List of all objects in gtt_space. Used to restore gtt
1245          * mappings on resume */
1246         struct list_head bound_list;
1247         /**
1248          * List of objects which are not bound to the GTT (thus
1249          * are idle and not used by the GPU) but still have
1250          * (presumably uncached) pages still attached.
1251          */
1252         struct list_head unbound_list;
1253
1254         /** Usable portion of the GTT for GEM */
1255         unsigned long stolen_base; /* limited to low memory (32-bit) */
1256
1257         /** PPGTT used for aliasing the PPGTT with the GTT */
1258         struct i915_hw_ppgtt *aliasing_ppgtt;
1259
1260         struct notifier_block oom_notifier;
1261         struct notifier_block vmap_notifier;
1262         struct shrinker shrinker;
1263         bool shrinker_no_lock_stealing;
1264
1265         /** LRU list of objects with fence regs on them. */
1266         struct list_head fence_list;
1267
1268         /**
1269          * We leave the user IRQ off as much as possible,
1270          * but this means that requests will finish and never
1271          * be retired once the system goes idle. Set a timer to
1272          * fire periodically while the ring is running. When it
1273          * fires, go retire requests.
1274          */
1275         struct delayed_work retire_work;
1276
1277         /**
1278          * When we detect an idle GPU, we want to turn on
1279          * powersaving features. So once we see that there
1280          * are no more requests outstanding and no more
1281          * arrive within a small period of time, we fire
1282          * off the idle_work.
1283          */
1284         struct delayed_work idle_work;
1285
1286         /**
1287          * Are we in a non-interruptible section of code like
1288          * modesetting?
1289          */
1290         bool interruptible;
1291
1292         /**
1293          * Is the GPU currently considered idle, or busy executing userspace
1294          * requests?  Whilst idle, we attempt to power down the hardware and
1295          * display clocks. In order to reduce the effect on performance, there
1296          * is a slight delay before we do so.
1297          */
1298         bool busy;
1299
1300         /* the indicator for dispatch video commands on two BSD rings */
1301         unsigned int bsd_ring_dispatch_index;
1302
1303         /** Bit 6 swizzling required for X tiling */
1304         uint32_t bit_6_swizzle_x;
1305         /** Bit 6 swizzling required for Y tiling */
1306         uint32_t bit_6_swizzle_y;
1307
1308         /* accounting, useful for userland debugging */
1309         spinlock_t object_stat_lock;
1310         size_t object_memory;
1311         u32 object_count;
1312 };
1313
1314 struct drm_i915_error_state_buf {
1315         struct drm_i915_private *i915;
1316         unsigned bytes;
1317         unsigned size;
1318         int err;
1319         u8 *buf;
1320         loff_t start;
1321         loff_t pos;
1322 };
1323
1324 struct i915_error_state_file_priv {
1325         struct drm_device *dev;
1326         struct drm_i915_error_state *error;
1327 };
1328
1329 struct i915_gpu_error {
1330         /* For hangcheck timer */
1331 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1332 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1333         /* Hang gpu twice in this window and your context gets banned */
1334 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1335
1336         struct workqueue_struct *hangcheck_wq;
1337         struct delayed_work hangcheck_work;
1338
1339         /* For reset and error_state handling. */
1340         spinlock_t lock;
1341         /* Protected by the above dev->gpu_error.lock. */
1342         struct drm_i915_error_state *first_error;
1343
1344         unsigned long missed_irq_rings;
1345
1346         /**
1347          * State variable controlling the reset flow and count
1348          *
1349          * This is a counter which gets incremented when reset is triggered,
1350          * and again when reset has been handled. So odd values (lowest bit set)
1351          * means that reset is in progress and even values that
1352          * (reset_counter >> 1):th reset was successfully completed.
1353          *
1354          * If reset is not completed succesfully, the I915_WEDGE bit is
1355          * set meaning that hardware is terminally sour and there is no
1356          * recovery. All waiters on the reset_queue will be woken when
1357          * that happens.
1358          *
1359          * This counter is used by the wait_seqno code to notice that reset
1360          * event happened and it needs to restart the entire ioctl (since most
1361          * likely the seqno it waited for won't ever signal anytime soon).
1362          *
1363          * This is important for lock-free wait paths, where no contended lock
1364          * naturally enforces the correct ordering between the bail-out of the
1365          * waiter and the gpu reset work code.
1366          */
1367         atomic_t reset_counter;
1368
1369 #define I915_RESET_IN_PROGRESS_FLAG     1
1370 #define I915_WEDGED                     (1 << 31)
1371
1372         /**
1373          * Waitqueue to signal when the reset has completed. Used by clients
1374          * that wait for dev_priv->mm.wedged to settle.
1375          */
1376         wait_queue_head_t reset_queue;
1377
1378         /* Userspace knobs for gpu hang simulation;
1379          * combines both a ring mask, and extra flags
1380          */
1381         u32 stop_rings;
1382 #define I915_STOP_RING_ALLOW_BAN       (1 << 31)
1383 #define I915_STOP_RING_ALLOW_WARN      (1 << 30)
1384
1385         /* For missed irq/seqno simulation. */
1386         unsigned int test_irq_rings;
1387
1388         /* Used to prevent gem_check_wedged returning -EAGAIN during gpu reset   */
1389         bool reload_in_reset;
1390 };
1391
1392 enum modeset_restore {
1393         MODESET_ON_LID_OPEN,
1394         MODESET_DONE,
1395         MODESET_SUSPENDED,
1396 };
1397
1398 #define DP_AUX_A 0x40
1399 #define DP_AUX_B 0x10
1400 #define DP_AUX_C 0x20
1401 #define DP_AUX_D 0x30
1402
1403 #define DDC_PIN_B  0x05
1404 #define DDC_PIN_C  0x04
1405 #define DDC_PIN_D  0x06
1406
1407 struct ddi_vbt_port_info {
1408         /*
1409          * This is an index in the HDMI/DVI DDI buffer translation table.
1410          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1411          * populate this field.
1412          */
1413 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1414         uint8_t hdmi_level_shift;
1415
1416         uint8_t supports_dvi:1;
1417         uint8_t supports_hdmi:1;
1418         uint8_t supports_dp:1;
1419
1420         uint8_t alternate_aux_channel;
1421         uint8_t alternate_ddc_pin;
1422
1423         uint8_t dp_boost_level;
1424         uint8_t hdmi_boost_level;
1425 };
1426
1427 enum psr_lines_to_wait {
1428         PSR_0_LINES_TO_WAIT = 0,
1429         PSR_1_LINE_TO_WAIT,
1430         PSR_4_LINES_TO_WAIT,
1431         PSR_8_LINES_TO_WAIT
1432 };
1433
1434 struct intel_vbt_data {
1435         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1436         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1437
1438         /* Feature bits */
1439         unsigned int int_tv_support:1;
1440         unsigned int lvds_dither:1;
1441         unsigned int lvds_vbt:1;
1442         unsigned int int_crt_support:1;
1443         unsigned int lvds_use_ssc:1;
1444         unsigned int display_clock_mode:1;
1445         unsigned int fdi_rx_polarity_inverted:1;
1446         int lvds_ssc_freq;
1447         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1448
1449         enum drrs_support_type drrs_type;
1450
1451         struct {
1452                 int rate;
1453                 int lanes;
1454                 int preemphasis;
1455                 int vswing;
1456                 bool low_vswing;
1457                 bool initialized;
1458                 bool support;
1459                 int bpp;
1460                 struct edp_power_seq pps;
1461         } edp;
1462
1463         struct {
1464                 bool full_link;
1465                 bool require_aux_wakeup;
1466                 int idle_frames;
1467                 enum psr_lines_to_wait lines_to_wait;
1468                 int tp1_wakeup_time;
1469                 int tp2_tp3_wakeup_time;
1470         } psr;
1471
1472         struct {
1473                 u16 pwm_freq_hz;
1474                 bool present;
1475                 bool active_low_pwm;
1476                 u8 min_brightness;      /* min_brightness/255 of max */
1477         } backlight;
1478
1479         /* MIPI DSI */
1480         struct {
1481                 u16 panel_id;
1482                 struct mipi_config *config;
1483                 struct mipi_pps_data *pps;
1484                 u8 seq_version;
1485                 u32 size;
1486                 u8 *data;
1487                 const u8 *sequence[MIPI_SEQ_MAX];
1488         } dsi;
1489
1490         int crt_ddc_pin;
1491
1492         int child_dev_num;
1493         union child_device_config *child_dev;
1494
1495         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1496         struct sdvo_device_mapping sdvo_mappings[2];
1497 };
1498
1499 enum intel_ddb_partitioning {
1500         INTEL_DDB_PART_1_2,
1501         INTEL_DDB_PART_5_6, /* IVB+ */
1502 };
1503
1504 struct intel_wm_level {
1505         bool enable;
1506         uint32_t pri_val;
1507         uint32_t spr_val;
1508         uint32_t cur_val;
1509         uint32_t fbc_val;
1510 };
1511
1512 struct ilk_wm_values {
1513         uint32_t wm_pipe[3];
1514         uint32_t wm_lp[3];
1515         uint32_t wm_lp_spr[3];
1516         uint32_t wm_linetime[3];
1517         bool enable_fbc_wm;
1518         enum intel_ddb_partitioning partitioning;
1519 };
1520
1521 struct vlv_pipe_wm {
1522         uint16_t primary;
1523         uint16_t sprite[2];
1524         uint8_t cursor;
1525 };
1526
1527 struct vlv_sr_wm {
1528         uint16_t plane;
1529         uint8_t cursor;
1530 };
1531
1532 struct vlv_wm_values {
1533         struct vlv_pipe_wm pipe[3];
1534         struct vlv_sr_wm sr;
1535         struct {
1536                 uint8_t cursor;
1537                 uint8_t sprite[2];
1538                 uint8_t primary;
1539         } ddl[3];
1540         uint8_t level;
1541         bool cxsr;
1542 };
1543
1544 struct skl_ddb_entry {
1545         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1546 };
1547
1548 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1549 {
1550         return entry->end - entry->start;
1551 }
1552
1553 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1554                                        const struct skl_ddb_entry *e2)
1555 {
1556         if (e1->start == e2->start && e1->end == e2->end)
1557                 return true;
1558
1559         return false;
1560 }
1561
1562 struct skl_ddb_allocation {
1563         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1564         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1565         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1566 };
1567
1568 struct skl_wm_values {
1569         bool dirty[I915_MAX_PIPES];
1570         struct skl_ddb_allocation ddb;
1571         uint32_t wm_linetime[I915_MAX_PIPES];
1572         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1573         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1574 };
1575
1576 struct skl_wm_level {
1577         bool plane_en[I915_MAX_PLANES];
1578         uint16_t plane_res_b[I915_MAX_PLANES];
1579         uint8_t plane_res_l[I915_MAX_PLANES];
1580 };
1581
1582 /*
1583  * This struct helps tracking the state needed for runtime PM, which puts the
1584  * device in PCI D3 state. Notice that when this happens, nothing on the
1585  * graphics device works, even register access, so we don't get interrupts nor
1586  * anything else.
1587  *
1588  * Every piece of our code that needs to actually touch the hardware needs to
1589  * either call intel_runtime_pm_get or call intel_display_power_get with the
1590  * appropriate power domain.
1591  *
1592  * Our driver uses the autosuspend delay feature, which means we'll only really
1593  * suspend if we stay with zero refcount for a certain amount of time. The
1594  * default value is currently very conservative (see intel_runtime_pm_enable), but
1595  * it can be changed with the standard runtime PM files from sysfs.
1596  *
1597  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1598  * goes back to false exactly before we reenable the IRQs. We use this variable
1599  * to check if someone is trying to enable/disable IRQs while they're supposed
1600  * to be disabled. This shouldn't happen and we'll print some error messages in
1601  * case it happens.
1602  *
1603  * For more, read the Documentation/power/runtime_pm.txt.
1604  */
1605 struct i915_runtime_pm {
1606         atomic_t wakeref_count;
1607         atomic_t atomic_seq;
1608         bool suspended;
1609         bool irqs_enabled;
1610 };
1611
1612 enum intel_pipe_crc_source {
1613         INTEL_PIPE_CRC_SOURCE_NONE,
1614         INTEL_PIPE_CRC_SOURCE_PLANE1,
1615         INTEL_PIPE_CRC_SOURCE_PLANE2,
1616         INTEL_PIPE_CRC_SOURCE_PF,
1617         INTEL_PIPE_CRC_SOURCE_PIPE,
1618         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1619         INTEL_PIPE_CRC_SOURCE_TV,
1620         INTEL_PIPE_CRC_SOURCE_DP_B,
1621         INTEL_PIPE_CRC_SOURCE_DP_C,
1622         INTEL_PIPE_CRC_SOURCE_DP_D,
1623         INTEL_PIPE_CRC_SOURCE_AUTO,
1624         INTEL_PIPE_CRC_SOURCE_MAX,
1625 };
1626
1627 struct intel_pipe_crc_entry {
1628         uint32_t frame;
1629         uint32_t crc[5];
1630 };
1631
1632 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1633 struct intel_pipe_crc {
1634         spinlock_t lock;
1635         bool opened;            /* exclusive access to the result file */
1636         struct intel_pipe_crc_entry *entries;
1637         enum intel_pipe_crc_source source;
1638         int head, tail;
1639         wait_queue_head_t wq;
1640 };
1641
1642 struct i915_frontbuffer_tracking {
1643         struct mutex lock;
1644
1645         /*
1646          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1647          * scheduled flips.
1648          */
1649         unsigned busy_bits;
1650         unsigned flip_bits;
1651 };
1652
1653 struct i915_wa_reg {
1654         i915_reg_t addr;
1655         u32 value;
1656         /* bitmask representing WA bits */
1657         u32 mask;
1658 };
1659
1660 /*
1661  * RING_MAX_NONPRIV_SLOTS is per-engine but at this point we are only
1662  * allowing it for RCS as we don't foresee any requirement of having
1663  * a whitelist for other engines. When it is really required for
1664  * other engines then the limit need to be increased.
1665  */
1666 #define I915_MAX_WA_REGS (16 + RING_MAX_NONPRIV_SLOTS)
1667
1668 struct i915_workarounds {
1669         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1670         u32 count;
1671         u32 hw_whitelist_count[I915_NUM_ENGINES];
1672 };
1673
1674 struct i915_virtual_gpu {
1675         bool active;
1676 };
1677
1678 struct i915_execbuffer_params {
1679         struct drm_device               *dev;
1680         struct drm_file                 *file;
1681         uint32_t                        dispatch_flags;
1682         uint32_t                        args_batch_start_offset;
1683         uint64_t                        batch_obj_vm_offset;
1684         struct intel_engine_cs *engine;
1685         struct drm_i915_gem_object      *batch_obj;
1686         struct intel_context            *ctx;
1687         struct drm_i915_gem_request     *request;
1688 };
1689
1690 /* used in computing the new watermarks state */
1691 struct intel_wm_config {
1692         unsigned int num_pipes_active;
1693         bool sprites_enabled;
1694         bool sprites_scaled;
1695 };
1696
1697 struct drm_i915_private {
1698         struct drm_device *dev;
1699         struct kmem_cache *objects;
1700         struct kmem_cache *vmas;
1701         struct kmem_cache *requests;
1702
1703         const struct intel_device_info info;
1704
1705         int relative_constants_mode;
1706
1707         void __iomem *regs;
1708
1709         struct intel_uncore uncore;
1710
1711         struct i915_virtual_gpu vgpu;
1712
1713         struct intel_guc guc;
1714
1715         struct intel_csr csr;
1716
1717         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1718
1719         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1720          * controller on different i2c buses. */
1721         struct mutex gmbus_mutex;
1722
1723         /**
1724          * Base address of the gmbus and gpio block.
1725          */
1726         uint32_t gpio_mmio_base;
1727
1728         /* MMIO base address for MIPI regs */
1729         uint32_t mipi_mmio_base;
1730
1731         uint32_t psr_mmio_base;
1732
1733         wait_queue_head_t gmbus_wait_queue;
1734
1735         struct pci_dev *bridge_dev;
1736         struct intel_engine_cs engine[I915_NUM_ENGINES];
1737         struct drm_i915_gem_object *semaphore_obj;
1738         uint32_t last_seqno, next_seqno;
1739
1740         struct drm_dma_handle *status_page_dmah;
1741         struct resource mch_res;
1742
1743         /* protects the irq masks */
1744         spinlock_t irq_lock;
1745
1746         /* protects the mmio flip data */
1747         spinlock_t mmio_flip_lock;
1748
1749         bool display_irqs_enabled;
1750
1751         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1752         struct pm_qos_request pm_qos;
1753
1754         /* Sideband mailbox protection */
1755         struct mutex sb_lock;
1756
1757         /** Cached value of IMR to avoid reads in updating the bitfield */
1758         union {
1759                 u32 irq_mask;
1760                 u32 de_irq_mask[I915_MAX_PIPES];
1761         };
1762         u32 gt_irq_mask;
1763         u32 pm_irq_mask;
1764         u32 pm_rps_events;
1765         u32 pipestat_irq_mask[I915_MAX_PIPES];
1766
1767         struct i915_hotplug hotplug;
1768         struct intel_fbc fbc;
1769         struct i915_drrs drrs;
1770         struct intel_opregion opregion;
1771         struct intel_vbt_data vbt;
1772
1773         bool preserve_bios_swizzle;
1774
1775         /* overlay */
1776         struct intel_overlay *overlay;
1777
1778         /* backlight registers and fields in struct intel_panel */
1779         struct mutex backlight_lock;
1780
1781         /* LVDS info */
1782         bool no_aux_handshake;
1783
1784         /* protects panel power sequencer state */
1785         struct mutex pps_mutex;
1786
1787         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1788         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1789
1790         unsigned int fsb_freq, mem_freq, is_ddr3;
1791         unsigned int skl_boot_cdclk;
1792         unsigned int cdclk_freq, max_cdclk_freq, atomic_cdclk_freq;
1793         unsigned int max_dotclk_freq;
1794         unsigned int rawclk_freq;
1795         unsigned int hpll_freq;
1796         unsigned int czclk_freq;
1797
1798         /**
1799          * wq - Driver workqueue for GEM.
1800          *
1801          * NOTE: Work items scheduled here are not allowed to grab any modeset
1802          * locks, for otherwise the flushing done in the pageflip code will
1803          * result in deadlocks.
1804          */
1805         struct workqueue_struct *wq;
1806
1807         /* Display functions */
1808         struct drm_i915_display_funcs display;
1809
1810         /* PCH chipset type */
1811         enum intel_pch pch_type;
1812         unsigned short pch_id;
1813
1814         unsigned long quirks;
1815
1816         enum modeset_restore modeset_restore;
1817         struct mutex modeset_restore_lock;
1818         struct drm_atomic_state *modeset_restore_state;
1819
1820         struct list_head vm_list; /* Global list of all address spaces */
1821         struct i915_ggtt ggtt; /* VM representing the global address space */
1822
1823         struct i915_gem_mm mm;
1824         DECLARE_HASHTABLE(mm_structs, 7);
1825         struct mutex mm_lock;
1826
1827         /* Kernel Modesetting */
1828
1829         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1830         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1831         wait_queue_head_t pending_flip_queue;
1832
1833 #ifdef CONFIG_DEBUG_FS
1834         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1835 #endif
1836
1837         /* dpll and cdclk state is protected by connection_mutex */
1838         int num_shared_dpll;
1839         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1840         const struct intel_dpll_mgr *dpll_mgr;
1841
1842         /*
1843          * dpll_lock serializes intel_{prepare,enable,disable}_shared_dpll.
1844          * Must be global rather than per dpll, because on some platforms
1845          * plls share registers.
1846          */
1847         struct mutex dpll_lock;
1848
1849         unsigned int active_crtcs;
1850         unsigned int min_pixclk[I915_MAX_PIPES];
1851
1852         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1853
1854         struct i915_workarounds workarounds;
1855
1856         struct i915_frontbuffer_tracking fb_tracking;
1857
1858         u16 orig_clock;
1859
1860         bool mchbar_need_disable;
1861
1862         struct intel_l3_parity l3_parity;
1863
1864         /* Cannot be determined by PCIID. You must always read a register. */
1865         size_t ellc_size;
1866
1867         /* gen6+ rps state */
1868         struct intel_gen6_power_mgmt rps;
1869
1870         /* ilk-only ips/rps state. Everything in here is protected by the global
1871          * mchdev_lock in intel_pm.c */
1872         struct intel_ilk_power_mgmt ips;
1873
1874         struct i915_power_domains power_domains;
1875
1876         struct i915_psr psr;
1877
1878         struct i915_gpu_error gpu_error;
1879
1880         struct drm_i915_gem_object *vlv_pctx;
1881
1882 #ifdef CONFIG_DRM_FBDEV_EMULATION
1883         /* list of fbdev register on this device */
1884         struct intel_fbdev *fbdev;
1885         struct work_struct fbdev_suspend_work;
1886 #endif
1887
1888         struct drm_property *broadcast_rgb_property;
1889         struct drm_property *force_audio_property;
1890
1891         /* hda/i915 audio component */
1892         struct i915_audio_component *audio_component;
1893         bool audio_component_registered;
1894         /**
1895          * av_mutex - mutex for audio/video sync
1896          *
1897          */
1898         struct mutex av_mutex;
1899
1900         uint32_t hw_context_size;
1901         struct list_head context_list;
1902
1903         u32 fdi_rx_config;
1904
1905         /* Shadow for DISPLAY_PHY_CONTROL which can't be safely read */
1906         u32 chv_phy_control;
1907         /*
1908          * Shadows for CHV DPLL_MD regs to keep the state
1909          * checker somewhat working in the presence hardware
1910          * crappiness (can't read out DPLL_MD for pipes B & C).
1911          */
1912         u32 chv_dpll_md[I915_MAX_PIPES];
1913
1914         u32 suspend_count;
1915         bool suspended_to_idle;
1916         struct i915_suspend_saved_registers regfile;
1917         struct vlv_s0ix_state vlv_s0ix_state;
1918
1919         struct {
1920                 /*
1921                  * Raw watermark latency values:
1922                  * in 0.1us units for WM0,
1923                  * in 0.5us units for WM1+.
1924                  */
1925                 /* primary */
1926                 uint16_t pri_latency[5];
1927                 /* sprite */
1928                 uint16_t spr_latency[5];
1929                 /* cursor */
1930                 uint16_t cur_latency[5];
1931                 /*
1932                  * Raw watermark memory latency values
1933                  * for SKL for all 8 levels
1934                  * in 1us units.
1935                  */
1936                 uint16_t skl_latency[8];
1937
1938                 /* Committed wm config */
1939                 struct intel_wm_config config;
1940
1941                 /*
1942                  * The skl_wm_values structure is a bit too big for stack
1943                  * allocation, so we keep the staging struct where we store
1944                  * intermediate results here instead.
1945                  */
1946                 struct skl_wm_values skl_results;
1947
1948                 /* current hardware state */
1949                 union {
1950                         struct ilk_wm_values hw;
1951                         struct skl_wm_values skl_hw;
1952                         struct vlv_wm_values vlv;
1953                 };
1954
1955                 uint8_t max_level;
1956
1957                 /*
1958                  * Should be held around atomic WM register writing; also
1959                  * protects * intel_crtc->wm.active and
1960                  * cstate->wm.need_postvbl_update.
1961                  */
1962                 struct mutex wm_mutex;
1963         } wm;
1964
1965         struct i915_runtime_pm pm;
1966
1967         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
1968         struct {
1969                 int (*execbuf_submit)(struct i915_execbuffer_params *params,
1970                                       struct drm_i915_gem_execbuffer2 *args,
1971                                       struct list_head *vmas);
1972                 int (*init_engines)(struct drm_device *dev);
1973                 void (*cleanup_engine)(struct intel_engine_cs *engine);
1974                 void (*stop_engine)(struct intel_engine_cs *engine);
1975         } gt;
1976
1977         struct intel_context *kernel_context;
1978
1979         /* perform PHY state sanity checks? */
1980         bool chv_phy_assert[2];
1981
1982         struct intel_encoder *dig_port_map[I915_MAX_PORTS];
1983
1984         /*
1985          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
1986          * will be rejected. Instead look for a better place.
1987          */
1988 };
1989
1990 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1991 {
1992         return dev->dev_private;
1993 }
1994
1995 static inline struct drm_i915_private *dev_to_i915(struct device *dev)
1996 {
1997         return to_i915(dev_get_drvdata(dev));
1998 }
1999
2000 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
2001 {
2002         return container_of(guc, struct drm_i915_private, guc);
2003 }
2004
2005 /* Simple iterator over all initialised engines */
2006 #define for_each_engine(engine__, dev_priv__) \
2007         for ((engine__) = &(dev_priv__)->engine[0]; \
2008              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2009              (engine__)++) \
2010                 for_each_if (intel_engine_initialized(engine__))
2011
2012 /* Iterator with engine_id */
2013 #define for_each_engine_id(engine__, dev_priv__, id__) \
2014         for ((engine__) = &(dev_priv__)->engine[0], (id__) = 0; \
2015              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2016              (engine__)++) \
2017                 for_each_if (((id__) = (engine__)->id, \
2018                               intel_engine_initialized(engine__)))
2019
2020 /* Iterator over subset of engines selected by mask */
2021 #define for_each_engine_masked(engine__, dev_priv__, mask__) \
2022         for ((engine__) = &(dev_priv__)->engine[0]; \
2023              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2024              (engine__)++) \
2025                 for_each_if (((mask__) & intel_engine_flag(engine__)) && \
2026                              intel_engine_initialized(engine__))
2027
2028 enum hdmi_force_audio {
2029         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
2030         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
2031         HDMI_AUDIO_AUTO,                /* trust EDID */
2032         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
2033 };
2034
2035 #define I915_GTT_OFFSET_NONE ((u32)-1)
2036
2037 struct drm_i915_gem_object_ops {
2038         unsigned int flags;
2039 #define I915_GEM_OBJECT_HAS_STRUCT_PAGE 0x1
2040
2041         /* Interface between the GEM object and its backing storage.
2042          * get_pages() is called once prior to the use of the associated set
2043          * of pages before to binding them into the GTT, and put_pages() is
2044          * called after we no longer need them. As we expect there to be
2045          * associated cost with migrating pages between the backing storage
2046          * and making them available for the GPU (e.g. clflush), we may hold
2047          * onto the pages after they are no longer referenced by the GPU
2048          * in case they may be used again shortly (for example migrating the
2049          * pages to a different memory domain within the GTT). put_pages()
2050          * will therefore most likely be called when the object itself is
2051          * being released or under memory pressure (where we attempt to
2052          * reap pages for the shrinker).
2053          */
2054         int (*get_pages)(struct drm_i915_gem_object *);
2055         void (*put_pages)(struct drm_i915_gem_object *);
2056
2057         int (*dmabuf_export)(struct drm_i915_gem_object *);
2058         void (*release)(struct drm_i915_gem_object *);
2059 };
2060
2061 /*
2062  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2063  * considered to be the frontbuffer for the given plane interface-wise. This
2064  * doesn't mean that the hw necessarily already scans it out, but that any
2065  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2066  *
2067  * We have one bit per pipe and per scanout plane type.
2068  */
2069 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2070 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2071 #define INTEL_FRONTBUFFER_BITS \
2072         (INTEL_FRONTBUFFER_BITS_PER_PIPE * I915_MAX_PIPES)
2073 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2074         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2075 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2076         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2077 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2078         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2079 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2080         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2081 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2082         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2083
2084 struct drm_i915_gem_object {
2085         struct drm_gem_object base;
2086
2087         const struct drm_i915_gem_object_ops *ops;
2088
2089         /** List of VMAs backed by this object */
2090         struct list_head vma_list;
2091
2092         /** Stolen memory for this object, instead of being backed by shmem. */
2093         struct drm_mm_node *stolen;
2094         struct list_head global_list;
2095
2096         struct list_head engine_list[I915_NUM_ENGINES];
2097         /** Used in execbuf to temporarily hold a ref */
2098         struct list_head obj_exec_link;
2099
2100         struct list_head batch_pool_link;
2101
2102         /**
2103          * This is set if the object is on the active lists (has pending
2104          * rendering and so a non-zero seqno), and is not set if it i s on
2105          * inactive (ready to be unbound) list.
2106          */
2107         unsigned int active:I915_NUM_ENGINES;
2108
2109         /**
2110          * This is set if the object has been written to since last bound
2111          * to the GTT
2112          */
2113         unsigned int dirty:1;
2114
2115         /**
2116          * Fence register bits (if any) for this object.  Will be set
2117          * as needed when mapped into the GTT.
2118          * Protected by dev->struct_mutex.
2119          */
2120         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
2121
2122         /**
2123          * Advice: are the backing pages purgeable?
2124          */
2125         unsigned int madv:2;
2126
2127         /**
2128          * Current tiling mode for the object.
2129          */
2130         unsigned int tiling_mode:2;
2131         /**
2132          * Whether the tiling parameters for the currently associated fence
2133          * register have changed. Note that for the purposes of tracking
2134          * tiling changes we also treat the unfenced register, the register
2135          * slot that the object occupies whilst it executes a fenced
2136          * command (such as BLT on gen2/3), as a "fence".
2137          */
2138         unsigned int fence_dirty:1;
2139
2140         /**
2141          * Is the object at the current location in the gtt mappable and
2142          * fenceable? Used to avoid costly recalculations.
2143          */
2144         unsigned int map_and_fenceable:1;
2145
2146         /**
2147          * Whether the current gtt mapping needs to be mappable (and isn't just
2148          * mappable by accident). Track pin and fault separate for a more
2149          * accurate mappable working set.
2150          */
2151         unsigned int fault_mappable:1;
2152
2153         /*
2154          * Is the object to be mapped as read-only to the GPU
2155          * Only honoured if hardware has relevant pte bit
2156          */
2157         unsigned long gt_ro:1;
2158         unsigned int cache_level:3;
2159         unsigned int cache_dirty:1;
2160
2161         unsigned int frontbuffer_bits:INTEL_FRONTBUFFER_BITS;
2162
2163         unsigned int pin_display;
2164
2165         struct sg_table *pages;
2166         int pages_pin_count;
2167         struct get_page {
2168                 struct scatterlist *sg;
2169                 int last;
2170         } get_page;
2171
2172         /* prime dma-buf support */
2173         void *dma_buf_vmapping;
2174         int vmapping_count;
2175
2176         /** Breadcrumb of last rendering to the buffer.
2177          * There can only be one writer, but we allow for multiple readers.
2178          * If there is a writer that necessarily implies that all other
2179          * read requests are complete - but we may only be lazily clearing
2180          * the read requests. A read request is naturally the most recent
2181          * request on a ring, so we may have two different write and read
2182          * requests on one ring where the write request is older than the
2183          * read request. This allows for the CPU to read from an active
2184          * buffer by only waiting for the write to complete.
2185          * */
2186         struct drm_i915_gem_request *last_read_req[I915_NUM_ENGINES];
2187         struct drm_i915_gem_request *last_write_req;
2188         /** Breadcrumb of last fenced GPU access to the buffer. */
2189         struct drm_i915_gem_request *last_fenced_req;
2190
2191         /** Current tiling stride for the object, if it's tiled. */
2192         uint32_t stride;
2193
2194         /** References from framebuffers, locks out tiling changes. */
2195         unsigned long framebuffer_references;
2196
2197         /** Record of address bit 17 of each page at last unbind. */
2198         unsigned long *bit_17;
2199
2200         union {
2201                 /** for phy allocated objects */
2202                 struct drm_dma_handle *phys_handle;
2203
2204                 struct i915_gem_userptr {
2205                         uintptr_t ptr;
2206                         unsigned read_only :1;
2207                         unsigned workers :4;
2208 #define I915_GEM_USERPTR_MAX_WORKERS 15
2209
2210                         struct i915_mm_struct *mm;
2211                         struct i915_mmu_object *mmu_object;
2212                         struct work_struct *work;
2213                 } userptr;
2214         };
2215 };
2216 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
2217
2218 void i915_gem_track_fb(struct drm_i915_gem_object *old,
2219                        struct drm_i915_gem_object *new,
2220                        unsigned frontbuffer_bits);
2221
2222 /**
2223  * Request queue structure.
2224  *
2225  * The request queue allows us to note sequence numbers that have been emitted
2226  * and may be associated with active buffers to be retired.
2227  *
2228  * By keeping this list, we can avoid having to do questionable sequence
2229  * number comparisons on buffer last_read|write_seqno. It also allows an
2230  * emission time to be associated with the request for tracking how far ahead
2231  * of the GPU the submission is.
2232  *
2233  * The requests are reference counted, so upon creation they should have an
2234  * initial reference taken using kref_init
2235  */
2236 struct drm_i915_gem_request {
2237         struct kref ref;
2238
2239         /** On Which ring this request was generated */
2240         struct drm_i915_private *i915;
2241         struct intel_engine_cs *engine;
2242
2243          /** GEM sequence number associated with the previous request,
2244           * when the HWS breadcrumb is equal to this the GPU is processing
2245           * this request.
2246           */
2247         u32 previous_seqno;
2248
2249          /** GEM sequence number associated with this request,
2250           * when the HWS breadcrumb is equal or greater than this the GPU
2251           * has finished processing this request.
2252           */
2253         u32 seqno;
2254
2255         /** Position in the ringbuffer of the start of the request */
2256         u32 head;
2257
2258         /**
2259          * Position in the ringbuffer of the start of the postfix.
2260          * This is required to calculate the maximum available ringbuffer
2261          * space without overwriting the postfix.
2262          */
2263          u32 postfix;
2264
2265         /** Position in the ringbuffer of the end of the whole request */
2266         u32 tail;
2267
2268         /**
2269          * Context and ring buffer related to this request
2270          * Contexts are refcounted, so when this request is associated with a
2271          * context, we must increment the context's refcount, to guarantee that
2272          * it persists while any request is linked to it. Requests themselves
2273          * are also refcounted, so the request will only be freed when the last
2274          * reference to it is dismissed, and the code in
2275          * i915_gem_request_free() will then decrement the refcount on the
2276          * context.
2277          */
2278         struct intel_context *ctx;
2279         struct intel_ringbuffer *ringbuf;
2280
2281         /** Batch buffer related to this request if any (used for
2282             error state dump only) */
2283         struct drm_i915_gem_object *batch_obj;
2284
2285         /** Time at which this request was emitted, in jiffies. */
2286         unsigned long emitted_jiffies;
2287
2288         /** global list entry for this request */
2289         struct list_head list;
2290
2291         struct drm_i915_file_private *file_priv;
2292         /** file_priv list entry for this request */
2293         struct list_head client_list;
2294
2295         /** process identifier submitting this request */
2296         struct pid *pid;
2297
2298         /**
2299          * The ELSP only accepts two elements at a time, so we queue
2300          * context/tail pairs on a given queue (ring->execlist_queue) until the
2301          * hardware is available. The queue serves a double purpose: we also use
2302          * it to keep track of the up to 2 contexts currently in the hardware
2303          * (usually one in execution and the other queued up by the GPU): We
2304          * only remove elements from the head of the queue when the hardware
2305          * informs us that an element has been completed.
2306          *
2307          * All accesses to the queue are mediated by a spinlock
2308          * (ring->execlist_lock).
2309          */
2310
2311         /** Execlist link in the submission queue.*/
2312         struct list_head execlist_link;
2313
2314         /** Execlists no. of times this request has been sent to the ELSP */
2315         int elsp_submitted;
2316
2317 };
2318
2319 struct drm_i915_gem_request * __must_check
2320 i915_gem_request_alloc(struct intel_engine_cs *engine,
2321                        struct intel_context *ctx);
2322 void i915_gem_request_cancel(struct drm_i915_gem_request *req);
2323 void i915_gem_request_free(struct kref *req_ref);
2324 int i915_gem_request_add_to_client(struct drm_i915_gem_request *req,
2325                                    struct drm_file *file);
2326
2327 static inline uint32_t
2328 i915_gem_request_get_seqno(struct drm_i915_gem_request *req)
2329 {
2330         return req ? req->seqno : 0;
2331 }
2332
2333 static inline struct intel_engine_cs *
2334 i915_gem_request_get_engine(struct drm_i915_gem_request *req)
2335 {
2336         return req ? req->engine : NULL;
2337 }
2338
2339 static inline struct drm_i915_gem_request *
2340 i915_gem_request_reference(struct drm_i915_gem_request *req)
2341 {
2342         if (req)
2343                 kref_get(&req->ref);
2344         return req;
2345 }
2346
2347 static inline void
2348 i915_gem_request_unreference(struct drm_i915_gem_request *req)
2349 {
2350         WARN_ON(!mutex_is_locked(&req->engine->dev->struct_mutex));
2351         kref_put(&req->ref, i915_gem_request_free);
2352 }
2353
2354 static inline void
2355 i915_gem_request_unreference__unlocked(struct drm_i915_gem_request *req)
2356 {
2357         struct drm_device *dev;
2358
2359         if (!req)
2360                 return;
2361
2362         dev = req->engine->dev;
2363         if (kref_put_mutex(&req->ref, i915_gem_request_free, &dev->struct_mutex))
2364                 mutex_unlock(&dev->struct_mutex);
2365 }
2366
2367 static inline void i915_gem_request_assign(struct drm_i915_gem_request **pdst,
2368                                            struct drm_i915_gem_request *src)
2369 {
2370         if (src)
2371                 i915_gem_request_reference(src);
2372
2373         if (*pdst)
2374                 i915_gem_request_unreference(*pdst);
2375
2376         *pdst = src;
2377 }
2378
2379 /*
2380  * XXX: i915_gem_request_completed should be here but currently needs the
2381  * definition of i915_seqno_passed() which is below. It will be moved in
2382  * a later patch when the call to i915_seqno_passed() is obsoleted...
2383  */
2384
2385 /*
2386  * A command that requires special handling by the command parser.
2387  */
2388 struct drm_i915_cmd_descriptor {
2389         /*
2390          * Flags describing how the command parser processes the command.
2391          *
2392          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2393          *                 a length mask if not set
2394          * CMD_DESC_SKIP: The command is allowed but does not follow the
2395          *                standard length encoding for the opcode range in
2396          *                which it falls
2397          * CMD_DESC_REJECT: The command is never allowed
2398          * CMD_DESC_REGISTER: The command should be checked against the
2399          *                    register whitelist for the appropriate ring
2400          * CMD_DESC_MASTER: The command is allowed if the submitting process
2401          *                  is the DRM master
2402          */
2403         u32 flags;
2404 #define CMD_DESC_FIXED    (1<<0)
2405 #define CMD_DESC_SKIP     (1<<1)
2406 #define CMD_DESC_REJECT   (1<<2)
2407 #define CMD_DESC_REGISTER (1<<3)
2408 #define CMD_DESC_BITMASK  (1<<4)
2409 #define CMD_DESC_MASTER   (1<<5)
2410
2411         /*
2412          * The command's unique identification bits and the bitmask to get them.
2413          * This isn't strictly the opcode field as defined in the spec and may
2414          * also include type, subtype, and/or subop fields.
2415          */
2416         struct {
2417                 u32 value;
2418                 u32 mask;
2419         } cmd;
2420
2421         /*
2422          * The command's length. The command is either fixed length (i.e. does
2423          * not include a length field) or has a length field mask. The flag
2424          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2425          * a length mask. All command entries in a command table must include
2426          * length information.
2427          */
2428         union {
2429                 u32 fixed;
2430                 u32 mask;
2431         } length;
2432
2433         /*
2434          * Describes where to find a register address in the command to check
2435          * against the ring's register whitelist. Only valid if flags has the
2436          * CMD_DESC_REGISTER bit set.
2437          *
2438          * A non-zero step value implies that the command may access multiple
2439          * registers in sequence (e.g. LRI), in that case step gives the
2440          * distance in dwords between individual offset fields.
2441          */
2442         struct {
2443                 u32 offset;
2444                 u32 mask;
2445                 u32 step;
2446         } reg;
2447
2448 #define MAX_CMD_DESC_BITMASKS 3
2449         /*
2450          * Describes command checks where a particular dword is masked and
2451          * compared against an expected value. If the command does not match
2452          * the expected value, the parser rejects it. Only valid if flags has
2453          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2454          * are valid.
2455          *
2456          * If the check specifies a non-zero condition_mask then the parser
2457          * only performs the check when the bits specified by condition_mask
2458          * are non-zero.
2459          */
2460         struct {
2461                 u32 offset;
2462                 u32 mask;
2463                 u32 expected;
2464                 u32 condition_offset;
2465                 u32 condition_mask;
2466         } bits[MAX_CMD_DESC_BITMASKS];
2467 };
2468
2469 /*
2470  * A table of commands requiring special handling by the command parser.
2471  *
2472  * Each ring has an array of tables. Each table consists of an array of command
2473  * descriptors, which must be sorted with command opcodes in ascending order.
2474  */
2475 struct drm_i915_cmd_table {
2476         const struct drm_i915_cmd_descriptor *table;
2477         int count;
2478 };
2479
2480 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2481 #define __I915__(p) ({ \
2482         struct drm_i915_private *__p; \
2483         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2484                 __p = (struct drm_i915_private *)p; \
2485         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2486                 __p = to_i915((struct drm_device *)p); \
2487         else \
2488                 BUILD_BUG(); \
2489         __p; \
2490 })
2491 #define INTEL_INFO(p)   (&__I915__(p)->info)
2492 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2493 #define INTEL_REVID(p)  (__I915__(p)->dev->pdev->revision)
2494
2495 #define REVID_FOREVER           0xff
2496 /*
2497  * Return true if revision is in range [since,until] inclusive.
2498  *
2499  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2500  */
2501 #define IS_REVID(p, since, until) \
2502         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2503
2504 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2505 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2506 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2507 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2508 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2509 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2510 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2511 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2512 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2513 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2514 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2515 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2516 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2517 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2518 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2519 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2520 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2521 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2522 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2523                                  INTEL_DEVID(dev) == 0x0152 || \
2524                                  INTEL_DEVID(dev) == 0x015a)
2525 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2526 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_cherryview)
2527 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2528 #define IS_BROADWELL(dev)       (!INTEL_INFO(dev)->is_cherryview && IS_GEN8(dev))
2529 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2530 #define IS_BROXTON(dev)         (INTEL_INFO(dev)->is_broxton)
2531 #define IS_KABYLAKE(dev)        (INTEL_INFO(dev)->is_kabylake)
2532 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2533 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2534                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2535 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2536                                  ((INTEL_DEVID(dev) & 0xf) == 0x6 ||    \
2537                                  (INTEL_DEVID(dev) & 0xf) == 0xb ||     \
2538                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2539 /* ULX machines are also considered ULT. */
2540 #define IS_BDW_ULX(dev)         (IS_BROADWELL(dev) && \
2541                                  (INTEL_DEVID(dev) & 0xf) == 0xe)
2542 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2543                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2544 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2545                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2546 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2547                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2548 /* ULX machines are also considered ULT. */
2549 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2550                                  INTEL_DEVID(dev) == 0x0A1E)
2551 #define IS_SKL_ULT(dev)         (INTEL_DEVID(dev) == 0x1906 || \
2552                                  INTEL_DEVID(dev) == 0x1913 || \
2553                                  INTEL_DEVID(dev) == 0x1916 || \
2554                                  INTEL_DEVID(dev) == 0x1921 || \
2555                                  INTEL_DEVID(dev) == 0x1926)
2556 #define IS_SKL_ULX(dev)         (INTEL_DEVID(dev) == 0x190E || \
2557                                  INTEL_DEVID(dev) == 0x1915 || \
2558                                  INTEL_DEVID(dev) == 0x191E)
2559 #define IS_KBL_ULT(dev)         (INTEL_DEVID(dev) == 0x5906 || \
2560                                  INTEL_DEVID(dev) == 0x5913 || \
2561                                  INTEL_DEVID(dev) == 0x5916 || \
2562                                  INTEL_DEVID(dev) == 0x5921 || \
2563                                  INTEL_DEVID(dev) == 0x5926)
2564 #define IS_KBL_ULX(dev)         (INTEL_DEVID(dev) == 0x590E || \
2565                                  INTEL_DEVID(dev) == 0x5915 || \
2566                                  INTEL_DEVID(dev) == 0x591E)
2567 #define IS_SKL_GT3(dev)         (IS_SKYLAKE(dev) && \
2568                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2569 #define IS_SKL_GT4(dev)         (IS_SKYLAKE(dev) && \
2570                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0030)
2571
2572 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2573
2574 #define SKL_REVID_A0            0x0
2575 #define SKL_REVID_B0            0x1
2576 #define SKL_REVID_C0            0x2
2577 #define SKL_REVID_D0            0x3
2578 #define SKL_REVID_E0            0x4
2579 #define SKL_REVID_F0            0x5
2580
2581 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2582
2583 #define BXT_REVID_A0            0x0
2584 #define BXT_REVID_A1            0x1
2585 #define BXT_REVID_B0            0x3
2586 #define BXT_REVID_C0            0x9
2587
2588 #define IS_BXT_REVID(p, since, until) (IS_BROXTON(p) && IS_REVID(p, since, until))
2589
2590 /*
2591  * The genX designation typically refers to the render engine, so render
2592  * capability related checks should use IS_GEN, while display and other checks
2593  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2594  * chips, etc.).
2595  */
2596 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
2597 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
2598 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
2599 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
2600 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
2601 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
2602 #define IS_GEN8(dev)    (INTEL_INFO(dev)->gen == 8)
2603 #define IS_GEN9(dev)    (INTEL_INFO(dev)->gen == 9)
2604
2605 #define RENDER_RING             (1<<RCS)
2606 #define BSD_RING                (1<<VCS)
2607 #define BLT_RING                (1<<BCS)
2608 #define VEBOX_RING              (1<<VECS)
2609 #define BSD2_RING               (1<<VCS2)
2610 #define ALL_ENGINES             (~0)
2611
2612 #define HAS_BSD(dev)            (INTEL_INFO(dev)->ring_mask & BSD_RING)
2613 #define HAS_BSD2(dev)           (INTEL_INFO(dev)->ring_mask & BSD2_RING)
2614 #define HAS_BLT(dev)            (INTEL_INFO(dev)->ring_mask & BLT_RING)
2615 #define HAS_VEBOX(dev)          (INTEL_INFO(dev)->ring_mask & VEBOX_RING)
2616 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2617 #define HAS_SNOOP(dev)          (INTEL_INFO(dev)->has_snoop)
2618 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2619                                  __I915__(dev)->ellc_size)
2620 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
2621
2622 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
2623 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->gen >= 8)
2624 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2625 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2626 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2627
2628 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2629 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2630
2631 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2632 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2633
2634 /* WaRsDisableCoarsePowerGating:skl,bxt */
2635 #define NEEDS_WaRsDisableCoarsePowerGating(dev) (IS_BXT_REVID(dev, 0, BXT_REVID_A1) || \
2636                                                  ((IS_SKL_GT3(dev) || IS_SKL_GT4(dev)) && \
2637                                                   IS_SKL_REVID(dev, 0, SKL_REVID_F0)))
2638 /*
2639  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2640  * even when in MSI mode. This results in spurious interrupt warnings if the
2641  * legacy irq no. is shared with another device. The kernel then disables that
2642  * interrupt source and so prevents the other device from working properly.
2643  */
2644 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2645 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2646
2647 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2648  * rows, which changed the alignment requirements and fence programming.
2649  */
2650 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2651                                                       IS_I915GM(dev)))
2652 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2653 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2654
2655 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2656 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2657 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2658
2659 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2660
2661 #define HAS_DP_MST(dev)         (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2662                                  INTEL_INFO(dev)->gen >= 9)
2663
2664 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2665 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2666 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2667                                  IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev) || \
2668                                  IS_SKYLAKE(dev) || IS_KABYLAKE(dev))
2669 #define HAS_RUNTIME_PM(dev)     (IS_GEN6(dev) || IS_HASWELL(dev) || \
2670                                  IS_BROADWELL(dev) || IS_VALLEYVIEW(dev) || \
2671                                  IS_CHERRYVIEW(dev) || IS_SKYLAKE(dev) || \
2672                                  IS_KABYLAKE(dev))
2673 #define HAS_RC6(dev)            (INTEL_INFO(dev)->gen >= 6)
2674 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->gen == 6 || IS_IVYBRIDGE(dev))
2675
2676 #define HAS_CSR(dev)    (IS_GEN9(dev))
2677
2678 #define HAS_GUC_UCODE(dev)      (IS_GEN9(dev) && !IS_KABYLAKE(dev))
2679 #define HAS_GUC_SCHED(dev)      (IS_GEN9(dev) && !IS_KABYLAKE(dev))
2680
2681 #define HAS_RESOURCE_STREAMER(dev) (IS_HASWELL(dev) || \
2682                                     INTEL_INFO(dev)->gen >= 8)
2683
2684 #define HAS_CORE_RING_FREQ(dev) (INTEL_INFO(dev)->gen >= 6 && \
2685                                  !IS_VALLEYVIEW(dev) && !IS_CHERRYVIEW(dev) && \
2686                                  !IS_BROXTON(dev))
2687
2688 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2689 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2690 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2691 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2692 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2693 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2694 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2695 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2696 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2697 #define INTEL_PCH_P3X_DEVICE_ID_TYPE            0x7000
2698 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2699
2700 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2701 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2702 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2703 #define HAS_PCH_LPT_LP(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2704 #define HAS_PCH_LPT_H(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_DEVICE_ID_TYPE)
2705 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2706 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2707 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2708 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2709
2710 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->gen < 5 || \
2711                                IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
2712
2713 /* DPF == dynamic parity feature */
2714 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
2715 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2716
2717 #define GT_FREQUENCY_MULTIPLIER 50
2718 #define GEN9_FREQ_SCALER 3
2719
2720 #include "i915_trace.h"
2721
2722 extern const struct drm_ioctl_desc i915_ioctls[];
2723 extern int i915_max_ioctl;
2724
2725 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2726 extern int i915_resume_switcheroo(struct drm_device *dev);
2727
2728 /* i915_dma.c */
2729 void __printf(3, 4)
2730 __i915_printk(struct drm_i915_private *dev_priv, const char *level,
2731               const char *fmt, ...);
2732
2733 #define i915_report_error(dev_priv, fmt, ...)                              \
2734         __i915_printk(dev_priv, KERN_ERR, fmt, ##__VA_ARGS__)
2735
2736 extern int i915_driver_load(struct drm_device *, unsigned long flags);
2737 extern int i915_driver_unload(struct drm_device *);
2738 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file);
2739 extern void i915_driver_lastclose(struct drm_device * dev);
2740 extern void i915_driver_preclose(struct drm_device *dev,
2741                                  struct drm_file *file);
2742 extern void i915_driver_postclose(struct drm_device *dev,
2743                                   struct drm_file *file);
2744 #ifdef CONFIG_COMPAT
2745 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2746                               unsigned long arg);
2747 #endif
2748 extern int intel_gpu_reset(struct drm_device *dev, u32 engine_mask);
2749 extern bool intel_has_gpu_reset(struct drm_device *dev);
2750 extern int i915_reset(struct drm_device *dev);
2751 extern int intel_guc_reset(struct drm_i915_private *dev_priv);
2752 extern void intel_engine_init_hangcheck(struct intel_engine_cs *engine);
2753 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2754 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2755 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2756 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2757 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2758
2759 /* intel_hotplug.c */
2760 void intel_hpd_irq_handler(struct drm_device *dev, u32 pin_mask, u32 long_mask);
2761 void intel_hpd_init(struct drm_i915_private *dev_priv);
2762 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2763 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2764 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2765
2766 /* i915_irq.c */
2767 void i915_queue_hangcheck(struct drm_device *dev);
2768 __printf(3, 4)
2769 void i915_handle_error(struct drm_device *dev, u32 engine_mask,
2770                        const char *fmt, ...);
2771
2772 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2773 int intel_irq_install(struct drm_i915_private *dev_priv);
2774 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2775
2776 extern void intel_uncore_sanitize(struct drm_device *dev);
2777 extern void intel_uncore_early_sanitize(struct drm_device *dev,
2778                                         bool restore_forcewake);
2779 extern void intel_uncore_init(struct drm_device *dev);
2780 extern bool intel_uncore_unclaimed_mmio(struct drm_i915_private *dev_priv);
2781 extern bool intel_uncore_arm_unclaimed_mmio_detection(struct drm_i915_private *dev_priv);
2782 extern void intel_uncore_fini(struct drm_device *dev);
2783 extern void intel_uncore_forcewake_reset(struct drm_device *dev, bool restore);
2784 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2785 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2786                                 enum forcewake_domains domains);
2787 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2788                                 enum forcewake_domains domains);
2789 /* Like above but the caller must manage the uncore.lock itself.
2790  * Must be used with I915_READ_FW and friends.
2791  */
2792 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2793                                         enum forcewake_domains domains);
2794 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2795                                         enum forcewake_domains domains);
2796 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2797 static inline bool intel_vgpu_active(struct drm_device *dev)
2798 {
2799         return to_i915(dev)->vgpu.active;
2800 }
2801
2802 void
2803 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2804                      u32 status_mask);
2805
2806 void
2807 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2808                       u32 status_mask);
2809
2810 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2811 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2812 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
2813                                    uint32_t mask,
2814                                    uint32_t bits);
2815 void ilk_update_display_irq(struct drm_i915_private *dev_priv,
2816                             uint32_t interrupt_mask,
2817                             uint32_t enabled_irq_mask);
2818 static inline void
2819 ilk_enable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
2820 {
2821         ilk_update_display_irq(dev_priv, bits, bits);
2822 }
2823 static inline void
2824 ilk_disable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
2825 {
2826         ilk_update_display_irq(dev_priv, bits, 0);
2827 }
2828 void bdw_update_pipe_irq(struct drm_i915_private *dev_priv,
2829                          enum pipe pipe,
2830                          uint32_t interrupt_mask,
2831                          uint32_t enabled_irq_mask);
2832 static inline void bdw_enable_pipe_irq(struct drm_i915_private *dev_priv,
2833                                        enum pipe pipe, uint32_t bits)
2834 {
2835         bdw_update_pipe_irq(dev_priv, pipe, bits, bits);
2836 }
2837 static inline void bdw_disable_pipe_irq(struct drm_i915_private *dev_priv,
2838                                         enum pipe pipe, uint32_t bits)
2839 {
2840         bdw_update_pipe_irq(dev_priv, pipe, bits, 0);
2841 }
2842 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
2843                                   uint32_t interrupt_mask,
2844                                   uint32_t enabled_irq_mask);
2845 static inline void
2846 ibx_enable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
2847 {
2848         ibx_display_interrupt_update(dev_priv, bits, bits);
2849 }
2850 static inline void
2851 ibx_disable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
2852 {
2853         ibx_display_interrupt_update(dev_priv, bits, 0);
2854 }
2855
2856
2857 /* i915_gem.c */
2858 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
2859                           struct drm_file *file_priv);
2860 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
2861                          struct drm_file *file_priv);
2862 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
2863                           struct drm_file *file_priv);
2864 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
2865                         struct drm_file *file_priv);
2866 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
2867                         struct drm_file *file_priv);
2868 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
2869                               struct drm_file *file_priv);
2870 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
2871                              struct drm_file *file_priv);
2872 void i915_gem_execbuffer_move_to_active(struct list_head *vmas,
2873                                         struct drm_i915_gem_request *req);
2874 void i915_gem_execbuffer_retire_commands(struct i915_execbuffer_params *params);
2875 int i915_gem_ringbuffer_submission(struct i915_execbuffer_params *params,
2876                                    struct drm_i915_gem_execbuffer2 *args,
2877                                    struct list_head *vmas);
2878 int i915_gem_execbuffer(struct drm_device *dev, void *data,
2879                         struct drm_file *file_priv);
2880 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
2881                          struct drm_file *file_priv);
2882 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
2883                         struct drm_file *file_priv);
2884 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
2885                                struct drm_file *file);
2886 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
2887                                struct drm_file *file);
2888 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
2889                             struct drm_file *file_priv);
2890 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
2891                            struct drm_file *file_priv);
2892 int i915_gem_set_tiling(struct drm_device *dev, void *data,
2893                         struct drm_file *file_priv);
2894 int i915_gem_get_tiling(struct drm_device *dev, void *data,
2895                         struct drm_file *file_priv);
2896 int i915_gem_init_userptr(struct drm_device *dev);
2897 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
2898                            struct drm_file *file);
2899 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
2900                                 struct drm_file *file_priv);
2901 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
2902                         struct drm_file *file_priv);
2903 void i915_gem_load_init(struct drm_device *dev);
2904 void i915_gem_load_cleanup(struct drm_device *dev);
2905 void i915_gem_load_init_fences(struct drm_i915_private *dev_priv);
2906 void *i915_gem_object_alloc(struct drm_device *dev);
2907 void i915_gem_object_free(struct drm_i915_gem_object *obj);
2908 void i915_gem_object_init(struct drm_i915_gem_object *obj,
2909                          const struct drm_i915_gem_object_ops *ops);
2910 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
2911                                                   size_t size);
2912 struct drm_i915_gem_object *i915_gem_object_create_from_data(
2913                 struct drm_device *dev, const void *data, size_t size);
2914 void i915_gem_free_object(struct drm_gem_object *obj);
2915 void i915_gem_vma_destroy(struct i915_vma *vma);
2916
2917 /* Flags used by pin/bind&friends. */
2918 #define PIN_MAPPABLE    (1<<0)
2919 #define PIN_NONBLOCK    (1<<1)
2920 #define PIN_GLOBAL      (1<<2)
2921 #define PIN_OFFSET_BIAS (1<<3)
2922 #define PIN_USER        (1<<4)
2923 #define PIN_UPDATE      (1<<5)
2924 #define PIN_ZONE_4G     (1<<6)
2925 #define PIN_HIGH        (1<<7)
2926 #define PIN_OFFSET_FIXED        (1<<8)
2927 #define PIN_OFFSET_MASK (~4095)
2928 int __must_check
2929 i915_gem_object_pin(struct drm_i915_gem_object *obj,
2930                     struct i915_address_space *vm,
2931                     uint32_t alignment,
2932                     uint64_t flags);
2933 int __must_check
2934 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
2935                          const struct i915_ggtt_view *view,
2936                          uint32_t alignment,
2937                          uint64_t flags);
2938
2939 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
2940                   u32 flags);
2941 void __i915_vma_set_map_and_fenceable(struct i915_vma *vma);
2942 int __must_check i915_vma_unbind(struct i915_vma *vma);
2943 /*
2944  * BEWARE: Do not use the function below unless you can _absolutely_
2945  * _guarantee_ VMA in question is _not in use_ anywhere.
2946  */
2947 int __must_check __i915_vma_unbind_no_wait(struct i915_vma *vma);
2948 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
2949 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
2950 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
2951
2952 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
2953                                     int *needs_clflush);
2954
2955 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
2956
2957 static inline int __sg_page_count(struct scatterlist *sg)
2958 {
2959         return sg->length >> PAGE_SHIFT;
2960 }
2961
2962 struct page *
2963 i915_gem_object_get_dirty_page(struct drm_i915_gem_object *obj, int n);
2964
2965 static inline struct page *
2966 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
2967 {
2968         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
2969                 return NULL;
2970
2971         if (n < obj->get_page.last) {
2972                 obj->get_page.sg = obj->pages->sgl;
2973                 obj->get_page.last = 0;
2974         }
2975
2976         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
2977                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
2978                 if (unlikely(sg_is_chain(obj->get_page.sg)))
2979                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
2980         }
2981
2982         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
2983 }
2984
2985 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
2986 {
2987         BUG_ON(obj->pages == NULL);
2988         obj->pages_pin_count++;
2989 }
2990 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
2991 {
2992         BUG_ON(obj->pages_pin_count == 0);
2993         obj->pages_pin_count--;
2994 }
2995
2996 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
2997 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
2998                          struct intel_engine_cs *to,
2999                          struct drm_i915_gem_request **to_req);
3000 void i915_vma_move_to_active(struct i915_vma *vma,
3001                              struct drm_i915_gem_request *req);
3002 int i915_gem_dumb_create(struct drm_file *file_priv,
3003                          struct drm_device *dev,
3004                          struct drm_mode_create_dumb *args);
3005 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
3006                       uint32_t handle, uint64_t *offset);
3007 /**
3008  * Returns true if seq1 is later than seq2.
3009  */
3010 static inline bool
3011 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
3012 {
3013         return (int32_t)(seq1 - seq2) >= 0;
3014 }
3015
3016 static inline bool i915_gem_request_started(struct drm_i915_gem_request *req,
3017                                            bool lazy_coherency)
3018 {
3019         u32 seqno = req->engine->get_seqno(req->engine, lazy_coherency);
3020         return i915_seqno_passed(seqno, req->previous_seqno);
3021 }
3022
3023 static inline bool i915_gem_request_completed(struct drm_i915_gem_request *req,
3024                                               bool lazy_coherency)
3025 {
3026         u32 seqno = req->engine->get_seqno(req->engine, lazy_coherency);
3027         return i915_seqno_passed(seqno, req->seqno);
3028 }
3029
3030 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
3031 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
3032
3033 struct drm_i915_gem_request *
3034 i915_gem_find_active_request(struct intel_engine_cs *engine);
3035
3036 bool i915_gem_retire_requests(struct drm_device *dev);
3037 void i915_gem_retire_requests_ring(struct intel_engine_cs *engine);
3038 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
3039                                       bool interruptible);
3040
3041 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
3042 {
3043         return unlikely(atomic_read(&error->reset_counter)
3044                         & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
3045 }
3046
3047 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
3048 {
3049         return atomic_read(&error->reset_counter) & I915_WEDGED;
3050 }
3051
3052 static inline u32 i915_reset_count(struct i915_gpu_error *error)
3053 {
3054         return ((atomic_read(&error->reset_counter) & ~I915_WEDGED) + 1) / 2;
3055 }
3056
3057 static inline bool i915_stop_ring_allow_ban(struct drm_i915_private *dev_priv)
3058 {
3059         return dev_priv->gpu_error.stop_rings == 0 ||
3060                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_BAN;
3061 }
3062
3063 static inline bool i915_stop_ring_allow_warn(struct drm_i915_private *dev_priv)
3064 {
3065         return dev_priv->gpu_error.stop_rings == 0 ||
3066                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_WARN;
3067 }
3068
3069 void i915_gem_reset(struct drm_device *dev);
3070 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
3071 int __must_check i915_gem_init(struct drm_device *dev);
3072 int i915_gem_init_engines(struct drm_device *dev);
3073 int __must_check i915_gem_init_hw(struct drm_device *dev);
3074 int i915_gem_l3_remap(struct drm_i915_gem_request *req, int slice);
3075 void i915_gem_init_swizzling(struct drm_device *dev);
3076 void i915_gem_cleanup_engines(struct drm_device *dev);
3077 int __must_check i915_gpu_idle(struct drm_device *dev);
3078 int __must_check i915_gem_suspend(struct drm_device *dev);
3079 void __i915_add_request(struct drm_i915_gem_request *req,
3080                         struct drm_i915_gem_object *batch_obj,
3081                         bool flush_caches);
3082 #define i915_add_request(req) \
3083         __i915_add_request(req, NULL, true)
3084 #define i915_add_request_no_flush(req) \
3085         __i915_add_request(req, NULL, false)
3086 int __i915_wait_request(struct drm_i915_gem_request *req,
3087                         unsigned reset_counter,
3088                         bool interruptible,
3089                         s64 *timeout,
3090                         struct intel_rps_client *rps);
3091 int __must_check i915_wait_request(struct drm_i915_gem_request *req);
3092 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
3093 int __must_check
3094 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
3095                                bool readonly);
3096 int __must_check
3097 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
3098                                   bool write);
3099 int __must_check
3100 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3101 int __must_check
3102 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3103                                      u32 alignment,
3104                                      const struct i915_ggtt_view *view);
3105 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj,
3106                                               const struct i915_ggtt_view *view);
3107 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3108                                 int align);
3109 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3110 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3111
3112 uint32_t
3113 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
3114 uint32_t
3115 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
3116                             int tiling_mode, bool fenced);
3117
3118 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3119                                     enum i915_cache_level cache_level);
3120
3121 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3122                                 struct dma_buf *dma_buf);
3123
3124 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3125                                 struct drm_gem_object *gem_obj, int flags);
3126
3127 u64 i915_gem_obj_ggtt_offset_view(struct drm_i915_gem_object *o,
3128                                   const struct i915_ggtt_view *view);
3129 u64 i915_gem_obj_offset(struct drm_i915_gem_object *o,
3130                         struct i915_address_space *vm);
3131 static inline u64
3132 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *o)
3133 {
3134         return i915_gem_obj_ggtt_offset_view(o, &i915_ggtt_view_normal);
3135 }
3136
3137 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
3138 bool i915_gem_obj_ggtt_bound_view(struct drm_i915_gem_object *o,
3139                                   const struct i915_ggtt_view *view);
3140 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
3141                         struct i915_address_space *vm);
3142
3143 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
3144                                 struct i915_address_space *vm);
3145 struct i915_vma *
3146 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3147                     struct i915_address_space *vm);
3148 struct i915_vma *
3149 i915_gem_obj_to_ggtt_view(struct drm_i915_gem_object *obj,
3150                           const struct i915_ggtt_view *view);
3151
3152 struct i915_vma *
3153 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3154                                   struct i915_address_space *vm);
3155 struct i915_vma *
3156 i915_gem_obj_lookup_or_create_ggtt_vma(struct drm_i915_gem_object *obj,
3157                                        const struct i915_ggtt_view *view);
3158
3159 static inline struct i915_vma *
3160 i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj)
3161 {
3162         return i915_gem_obj_to_ggtt_view(obj, &i915_ggtt_view_normal);
3163 }
3164 bool i915_gem_obj_is_pinned(struct drm_i915_gem_object *obj);
3165
3166 /* Some GGTT VM helpers */
3167 static inline struct i915_hw_ppgtt *
3168 i915_vm_to_ppgtt(struct i915_address_space *vm)
3169 {
3170         WARN_ON(i915_is_ggtt(vm));
3171         return container_of(vm, struct i915_hw_ppgtt, base);
3172 }
3173
3174
3175 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
3176 {
3177         return i915_gem_obj_ggtt_bound_view(obj, &i915_ggtt_view_normal);
3178 }
3179
3180 static inline unsigned long
3181 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
3182 {
3183         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3184         struct i915_ggtt *ggtt = &dev_priv->ggtt;
3185
3186         return i915_gem_obj_size(obj, &ggtt->base);
3187 }
3188
3189 static inline int __must_check
3190 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
3191                       uint32_t alignment,
3192                       unsigned flags)
3193 {
3194         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3195         struct i915_ggtt *ggtt = &dev_priv->ggtt;
3196
3197         return i915_gem_object_pin(obj, &ggtt->base,
3198                                    alignment, flags | PIN_GLOBAL);
3199 }
3200
3201 static inline int
3202 i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj)
3203 {
3204         return i915_vma_unbind(i915_gem_obj_to_ggtt(obj));
3205 }
3206
3207 void i915_gem_object_ggtt_unpin_view(struct drm_i915_gem_object *obj,
3208                                      const struct i915_ggtt_view *view);
3209 static inline void
3210 i915_gem_object_ggtt_unpin(struct drm_i915_gem_object *obj)
3211 {
3212         i915_gem_object_ggtt_unpin_view(obj, &i915_ggtt_view_normal);
3213 }
3214
3215 /* i915_gem_fence.c */
3216 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
3217 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
3218
3219 bool i915_gem_object_pin_fence(struct drm_i915_gem_object *obj);
3220 void i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj);
3221
3222 void i915_gem_restore_fences(struct drm_device *dev);
3223
3224 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3225 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3226 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3227
3228 /* i915_gem_context.c */
3229 int __must_check i915_gem_context_init(struct drm_device *dev);
3230 void i915_gem_context_fini(struct drm_device *dev);
3231 void i915_gem_context_reset(struct drm_device *dev);
3232 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3233 int i915_gem_context_enable(struct drm_i915_gem_request *req);
3234 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3235 int i915_switch_context(struct drm_i915_gem_request *req);
3236 struct intel_context *
3237 i915_gem_context_get(struct drm_i915_file_private *file_priv, u32 id);
3238 void i915_gem_context_free(struct kref *ctx_ref);
3239 struct drm_i915_gem_object *
3240 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3241 static inline void i915_gem_context_reference(struct intel_context *ctx)
3242 {
3243         kref_get(&ctx->ref);
3244 }
3245
3246 static inline void i915_gem_context_unreference(struct intel_context *ctx)
3247 {
3248         kref_put(&ctx->ref, i915_gem_context_free);
3249 }
3250
3251 static inline bool i915_gem_context_is_default(const struct intel_context *c)
3252 {
3253         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3254 }
3255
3256 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3257                                   struct drm_file *file);
3258 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3259                                    struct drm_file *file);
3260 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3261                                     struct drm_file *file_priv);
3262 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3263                                     struct drm_file *file_priv);
3264
3265 /* i915_gem_evict.c */
3266 int __must_check i915_gem_evict_something(struct drm_device *dev,
3267                                           struct i915_address_space *vm,
3268                                           int min_size,
3269                                           unsigned alignment,
3270                                           unsigned cache_level,
3271                                           unsigned long start,
3272                                           unsigned long end,
3273                                           unsigned flags);
3274 int __must_check i915_gem_evict_for_vma(struct i915_vma *target);
3275 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3276
3277 /* belongs in i915_gem_gtt.h */
3278 static inline void i915_gem_chipset_flush(struct drm_device *dev)
3279 {
3280         if (INTEL_INFO(dev)->gen < 6)
3281                 intel_gtt_chipset_flush();
3282 }
3283
3284 /* i915_gem_stolen.c */
3285 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3286                                 struct drm_mm_node *node, u64 size,
3287                                 unsigned alignment);
3288 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3289                                          struct drm_mm_node *node, u64 size,
3290                                          unsigned alignment, u64 start,
3291                                          u64 end);
3292 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3293                                  struct drm_mm_node *node);
3294 int i915_gem_init_stolen(struct drm_device *dev);
3295 void i915_gem_cleanup_stolen(struct drm_device *dev);
3296 struct drm_i915_gem_object *
3297 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3298 struct drm_i915_gem_object *
3299 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3300                                                u32 stolen_offset,
3301                                                u32 gtt_offset,
3302                                                u32 size);
3303
3304 /* i915_gem_shrinker.c */
3305 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3306                               unsigned long target,
3307                               unsigned flags);
3308 #define I915_SHRINK_PURGEABLE 0x1
3309 #define I915_SHRINK_UNBOUND 0x2
3310 #define I915_SHRINK_BOUND 0x4
3311 #define I915_SHRINK_ACTIVE 0x8
3312 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3313 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3314 void i915_gem_shrinker_cleanup(struct drm_i915_private *dev_priv);
3315
3316
3317 /* i915_gem_tiling.c */
3318 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3319 {
3320         struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
3321
3322         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3323                 obj->tiling_mode != I915_TILING_NONE;
3324 }
3325
3326 /* i915_gem_debug.c */
3327 #if WATCH_LISTS
3328 int i915_verify_lists(struct drm_device *dev);
3329 #else
3330 #define i915_verify_lists(dev) 0
3331 #endif
3332
3333 /* i915_debugfs.c */
3334 int i915_debugfs_init(struct drm_minor *minor);
3335 void i915_debugfs_cleanup(struct drm_minor *minor);
3336 #ifdef CONFIG_DEBUG_FS
3337 int i915_debugfs_connector_add(struct drm_connector *connector);
3338 void intel_display_crc_init(struct drm_device *dev);
3339 #else
3340 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3341 { return 0; }
3342 static inline void intel_display_crc_init(struct drm_device *dev) {}
3343 #endif
3344
3345 /* i915_gpu_error.c */
3346 __printf(2, 3)
3347 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3348 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3349                             const struct i915_error_state_file_priv *error);
3350 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3351                               struct drm_i915_private *i915,
3352                               size_t count, loff_t pos);
3353 static inline void i915_error_state_buf_release(
3354         struct drm_i915_error_state_buf *eb)
3355 {
3356         kfree(eb->buf);
3357 }
3358 void i915_capture_error_state(struct drm_device *dev, u32 engine_mask,
3359                               const char *error_msg);
3360 void i915_error_state_get(struct drm_device *dev,
3361                           struct i915_error_state_file_priv *error_priv);
3362 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3363 void i915_destroy_error_state(struct drm_device *dev);
3364
3365 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
3366 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3367
3368 /* i915_cmd_parser.c */
3369 int i915_cmd_parser_get_version(void);
3370 int i915_cmd_parser_init_ring(struct intel_engine_cs *engine);
3371 void i915_cmd_parser_fini_ring(struct intel_engine_cs *engine);
3372 bool i915_needs_cmd_parser(struct intel_engine_cs *engine);
3373 int i915_parse_cmds(struct intel_engine_cs *engine,
3374                     struct drm_i915_gem_object *batch_obj,
3375                     struct drm_i915_gem_object *shadow_batch_obj,
3376                     u32 batch_start_offset,
3377                     u32 batch_len,
3378                     bool is_master);
3379
3380 /* i915_suspend.c */
3381 extern int i915_save_state(struct drm_device *dev);
3382 extern int i915_restore_state(struct drm_device *dev);
3383
3384 /* i915_sysfs.c */
3385 void i915_setup_sysfs(struct drm_device *dev_priv);
3386 void i915_teardown_sysfs(struct drm_device *dev_priv);
3387
3388 /* intel_i2c.c */
3389 extern int intel_setup_gmbus(struct drm_device *dev);
3390 extern void intel_teardown_gmbus(struct drm_device *dev);
3391 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3392                                      unsigned int pin);
3393
3394 extern struct i2c_adapter *
3395 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3396 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3397 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3398 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3399 {
3400         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3401 }
3402 extern void intel_i2c_reset(struct drm_device *dev);
3403
3404 /* intel_bios.c */
3405 int intel_bios_init(struct drm_i915_private *dev_priv);
3406 bool intel_bios_is_valid_vbt(const void *buf, size_t size);
3407 bool intel_bios_is_tv_present(struct drm_i915_private *dev_priv);
3408 bool intel_bios_is_lvds_present(struct drm_i915_private *dev_priv, u8 *i2c_pin);
3409 bool intel_bios_is_port_edp(struct drm_i915_private *dev_priv, enum port port);
3410 bool intel_bios_is_dsi_present(struct drm_i915_private *dev_priv, enum port *port);
3411 bool intel_bios_is_port_hpd_inverted(struct drm_i915_private *dev_priv,
3412                                      enum port port);
3413
3414 /* intel_opregion.c */
3415 #ifdef CONFIG_ACPI
3416 extern int intel_opregion_setup(struct drm_device *dev);
3417 extern void intel_opregion_init(struct drm_device *dev);
3418 extern void intel_opregion_fini(struct drm_device *dev);
3419 extern void intel_opregion_asle_intr(struct drm_device *dev);
3420 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3421                                          bool enable);
3422 extern int intel_opregion_notify_adapter(struct drm_device *dev,
3423                                          pci_power_t state);
3424 #else
3425 static inline int intel_opregion_setup(struct drm_device *dev) { return 0; }
3426 static inline void intel_opregion_init(struct drm_device *dev) { return; }
3427 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
3428 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
3429 static inline int
3430 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3431 {
3432         return 0;
3433 }
3434 static inline int
3435 intel_opregion_notify_adapter(struct drm_device *dev, pci_power_t state)
3436 {
3437         return 0;
3438 }
3439 #endif
3440
3441 /* intel_acpi.c */
3442 #ifdef CONFIG_ACPI
3443 extern void intel_register_dsm_handler(void);
3444 extern void intel_unregister_dsm_handler(void);
3445 #else
3446 static inline void intel_register_dsm_handler(void) { return; }
3447 static inline void intel_unregister_dsm_handler(void) { return; }
3448 #endif /* CONFIG_ACPI */
3449
3450 /* modesetting */
3451 extern void intel_modeset_init_hw(struct drm_device *dev);
3452 extern void intel_modeset_init(struct drm_device *dev);
3453 extern void intel_modeset_gem_init(struct drm_device *dev);
3454 extern void intel_modeset_cleanup(struct drm_device *dev);
3455 extern void intel_connector_unregister(struct intel_connector *);
3456 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3457 extern void intel_display_resume(struct drm_device *dev);
3458 extern void i915_redisable_vga(struct drm_device *dev);
3459 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3460 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
3461 extern void intel_init_pch_refclk(struct drm_device *dev);
3462 extern void intel_set_rps(struct drm_device *dev, u8 val);
3463 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3464                                   bool enable);
3465 extern void intel_detect_pch(struct drm_device *dev);
3466 extern int intel_enable_rc6(const struct drm_device *dev);
3467
3468 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
3469 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3470                         struct drm_file *file);
3471 int i915_get_reset_stats_ioctl(struct drm_device *dev, void *data,
3472                                struct drm_file *file);
3473
3474 /* overlay */
3475 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
3476 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3477                                             struct intel_overlay_error_state *error);
3478
3479 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
3480 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3481                                             struct drm_device *dev,
3482                                             struct intel_display_error_state *error);
3483
3484 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3485 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3486
3487 /* intel_sideband.c */
3488 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3489 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3490 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3491 u32 vlv_iosf_sb_read(struct drm_i915_private *dev_priv, u8 port, u32 reg);
3492 void vlv_iosf_sb_write(struct drm_i915_private *dev_priv, u8 port, u32 reg, u32 val);
3493 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3494 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3495 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3496 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3497 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3498 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3499 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3500 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3501 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3502                    enum intel_sbi_destination destination);
3503 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3504                      enum intel_sbi_destination destination);
3505 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3506 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3507
3508 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3509 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3510
3511 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3512 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3513
3514 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3515 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3516 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3517 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3518
3519 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3520 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3521 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3522 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3523
3524 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3525  * will be implemented using 2 32-bit writes in an arbitrary order with
3526  * an arbitrary delay between them. This can cause the hardware to
3527  * act upon the intermediate value, possibly leading to corruption and
3528  * machine death. You have been warned.
3529  */
3530 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
3531 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3532
3533 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3534         u32 upper, lower, old_upper, loop = 0;                          \
3535         upper = I915_READ(upper_reg);                                   \
3536         do {                                                            \
3537                 old_upper = upper;                                      \
3538                 lower = I915_READ(lower_reg);                           \
3539                 upper = I915_READ(upper_reg);                           \
3540         } while (upper != old_upper && loop++ < 2);                     \
3541         (u64)upper << 32 | lower; })
3542
3543 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3544 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3545
3546 #define __raw_read(x, s) \
3547 static inline uint##x##_t __raw_i915_read##x(struct drm_i915_private *dev_priv, \
3548                                              i915_reg_t reg) \
3549 { \
3550         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3551 }
3552
3553 #define __raw_write(x, s) \
3554 static inline void __raw_i915_write##x(struct drm_i915_private *dev_priv, \
3555                                        i915_reg_t reg, uint##x##_t val) \
3556 { \
3557         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3558 }
3559 __raw_read(8, b)
3560 __raw_read(16, w)
3561 __raw_read(32, l)
3562 __raw_read(64, q)
3563
3564 __raw_write(8, b)
3565 __raw_write(16, w)
3566 __raw_write(32, l)
3567 __raw_write(64, q)
3568
3569 #undef __raw_read
3570 #undef __raw_write
3571
3572 /* These are untraced mmio-accessors that are only valid to be used inside
3573  * criticial sections inside IRQ handlers where forcewake is explicitly
3574  * controlled.
3575  * Think twice, and think again, before using these.
3576  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3577  * intel_uncore_forcewake_irqunlock().
3578  */
3579 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3580 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3581 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3582
3583 /* "Broadcast RGB" property */
3584 #define INTEL_BROADCAST_RGB_AUTO 0
3585 #define INTEL_BROADCAST_RGB_FULL 1
3586 #define INTEL_BROADCAST_RGB_LIMITED 2
3587
3588 static inline i915_reg_t i915_vgacntrl_reg(struct drm_device *dev)
3589 {
3590         if (IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
3591                 return VLV_VGACNTRL;
3592         else if (INTEL_INFO(dev)->gen >= 5)
3593                 return CPU_VGACNTRL;
3594         else
3595                 return VGACNTRL;
3596 }
3597
3598 static inline void __user *to_user_ptr(u64 address)
3599 {
3600         return (void __user *)(uintptr_t)address;
3601 }
3602
3603 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3604 {
3605         unsigned long j = msecs_to_jiffies(m);
3606
3607         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3608 }
3609
3610 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3611 {
3612         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3613 }
3614
3615 static inline unsigned long
3616 timespec_to_jiffies_timeout(const struct timespec *value)
3617 {
3618         unsigned long j = timespec_to_jiffies(value);
3619
3620         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3621 }
3622
3623 /*
3624  * If you need to wait X milliseconds between events A and B, but event B
3625  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3626  * when event A happened, then just before event B you call this function and
3627  * pass the timestamp as the first argument, and X as the second argument.
3628  */
3629 static inline void
3630 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3631 {
3632         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3633
3634         /*
3635          * Don't re-read the value of "jiffies" every time since it may change
3636          * behind our back and break the math.
3637          */
3638         tmp_jiffies = jiffies;
3639         target_jiffies = timestamp_jiffies +
3640                          msecs_to_jiffies_timeout(to_wait_ms);
3641
3642         if (time_after(target_jiffies, tmp_jiffies)) {
3643                 remaining_jiffies = target_jiffies - tmp_jiffies;
3644                 while (remaining_jiffies)
3645                         remaining_jiffies =
3646                             schedule_timeout_uninterruptible(remaining_jiffies);
3647         }
3648 }
3649
3650 static inline void i915_trace_irq_get(struct intel_engine_cs *engine,
3651                                       struct drm_i915_gem_request *req)
3652 {
3653         if (engine->trace_irq_req == NULL && engine->irq_get(engine))
3654                 i915_gem_request_assign(&engine->trace_irq_req, req);
3655 }
3656
3657 #endif