drm/amdgpu: expand to add multiple trap event irq id
[linux-2.6-block.git] / drivers / gpu / drm / amd / powerplay / navi10_ppt.h
1 /*
2  * Copyright 2019 Advanced Micro Devices, Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  */
23 #ifndef __NAVI10_PPT_H__
24 #define __NAVI10_PPT_H__
25
26 #define NAVI10_PEAK_SCLK_XTX            (1830)
27 #define NAVI10_PEAK_SCLK_XT             (1755)
28 #define NAVI10_PEAK_SCLK_XL             (1625)
29
30 #define NAVI10_UMD_PSTATE_PROFILING_GFXCLK    (1300)
31 #define NAVI10_UMD_PSTATE_PROFILING_SOCCLK    (980)
32 #define NAVI10_UMD_PSTATE_PROFILING_MEMCLK    (625)
33 #define NAVI10_UMD_PSTATE_PROFILING_VCLK      (980)
34 #define NAVI10_UMD_PSTATE_PROFILING_DCLK      (850)
35
36 #define NAVI14_UMD_PSTATE_PEAK_XT_GFXCLK      (1670)
37 #define NAVI14_UMD_PSTATE_PEAK_XTM_GFXCLK     (1448)
38 #define NAVI14_UMD_PSTATE_PEAK_XLM_GFXCLK     (1181)
39 #define NAVI14_UMD_PSTATE_PEAK_XTX_GFXCLK     (1717)
40 #define NAVI14_UMD_PSTATE_PEAK_XL_GFXCLK      (1448)
41
42 #define NAVI14_UMD_PSTATE_PROFILING_GFXCLK    (1200)
43 #define NAVI14_UMD_PSTATE_PROFILING_SOCCLK    (900)
44 #define NAVI14_UMD_PSTATE_PROFILING_MEMCLK    (600)
45 #define NAVI14_UMD_PSTATE_PROFILING_VCLK      (900)
46 #define NAVI14_UMD_PSTATE_PROFILING_DCLK      (800)
47
48 #define NAVI12_UMD_PSTATE_PEAK_GFXCLK     (1100)
49
50 #define NAVI10_VOLTAGE_SCALE (4)
51
52 #define smnPCIE_LC_SPEED_CNTL                   0x11140290
53 #define smnPCIE_LC_LINK_WIDTH_CNTL              0x11140288
54
55 extern void navi10_set_ppt_funcs(struct smu_context *smu);
56
57 #endif