Merge tag 'amd-drm-next-5.19-2022-04-29' of https://gitlab.freedesktop.org/agd5f...
[linux-block.git] / drivers / gpu / drm / amd / amdkfd / kfd_priv.h
1 /* SPDX-License-Identifier: GPL-2.0 OR MIT */
2 /*
3  * Copyright 2014-2022 Advanced Micro Devices, Inc.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the "Software"),
7  * to deal in the Software without restriction, including without limitation
8  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
9  * and/or sell copies of the Software, and to permit persons to whom the
10  * Software is furnished to do so, subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice shall be included in
13  * all copies or substantial portions of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
18  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
19  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
20  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
21  * OTHER DEALINGS IN THE SOFTWARE.
22  */
23
24 #ifndef KFD_PRIV_H_INCLUDED
25 #define KFD_PRIV_H_INCLUDED
26
27 #include <linux/hashtable.h>
28 #include <linux/mmu_notifier.h>
29 #include <linux/memremap.h>
30 #include <linux/mutex.h>
31 #include <linux/types.h>
32 #include <linux/atomic.h>
33 #include <linux/workqueue.h>
34 #include <linux/spinlock.h>
35 #include <linux/kfd_ioctl.h>
36 #include <linux/idr.h>
37 #include <linux/kfifo.h>
38 #include <linux/seq_file.h>
39 #include <linux/kref.h>
40 #include <linux/sysfs.h>
41 #include <linux/device_cgroup.h>
42 #include <drm/drm_file.h>
43 #include <drm/drm_drv.h>
44 #include <drm/drm_device.h>
45 #include <drm/drm_ioctl.h>
46 #include <kgd_kfd_interface.h>
47 #include <linux/swap.h>
48
49 #include "amd_shared.h"
50 #include "amdgpu.h"
51
52 #define KFD_MAX_RING_ENTRY_SIZE 8
53
54 #define KFD_SYSFS_FILE_MODE 0444
55
56 /* GPU ID hash width in bits */
57 #define KFD_GPU_ID_HASH_WIDTH 16
58
59 /* Use upper bits of mmap offset to store KFD driver specific information.
60  * BITS[63:62] - Encode MMAP type
61  * BITS[61:46] - Encode gpu_id. To identify to which GPU the offset belongs to
62  * BITS[45:0]  - MMAP offset value
63  *
64  * NOTE: struct vm_area_struct.vm_pgoff uses offset in pages. Hence, these
65  *  defines are w.r.t to PAGE_SIZE
66  */
67 #define KFD_MMAP_TYPE_SHIFT     62
68 #define KFD_MMAP_TYPE_MASK      (0x3ULL << KFD_MMAP_TYPE_SHIFT)
69 #define KFD_MMAP_TYPE_DOORBELL  (0x3ULL << KFD_MMAP_TYPE_SHIFT)
70 #define KFD_MMAP_TYPE_EVENTS    (0x2ULL << KFD_MMAP_TYPE_SHIFT)
71 #define KFD_MMAP_TYPE_RESERVED_MEM      (0x1ULL << KFD_MMAP_TYPE_SHIFT)
72 #define KFD_MMAP_TYPE_MMIO      (0x0ULL << KFD_MMAP_TYPE_SHIFT)
73
74 #define KFD_MMAP_GPU_ID_SHIFT 46
75 #define KFD_MMAP_GPU_ID_MASK (((1ULL << KFD_GPU_ID_HASH_WIDTH) - 1) \
76                                 << KFD_MMAP_GPU_ID_SHIFT)
77 #define KFD_MMAP_GPU_ID(gpu_id) ((((uint64_t)gpu_id) << KFD_MMAP_GPU_ID_SHIFT)\
78                                 & KFD_MMAP_GPU_ID_MASK)
79 #define KFD_MMAP_GET_GPU_ID(offset)    ((offset & KFD_MMAP_GPU_ID_MASK) \
80                                 >> KFD_MMAP_GPU_ID_SHIFT)
81
82 /*
83  * When working with cp scheduler we should assign the HIQ manually or via
84  * the amdgpu driver to a fixed hqd slot, here are the fixed HIQ hqd slot
85  * definitions for Kaveri. In Kaveri only the first ME queues participates
86  * in the cp scheduling taking that in mind we set the HIQ slot in the
87  * second ME.
88  */
89 #define KFD_CIK_HIQ_PIPE 4
90 #define KFD_CIK_HIQ_QUEUE 0
91
92 /* Macro for allocating structures */
93 #define kfd_alloc_struct(ptr_to_struct) \
94         ((typeof(ptr_to_struct)) kzalloc(sizeof(*ptr_to_struct), GFP_KERNEL))
95
96 #define KFD_MAX_NUM_OF_PROCESSES 512
97 #define KFD_MAX_NUM_OF_QUEUES_PER_PROCESS 1024
98
99 /*
100  * Size of the per-process TBA+TMA buffer: 2 pages
101  *
102  * The first page is the TBA used for the CWSR ISA code. The second
103  * page is used as TMA for user-mode trap handler setup in daisy-chain mode.
104  */
105 #define KFD_CWSR_TBA_TMA_SIZE (PAGE_SIZE * 2)
106 #define KFD_CWSR_TMA_OFFSET PAGE_SIZE
107
108 #define KFD_MAX_NUM_OF_QUEUES_PER_DEVICE                \
109         (KFD_MAX_NUM_OF_PROCESSES *                     \
110                         KFD_MAX_NUM_OF_QUEUES_PER_PROCESS)
111
112 #define KFD_KERNEL_QUEUE_SIZE 2048
113
114 #define KFD_UNMAP_LATENCY_MS    (4000)
115
116 /*
117  * 512 = 0x200
118  * The doorbell index distance between SDMA RLC (2*i) and (2*i+1) in the
119  * same SDMA engine on SOC15, which has 8-byte doorbells for SDMA.
120  * 512 8-byte doorbell distance (i.e. one page away) ensures that SDMA RLC
121  * (2*i+1) doorbells (in terms of the lower 12 bit address) lie exactly in
122  * the OFFSET and SIZE set in registers like BIF_SDMA0_DOORBELL_RANGE.
123  */
124 #define KFD_QUEUE_DOORBELL_MIRROR_OFFSET 512
125
126 /**
127  * enum kfd_ioctl_flags - KFD ioctl flags
128  * Various flags that can be set in &amdkfd_ioctl_desc.flags to control how
129  * userspace can use a given ioctl.
130  */
131 enum kfd_ioctl_flags {
132         /*
133          * @KFD_IOC_FLAG_CHECKPOINT_RESTORE:
134          * Certain KFD ioctls such as AMDKFD_IOC_CRIU_OP can potentially
135          * perform privileged operations and load arbitrary data into MQDs and
136          * eventually HQD registers when the queue is mapped by HWS. In order to
137          * prevent this we should perform additional security checks.
138          *
139          * This is equivalent to callers with the CHECKPOINT_RESTORE capability.
140          *
141          * Note: Since earlier versions of docker do not support CHECKPOINT_RESTORE,
142          * we also allow ioctls with SYS_ADMIN capability.
143          */
144         KFD_IOC_FLAG_CHECKPOINT_RESTORE = BIT(0),
145 };
146 /*
147  * Kernel module parameter to specify maximum number of supported queues per
148  * device
149  */
150 extern int max_num_of_queues_per_device;
151
152
153 /* Kernel module parameter to specify the scheduling policy */
154 extern int sched_policy;
155
156 /*
157  * Kernel module parameter to specify the maximum process
158  * number per HW scheduler
159  */
160 extern int hws_max_conc_proc;
161
162 extern int cwsr_enable;
163
164 /*
165  * Kernel module parameter to specify whether to send sigterm to HSA process on
166  * unhandled exception
167  */
168 extern int send_sigterm;
169
170 /*
171  * This kernel module is used to simulate large bar machine on non-large bar
172  * enabled machines.
173  */
174 extern int debug_largebar;
175
176 /*
177  * Ignore CRAT table during KFD initialization, can be used to work around
178  * broken CRAT tables on some AMD systems
179  */
180 extern int ignore_crat;
181
182 /* Set sh_mem_config.retry_disable on GFX v9 */
183 extern int amdgpu_noretry;
184
185 /* Halt if HWS hang is detected */
186 extern int halt_if_hws_hang;
187
188 /* Whether MEC FW support GWS barriers */
189 extern bool hws_gws_support;
190
191 /* Queue preemption timeout in ms */
192 extern int queue_preemption_timeout_ms;
193
194 /*
195  * Don't evict process queues on vm fault
196  */
197 extern int amdgpu_no_queue_eviction_on_vm_fault;
198
199 /* Enable eviction debug messages */
200 extern bool debug_evictions;
201
202 enum cache_policy {
203         cache_policy_coherent,
204         cache_policy_noncoherent
205 };
206
207 #define KFD_GC_VERSION(dev) ((dev)->adev->ip_versions[GC_HWIP][0])
208 #define KFD_IS_SOC15(dev)   ((KFD_GC_VERSION(dev)) >= (IP_VERSION(9, 0, 1)))
209
210 struct kfd_event_interrupt_class {
211         bool (*interrupt_isr)(struct kfd_dev *dev,
212                         const uint32_t *ih_ring_entry, uint32_t *patched_ihre,
213                         bool *patched_flag);
214         void (*interrupt_wq)(struct kfd_dev *dev,
215                         const uint32_t *ih_ring_entry);
216 };
217
218 struct kfd_device_info {
219         uint32_t gfx_target_version;
220         const struct kfd_event_interrupt_class *event_interrupt_class;
221         unsigned int max_pasid_bits;
222         unsigned int max_no_of_hqd;
223         unsigned int doorbell_size;
224         size_t ih_ring_entry_size;
225         uint8_t num_of_watch_points;
226         uint16_t mqd_size_aligned;
227         bool supports_cwsr;
228         bool needs_iommu_device;
229         bool needs_pci_atomics;
230         uint32_t no_atomic_fw_version;
231         unsigned int num_sdma_queues_per_engine;
232 };
233
234 unsigned int kfd_get_num_sdma_engines(struct kfd_dev *kdev);
235 unsigned int kfd_get_num_xgmi_sdma_engines(struct kfd_dev *kdev);
236
237 struct kfd_mem_obj {
238         uint32_t range_start;
239         uint32_t range_end;
240         uint64_t gpu_addr;
241         uint32_t *cpu_ptr;
242         void *gtt_mem;
243 };
244
245 struct kfd_vmid_info {
246         uint32_t first_vmid_kfd;
247         uint32_t last_vmid_kfd;
248         uint32_t vmid_num_kfd;
249 };
250
251 struct kfd_dev {
252         struct amdgpu_device *adev;
253
254         struct kfd_device_info device_info;
255         struct pci_dev *pdev;
256         struct drm_device *ddev;
257
258         unsigned int id;                /* topology stub index */
259
260         phys_addr_t doorbell_base;      /* Start of actual doorbells used by
261                                          * KFD. It is aligned for mapping
262                                          * into user mode
263                                          */
264         size_t doorbell_base_dw_offset; /* Offset from the start of the PCI
265                                          * doorbell BAR to the first KFD
266                                          * doorbell in dwords. GFX reserves
267                                          * the segment before this offset.
268                                          */
269         u32 __iomem *doorbell_kernel_ptr; /* This is a pointer for a doorbells
270                                            * page used by kernel queue
271                                            */
272
273         struct kgd2kfd_shared_resources shared_resources;
274         struct kfd_vmid_info vm_info;
275         struct kfd_local_mem_info local_mem_info;
276
277         const struct kfd2kgd_calls *kfd2kgd;
278         struct mutex doorbell_mutex;
279         DECLARE_BITMAP(doorbell_available_index,
280                         KFD_MAX_NUM_OF_QUEUES_PER_PROCESS);
281
282         void *gtt_mem;
283         uint64_t gtt_start_gpu_addr;
284         void *gtt_start_cpu_ptr;
285         void *gtt_sa_bitmap;
286         struct mutex gtt_sa_lock;
287         unsigned int gtt_sa_chunk_size;
288         unsigned int gtt_sa_num_of_chunks;
289
290         /* Interrupts */
291         struct kfifo ih_fifo;
292         struct workqueue_struct *ih_wq;
293         struct work_struct interrupt_work;
294         spinlock_t interrupt_lock;
295
296         /* QCM Device instance */
297         struct device_queue_manager *dqm;
298
299         bool init_complete;
300         /*
301          * Interrupts of interest to KFD are copied
302          * from the HW ring into a SW ring.
303          */
304         bool interrupts_active;
305
306         /* Firmware versions */
307         uint16_t mec_fw_version;
308         uint16_t mec2_fw_version;
309         uint16_t sdma_fw_version;
310
311         /* Maximum process number mapped to HW scheduler */
312         unsigned int max_proc_per_quantum;
313
314         /* CWSR */
315         bool cwsr_enabled;
316         const void *cwsr_isa;
317         unsigned int cwsr_isa_size;
318
319         /* xGMI */
320         uint64_t hive_id;
321
322         bool pci_atomic_requested;
323
324         /* Use IOMMU v2 flag */
325         bool use_iommu_v2;
326
327         /* SRAM ECC flag */
328         atomic_t sram_ecc_flag;
329
330         /* Compute Profile ref. count */
331         atomic_t compute_profile;
332
333         /* Global GWS resource shared between processes */
334         void *gws;
335
336         /* Clients watching SMI events */
337         struct list_head smi_clients;
338         spinlock_t smi_lock;
339
340         uint32_t reset_seq_num;
341
342         struct ida doorbell_ida;
343         unsigned int max_doorbell_slices;
344
345         int noretry;
346
347         /* HMM page migration MEMORY_DEVICE_PRIVATE mapping */
348         struct dev_pagemap pgmap;
349 };
350
351 enum kfd_mempool {
352         KFD_MEMPOOL_SYSTEM_CACHEABLE = 1,
353         KFD_MEMPOOL_SYSTEM_WRITECOMBINE = 2,
354         KFD_MEMPOOL_FRAMEBUFFER = 3,
355 };
356
357 /* Character device interface */
358 int kfd_chardev_init(void);
359 void kfd_chardev_exit(void);
360
361 /**
362  * enum kfd_unmap_queues_filter - Enum for queue filters.
363  *
364  * @KFD_UNMAP_QUEUES_FILTER_ALL_QUEUES: Preempts all queues in the
365  *                                              running queues list.
366  *
367  * @KFD_UNMAP_QUEUES_FILTER_DYNAMIC_QUEUES: Preempts all non-static queues
368  *                                              in the run list.
369  *
370  * @KFD_UNMAP_QUEUES_FILTER_BY_PASID: Preempts queues that belongs to
371  *                                              specific process.
372  *
373  */
374 enum kfd_unmap_queues_filter {
375         KFD_UNMAP_QUEUES_FILTER_ALL_QUEUES = 1,
376         KFD_UNMAP_QUEUES_FILTER_DYNAMIC_QUEUES = 2,
377         KFD_UNMAP_QUEUES_FILTER_BY_PASID = 3
378 };
379
380 /**
381  * enum kfd_queue_type - Enum for various queue types.
382  *
383  * @KFD_QUEUE_TYPE_COMPUTE: Regular user mode queue type.
384  *
385  * @KFD_QUEUE_TYPE_SDMA: SDMA user mode queue type.
386  *
387  * @KFD_QUEUE_TYPE_HIQ: HIQ queue type.
388  *
389  * @KFD_QUEUE_TYPE_DIQ: DIQ queue type.
390  *
391  * @KFD_QUEUE_TYPE_SDMA_XGMI: Special SDMA queue for XGMI interface.
392  */
393 enum kfd_queue_type  {
394         KFD_QUEUE_TYPE_COMPUTE,
395         KFD_QUEUE_TYPE_SDMA,
396         KFD_QUEUE_TYPE_HIQ,
397         KFD_QUEUE_TYPE_DIQ,
398         KFD_QUEUE_TYPE_SDMA_XGMI
399 };
400
401 enum kfd_queue_format {
402         KFD_QUEUE_FORMAT_PM4,
403         KFD_QUEUE_FORMAT_AQL
404 };
405
406 enum KFD_QUEUE_PRIORITY {
407         KFD_QUEUE_PRIORITY_MINIMUM = 0,
408         KFD_QUEUE_PRIORITY_MAXIMUM = 15
409 };
410
411 /**
412  * struct queue_properties
413  *
414  * @type: The queue type.
415  *
416  * @queue_id: Queue identifier.
417  *
418  * @queue_address: Queue ring buffer address.
419  *
420  * @queue_size: Queue ring buffer size.
421  *
422  * @priority: Defines the queue priority relative to other queues in the
423  * process.
424  * This is just an indication and HW scheduling may override the priority as
425  * necessary while keeping the relative prioritization.
426  * the priority granularity is from 0 to f which f is the highest priority.
427  * currently all queues are initialized with the highest priority.
428  *
429  * @queue_percent: This field is partially implemented and currently a zero in
430  * this field defines that the queue is non active.
431  *
432  * @read_ptr: User space address which points to the number of dwords the
433  * cp read from the ring buffer. This field updates automatically by the H/W.
434  *
435  * @write_ptr: Defines the number of dwords written to the ring buffer.
436  *
437  * @doorbell_ptr: Notifies the H/W of new packet written to the queue ring
438  * buffer. This field should be similar to write_ptr and the user should
439  * update this field after updating the write_ptr.
440  *
441  * @doorbell_off: The doorbell offset in the doorbell pci-bar.
442  *
443  * @is_interop: Defines if this is a interop queue. Interop queue means that
444  * the queue can access both graphics and compute resources.
445  *
446  * @is_evicted: Defines if the queue is evicted. Only active queues
447  * are evicted, rendering them inactive.
448  *
449  * @is_active: Defines if the queue is active or not. @is_active and
450  * @is_evicted are protected by the DQM lock.
451  *
452  * @is_gws: Defines if the queue has been updated to be GWS-capable or not.
453  * @is_gws should be protected by the DQM lock, since changing it can yield the
454  * possibility of updating DQM state on number of GWS queues.
455  *
456  * @vmid: If the scheduling mode is no cp scheduling the field defines the vmid
457  * of the queue.
458  *
459  * This structure represents the queue properties for each queue no matter if
460  * it's user mode or kernel mode queue.
461  *
462  */
463
464 struct queue_properties {
465         enum kfd_queue_type type;
466         enum kfd_queue_format format;
467         unsigned int queue_id;
468         uint64_t queue_address;
469         uint64_t  queue_size;
470         uint32_t priority;
471         uint32_t queue_percent;
472         uint32_t *read_ptr;
473         uint32_t *write_ptr;
474         void __iomem *doorbell_ptr;
475         uint32_t doorbell_off;
476         bool is_interop;
477         bool is_evicted;
478         bool is_active;
479         bool is_gws;
480         /* Not relevant for user mode queues in cp scheduling */
481         unsigned int vmid;
482         /* Relevant only for sdma queues*/
483         uint32_t sdma_engine_id;
484         uint32_t sdma_queue_id;
485         uint32_t sdma_vm_addr;
486         /* Relevant only for VI */
487         uint64_t eop_ring_buffer_address;
488         uint32_t eop_ring_buffer_size;
489         uint64_t ctx_save_restore_area_address;
490         uint32_t ctx_save_restore_area_size;
491         uint32_t ctl_stack_size;
492         uint64_t tba_addr;
493         uint64_t tma_addr;
494 };
495
496 #define QUEUE_IS_ACTIVE(q) ((q).queue_size > 0 &&       \
497                             (q).queue_address != 0 &&   \
498                             (q).queue_percent > 0 &&    \
499                             !(q).is_evicted)
500
501 enum mqd_update_flag {
502         UPDATE_FLAG_CU_MASK = 0,
503 };
504
505 struct mqd_update_info {
506         union {
507                 struct {
508                         uint32_t count; /* Must be a multiple of 32 */
509                         uint32_t *ptr;
510                 } cu_mask;
511         };
512         enum mqd_update_flag update_flag;
513 };
514
515 /**
516  * struct queue
517  *
518  * @list: Queue linked list.
519  *
520  * @mqd: The queue MQD (memory queue descriptor).
521  *
522  * @mqd_mem_obj: The MQD local gpu memory object.
523  *
524  * @gart_mqd_addr: The MQD gart mc address.
525  *
526  * @properties: The queue properties.
527  *
528  * @mec: Used only in no cp scheduling mode and identifies to micro engine id
529  *       that the queue should be executed on.
530  *
531  * @pipe: Used only in no cp scheduling mode and identifies the queue's pipe
532  *        id.
533  *
534  * @queue: Used only in no cp scheduliong mode and identifies the queue's slot.
535  *
536  * @process: The kfd process that created this queue.
537  *
538  * @device: The kfd device that created this queue.
539  *
540  * @gws: Pointing to gws kgd_mem if this is a gws control queue; NULL
541  * otherwise.
542  *
543  * This structure represents user mode compute queues.
544  * It contains all the necessary data to handle such queues.
545  *
546  */
547
548 struct queue {
549         struct list_head list;
550         void *mqd;
551         struct kfd_mem_obj *mqd_mem_obj;
552         uint64_t gart_mqd_addr;
553         struct queue_properties properties;
554
555         uint32_t mec;
556         uint32_t pipe;
557         uint32_t queue;
558
559         unsigned int sdma_id;
560         unsigned int doorbell_id;
561
562         struct kfd_process      *process;
563         struct kfd_dev          *device;
564         void *gws;
565
566         /* procfs */
567         struct kobject kobj;
568 };
569
570 enum KFD_MQD_TYPE {
571         KFD_MQD_TYPE_HIQ = 0,           /* for hiq */
572         KFD_MQD_TYPE_CP,                /* for cp queues and diq */
573         KFD_MQD_TYPE_SDMA,              /* for sdma queues */
574         KFD_MQD_TYPE_DIQ,               /* for diq */
575         KFD_MQD_TYPE_MAX
576 };
577
578 enum KFD_PIPE_PRIORITY {
579         KFD_PIPE_PRIORITY_CS_LOW = 0,
580         KFD_PIPE_PRIORITY_CS_MEDIUM,
581         KFD_PIPE_PRIORITY_CS_HIGH
582 };
583
584 struct scheduling_resources {
585         unsigned int vmid_mask;
586         enum kfd_queue_type type;
587         uint64_t queue_mask;
588         uint64_t gws_mask;
589         uint32_t oac_mask;
590         uint32_t gds_heap_base;
591         uint32_t gds_heap_size;
592 };
593
594 struct process_queue_manager {
595         /* data */
596         struct kfd_process      *process;
597         struct list_head        queues;
598         unsigned long           *queue_slot_bitmap;
599 };
600
601 struct qcm_process_device {
602         /* The Device Queue Manager that owns this data */
603         struct device_queue_manager *dqm;
604         struct process_queue_manager *pqm;
605         /* Queues list */
606         struct list_head queues_list;
607         struct list_head priv_queue_list;
608
609         unsigned int queue_count;
610         unsigned int vmid;
611         bool is_debug;
612         unsigned int evicted; /* eviction counter, 0=active */
613
614         /* This flag tells if we should reset all wavefronts on
615          * process termination
616          */
617         bool reset_wavefronts;
618
619         /* This flag tells us if this process has a GWS-capable
620          * queue that will be mapped into the runlist. It's
621          * possible to request a GWS BO, but not have the queue
622          * currently mapped, and this changes how the MAP_PROCESS
623          * PM4 packet is configured.
624          */
625         bool mapped_gws_queue;
626
627         /* All the memory management data should be here too */
628         uint64_t gds_context_area;
629         /* Contains page table flags such as AMDGPU_PTE_VALID since gfx9 */
630         uint64_t page_table_base;
631         uint32_t sh_mem_config;
632         uint32_t sh_mem_bases;
633         uint32_t sh_mem_ape1_base;
634         uint32_t sh_mem_ape1_limit;
635         uint32_t gds_size;
636         uint32_t num_gws;
637         uint32_t num_oac;
638         uint32_t sh_hidden_private_base;
639
640         /* CWSR memory */
641         struct kgd_mem *cwsr_mem;
642         void *cwsr_kaddr;
643         uint64_t cwsr_base;
644         uint64_t tba_addr;
645         uint64_t tma_addr;
646
647         /* IB memory */
648         struct kgd_mem *ib_mem;
649         uint64_t ib_base;
650         void *ib_kaddr;
651
652         /* doorbell resources per process per device */
653         unsigned long *doorbell_bitmap;
654 };
655
656 /* KFD Memory Eviction */
657
658 /* Approx. wait time before attempting to restore evicted BOs */
659 #define PROCESS_RESTORE_TIME_MS 100
660 /* Approx. back off time if restore fails due to lack of memory */
661 #define PROCESS_BACK_OFF_TIME_MS 100
662 /* Approx. time before evicting the process again */
663 #define PROCESS_ACTIVE_TIME_MS 10
664
665 /* 8 byte handle containing GPU ID in the most significant 4 bytes and
666  * idr_handle in the least significant 4 bytes
667  */
668 #define MAKE_HANDLE(gpu_id, idr_handle) \
669         (((uint64_t)(gpu_id) << 32) + idr_handle)
670 #define GET_GPU_ID(handle) (handle >> 32)
671 #define GET_IDR_HANDLE(handle) (handle & 0xFFFFFFFF)
672
673 enum kfd_pdd_bound {
674         PDD_UNBOUND = 0,
675         PDD_BOUND,
676         PDD_BOUND_SUSPENDED,
677 };
678
679 #define MAX_SYSFS_FILENAME_LEN 15
680
681 /*
682  * SDMA counter runs at 100MHz frequency.
683  * We display SDMA activity in microsecond granularity in sysfs.
684  * As a result, the divisor is 100.
685  */
686 #define SDMA_ACTIVITY_DIVISOR  100
687
688 /* Data that is per-process-per device. */
689 struct kfd_process_device {
690         /* The device that owns this data. */
691         struct kfd_dev *dev;
692
693         /* The process that owns this kfd_process_device. */
694         struct kfd_process *process;
695
696         /* per-process-per device QCM data structure */
697         struct qcm_process_device qpd;
698
699         /*Apertures*/
700         uint64_t lds_base;
701         uint64_t lds_limit;
702         uint64_t gpuvm_base;
703         uint64_t gpuvm_limit;
704         uint64_t scratch_base;
705         uint64_t scratch_limit;
706
707         /* VM context for GPUVM allocations */
708         struct file *drm_file;
709         void *drm_priv;
710         atomic64_t tlb_seq;
711
712         /* GPUVM allocations storage */
713         struct idr alloc_idr;
714
715         /* Flag used to tell the pdd has dequeued from the dqm.
716          * This is used to prevent dev->dqm->ops.process_termination() from
717          * being called twice when it is already called in IOMMU callback
718          * function.
719          */
720         bool already_dequeued;
721         bool runtime_inuse;
722
723         /* Is this process/pasid bound to this device? (amd_iommu_bind_pasid) */
724         enum kfd_pdd_bound bound;
725
726         /* VRAM usage */
727         uint64_t vram_usage;
728         struct attribute attr_vram;
729         char vram_filename[MAX_SYSFS_FILENAME_LEN];
730
731         /* SDMA activity tracking */
732         uint64_t sdma_past_activity_counter;
733         struct attribute attr_sdma;
734         char sdma_filename[MAX_SYSFS_FILENAME_LEN];
735
736         /* Eviction activity tracking */
737         uint64_t last_evict_timestamp;
738         atomic64_t evict_duration_counter;
739         struct attribute attr_evict;
740
741         struct kobject *kobj_stats;
742         unsigned int doorbell_index;
743
744         /*
745          * @cu_occupancy: Reports occupancy of Compute Units (CU) of a process
746          * that is associated with device encoded by "this" struct instance. The
747          * value reflects CU usage by all of the waves launched by this process
748          * on this device. A very important property of occupancy parameter is
749          * that its value is a snapshot of current use.
750          *
751          * Following is to be noted regarding how this parameter is reported:
752          *
753          *  The number of waves that a CU can launch is limited by couple of
754          *  parameters. These are encoded by struct amdgpu_cu_info instance
755          *  that is part of every device definition. For GFX9 devices this
756          *  translates to 40 waves (simd_per_cu * max_waves_per_simd) when waves
757          *  do not use scratch memory and 32 waves (max_scratch_slots_per_cu)
758          *  when they do use scratch memory. This could change for future
759          *  devices and therefore this example should be considered as a guide.
760          *
761          *  All CU's of a device are available for the process. This may not be true
762          *  under certain conditions - e.g. CU masking.
763          *
764          *  Finally number of CU's that are occupied by a process is affected by both
765          *  number of CU's a device has along with number of other competing processes
766          */
767         struct attribute attr_cu_occupancy;
768
769         /* sysfs counters for GPU retry fault and page migration tracking */
770         struct kobject *kobj_counters;
771         struct attribute attr_faults;
772         struct attribute attr_page_in;
773         struct attribute attr_page_out;
774         uint64_t faults;
775         uint64_t page_in;
776         uint64_t page_out;
777         /*
778          * If this process has been checkpointed before, then the user
779          * application will use the original gpu_id on the
780          * checkpointed node to refer to this device.
781          */
782         uint32_t user_gpu_id;
783 };
784
785 #define qpd_to_pdd(x) container_of(x, struct kfd_process_device, qpd)
786
787 struct svm_range_list {
788         struct mutex                    lock;
789         struct rb_root_cached           objects;
790         struct list_head                list;
791         struct work_struct              deferred_list_work;
792         struct list_head                deferred_range_list;
793         struct list_head                criu_svm_metadata_list;
794         spinlock_t                      deferred_list_lock;
795         atomic_t                        evicted_ranges;
796         atomic_t                        drain_pagefaults;
797         struct delayed_work             restore_work;
798         DECLARE_BITMAP(bitmap_supported, MAX_GPU_INSTANCE);
799         struct task_struct              *faulting_task;
800 };
801
802 /* Process data */
803 struct kfd_process {
804         /*
805          * kfd_process are stored in an mm_struct*->kfd_process*
806          * hash table (kfd_processes in kfd_process.c)
807          */
808         struct hlist_node kfd_processes;
809
810         /*
811          * Opaque pointer to mm_struct. We don't hold a reference to
812          * it so it should never be dereferenced from here. This is
813          * only used for looking up processes by their mm.
814          */
815         void *mm;
816
817         struct kref ref;
818         struct work_struct release_work;
819
820         struct mutex mutex;
821
822         /*
823          * In any process, the thread that started main() is the lead
824          * thread and outlives the rest.
825          * It is here because amd_iommu_bind_pasid wants a task_struct.
826          * It can also be used for safely getting a reference to the
827          * mm_struct of the process.
828          */
829         struct task_struct *lead_thread;
830
831         /* We want to receive a notification when the mm_struct is destroyed */
832         struct mmu_notifier mmu_notifier;
833
834         u32 pasid;
835
836         /*
837          * Array of kfd_process_device pointers,
838          * one for each device the process is using.
839          */
840         struct kfd_process_device *pdds[MAX_GPU_INSTANCE];
841         uint32_t n_pdds;
842
843         struct process_queue_manager pqm;
844
845         /*Is the user space process 32 bit?*/
846         bool is_32bit_user_mode;
847
848         /* Event-related data */
849         struct mutex event_mutex;
850         /* Event ID allocator and lookup */
851         struct idr event_idr;
852         /* Event page */
853         u64 signal_handle;
854         struct kfd_signal_page *signal_page;
855         size_t signal_mapped_size;
856         size_t signal_event_count;
857         bool signal_event_limit_reached;
858
859         /* Information used for memory eviction */
860         void *kgd_process_info;
861         /* Eviction fence that is attached to all the BOs of this process. The
862          * fence will be triggered during eviction and new one will be created
863          * during restore
864          */
865         struct dma_fence *ef;
866
867         /* Work items for evicting and restoring BOs */
868         struct delayed_work eviction_work;
869         struct delayed_work restore_work;
870         /* seqno of the last scheduled eviction */
871         unsigned int last_eviction_seqno;
872         /* Approx. the last timestamp (in jiffies) when the process was
873          * restored after an eviction
874          */
875         unsigned long last_restore_timestamp;
876
877         /* Kobj for our procfs */
878         struct kobject *kobj;
879         struct kobject *kobj_queues;
880         struct attribute attr_pasid;
881
882         /* shared virtual memory registered by this process */
883         struct svm_range_list svms;
884
885         bool xnack_enabled;
886
887         atomic_t poison;
888         /* Queues are in paused stated because we are in the process of doing a CRIU checkpoint */
889         bool queues_paused;
890 };
891
892 #define KFD_PROCESS_TABLE_SIZE 5 /* bits: 32 entries */
893 extern DECLARE_HASHTABLE(kfd_processes_table, KFD_PROCESS_TABLE_SIZE);
894 extern struct srcu_struct kfd_processes_srcu;
895
896 /**
897  * typedef amdkfd_ioctl_t - typedef for ioctl function pointer.
898  *
899  * @filep: pointer to file structure.
900  * @p: amdkfd process pointer.
901  * @data: pointer to arg that was copied from user.
902  *
903  * Return: returns ioctl completion code.
904  */
905 typedef int amdkfd_ioctl_t(struct file *filep, struct kfd_process *p,
906                                 void *data);
907
908 struct amdkfd_ioctl_desc {
909         unsigned int cmd;
910         int flags;
911         amdkfd_ioctl_t *func;
912         unsigned int cmd_drv;
913         const char *name;
914 };
915 bool kfd_dev_is_large_bar(struct kfd_dev *dev);
916
917 int kfd_process_create_wq(void);
918 void kfd_process_destroy_wq(void);
919 struct kfd_process *kfd_create_process(struct file *filep);
920 struct kfd_process *kfd_get_process(const struct task_struct *task);
921 struct kfd_process *kfd_lookup_process_by_pasid(u32 pasid);
922 struct kfd_process *kfd_lookup_process_by_mm(const struct mm_struct *mm);
923
924 int kfd_process_gpuidx_from_gpuid(struct kfd_process *p, uint32_t gpu_id);
925 int kfd_process_gpuid_from_adev(struct kfd_process *p,
926                                struct amdgpu_device *adev, uint32_t *gpuid,
927                                uint32_t *gpuidx);
928 static inline int kfd_process_gpuid_from_gpuidx(struct kfd_process *p,
929                                 uint32_t gpuidx, uint32_t *gpuid) {
930         return gpuidx < p->n_pdds ? p->pdds[gpuidx]->dev->id : -EINVAL;
931 }
932 static inline struct kfd_process_device *kfd_process_device_from_gpuidx(
933                                 struct kfd_process *p, uint32_t gpuidx) {
934         return gpuidx < p->n_pdds ? p->pdds[gpuidx] : NULL;
935 }
936
937 void kfd_unref_process(struct kfd_process *p);
938 int kfd_process_evict_queues(struct kfd_process *p);
939 int kfd_process_restore_queues(struct kfd_process *p);
940 void kfd_suspend_all_processes(void);
941 int kfd_resume_all_processes(void);
942
943 struct kfd_process_device *kfd_process_device_data_by_id(struct kfd_process *process,
944                                                          uint32_t gpu_id);
945
946 int kfd_process_get_user_gpu_id(struct kfd_process *p, uint32_t actual_gpu_id);
947
948 int kfd_process_device_init_vm(struct kfd_process_device *pdd,
949                                struct file *drm_file);
950 struct kfd_process_device *kfd_bind_process_to_device(struct kfd_dev *dev,
951                                                 struct kfd_process *p);
952 struct kfd_process_device *kfd_get_process_device_data(struct kfd_dev *dev,
953                                                         struct kfd_process *p);
954 struct kfd_process_device *kfd_create_process_device_data(struct kfd_dev *dev,
955                                                         struct kfd_process *p);
956
957 bool kfd_process_xnack_mode(struct kfd_process *p, bool supported);
958
959 int kfd_reserved_mem_mmap(struct kfd_dev *dev, struct kfd_process *process,
960                           struct vm_area_struct *vma);
961
962 /* KFD process API for creating and translating handles */
963 int kfd_process_device_create_obj_handle(struct kfd_process_device *pdd,
964                                         void *mem);
965 void *kfd_process_device_translate_handle(struct kfd_process_device *p,
966                                         int handle);
967 void kfd_process_device_remove_obj_handle(struct kfd_process_device *pdd,
968                                         int handle);
969 struct kfd_process *kfd_lookup_process_by_pid(struct pid *pid);
970
971 /* PASIDs */
972 int kfd_pasid_init(void);
973 void kfd_pasid_exit(void);
974 bool kfd_set_pasid_limit(unsigned int new_limit);
975 unsigned int kfd_get_pasid_limit(void);
976 u32 kfd_pasid_alloc(void);
977 void kfd_pasid_free(u32 pasid);
978
979 /* Doorbells */
980 size_t kfd_doorbell_process_slice(struct kfd_dev *kfd);
981 int kfd_doorbell_init(struct kfd_dev *kfd);
982 void kfd_doorbell_fini(struct kfd_dev *kfd);
983 int kfd_doorbell_mmap(struct kfd_dev *dev, struct kfd_process *process,
984                       struct vm_area_struct *vma);
985 void __iomem *kfd_get_kernel_doorbell(struct kfd_dev *kfd,
986                                         unsigned int *doorbell_off);
987 void kfd_release_kernel_doorbell(struct kfd_dev *kfd, u32 __iomem *db_addr);
988 u32 read_kernel_doorbell(u32 __iomem *db);
989 void write_kernel_doorbell(void __iomem *db, u32 value);
990 void write_kernel_doorbell64(void __iomem *db, u64 value);
991 unsigned int kfd_get_doorbell_dw_offset_in_bar(struct kfd_dev *kfd,
992                                         struct kfd_process_device *pdd,
993                                         unsigned int doorbell_id);
994 phys_addr_t kfd_get_process_doorbells(struct kfd_process_device *pdd);
995 int kfd_alloc_process_doorbells(struct kfd_dev *kfd,
996                                 unsigned int *doorbell_index);
997 void kfd_free_process_doorbells(struct kfd_dev *kfd,
998                                 unsigned int doorbell_index);
999 /* GTT Sub-Allocator */
1000
1001 int kfd_gtt_sa_allocate(struct kfd_dev *kfd, unsigned int size,
1002                         struct kfd_mem_obj **mem_obj);
1003
1004 int kfd_gtt_sa_free(struct kfd_dev *kfd, struct kfd_mem_obj *mem_obj);
1005
1006 extern struct device *kfd_device;
1007
1008 /* KFD's procfs */
1009 void kfd_procfs_init(void);
1010 void kfd_procfs_shutdown(void);
1011 int kfd_procfs_add_queue(struct queue *q);
1012 void kfd_procfs_del_queue(struct queue *q);
1013
1014 /* Topology */
1015 int kfd_topology_init(void);
1016 void kfd_topology_shutdown(void);
1017 int kfd_topology_add_device(struct kfd_dev *gpu);
1018 int kfd_topology_remove_device(struct kfd_dev *gpu);
1019 struct kfd_topology_device *kfd_topology_device_by_proximity_domain(
1020                                                 uint32_t proximity_domain);
1021 struct kfd_topology_device *kfd_topology_device_by_proximity_domain_no_lock(
1022                                                 uint32_t proximity_domain);
1023 struct kfd_topology_device *kfd_topology_device_by_id(uint32_t gpu_id);
1024 struct kfd_dev *kfd_device_by_id(uint32_t gpu_id);
1025 struct kfd_dev *kfd_device_by_pci_dev(const struct pci_dev *pdev);
1026 struct kfd_dev *kfd_device_by_adev(const struct amdgpu_device *adev);
1027 int kfd_topology_enum_kfd_devices(uint8_t idx, struct kfd_dev **kdev);
1028 int kfd_numa_node_to_apic_id(int numa_node_id);
1029 void kfd_double_confirm_iommu_support(struct kfd_dev *gpu);
1030
1031 /* Interrupts */
1032 int kfd_interrupt_init(struct kfd_dev *dev);
1033 void kfd_interrupt_exit(struct kfd_dev *dev);
1034 bool enqueue_ih_ring_entry(struct kfd_dev *kfd, const void *ih_ring_entry);
1035 bool interrupt_is_wanted(struct kfd_dev *dev,
1036                                 const uint32_t *ih_ring_entry,
1037                                 uint32_t *patched_ihre, bool *flag);
1038
1039 /* amdkfd Apertures */
1040 int kfd_init_apertures(struct kfd_process *process);
1041
1042 void kfd_process_set_trap_handler(struct qcm_process_device *qpd,
1043                                   uint64_t tba_addr,
1044                                   uint64_t tma_addr);
1045
1046 /* CRIU */
1047 /*
1048  * Need to increment KFD_CRIU_PRIV_VERSION each time a change is made to any of the CRIU private
1049  * structures:
1050  * kfd_criu_process_priv_data
1051  * kfd_criu_device_priv_data
1052  * kfd_criu_bo_priv_data
1053  * kfd_criu_queue_priv_data
1054  * kfd_criu_event_priv_data
1055  * kfd_criu_svm_range_priv_data
1056  */
1057
1058 #define KFD_CRIU_PRIV_VERSION 1
1059
1060 struct kfd_criu_process_priv_data {
1061         uint32_t version;
1062         uint32_t xnack_mode;
1063 };
1064
1065 struct kfd_criu_device_priv_data {
1066         /* For future use */
1067         uint64_t reserved;
1068 };
1069
1070 struct kfd_criu_bo_priv_data {
1071         uint64_t user_addr;
1072         uint32_t idr_handle;
1073         uint32_t mapped_gpuids[MAX_GPU_INSTANCE];
1074 };
1075
1076 /*
1077  * The first 4 bytes of kfd_criu_queue_priv_data, kfd_criu_event_priv_data,
1078  * kfd_criu_svm_range_priv_data is the object type
1079  */
1080 enum kfd_criu_object_type {
1081         KFD_CRIU_OBJECT_TYPE_QUEUE,
1082         KFD_CRIU_OBJECT_TYPE_EVENT,
1083         KFD_CRIU_OBJECT_TYPE_SVM_RANGE,
1084 };
1085
1086 struct kfd_criu_svm_range_priv_data {
1087         uint32_t object_type;
1088         uint64_t start_addr;
1089         uint64_t size;
1090         /* Variable length array of attributes */
1091         struct kfd_ioctl_svm_attribute attrs[];
1092 };
1093
1094 struct kfd_criu_queue_priv_data {
1095         uint32_t object_type;
1096         uint64_t q_address;
1097         uint64_t q_size;
1098         uint64_t read_ptr_addr;
1099         uint64_t write_ptr_addr;
1100         uint64_t doorbell_off;
1101         uint64_t eop_ring_buffer_address;
1102         uint64_t ctx_save_restore_area_address;
1103         uint32_t gpu_id;
1104         uint32_t type;
1105         uint32_t format;
1106         uint32_t q_id;
1107         uint32_t priority;
1108         uint32_t q_percent;
1109         uint32_t doorbell_id;
1110         uint32_t gws;
1111         uint32_t sdma_id;
1112         uint32_t eop_ring_buffer_size;
1113         uint32_t ctx_save_restore_area_size;
1114         uint32_t ctl_stack_size;
1115         uint32_t mqd_size;
1116 };
1117
1118 struct kfd_criu_event_priv_data {
1119         uint32_t object_type;
1120         uint64_t user_handle;
1121         uint32_t event_id;
1122         uint32_t auto_reset;
1123         uint32_t type;
1124         uint32_t signaled;
1125
1126         union {
1127                 struct kfd_hsa_memory_exception_data memory_exception_data;
1128                 struct kfd_hsa_hw_exception_data hw_exception_data;
1129         };
1130 };
1131
1132 int kfd_process_get_queue_info(struct kfd_process *p,
1133                                uint32_t *num_queues,
1134                                uint64_t *priv_data_sizes);
1135
1136 int kfd_criu_checkpoint_queues(struct kfd_process *p,
1137                          uint8_t __user *user_priv_data,
1138                          uint64_t *priv_data_offset);
1139
1140 int kfd_criu_restore_queue(struct kfd_process *p,
1141                            uint8_t __user *user_priv_data,
1142                            uint64_t *priv_data_offset,
1143                            uint64_t max_priv_data_size);
1144
1145 int kfd_criu_checkpoint_events(struct kfd_process *p,
1146                          uint8_t __user *user_priv_data,
1147                          uint64_t *priv_data_offset);
1148
1149 int kfd_criu_restore_event(struct file *devkfd,
1150                            struct kfd_process *p,
1151                            uint8_t __user *user_priv_data,
1152                            uint64_t *priv_data_offset,
1153                            uint64_t max_priv_data_size);
1154 /* CRIU - End */
1155
1156 /* Queue Context Management */
1157 int init_queue(struct queue **q, const struct queue_properties *properties);
1158 void uninit_queue(struct queue *q);
1159 void print_queue_properties(struct queue_properties *q);
1160 void print_queue(struct queue *q);
1161
1162 struct mqd_manager *mqd_manager_init_cik(enum KFD_MQD_TYPE type,
1163                 struct kfd_dev *dev);
1164 struct mqd_manager *mqd_manager_init_cik_hawaii(enum KFD_MQD_TYPE type,
1165                 struct kfd_dev *dev);
1166 struct mqd_manager *mqd_manager_init_vi(enum KFD_MQD_TYPE type,
1167                 struct kfd_dev *dev);
1168 struct mqd_manager *mqd_manager_init_vi_tonga(enum KFD_MQD_TYPE type,
1169                 struct kfd_dev *dev);
1170 struct mqd_manager *mqd_manager_init_v9(enum KFD_MQD_TYPE type,
1171                 struct kfd_dev *dev);
1172 struct mqd_manager *mqd_manager_init_v10(enum KFD_MQD_TYPE type,
1173                 struct kfd_dev *dev);
1174 struct device_queue_manager *device_queue_manager_init(struct kfd_dev *dev);
1175 void device_queue_manager_uninit(struct device_queue_manager *dqm);
1176 struct kernel_queue *kernel_queue_init(struct kfd_dev *dev,
1177                                         enum kfd_queue_type type);
1178 void kernel_queue_uninit(struct kernel_queue *kq, bool hanging);
1179 int kfd_dqm_evict_pasid(struct device_queue_manager *dqm, u32 pasid);
1180
1181 /* Process Queue Manager */
1182 struct process_queue_node {
1183         struct queue *q;
1184         struct kernel_queue *kq;
1185         struct list_head process_queue_list;
1186 };
1187
1188 void kfd_process_dequeue_from_device(struct kfd_process_device *pdd);
1189 void kfd_process_dequeue_from_all_devices(struct kfd_process *p);
1190 int pqm_init(struct process_queue_manager *pqm, struct kfd_process *p);
1191 void pqm_uninit(struct process_queue_manager *pqm);
1192 int pqm_create_queue(struct process_queue_manager *pqm,
1193                             struct kfd_dev *dev,
1194                             struct file *f,
1195                             struct queue_properties *properties,
1196                             unsigned int *qid,
1197                             const struct kfd_criu_queue_priv_data *q_data,
1198                             const void *restore_mqd,
1199                             const void *restore_ctl_stack,
1200                             uint32_t *p_doorbell_offset_in_process);
1201 int pqm_destroy_queue(struct process_queue_manager *pqm, unsigned int qid);
1202 int pqm_update_queue_properties(struct process_queue_manager *pqm, unsigned int qid,
1203                         struct queue_properties *p);
1204 int pqm_update_mqd(struct process_queue_manager *pqm, unsigned int qid,
1205                         struct mqd_update_info *minfo);
1206 int pqm_set_gws(struct process_queue_manager *pqm, unsigned int qid,
1207                         void *gws);
1208 struct kernel_queue *pqm_get_kernel_queue(struct process_queue_manager *pqm,
1209                                                 unsigned int qid);
1210 struct queue *pqm_get_user_queue(struct process_queue_manager *pqm,
1211                                                 unsigned int qid);
1212 int pqm_get_wave_state(struct process_queue_manager *pqm,
1213                        unsigned int qid,
1214                        void __user *ctl_stack,
1215                        u32 *ctl_stack_used_size,
1216                        u32 *save_area_used_size);
1217
1218 int amdkfd_fence_wait_timeout(uint64_t *fence_addr,
1219                               uint64_t fence_value,
1220                               unsigned int timeout_ms);
1221
1222 int pqm_get_queue_checkpoint_info(struct process_queue_manager *pqm,
1223                                   unsigned int qid,
1224                                   u32 *mqd_size,
1225                                   u32 *ctl_stack_size);
1226 /* Packet Manager */
1227
1228 #define KFD_FENCE_COMPLETED (100)
1229 #define KFD_FENCE_INIT   (10)
1230
1231 struct packet_manager {
1232         struct device_queue_manager *dqm;
1233         struct kernel_queue *priv_queue;
1234         struct mutex lock;
1235         bool allocated;
1236         struct kfd_mem_obj *ib_buffer_obj;
1237         unsigned int ib_size_bytes;
1238         bool is_over_subscription;
1239
1240         const struct packet_manager_funcs *pmf;
1241 };
1242
1243 struct packet_manager_funcs {
1244         /* Support ASIC-specific packet formats for PM4 packets */
1245         int (*map_process)(struct packet_manager *pm, uint32_t *buffer,
1246                         struct qcm_process_device *qpd);
1247         int (*runlist)(struct packet_manager *pm, uint32_t *buffer,
1248                         uint64_t ib, size_t ib_size_in_dwords, bool chain);
1249         int (*set_resources)(struct packet_manager *pm, uint32_t *buffer,
1250                         struct scheduling_resources *res);
1251         int (*map_queues)(struct packet_manager *pm, uint32_t *buffer,
1252                         struct queue *q, bool is_static);
1253         int (*unmap_queues)(struct packet_manager *pm, uint32_t *buffer,
1254                         enum kfd_unmap_queues_filter mode,
1255                         uint32_t filter_param, bool reset);
1256         int (*query_status)(struct packet_manager *pm, uint32_t *buffer,
1257                         uint64_t fence_address, uint64_t fence_value);
1258         int (*release_mem)(uint64_t gpu_addr, uint32_t *buffer);
1259
1260         /* Packet sizes */
1261         int map_process_size;
1262         int runlist_size;
1263         int set_resources_size;
1264         int map_queues_size;
1265         int unmap_queues_size;
1266         int query_status_size;
1267         int release_mem_size;
1268 };
1269
1270 extern const struct packet_manager_funcs kfd_vi_pm_funcs;
1271 extern const struct packet_manager_funcs kfd_v9_pm_funcs;
1272 extern const struct packet_manager_funcs kfd_aldebaran_pm_funcs;
1273
1274 int pm_init(struct packet_manager *pm, struct device_queue_manager *dqm);
1275 void pm_uninit(struct packet_manager *pm, bool hanging);
1276 int pm_send_set_resources(struct packet_manager *pm,
1277                                 struct scheduling_resources *res);
1278 int pm_send_runlist(struct packet_manager *pm, struct list_head *dqm_queues);
1279 int pm_send_query_status(struct packet_manager *pm, uint64_t fence_address,
1280                                 uint64_t fence_value);
1281
1282 int pm_send_unmap_queue(struct packet_manager *pm,
1283                         enum kfd_unmap_queues_filter mode,
1284                         uint32_t filter_param, bool reset);
1285
1286 void pm_release_ib(struct packet_manager *pm);
1287
1288 /* Following PM funcs can be shared among VI and AI */
1289 unsigned int pm_build_pm4_header(unsigned int opcode, size_t packet_size);
1290
1291 uint64_t kfd_get_number_elems(struct kfd_dev *kfd);
1292
1293 /* Events */
1294 extern const struct kfd_event_interrupt_class event_interrupt_class_cik;
1295 extern const struct kfd_event_interrupt_class event_interrupt_class_v9;
1296
1297 extern const struct kfd_device_global_init_class device_global_init_class_cik;
1298
1299 int kfd_event_init_process(struct kfd_process *p);
1300 void kfd_event_free_process(struct kfd_process *p);
1301 int kfd_event_mmap(struct kfd_process *process, struct vm_area_struct *vma);
1302 int kfd_wait_on_events(struct kfd_process *p,
1303                        uint32_t num_events, void __user *data,
1304                        bool all, uint32_t user_timeout_ms,
1305                        uint32_t *wait_result);
1306 void kfd_signal_event_interrupt(u32 pasid, uint32_t partial_id,
1307                                 uint32_t valid_id_bits);
1308 void kfd_signal_iommu_event(struct kfd_dev *dev,
1309                             u32 pasid, unsigned long address,
1310                             bool is_write_requested, bool is_execute_requested);
1311 void kfd_signal_hw_exception_event(u32 pasid);
1312 int kfd_set_event(struct kfd_process *p, uint32_t event_id);
1313 int kfd_reset_event(struct kfd_process *p, uint32_t event_id);
1314 int kfd_kmap_event_page(struct kfd_process *p, uint64_t event_page_offset);
1315
1316 int kfd_event_create(struct file *devkfd, struct kfd_process *p,
1317                      uint32_t event_type, bool auto_reset, uint32_t node_id,
1318                      uint32_t *event_id, uint32_t *event_trigger_data,
1319                      uint64_t *event_page_offset, uint32_t *event_slot_index);
1320
1321 int kfd_get_num_events(struct kfd_process *p);
1322 int kfd_event_destroy(struct kfd_process *p, uint32_t event_id);
1323
1324 void kfd_signal_vm_fault_event(struct kfd_dev *dev, u32 pasid,
1325                                 struct kfd_vm_fault_info *info);
1326
1327 void kfd_signal_reset_event(struct kfd_dev *dev);
1328
1329 void kfd_signal_poison_consumed_event(struct kfd_dev *dev, u32 pasid);
1330
1331 void kfd_flush_tlb(struct kfd_process_device *pdd, enum TLB_FLUSH_TYPE type);
1332
1333 static inline bool kfd_flush_tlb_after_unmap(struct kfd_dev *dev)
1334 {
1335         return KFD_GC_VERSION(dev) == IP_VERSION(9, 4, 2) ||
1336                (KFD_GC_VERSION(dev) == IP_VERSION(9, 4, 1) &&
1337                dev->adev->sdma.instance[0].fw_version >= 18) ||
1338                KFD_GC_VERSION(dev) == IP_VERSION(9, 4, 0);
1339 }
1340
1341 bool kfd_is_locked(void);
1342
1343 /* Compute profile */
1344 void kfd_inc_compute_active(struct kfd_dev *dev);
1345 void kfd_dec_compute_active(struct kfd_dev *dev);
1346
1347 /* Cgroup Support */
1348 /* Check with device cgroup if @kfd device is accessible */
1349 static inline int kfd_devcgroup_check_permission(struct kfd_dev *kfd)
1350 {
1351 #if defined(CONFIG_CGROUP_DEVICE) || defined(CONFIG_CGROUP_BPF)
1352         struct drm_device *ddev = kfd->ddev;
1353
1354         return devcgroup_check_permission(DEVCG_DEV_CHAR, DRM_MAJOR,
1355                                           ddev->render->index,
1356                                           DEVCG_ACC_WRITE | DEVCG_ACC_READ);
1357 #else
1358         return 0;
1359 #endif
1360 }
1361
1362 /* Debugfs */
1363 #if defined(CONFIG_DEBUG_FS)
1364
1365 void kfd_debugfs_init(void);
1366 void kfd_debugfs_fini(void);
1367 int kfd_debugfs_mqds_by_process(struct seq_file *m, void *data);
1368 int pqm_debugfs_mqds(struct seq_file *m, void *data);
1369 int kfd_debugfs_hqds_by_device(struct seq_file *m, void *data);
1370 int dqm_debugfs_hqds(struct seq_file *m, void *data);
1371 int kfd_debugfs_rls_by_device(struct seq_file *m, void *data);
1372 int pm_debugfs_runlist(struct seq_file *m, void *data);
1373
1374 int kfd_debugfs_hang_hws(struct kfd_dev *dev);
1375 int pm_debugfs_hang_hws(struct packet_manager *pm);
1376 int dqm_debugfs_hang_hws(struct device_queue_manager *dqm);
1377
1378 #else
1379
1380 static inline void kfd_debugfs_init(void) {}
1381 static inline void kfd_debugfs_fini(void) {}
1382
1383 #endif
1384
1385 #endif