Merge branches 'x86/fpu', 'x86/mm' and 'x86/asm' into x86/pkeys
[linux-block.git] / arch / x86 / kernel / cpu / common.c
1 #include <linux/bootmem.h>
2 #include <linux/linkage.h>
3 #include <linux/bitops.h>
4 #include <linux/kernel.h>
5 #include <linux/module.h>
6 #include <linux/percpu.h>
7 #include <linux/string.h>
8 #include <linux/ctype.h>
9 #include <linux/delay.h>
10 #include <linux/sched.h>
11 #include <linux/init.h>
12 #include <linux/kprobes.h>
13 #include <linux/kgdb.h>
14 #include <linux/smp.h>
15 #include <linux/io.h>
16 #include <linux/syscore_ops.h>
17
18 #include <asm/stackprotector.h>
19 #include <asm/perf_event.h>
20 #include <asm/mmu_context.h>
21 #include <asm/archrandom.h>
22 #include <asm/hypervisor.h>
23 #include <asm/processor.h>
24 #include <asm/tlbflush.h>
25 #include <asm/debugreg.h>
26 #include <asm/sections.h>
27 #include <asm/vsyscall.h>
28 #include <linux/topology.h>
29 #include <linux/cpumask.h>
30 #include <asm/pgtable.h>
31 #include <linux/atomic.h>
32 #include <asm/proto.h>
33 #include <asm/setup.h>
34 #include <asm/apic.h>
35 #include <asm/desc.h>
36 #include <asm/fpu/internal.h>
37 #include <asm/mtrr.h>
38 #include <linux/numa.h>
39 #include <asm/asm.h>
40 #include <asm/cpu.h>
41 #include <asm/mce.h>
42 #include <asm/msr.h>
43 #include <asm/pat.h>
44 #include <asm/microcode.h>
45 #include <asm/microcode_intel.h>
46
47 #ifdef CONFIG_X86_LOCAL_APIC
48 #include <asm/uv/uv.h>
49 #endif
50
51 #include "cpu.h"
52
53 /* all of these masks are initialized in setup_cpu_local_masks() */
54 cpumask_var_t cpu_initialized_mask;
55 cpumask_var_t cpu_callout_mask;
56 cpumask_var_t cpu_callin_mask;
57
58 /* representing cpus for which sibling maps can be computed */
59 cpumask_var_t cpu_sibling_setup_mask;
60
61 /* correctly size the local cpu masks */
62 void __init setup_cpu_local_masks(void)
63 {
64         alloc_bootmem_cpumask_var(&cpu_initialized_mask);
65         alloc_bootmem_cpumask_var(&cpu_callin_mask);
66         alloc_bootmem_cpumask_var(&cpu_callout_mask);
67         alloc_bootmem_cpumask_var(&cpu_sibling_setup_mask);
68 }
69
70 static void default_init(struct cpuinfo_x86 *c)
71 {
72 #ifdef CONFIG_X86_64
73         cpu_detect_cache_sizes(c);
74 #else
75         /* Not much we can do here... */
76         /* Check if at least it has cpuid */
77         if (c->cpuid_level == -1) {
78                 /* No cpuid. It must be an ancient CPU */
79                 if (c->x86 == 4)
80                         strcpy(c->x86_model_id, "486");
81                 else if (c->x86 == 3)
82                         strcpy(c->x86_model_id, "386");
83         }
84 #endif
85 }
86
87 static const struct cpu_dev default_cpu = {
88         .c_init         = default_init,
89         .c_vendor       = "Unknown",
90         .c_x86_vendor   = X86_VENDOR_UNKNOWN,
91 };
92
93 static const struct cpu_dev *this_cpu = &default_cpu;
94
95 DEFINE_PER_CPU_PAGE_ALIGNED(struct gdt_page, gdt_page) = { .gdt = {
96 #ifdef CONFIG_X86_64
97         /*
98          * We need valid kernel segments for data and code in long mode too
99          * IRET will check the segment types  kkeil 2000/10/28
100          * Also sysret mandates a special GDT layout
101          *
102          * TLS descriptors are currently at a different place compared to i386.
103          * Hopefully nobody expects them at a fixed place (Wine?)
104          */
105         [GDT_ENTRY_KERNEL32_CS]         = GDT_ENTRY_INIT(0xc09b, 0, 0xfffff),
106         [GDT_ENTRY_KERNEL_CS]           = GDT_ENTRY_INIT(0xa09b, 0, 0xfffff),
107         [GDT_ENTRY_KERNEL_DS]           = GDT_ENTRY_INIT(0xc093, 0, 0xfffff),
108         [GDT_ENTRY_DEFAULT_USER32_CS]   = GDT_ENTRY_INIT(0xc0fb, 0, 0xfffff),
109         [GDT_ENTRY_DEFAULT_USER_DS]     = GDT_ENTRY_INIT(0xc0f3, 0, 0xfffff),
110         [GDT_ENTRY_DEFAULT_USER_CS]     = GDT_ENTRY_INIT(0xa0fb, 0, 0xfffff),
111 #else
112         [GDT_ENTRY_KERNEL_CS]           = GDT_ENTRY_INIT(0xc09a, 0, 0xfffff),
113         [GDT_ENTRY_KERNEL_DS]           = GDT_ENTRY_INIT(0xc092, 0, 0xfffff),
114         [GDT_ENTRY_DEFAULT_USER_CS]     = GDT_ENTRY_INIT(0xc0fa, 0, 0xfffff),
115         [GDT_ENTRY_DEFAULT_USER_DS]     = GDT_ENTRY_INIT(0xc0f2, 0, 0xfffff),
116         /*
117          * Segments used for calling PnP BIOS have byte granularity.
118          * They code segments and data segments have fixed 64k limits,
119          * the transfer segment sizes are set at run time.
120          */
121         /* 32-bit code */
122         [GDT_ENTRY_PNPBIOS_CS32]        = GDT_ENTRY_INIT(0x409a, 0, 0xffff),
123         /* 16-bit code */
124         [GDT_ENTRY_PNPBIOS_CS16]        = GDT_ENTRY_INIT(0x009a, 0, 0xffff),
125         /* 16-bit data */
126         [GDT_ENTRY_PNPBIOS_DS]          = GDT_ENTRY_INIT(0x0092, 0, 0xffff),
127         /* 16-bit data */
128         [GDT_ENTRY_PNPBIOS_TS1]         = GDT_ENTRY_INIT(0x0092, 0, 0),
129         /* 16-bit data */
130         [GDT_ENTRY_PNPBIOS_TS2]         = GDT_ENTRY_INIT(0x0092, 0, 0),
131         /*
132          * The APM segments have byte granularity and their bases
133          * are set at run time.  All have 64k limits.
134          */
135         /* 32-bit code */
136         [GDT_ENTRY_APMBIOS_BASE]        = GDT_ENTRY_INIT(0x409a, 0, 0xffff),
137         /* 16-bit code */
138         [GDT_ENTRY_APMBIOS_BASE+1]      = GDT_ENTRY_INIT(0x009a, 0, 0xffff),
139         /* data */
140         [GDT_ENTRY_APMBIOS_BASE+2]      = GDT_ENTRY_INIT(0x4092, 0, 0xffff),
141
142         [GDT_ENTRY_ESPFIX_SS]           = GDT_ENTRY_INIT(0xc092, 0, 0xfffff),
143         [GDT_ENTRY_PERCPU]              = GDT_ENTRY_INIT(0xc092, 0, 0xfffff),
144         GDT_STACK_CANARY_INIT
145 #endif
146 } };
147 EXPORT_PER_CPU_SYMBOL_GPL(gdt_page);
148
149 static int __init x86_mpx_setup(char *s)
150 {
151         /* require an exact match without trailing characters */
152         if (strlen(s))
153                 return 0;
154
155         /* do not emit a message if the feature is not present */
156         if (!boot_cpu_has(X86_FEATURE_MPX))
157                 return 1;
158
159         setup_clear_cpu_cap(X86_FEATURE_MPX);
160         pr_info("nompx: Intel Memory Protection Extensions (MPX) disabled\n");
161         return 1;
162 }
163 __setup("nompx", x86_mpx_setup);
164
165 static int __init x86_noinvpcid_setup(char *s)
166 {
167         /* noinvpcid doesn't accept parameters */
168         if (s)
169                 return -EINVAL;
170
171         /* do not emit a message if the feature is not present */
172         if (!boot_cpu_has(X86_FEATURE_INVPCID))
173                 return 0;
174
175         setup_clear_cpu_cap(X86_FEATURE_INVPCID);
176         pr_info("noinvpcid: INVPCID feature disabled\n");
177         return 0;
178 }
179 early_param("noinvpcid", x86_noinvpcid_setup);
180
181 #ifdef CONFIG_X86_32
182 static int cachesize_override = -1;
183 static int disable_x86_serial_nr = 1;
184
185 static int __init cachesize_setup(char *str)
186 {
187         get_option(&str, &cachesize_override);
188         return 1;
189 }
190 __setup("cachesize=", cachesize_setup);
191
192 static int __init x86_sep_setup(char *s)
193 {
194         setup_clear_cpu_cap(X86_FEATURE_SEP);
195         return 1;
196 }
197 __setup("nosep", x86_sep_setup);
198
199 /* Standard macro to see if a specific flag is changeable */
200 static inline int flag_is_changeable_p(u32 flag)
201 {
202         u32 f1, f2;
203
204         /*
205          * Cyrix and IDT cpus allow disabling of CPUID
206          * so the code below may return different results
207          * when it is executed before and after enabling
208          * the CPUID. Add "volatile" to not allow gcc to
209          * optimize the subsequent calls to this function.
210          */
211         asm volatile ("pushfl           \n\t"
212                       "pushfl           \n\t"
213                       "popl %0          \n\t"
214                       "movl %0, %1      \n\t"
215                       "xorl %2, %0      \n\t"
216                       "pushl %0         \n\t"
217                       "popfl            \n\t"
218                       "pushfl           \n\t"
219                       "popl %0          \n\t"
220                       "popfl            \n\t"
221
222                       : "=&r" (f1), "=&r" (f2)
223                       : "ir" (flag));
224
225         return ((f1^f2) & flag) != 0;
226 }
227
228 /* Probe for the CPUID instruction */
229 int have_cpuid_p(void)
230 {
231         return flag_is_changeable_p(X86_EFLAGS_ID);
232 }
233
234 static void squash_the_stupid_serial_number(struct cpuinfo_x86 *c)
235 {
236         unsigned long lo, hi;
237
238         if (!cpu_has(c, X86_FEATURE_PN) || !disable_x86_serial_nr)
239                 return;
240
241         /* Disable processor serial number: */
242
243         rdmsr(MSR_IA32_BBL_CR_CTL, lo, hi);
244         lo |= 0x200000;
245         wrmsr(MSR_IA32_BBL_CR_CTL, lo, hi);
246
247         printk(KERN_NOTICE "CPU serial number disabled.\n");
248         clear_cpu_cap(c, X86_FEATURE_PN);
249
250         /* Disabling the serial number may affect the cpuid level */
251         c->cpuid_level = cpuid_eax(0);
252 }
253
254 static int __init x86_serial_nr_setup(char *s)
255 {
256         disable_x86_serial_nr = 0;
257         return 1;
258 }
259 __setup("serialnumber", x86_serial_nr_setup);
260 #else
261 static inline int flag_is_changeable_p(u32 flag)
262 {
263         return 1;
264 }
265 static inline void squash_the_stupid_serial_number(struct cpuinfo_x86 *c)
266 {
267 }
268 #endif
269
270 static __init int setup_disable_smep(char *arg)
271 {
272         setup_clear_cpu_cap(X86_FEATURE_SMEP);
273         return 1;
274 }
275 __setup("nosmep", setup_disable_smep);
276
277 static __always_inline void setup_smep(struct cpuinfo_x86 *c)
278 {
279         if (cpu_has(c, X86_FEATURE_SMEP))
280                 cr4_set_bits(X86_CR4_SMEP);
281 }
282
283 static __init int setup_disable_smap(char *arg)
284 {
285         setup_clear_cpu_cap(X86_FEATURE_SMAP);
286         return 1;
287 }
288 __setup("nosmap", setup_disable_smap);
289
290 static __always_inline void setup_smap(struct cpuinfo_x86 *c)
291 {
292         unsigned long eflags = native_save_fl();
293
294         /* This should have been cleared long ago */
295         BUG_ON(eflags & X86_EFLAGS_AC);
296
297         if (cpu_has(c, X86_FEATURE_SMAP)) {
298 #ifdef CONFIG_X86_SMAP
299                 cr4_set_bits(X86_CR4_SMAP);
300 #else
301                 cr4_clear_bits(X86_CR4_SMAP);
302 #endif
303         }
304 }
305
306 /*
307  * Some CPU features depend on higher CPUID levels, which may not always
308  * be available due to CPUID level capping or broken virtualization
309  * software.  Add those features to this table to auto-disable them.
310  */
311 struct cpuid_dependent_feature {
312         u32 feature;
313         u32 level;
314 };
315
316 static const struct cpuid_dependent_feature
317 cpuid_dependent_features[] = {
318         { X86_FEATURE_MWAIT,            0x00000005 },
319         { X86_FEATURE_DCA,              0x00000009 },
320         { X86_FEATURE_XSAVE,            0x0000000d },
321         { 0, 0 }
322 };
323
324 static void filter_cpuid_features(struct cpuinfo_x86 *c, bool warn)
325 {
326         const struct cpuid_dependent_feature *df;
327
328         for (df = cpuid_dependent_features; df->feature; df++) {
329
330                 if (!cpu_has(c, df->feature))
331                         continue;
332                 /*
333                  * Note: cpuid_level is set to -1 if unavailable, but
334                  * extended_extended_level is set to 0 if unavailable
335                  * and the legitimate extended levels are all negative
336                  * when signed; hence the weird messing around with
337                  * signs here...
338                  */
339                 if (!((s32)df->level < 0 ?
340                      (u32)df->level > (u32)c->extended_cpuid_level :
341                      (s32)df->level > (s32)c->cpuid_level))
342                         continue;
343
344                 clear_cpu_cap(c, df->feature);
345                 if (!warn)
346                         continue;
347
348                 printk(KERN_WARNING
349                        "CPU: CPU feature " X86_CAP_FMT " disabled, no CPUID level 0x%x\n",
350                                 x86_cap_flag(df->feature), df->level);
351         }
352 }
353
354 /*
355  * Naming convention should be: <Name> [(<Codename>)]
356  * This table only is used unless init_<vendor>() below doesn't set it;
357  * in particular, if CPUID levels 0x80000002..4 are supported, this
358  * isn't used
359  */
360
361 /* Look up CPU names by table lookup. */
362 static const char *table_lookup_model(struct cpuinfo_x86 *c)
363 {
364 #ifdef CONFIG_X86_32
365         const struct legacy_cpu_model_info *info;
366
367         if (c->x86_model >= 16)
368                 return NULL;    /* Range check */
369
370         if (!this_cpu)
371                 return NULL;
372
373         info = this_cpu->legacy_models;
374
375         while (info->family) {
376                 if (info->family == c->x86)
377                         return info->model_names[c->x86_model];
378                 info++;
379         }
380 #endif
381         return NULL;            /* Not found */
382 }
383
384 __u32 cpu_caps_cleared[NCAPINTS];
385 __u32 cpu_caps_set[NCAPINTS];
386
387 void load_percpu_segment(int cpu)
388 {
389 #ifdef CONFIG_X86_32
390         loadsegment(fs, __KERNEL_PERCPU);
391 #else
392         loadsegment(gs, 0);
393         wrmsrl(MSR_GS_BASE, (unsigned long)per_cpu(irq_stack_union.gs_base, cpu));
394 #endif
395         load_stack_canary_segment();
396 }
397
398 /*
399  * Current gdt points %fs at the "master" per-cpu area: after this,
400  * it's on the real one.
401  */
402 void switch_to_new_gdt(int cpu)
403 {
404         struct desc_ptr gdt_descr;
405
406         gdt_descr.address = (long)get_cpu_gdt_table(cpu);
407         gdt_descr.size = GDT_SIZE - 1;
408         load_gdt(&gdt_descr);
409         /* Reload the per-cpu base */
410
411         load_percpu_segment(cpu);
412 }
413
414 static const struct cpu_dev *cpu_devs[X86_VENDOR_NUM] = {};
415
416 static void get_model_name(struct cpuinfo_x86 *c)
417 {
418         unsigned int *v;
419         char *p, *q, *s;
420
421         if (c->extended_cpuid_level < 0x80000004)
422                 return;
423
424         v = (unsigned int *)c->x86_model_id;
425         cpuid(0x80000002, &v[0], &v[1], &v[2], &v[3]);
426         cpuid(0x80000003, &v[4], &v[5], &v[6], &v[7]);
427         cpuid(0x80000004, &v[8], &v[9], &v[10], &v[11]);
428         c->x86_model_id[48] = 0;
429
430         /* Trim whitespace */
431         p = q = s = &c->x86_model_id[0];
432
433         while (*p == ' ')
434                 p++;
435
436         while (*p) {
437                 /* Note the last non-whitespace index */
438                 if (!isspace(*p))
439                         s = q;
440
441                 *q++ = *p++;
442         }
443
444         *(s + 1) = '\0';
445 }
446
447 void cpu_detect_cache_sizes(struct cpuinfo_x86 *c)
448 {
449         unsigned int n, dummy, ebx, ecx, edx, l2size;
450
451         n = c->extended_cpuid_level;
452
453         if (n >= 0x80000005) {
454                 cpuid(0x80000005, &dummy, &ebx, &ecx, &edx);
455                 c->x86_cache_size = (ecx>>24) + (edx>>24);
456 #ifdef CONFIG_X86_64
457                 /* On K8 L1 TLB is inclusive, so don't count it */
458                 c->x86_tlbsize = 0;
459 #endif
460         }
461
462         if (n < 0x80000006)     /* Some chips just has a large L1. */
463                 return;
464
465         cpuid(0x80000006, &dummy, &ebx, &ecx, &edx);
466         l2size = ecx >> 16;
467
468 #ifdef CONFIG_X86_64
469         c->x86_tlbsize += ((ebx >> 16) & 0xfff) + (ebx & 0xfff);
470 #else
471         /* do processor-specific cache resizing */
472         if (this_cpu->legacy_cache_size)
473                 l2size = this_cpu->legacy_cache_size(c, l2size);
474
475         /* Allow user to override all this if necessary. */
476         if (cachesize_override != -1)
477                 l2size = cachesize_override;
478
479         if (l2size == 0)
480                 return;         /* Again, no L2 cache is possible */
481 #endif
482
483         c->x86_cache_size = l2size;
484 }
485
486 u16 __read_mostly tlb_lli_4k[NR_INFO];
487 u16 __read_mostly tlb_lli_2m[NR_INFO];
488 u16 __read_mostly tlb_lli_4m[NR_INFO];
489 u16 __read_mostly tlb_lld_4k[NR_INFO];
490 u16 __read_mostly tlb_lld_2m[NR_INFO];
491 u16 __read_mostly tlb_lld_4m[NR_INFO];
492 u16 __read_mostly tlb_lld_1g[NR_INFO];
493
494 static void cpu_detect_tlb(struct cpuinfo_x86 *c)
495 {
496         if (this_cpu->c_detect_tlb)
497                 this_cpu->c_detect_tlb(c);
498
499         pr_info("Last level iTLB entries: 4KB %d, 2MB %d, 4MB %d\n",
500                 tlb_lli_4k[ENTRIES], tlb_lli_2m[ENTRIES],
501                 tlb_lli_4m[ENTRIES]);
502
503         pr_info("Last level dTLB entries: 4KB %d, 2MB %d, 4MB %d, 1GB %d\n",
504                 tlb_lld_4k[ENTRIES], tlb_lld_2m[ENTRIES],
505                 tlb_lld_4m[ENTRIES], tlb_lld_1g[ENTRIES]);
506 }
507
508 void detect_ht(struct cpuinfo_x86 *c)
509 {
510 #ifdef CONFIG_SMP
511         u32 eax, ebx, ecx, edx;
512         int index_msb, core_bits;
513         static bool printed;
514
515         if (!cpu_has(c, X86_FEATURE_HT))
516                 return;
517
518         if (cpu_has(c, X86_FEATURE_CMP_LEGACY))
519                 goto out;
520
521         if (cpu_has(c, X86_FEATURE_XTOPOLOGY))
522                 return;
523
524         cpuid(1, &eax, &ebx, &ecx, &edx);
525
526         smp_num_siblings = (ebx & 0xff0000) >> 16;
527
528         if (smp_num_siblings == 1) {
529                 printk_once(KERN_INFO "CPU0: Hyper-Threading is disabled\n");
530                 goto out;
531         }
532
533         if (smp_num_siblings <= 1)
534                 goto out;
535
536         index_msb = get_count_order(smp_num_siblings);
537         c->phys_proc_id = apic->phys_pkg_id(c->initial_apicid, index_msb);
538
539         smp_num_siblings = smp_num_siblings / c->x86_max_cores;
540
541         index_msb = get_count_order(smp_num_siblings);
542
543         core_bits = get_count_order(c->x86_max_cores);
544
545         c->cpu_core_id = apic->phys_pkg_id(c->initial_apicid, index_msb) &
546                                        ((1 << core_bits) - 1);
547
548 out:
549         if (!printed && (c->x86_max_cores * smp_num_siblings) > 1) {
550                 printk(KERN_INFO  "CPU: Physical Processor ID: %d\n",
551                        c->phys_proc_id);
552                 printk(KERN_INFO  "CPU: Processor Core ID: %d\n",
553                        c->cpu_core_id);
554                 printed = 1;
555         }
556 #endif
557 }
558
559 static void get_cpu_vendor(struct cpuinfo_x86 *c)
560 {
561         char *v = c->x86_vendor_id;
562         int i;
563
564         for (i = 0; i < X86_VENDOR_NUM; i++) {
565                 if (!cpu_devs[i])
566                         break;
567
568                 if (!strcmp(v, cpu_devs[i]->c_ident[0]) ||
569                     (cpu_devs[i]->c_ident[1] &&
570                      !strcmp(v, cpu_devs[i]->c_ident[1]))) {
571
572                         this_cpu = cpu_devs[i];
573                         c->x86_vendor = this_cpu->c_x86_vendor;
574                         return;
575                 }
576         }
577
578         printk_once(KERN_ERR
579                         "CPU: vendor_id '%s' unknown, using generic init.\n" \
580                         "CPU: Your system may be unstable.\n", v);
581
582         c->x86_vendor = X86_VENDOR_UNKNOWN;
583         this_cpu = &default_cpu;
584 }
585
586 void cpu_detect(struct cpuinfo_x86 *c)
587 {
588         /* Get vendor name */
589         cpuid(0x00000000, (unsigned int *)&c->cpuid_level,
590               (unsigned int *)&c->x86_vendor_id[0],
591               (unsigned int *)&c->x86_vendor_id[8],
592               (unsigned int *)&c->x86_vendor_id[4]);
593
594         c->x86 = 4;
595         /* Intel-defined flags: level 0x00000001 */
596         if (c->cpuid_level >= 0x00000001) {
597                 u32 junk, tfms, cap0, misc;
598
599                 cpuid(0x00000001, &tfms, &misc, &junk, &cap0);
600                 c->x86          = x86_family(tfms);
601                 c->x86_model    = x86_model(tfms);
602                 c->x86_mask     = x86_stepping(tfms);
603
604                 if (cap0 & (1<<19)) {
605                         c->x86_clflush_size = ((misc >> 8) & 0xff) * 8;
606                         c->x86_cache_alignment = c->x86_clflush_size;
607                 }
608         }
609 }
610
611 void get_cpu_cap(struct cpuinfo_x86 *c)
612 {
613         u32 eax, ebx, ecx, edx;
614
615         /* Intel-defined flags: level 0x00000001 */
616         if (c->cpuid_level >= 0x00000001) {
617                 cpuid(0x00000001, &eax, &ebx, &ecx, &edx);
618
619                 c->x86_capability[CPUID_1_ECX] = ecx;
620                 c->x86_capability[CPUID_1_EDX] = edx;
621         }
622
623         /* Additional Intel-defined flags: level 0x00000007 */
624         if (c->cpuid_level >= 0x00000007) {
625                 cpuid_count(0x00000007, 0, &eax, &ebx, &ecx, &edx);
626
627                 c->x86_capability[CPUID_7_0_EBX] = ebx;
628
629                 c->x86_capability[CPUID_6_EAX] = cpuid_eax(0x00000006);
630         }
631
632         /* Extended state features: level 0x0000000d */
633         if (c->cpuid_level >= 0x0000000d) {
634                 cpuid_count(0x0000000d, 1, &eax, &ebx, &ecx, &edx);
635
636                 c->x86_capability[CPUID_D_1_EAX] = eax;
637         }
638
639         /* Additional Intel-defined flags: level 0x0000000F */
640         if (c->cpuid_level >= 0x0000000F) {
641
642                 /* QoS sub-leaf, EAX=0Fh, ECX=0 */
643                 cpuid_count(0x0000000F, 0, &eax, &ebx, &ecx, &edx);
644                 c->x86_capability[CPUID_F_0_EDX] = edx;
645
646                 if (cpu_has(c, X86_FEATURE_CQM_LLC)) {
647                         /* will be overridden if occupancy monitoring exists */
648                         c->x86_cache_max_rmid = ebx;
649
650                         /* QoS sub-leaf, EAX=0Fh, ECX=1 */
651                         cpuid_count(0x0000000F, 1, &eax, &ebx, &ecx, &edx);
652                         c->x86_capability[CPUID_F_1_EDX] = edx;
653
654                         if (cpu_has(c, X86_FEATURE_CQM_OCCUP_LLC)) {
655                                 c->x86_cache_max_rmid = ecx;
656                                 c->x86_cache_occ_scale = ebx;
657                         }
658                 } else {
659                         c->x86_cache_max_rmid = -1;
660                         c->x86_cache_occ_scale = -1;
661                 }
662         }
663
664         /* AMD-defined flags: level 0x80000001 */
665         eax = cpuid_eax(0x80000000);
666         c->extended_cpuid_level = eax;
667
668         if ((eax & 0xffff0000) == 0x80000000) {
669                 if (eax >= 0x80000001) {
670                         cpuid(0x80000001, &eax, &ebx, &ecx, &edx);
671
672                         c->x86_capability[CPUID_8000_0001_ECX] = ecx;
673                         c->x86_capability[CPUID_8000_0001_EDX] = edx;
674                 }
675         }
676
677         if (c->extended_cpuid_level >= 0x80000008) {
678                 cpuid(0x80000008, &eax, &ebx, &ecx, &edx);
679
680                 c->x86_virt_bits = (eax >> 8) & 0xff;
681                 c->x86_phys_bits = eax & 0xff;
682                 c->x86_capability[CPUID_8000_0008_EBX] = ebx;
683         }
684 #ifdef CONFIG_X86_32
685         else if (cpu_has(c, X86_FEATURE_PAE) || cpu_has(c, X86_FEATURE_PSE36))
686                 c->x86_phys_bits = 36;
687 #endif
688
689         if (c->extended_cpuid_level >= 0x80000007)
690                 c->x86_power = cpuid_edx(0x80000007);
691
692         if (c->extended_cpuid_level >= 0x8000000a)
693                 c->x86_capability[CPUID_8000_000A_EDX] = cpuid_edx(0x8000000a);
694
695         init_scattered_cpuid_features(c);
696 }
697
698 static void identify_cpu_without_cpuid(struct cpuinfo_x86 *c)
699 {
700 #ifdef CONFIG_X86_32
701         int i;
702
703         /*
704          * First of all, decide if this is a 486 or higher
705          * It's a 486 if we can modify the AC flag
706          */
707         if (flag_is_changeable_p(X86_EFLAGS_AC))
708                 c->x86 = 4;
709         else
710                 c->x86 = 3;
711
712         for (i = 0; i < X86_VENDOR_NUM; i++)
713                 if (cpu_devs[i] && cpu_devs[i]->c_identify) {
714                         c->x86_vendor_id[0] = 0;
715                         cpu_devs[i]->c_identify(c);
716                         if (c->x86_vendor_id[0]) {
717                                 get_cpu_vendor(c);
718                                 break;
719                         }
720                 }
721 #endif
722 }
723
724 /*
725  * Do minimum CPU detection early.
726  * Fields really needed: vendor, cpuid_level, family, model, mask,
727  * cache alignment.
728  * The others are not touched to avoid unwanted side effects.
729  *
730  * WARNING: this function is only called on the BP.  Don't add code here
731  * that is supposed to run on all CPUs.
732  */
733 static void __init early_identify_cpu(struct cpuinfo_x86 *c)
734 {
735 #ifdef CONFIG_X86_64
736         c->x86_clflush_size = 64;
737         c->x86_phys_bits = 36;
738         c->x86_virt_bits = 48;
739 #else
740         c->x86_clflush_size = 32;
741         c->x86_phys_bits = 32;
742         c->x86_virt_bits = 32;
743 #endif
744         c->x86_cache_alignment = c->x86_clflush_size;
745
746         memset(&c->x86_capability, 0, sizeof c->x86_capability);
747         c->extended_cpuid_level = 0;
748
749         if (!have_cpuid_p())
750                 identify_cpu_without_cpuid(c);
751
752         /* cyrix could have cpuid enabled via c_identify()*/
753         if (!have_cpuid_p())
754                 return;
755
756         cpu_detect(c);
757         get_cpu_vendor(c);
758         get_cpu_cap(c);
759
760         if (this_cpu->c_early_init)
761                 this_cpu->c_early_init(c);
762
763         c->cpu_index = 0;
764         filter_cpuid_features(c, false);
765
766         if (this_cpu->c_bsp_init)
767                 this_cpu->c_bsp_init(c);
768
769         setup_force_cpu_cap(X86_FEATURE_ALWAYS);
770         fpu__init_system(c);
771 }
772
773 void __init early_cpu_init(void)
774 {
775         const struct cpu_dev *const *cdev;
776         int count = 0;
777
778 #ifdef CONFIG_PROCESSOR_SELECT
779         printk(KERN_INFO "KERNEL supported cpus:\n");
780 #endif
781
782         for (cdev = __x86_cpu_dev_start; cdev < __x86_cpu_dev_end; cdev++) {
783                 const struct cpu_dev *cpudev = *cdev;
784
785                 if (count >= X86_VENDOR_NUM)
786                         break;
787                 cpu_devs[count] = cpudev;
788                 count++;
789
790 #ifdef CONFIG_PROCESSOR_SELECT
791                 {
792                         unsigned int j;
793
794                         for (j = 0; j < 2; j++) {
795                                 if (!cpudev->c_ident[j])
796                                         continue;
797                                 printk(KERN_INFO "  %s %s\n", cpudev->c_vendor,
798                                         cpudev->c_ident[j]);
799                         }
800                 }
801 #endif
802         }
803         early_identify_cpu(&boot_cpu_data);
804 }
805
806 /*
807  * The NOPL instruction is supposed to exist on all CPUs of family >= 6;
808  * unfortunately, that's not true in practice because of early VIA
809  * chips and (more importantly) broken virtualizers that are not easy
810  * to detect. In the latter case it doesn't even *fail* reliably, so
811  * probing for it doesn't even work. Disable it completely on 32-bit
812  * unless we can find a reliable way to detect all the broken cases.
813  * Enable it explicitly on 64-bit for non-constant inputs of cpu_has().
814  */
815 static void detect_nopl(struct cpuinfo_x86 *c)
816 {
817 #ifdef CONFIG_X86_32
818         clear_cpu_cap(c, X86_FEATURE_NOPL);
819 #else
820         set_cpu_cap(c, X86_FEATURE_NOPL);
821 #endif
822 }
823
824 static void generic_identify(struct cpuinfo_x86 *c)
825 {
826         c->extended_cpuid_level = 0;
827
828         if (!have_cpuid_p())
829                 identify_cpu_without_cpuid(c);
830
831         /* cyrix could have cpuid enabled via c_identify()*/
832         if (!have_cpuid_p())
833                 return;
834
835         cpu_detect(c);
836
837         get_cpu_vendor(c);
838
839         get_cpu_cap(c);
840
841         if (c->cpuid_level >= 0x00000001) {
842                 c->initial_apicid = (cpuid_ebx(1) >> 24) & 0xFF;
843 #ifdef CONFIG_X86_32
844 # ifdef CONFIG_SMP
845                 c->apicid = apic->phys_pkg_id(c->initial_apicid, 0);
846 # else
847                 c->apicid = c->initial_apicid;
848 # endif
849 #endif
850                 c->phys_proc_id = c->initial_apicid;
851         }
852
853         get_model_name(c); /* Default name */
854
855         detect_nopl(c);
856 }
857
858 static void x86_init_cache_qos(struct cpuinfo_x86 *c)
859 {
860         /*
861          * The heavy lifting of max_rmid and cache_occ_scale are handled
862          * in get_cpu_cap().  Here we just set the max_rmid for the boot_cpu
863          * in case CQM bits really aren't there in this CPU.
864          */
865         if (c != &boot_cpu_data) {
866                 boot_cpu_data.x86_cache_max_rmid =
867                         min(boot_cpu_data.x86_cache_max_rmid,
868                             c->x86_cache_max_rmid);
869         }
870 }
871
872 /*
873  * This does the hard work of actually picking apart the CPU stuff...
874  */
875 static void identify_cpu(struct cpuinfo_x86 *c)
876 {
877         int i;
878
879         c->loops_per_jiffy = loops_per_jiffy;
880         c->x86_cache_size = -1;
881         c->x86_vendor = X86_VENDOR_UNKNOWN;
882         c->x86_model = c->x86_mask = 0; /* So far unknown... */
883         c->x86_vendor_id[0] = '\0'; /* Unset */
884         c->x86_model_id[0] = '\0';  /* Unset */
885         c->x86_max_cores = 1;
886         c->x86_coreid_bits = 0;
887 #ifdef CONFIG_X86_64
888         c->x86_clflush_size = 64;
889         c->x86_phys_bits = 36;
890         c->x86_virt_bits = 48;
891 #else
892         c->cpuid_level = -1;    /* CPUID not detected */
893         c->x86_clflush_size = 32;
894         c->x86_phys_bits = 32;
895         c->x86_virt_bits = 32;
896 #endif
897         c->x86_cache_alignment = c->x86_clflush_size;
898         memset(&c->x86_capability, 0, sizeof c->x86_capability);
899
900         generic_identify(c);
901
902         if (this_cpu->c_identify)
903                 this_cpu->c_identify(c);
904
905         /* Clear/Set all flags overriden by options, after probe */
906         for (i = 0; i < NCAPINTS; i++) {
907                 c->x86_capability[i] &= ~cpu_caps_cleared[i];
908                 c->x86_capability[i] |= cpu_caps_set[i];
909         }
910
911 #ifdef CONFIG_X86_64
912         c->apicid = apic->phys_pkg_id(c->initial_apicid, 0);
913 #endif
914
915         /*
916          * Vendor-specific initialization.  In this section we
917          * canonicalize the feature flags, meaning if there are
918          * features a certain CPU supports which CPUID doesn't
919          * tell us, CPUID claiming incorrect flags, or other bugs,
920          * we handle them here.
921          *
922          * At the end of this section, c->x86_capability better
923          * indicate the features this CPU genuinely supports!
924          */
925         if (this_cpu->c_init)
926                 this_cpu->c_init(c);
927
928         /* Disable the PN if appropriate */
929         squash_the_stupid_serial_number(c);
930
931         /* Set up SMEP/SMAP */
932         setup_smep(c);
933         setup_smap(c);
934
935         /*
936          * The vendor-specific functions might have changed features.
937          * Now we do "generic changes."
938          */
939
940         /* Filter out anything that depends on CPUID levels we don't have */
941         filter_cpuid_features(c, true);
942
943         /* If the model name is still unset, do table lookup. */
944         if (!c->x86_model_id[0]) {
945                 const char *p;
946                 p = table_lookup_model(c);
947                 if (p)
948                         strcpy(c->x86_model_id, p);
949                 else
950                         /* Last resort... */
951                         sprintf(c->x86_model_id, "%02x/%02x",
952                                 c->x86, c->x86_model);
953         }
954
955 #ifdef CONFIG_X86_64
956         detect_ht(c);
957 #endif
958
959         init_hypervisor(c);
960         x86_init_rdrand(c);
961         x86_init_cache_qos(c);
962
963         /*
964          * Clear/Set all flags overriden by options, need do it
965          * before following smp all cpus cap AND.
966          */
967         for (i = 0; i < NCAPINTS; i++) {
968                 c->x86_capability[i] &= ~cpu_caps_cleared[i];
969                 c->x86_capability[i] |= cpu_caps_set[i];
970         }
971
972         /*
973          * On SMP, boot_cpu_data holds the common feature set between
974          * all CPUs; so make sure that we indicate which features are
975          * common between the CPUs.  The first time this routine gets
976          * executed, c == &boot_cpu_data.
977          */
978         if (c != &boot_cpu_data) {
979                 /* AND the already accumulated flags with these */
980                 for (i = 0; i < NCAPINTS; i++)
981                         boot_cpu_data.x86_capability[i] &= c->x86_capability[i];
982
983                 /* OR, i.e. replicate the bug flags */
984                 for (i = NCAPINTS; i < NCAPINTS + NBUGINTS; i++)
985                         c->x86_capability[i] |= boot_cpu_data.x86_capability[i];
986         }
987
988         /* Init Machine Check Exception if available. */
989         mcheck_cpu_init(c);
990
991         select_idle_routine(c);
992
993 #ifdef CONFIG_NUMA
994         numa_add_cpu(smp_processor_id());
995 #endif
996 }
997
998 /*
999  * Set up the CPU state needed to execute SYSENTER/SYSEXIT instructions
1000  * on 32-bit kernels:
1001  */
1002 #ifdef CONFIG_X86_32
1003 void enable_sep_cpu(void)
1004 {
1005         struct tss_struct *tss;
1006         int cpu;
1007
1008         cpu = get_cpu();
1009         tss = &per_cpu(cpu_tss, cpu);
1010
1011         if (!boot_cpu_has(X86_FEATURE_SEP))
1012                 goto out;
1013
1014         /*
1015          * We cache MSR_IA32_SYSENTER_CS's value in the TSS's ss1 field --
1016          * see the big comment in struct x86_hw_tss's definition.
1017          */
1018
1019         tss->x86_tss.ss1 = __KERNEL_CS;
1020         wrmsr(MSR_IA32_SYSENTER_CS, tss->x86_tss.ss1, 0);
1021
1022         wrmsr(MSR_IA32_SYSENTER_ESP,
1023               (unsigned long)tss + offsetofend(struct tss_struct, SYSENTER_stack),
1024               0);
1025
1026         wrmsr(MSR_IA32_SYSENTER_EIP, (unsigned long)entry_SYSENTER_32, 0);
1027
1028 out:
1029         put_cpu();
1030 }
1031 #endif
1032
1033 void __init identify_boot_cpu(void)
1034 {
1035         identify_cpu(&boot_cpu_data);
1036         init_amd_e400_c1e_mask();
1037 #ifdef CONFIG_X86_32
1038         sysenter_setup();
1039         enable_sep_cpu();
1040 #endif
1041         cpu_detect_tlb(&boot_cpu_data);
1042 }
1043
1044 void identify_secondary_cpu(struct cpuinfo_x86 *c)
1045 {
1046         BUG_ON(c == &boot_cpu_data);
1047         identify_cpu(c);
1048 #ifdef CONFIG_X86_32
1049         enable_sep_cpu();
1050 #endif
1051         mtrr_ap_init();
1052 }
1053
1054 struct msr_range {
1055         unsigned        min;
1056         unsigned        max;
1057 };
1058
1059 static const struct msr_range msr_range_array[] = {
1060         { 0x00000000, 0x00000418},
1061         { 0xc0000000, 0xc000040b},
1062         { 0xc0010000, 0xc0010142},
1063         { 0xc0011000, 0xc001103b},
1064 };
1065
1066 static void __print_cpu_msr(void)
1067 {
1068         unsigned index_min, index_max;
1069         unsigned index;
1070         u64 val;
1071         int i;
1072
1073         for (i = 0; i < ARRAY_SIZE(msr_range_array); i++) {
1074                 index_min = msr_range_array[i].min;
1075                 index_max = msr_range_array[i].max;
1076
1077                 for (index = index_min; index < index_max; index++) {
1078                         if (rdmsrl_safe(index, &val))
1079                                 continue;
1080                         printk(KERN_INFO " MSR%08x: %016llx\n", index, val);
1081                 }
1082         }
1083 }
1084
1085 static int show_msr;
1086
1087 static __init int setup_show_msr(char *arg)
1088 {
1089         int num;
1090
1091         get_option(&arg, &num);
1092
1093         if (num > 0)
1094                 show_msr = num;
1095         return 1;
1096 }
1097 __setup("show_msr=", setup_show_msr);
1098
1099 static __init int setup_noclflush(char *arg)
1100 {
1101         setup_clear_cpu_cap(X86_FEATURE_CLFLUSH);
1102         setup_clear_cpu_cap(X86_FEATURE_CLFLUSHOPT);
1103         return 1;
1104 }
1105 __setup("noclflush", setup_noclflush);
1106
1107 void print_cpu_info(struct cpuinfo_x86 *c)
1108 {
1109         const char *vendor = NULL;
1110
1111         if (c->x86_vendor < X86_VENDOR_NUM) {
1112                 vendor = this_cpu->c_vendor;
1113         } else {
1114                 if (c->cpuid_level >= 0)
1115                         vendor = c->x86_vendor_id;
1116         }
1117
1118         if (vendor && !strstr(c->x86_model_id, vendor))
1119                 printk(KERN_CONT "%s ", vendor);
1120
1121         if (c->x86_model_id[0])
1122                 printk(KERN_CONT "%s", c->x86_model_id);
1123         else
1124                 printk(KERN_CONT "%d86", c->x86);
1125
1126         printk(KERN_CONT " (family: 0x%x, model: 0x%x", c->x86, c->x86_model);
1127
1128         if (c->x86_mask || c->cpuid_level >= 0)
1129                 printk(KERN_CONT ", stepping: 0x%x)\n", c->x86_mask);
1130         else
1131                 printk(KERN_CONT ")\n");
1132
1133         print_cpu_msr(c);
1134 }
1135
1136 void print_cpu_msr(struct cpuinfo_x86 *c)
1137 {
1138         if (c->cpu_index < show_msr)
1139                 __print_cpu_msr();
1140 }
1141
1142 static __init int setup_disablecpuid(char *arg)
1143 {
1144         int bit;
1145
1146         if (get_option(&arg, &bit) && bit < NCAPINTS*32)
1147                 setup_clear_cpu_cap(bit);
1148         else
1149                 return 0;
1150
1151         return 1;
1152 }
1153 __setup("clearcpuid=", setup_disablecpuid);
1154
1155 #ifdef CONFIG_X86_64
1156 struct desc_ptr idt_descr = { NR_VECTORS * 16 - 1, (unsigned long) idt_table };
1157 struct desc_ptr debug_idt_descr = { NR_VECTORS * 16 - 1,
1158                                     (unsigned long) debug_idt_table };
1159
1160 DEFINE_PER_CPU_FIRST(union irq_stack_union,
1161                      irq_stack_union) __aligned(PAGE_SIZE) __visible;
1162
1163 /*
1164  * The following percpu variables are hot.  Align current_task to
1165  * cacheline size such that they fall in the same cacheline.
1166  */
1167 DEFINE_PER_CPU(struct task_struct *, current_task) ____cacheline_aligned =
1168         &init_task;
1169 EXPORT_PER_CPU_SYMBOL(current_task);
1170
1171 DEFINE_PER_CPU(char *, irq_stack_ptr) =
1172         init_per_cpu_var(irq_stack_union.irq_stack) + IRQ_STACK_SIZE - 64;
1173
1174 DEFINE_PER_CPU(unsigned int, irq_count) __visible = -1;
1175
1176 DEFINE_PER_CPU(int, __preempt_count) = INIT_PREEMPT_COUNT;
1177 EXPORT_PER_CPU_SYMBOL(__preempt_count);
1178
1179 /*
1180  * Special IST stacks which the CPU switches to when it calls
1181  * an IST-marked descriptor entry. Up to 7 stacks (hardware
1182  * limit), all of them are 4K, except the debug stack which
1183  * is 8K.
1184  */
1185 static const unsigned int exception_stack_sizes[N_EXCEPTION_STACKS] = {
1186           [0 ... N_EXCEPTION_STACKS - 1]        = EXCEPTION_STKSZ,
1187           [DEBUG_STACK - 1]                     = DEBUG_STKSZ
1188 };
1189
1190 static DEFINE_PER_CPU_PAGE_ALIGNED(char, exception_stacks
1191         [(N_EXCEPTION_STACKS - 1) * EXCEPTION_STKSZ + DEBUG_STKSZ]);
1192
1193 /* May not be marked __init: used by software suspend */
1194 void syscall_init(void)
1195 {
1196         /*
1197          * LSTAR and STAR live in a bit strange symbiosis.
1198          * They both write to the same internal register. STAR allows to
1199          * set CS/DS but only a 32bit target. LSTAR sets the 64bit rip.
1200          */
1201         wrmsr(MSR_STAR, 0, (__USER32_CS << 16) | __KERNEL_CS);
1202         wrmsrl(MSR_LSTAR, (unsigned long)entry_SYSCALL_64);
1203
1204 #ifdef CONFIG_IA32_EMULATION
1205         wrmsrl(MSR_CSTAR, (unsigned long)entry_SYSCALL_compat);
1206         /*
1207          * This only works on Intel CPUs.
1208          * On AMD CPUs these MSRs are 32-bit, CPU truncates MSR_IA32_SYSENTER_EIP.
1209          * This does not cause SYSENTER to jump to the wrong location, because
1210          * AMD doesn't allow SYSENTER in long mode (either 32- or 64-bit).
1211          */
1212         wrmsrl_safe(MSR_IA32_SYSENTER_CS, (u64)__KERNEL_CS);
1213         wrmsrl_safe(MSR_IA32_SYSENTER_ESP, 0ULL);
1214         wrmsrl_safe(MSR_IA32_SYSENTER_EIP, (u64)entry_SYSENTER_compat);
1215 #else
1216         wrmsrl(MSR_CSTAR, (unsigned long)ignore_sysret);
1217         wrmsrl_safe(MSR_IA32_SYSENTER_CS, (u64)GDT_ENTRY_INVALID_SEG);
1218         wrmsrl_safe(MSR_IA32_SYSENTER_ESP, 0ULL);
1219         wrmsrl_safe(MSR_IA32_SYSENTER_EIP, 0ULL);
1220 #endif
1221
1222         /* Flags to clear on syscall */
1223         wrmsrl(MSR_SYSCALL_MASK,
1224                X86_EFLAGS_TF|X86_EFLAGS_DF|X86_EFLAGS_IF|
1225                X86_EFLAGS_IOPL|X86_EFLAGS_AC|X86_EFLAGS_NT);
1226 }
1227
1228 /*
1229  * Copies of the original ist values from the tss are only accessed during
1230  * debugging, no special alignment required.
1231  */
1232 DEFINE_PER_CPU(struct orig_ist, orig_ist);
1233
1234 static DEFINE_PER_CPU(unsigned long, debug_stack_addr);
1235 DEFINE_PER_CPU(int, debug_stack_usage);
1236
1237 int is_debug_stack(unsigned long addr)
1238 {
1239         return __this_cpu_read(debug_stack_usage) ||
1240                 (addr <= __this_cpu_read(debug_stack_addr) &&
1241                  addr > (__this_cpu_read(debug_stack_addr) - DEBUG_STKSZ));
1242 }
1243 NOKPROBE_SYMBOL(is_debug_stack);
1244
1245 DEFINE_PER_CPU(u32, debug_idt_ctr);
1246
1247 void debug_stack_set_zero(void)
1248 {
1249         this_cpu_inc(debug_idt_ctr);
1250         load_current_idt();
1251 }
1252 NOKPROBE_SYMBOL(debug_stack_set_zero);
1253
1254 void debug_stack_reset(void)
1255 {
1256         if (WARN_ON(!this_cpu_read(debug_idt_ctr)))
1257                 return;
1258         if (this_cpu_dec_return(debug_idt_ctr) == 0)
1259                 load_current_idt();
1260 }
1261 NOKPROBE_SYMBOL(debug_stack_reset);
1262
1263 #else   /* CONFIG_X86_64 */
1264
1265 DEFINE_PER_CPU(struct task_struct *, current_task) = &init_task;
1266 EXPORT_PER_CPU_SYMBOL(current_task);
1267 DEFINE_PER_CPU(int, __preempt_count) = INIT_PREEMPT_COUNT;
1268 EXPORT_PER_CPU_SYMBOL(__preempt_count);
1269
1270 /*
1271  * On x86_32, vm86 modifies tss.sp0, so sp0 isn't a reliable way to find
1272  * the top of the kernel stack.  Use an extra percpu variable to track the
1273  * top of the kernel stack directly.
1274  */
1275 DEFINE_PER_CPU(unsigned long, cpu_current_top_of_stack) =
1276         (unsigned long)&init_thread_union + THREAD_SIZE;
1277 EXPORT_PER_CPU_SYMBOL(cpu_current_top_of_stack);
1278
1279 #ifdef CONFIG_CC_STACKPROTECTOR
1280 DEFINE_PER_CPU_ALIGNED(struct stack_canary, stack_canary);
1281 #endif
1282
1283 #endif  /* CONFIG_X86_64 */
1284
1285 /*
1286  * Clear all 6 debug registers:
1287  */
1288 static void clear_all_debug_regs(void)
1289 {
1290         int i;
1291
1292         for (i = 0; i < 8; i++) {
1293                 /* Ignore db4, db5 */
1294                 if ((i == 4) || (i == 5))
1295                         continue;
1296
1297                 set_debugreg(0, i);
1298         }
1299 }
1300
1301 #ifdef CONFIG_KGDB
1302 /*
1303  * Restore debug regs if using kgdbwait and you have a kernel debugger
1304  * connection established.
1305  */
1306 static void dbg_restore_debug_regs(void)
1307 {
1308         if (unlikely(kgdb_connected && arch_kgdb_ops.correct_hw_break))
1309                 arch_kgdb_ops.correct_hw_break();
1310 }
1311 #else /* ! CONFIG_KGDB */
1312 #define dbg_restore_debug_regs()
1313 #endif /* ! CONFIG_KGDB */
1314
1315 static void wait_for_master_cpu(int cpu)
1316 {
1317 #ifdef CONFIG_SMP
1318         /*
1319          * wait for ACK from master CPU before continuing
1320          * with AP initialization
1321          */
1322         WARN_ON(cpumask_test_and_set_cpu(cpu, cpu_initialized_mask));
1323         while (!cpumask_test_cpu(cpu, cpu_callout_mask))
1324                 cpu_relax();
1325 #endif
1326 }
1327
1328 /*
1329  * cpu_init() initializes state that is per-CPU. Some data is already
1330  * initialized (naturally) in the bootstrap process, such as the GDT
1331  * and IDT. We reload them nevertheless, this function acts as a
1332  * 'CPU state barrier', nothing should get across.
1333  * A lot of state is already set up in PDA init for 64 bit
1334  */
1335 #ifdef CONFIG_X86_64
1336
1337 void cpu_init(void)
1338 {
1339         struct orig_ist *oist;
1340         struct task_struct *me;
1341         struct tss_struct *t;
1342         unsigned long v;
1343         int cpu = stack_smp_processor_id();
1344         int i;
1345
1346         wait_for_master_cpu(cpu);
1347
1348         /*
1349          * Initialize the CR4 shadow before doing anything that could
1350          * try to read it.
1351          */
1352         cr4_init_shadow();
1353
1354         /*
1355          * Load microcode on this cpu if a valid microcode is available.
1356          * This is early microcode loading procedure.
1357          */
1358         load_ucode_ap();
1359
1360         t = &per_cpu(cpu_tss, cpu);
1361         oist = &per_cpu(orig_ist, cpu);
1362
1363 #ifdef CONFIG_NUMA
1364         if (this_cpu_read(numa_node) == 0 &&
1365             early_cpu_to_node(cpu) != NUMA_NO_NODE)
1366                 set_numa_node(early_cpu_to_node(cpu));
1367 #endif
1368
1369         me = current;
1370
1371         pr_debug("Initializing CPU#%d\n", cpu);
1372
1373         cr4_clear_bits(X86_CR4_VME|X86_CR4_PVI|X86_CR4_TSD|X86_CR4_DE);
1374
1375         /*
1376          * Initialize the per-CPU GDT with the boot GDT,
1377          * and set up the GDT descriptor:
1378          */
1379
1380         switch_to_new_gdt(cpu);
1381         loadsegment(fs, 0);
1382
1383         load_current_idt();
1384
1385         memset(me->thread.tls_array, 0, GDT_ENTRY_TLS_ENTRIES * 8);
1386         syscall_init();
1387
1388         wrmsrl(MSR_FS_BASE, 0);
1389         wrmsrl(MSR_KERNEL_GS_BASE, 0);
1390         barrier();
1391
1392         x86_configure_nx();
1393         x2apic_setup();
1394
1395         /*
1396          * set up and load the per-CPU TSS
1397          */
1398         if (!oist->ist[0]) {
1399                 char *estacks = per_cpu(exception_stacks, cpu);
1400
1401                 for (v = 0; v < N_EXCEPTION_STACKS; v++) {
1402                         estacks += exception_stack_sizes[v];
1403                         oist->ist[v] = t->x86_tss.ist[v] =
1404                                         (unsigned long)estacks;
1405                         if (v == DEBUG_STACK-1)
1406                                 per_cpu(debug_stack_addr, cpu) = (unsigned long)estacks;
1407                 }
1408         }
1409
1410         t->x86_tss.io_bitmap_base = offsetof(struct tss_struct, io_bitmap);
1411
1412         /*
1413          * <= is required because the CPU will access up to
1414          * 8 bits beyond the end of the IO permission bitmap.
1415          */
1416         for (i = 0; i <= IO_BITMAP_LONGS; i++)
1417                 t->io_bitmap[i] = ~0UL;
1418
1419         atomic_inc(&init_mm.mm_count);
1420         me->active_mm = &init_mm;
1421         BUG_ON(me->mm);
1422         enter_lazy_tlb(&init_mm, me);
1423
1424         load_sp0(t, &current->thread);
1425         set_tss_desc(cpu, t);
1426         load_TR_desc();
1427         load_mm_ldt(&init_mm);
1428
1429         clear_all_debug_regs();
1430         dbg_restore_debug_regs();
1431
1432         fpu__init_cpu();
1433
1434         if (is_uv_system())
1435                 uv_cpu_init();
1436 }
1437
1438 #else
1439
1440 void cpu_init(void)
1441 {
1442         int cpu = smp_processor_id();
1443         struct task_struct *curr = current;
1444         struct tss_struct *t = &per_cpu(cpu_tss, cpu);
1445         struct thread_struct *thread = &curr->thread;
1446
1447         wait_for_master_cpu(cpu);
1448
1449         /*
1450          * Initialize the CR4 shadow before doing anything that could
1451          * try to read it.
1452          */
1453         cr4_init_shadow();
1454
1455         show_ucode_info_early();
1456
1457         printk(KERN_INFO "Initializing CPU#%d\n", cpu);
1458
1459         if (cpu_feature_enabled(X86_FEATURE_VME) ||
1460             cpu_has_tsc ||
1461             boot_cpu_has(X86_FEATURE_DE))
1462                 cr4_clear_bits(X86_CR4_VME|X86_CR4_PVI|X86_CR4_TSD|X86_CR4_DE);
1463
1464         load_current_idt();
1465         switch_to_new_gdt(cpu);
1466
1467         /*
1468          * Set up and load the per-CPU TSS and LDT
1469          */
1470         atomic_inc(&init_mm.mm_count);
1471         curr->active_mm = &init_mm;
1472         BUG_ON(curr->mm);
1473         enter_lazy_tlb(&init_mm, curr);
1474
1475         load_sp0(t, thread);
1476         set_tss_desc(cpu, t);
1477         load_TR_desc();
1478         load_mm_ldt(&init_mm);
1479
1480         t->x86_tss.io_bitmap_base = offsetof(struct tss_struct, io_bitmap);
1481
1482 #ifdef CONFIG_DOUBLEFAULT
1483         /* Set up doublefault TSS pointer in the GDT */
1484         __set_tss_desc(cpu, GDT_ENTRY_DOUBLEFAULT_TSS, &doublefault_tss);
1485 #endif
1486
1487         clear_all_debug_regs();
1488         dbg_restore_debug_regs();
1489
1490         fpu__init_cpu();
1491 }
1492 #endif
1493
1494 static void bsp_resume(void)
1495 {
1496         if (this_cpu->c_bsp_resume)
1497                 this_cpu->c_bsp_resume(&boot_cpu_data);
1498 }
1499
1500 static struct syscore_ops cpu_syscore_ops = {
1501         .resume         = bsp_resume,
1502 };
1503
1504 static int __init init_cpu_syscore(void)
1505 {
1506         register_syscore_ops(&cpu_syscore_ops);
1507         return 0;
1508 }
1509 core_initcall(init_cpu_syscore);