x86: refactor ->check_phys_apicid_present() subarch methods
[linux-2.6-block.git] / arch / x86 / include / asm / summit / apic.h
1 #ifndef __ASM_SUMMIT_APIC_H
2 #define __ASM_SUMMIT_APIC_H
3
4 #include <asm/smp.h>
5 #include <linux/gfp.h>
6
7 /* In clustered mode, the high nibble of APIC ID is a cluster number.
8  * The low nibble is a 4-bit bitmap. */
9 #define XAPIC_DEST_CPUS_SHIFT   4
10 #define XAPIC_DEST_CPUS_MASK    ((1u << XAPIC_DEST_CPUS_SHIFT) - 1)
11 #define XAPIC_DEST_CLUSTER_MASK (XAPIC_DEST_CPUS_MASK << XAPIC_DEST_CPUS_SHIFT)
12
13 #define APIC_DFR_VALUE  (APIC_DFR_CLUSTER)
14
15 static inline const cpumask_t *summit_target_cpus(void)
16 {
17         /* CPU_MASK_ALL (0xff) has undefined behaviour with
18          * dest_LowestPrio mode logical clustered apic interrupt routing
19          * Just start on cpu 0.  IRQ balancing will spread load
20          */
21         return &cpumask_of_cpu(0);
22 }
23
24 static inline unsigned long
25 summit_check_apicid_used(physid_mask_t bitmap, int apicid)
26 {
27         return 0;
28 }
29
30 /* we don't use the phys_cpu_present_map to indicate apicid presence */
31 static inline unsigned long summit_check_apicid_present(int bit)
32 {
33         return 1;
34 }
35
36 #define apicid_cluster(apicid) ((apicid) & XAPIC_DEST_CLUSTER_MASK)
37
38 extern u8 cpu_2_logical_apicid[];
39
40 static inline void summit_init_apic_ldr(void)
41 {
42         unsigned long val, id;
43         int count = 0;
44         u8 my_id = (u8)hard_smp_processor_id();
45         u8 my_cluster = (u8)apicid_cluster(my_id);
46 #ifdef CONFIG_SMP
47         u8 lid;
48         int i;
49
50         /* Create logical APIC IDs by counting CPUs already in cluster. */
51         for (count = 0, i = nr_cpu_ids; --i >= 0; ) {
52                 lid = cpu_2_logical_apicid[i];
53                 if (lid != BAD_APICID && apicid_cluster(lid) == my_cluster)
54                         ++count;
55         }
56 #endif
57         /* We only have a 4 wide bitmap in cluster mode.  If a deranged
58          * BIOS puts 5 CPUs in one APIC cluster, we're hosed. */
59         BUG_ON(count >= XAPIC_DEST_CPUS_SHIFT);
60         id = my_cluster | (1UL << count);
61         apic_write(APIC_DFR, APIC_DFR_VALUE);
62         val = apic_read(APIC_LDR) & ~APIC_LDR_MASK;
63         val |= SET_APIC_LOGICAL_ID(id);
64         apic_write(APIC_LDR, val);
65 }
66
67 static inline int summit_apic_id_registered(void)
68 {
69         return 1;
70 }
71
72 static inline void summit_setup_apic_routing(void)
73 {
74         printk("Enabling APIC mode:  Summit.  Using %d I/O APICs\n",
75                                                 nr_ioapics);
76 }
77
78 static inline int summit_apicid_to_node(int logical_apicid)
79 {
80 #ifdef CONFIG_SMP
81         return apicid_2_node[hard_smp_processor_id()];
82 #else
83         return 0;
84 #endif
85 }
86
87 /* Mapping from cpu number to logical apicid */
88 static inline int summit_cpu_to_logical_apicid(int cpu)
89 {
90 #ifdef CONFIG_SMP
91         if (cpu >= nr_cpu_ids)
92                 return BAD_APICID;
93         return (int)cpu_2_logical_apicid[cpu];
94 #else
95         return logical_smp_processor_id();
96 #endif
97 }
98
99 static inline int summit_cpu_present_to_apicid(int mps_cpu)
100 {
101         if (mps_cpu < nr_cpu_ids)
102                 return (int)per_cpu(x86_bios_cpu_apicid, mps_cpu);
103         else
104                 return BAD_APICID;
105 }
106
107 static inline physid_mask_t
108 summit_ioapic_phys_id_map(physid_mask_t phys_id_map)
109 {
110         /* For clustered we don't have a good way to do this yet - hack */
111         return physids_promote(0x0F);
112 }
113
114 static inline physid_mask_t summit_apicid_to_cpu_present(int apicid)
115 {
116         return physid_mask_of_physid(0);
117 }
118
119 static inline void summit_setup_portio_remap(void)
120 {
121 }
122
123 static inline int summit_check_phys_apicid_present(int boot_cpu_physical_apicid)
124 {
125         return 1;
126 }
127
128 static inline void enable_apic_mode(void)
129 {
130 }
131
132 static inline unsigned int cpu_mask_to_apicid(const cpumask_t *cpumask)
133 {
134         int num_bits_set;
135         int cpus_found = 0;
136         int cpu;
137         int apicid;
138
139         num_bits_set = cpus_weight(*cpumask);
140         /* Return id to all */
141         if (num_bits_set >= nr_cpu_ids)
142                 return (int) 0xFF;
143         /*
144          * The cpus in the mask must all be on the apic cluster.  If are not
145          * on the same apicid cluster return default value of target_cpus():
146          */
147         cpu = first_cpu(*cpumask);
148         apicid = summit_cpu_to_logical_apicid(cpu);
149         while (cpus_found < num_bits_set) {
150                 if (cpu_isset(cpu, *cpumask)) {
151                         int new_apicid = summit_cpu_to_logical_apicid(cpu);
152                         if (apicid_cluster(apicid) !=
153                                         apicid_cluster(new_apicid)){
154                                 printk ("%s: Not a valid mask!\n", __func__);
155                                 return 0xFF;
156                         }
157                         apicid = apicid | new_apicid;
158                         cpus_found++;
159                 }
160                 cpu++;
161         }
162         return apicid;
163 }
164
165 static inline unsigned int cpu_mask_to_apicid_and(const struct cpumask *inmask,
166                                                   const struct cpumask *andmask)
167 {
168         int apicid = summit_cpu_to_logical_apicid(0);
169         cpumask_var_t cpumask;
170
171         if (!alloc_cpumask_var(&cpumask, GFP_ATOMIC))
172                 return apicid;
173
174         cpumask_and(cpumask, inmask, andmask);
175         cpumask_and(cpumask, cpumask, cpu_online_mask);
176         apicid = cpu_mask_to_apicid(cpumask);
177
178         free_cpumask_var(cpumask);
179         return apicid;
180 }
181
182 /* cpuid returns the value latched in the HW at reset, not the APIC ID
183  * register's value.  For any box whose BIOS changes APIC IDs, like
184  * clustered APIC systems, we must use hard_smp_processor_id.
185  *
186  * See Intel's IA-32 SW Dev's Manual Vol2 under CPUID.
187  */
188 static inline u32 phys_pkg_id(u32 cpuid_apic, int index_msb)
189 {
190         return hard_smp_processor_id() >> index_msb;
191 }
192
193 #endif /* __ASM_SUMMIT_APIC_H */