36a5650b90071d41aaac3c6e6ce9f3ea1602e4c1
[linux-block.git] / arch / x86 / include / asm / kvm_host.h
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 /*
3  * Kernel-based Virtual Machine driver for Linux
4  *
5  * This header defines architecture specific interfaces, x86 version
6  */
7
8 #ifndef _ASM_X86_KVM_HOST_H
9 #define _ASM_X86_KVM_HOST_H
10
11 #include <linux/types.h>
12 #include <linux/mm.h>
13 #include <linux/mmu_notifier.h>
14 #include <linux/tracepoint.h>
15 #include <linux/cpumask.h>
16 #include <linux/irq_work.h>
17 #include <linux/irq.h>
18 #include <linux/workqueue.h>
19
20 #include <linux/kvm.h>
21 #include <linux/kvm_para.h>
22 #include <linux/kvm_types.h>
23 #include <linux/perf_event.h>
24 #include <linux/pvclock_gtod.h>
25 #include <linux/clocksource.h>
26 #include <linux/irqbypass.h>
27 #include <linux/hyperv.h>
28
29 #include <asm/apic.h>
30 #include <asm/pvclock-abi.h>
31 #include <asm/desc.h>
32 #include <asm/mtrr.h>
33 #include <asm/msr-index.h>
34 #include <asm/asm.h>
35 #include <asm/kvm_page_track.h>
36 #include <asm/kvm_vcpu_regs.h>
37 #include <asm/hyperv-tlfs.h>
38
39 #define __KVM_HAVE_ARCH_VCPU_DEBUGFS
40
41 #define KVM_MAX_VCPUS 1024
42
43 /*
44  * In x86, the VCPU ID corresponds to the APIC ID, and APIC IDs
45  * might be larger than the actual number of VCPUs because the
46  * APIC ID encodes CPU topology information.
47  *
48  * In the worst case, we'll need less than one extra bit for the
49  * Core ID, and less than one extra bit for the Package (Die) ID,
50  * so ratio of 4 should be enough.
51  */
52 #define KVM_VCPU_ID_RATIO 4
53 #define KVM_MAX_VCPU_IDS (KVM_MAX_VCPUS * KVM_VCPU_ID_RATIO)
54
55 /* memory slots that are not exposed to userspace */
56 #define KVM_PRIVATE_MEM_SLOTS 3
57
58 #define KVM_HALT_POLL_NS_DEFAULT 200000
59
60 #define KVM_IRQCHIP_NUM_PINS  KVM_IOAPIC_NUM_PINS
61
62 #define KVM_DIRTY_LOG_MANUAL_CAPS   (KVM_DIRTY_LOG_MANUAL_PROTECT_ENABLE | \
63                                         KVM_DIRTY_LOG_INITIALLY_SET)
64
65 #define KVM_BUS_LOCK_DETECTION_VALID_MODE       (KVM_BUS_LOCK_DETECTION_OFF | \
66                                                  KVM_BUS_LOCK_DETECTION_EXIT)
67
68 /* x86-specific vcpu->requests bit members */
69 #define KVM_REQ_MIGRATE_TIMER           KVM_ARCH_REQ(0)
70 #define KVM_REQ_REPORT_TPR_ACCESS       KVM_ARCH_REQ(1)
71 #define KVM_REQ_TRIPLE_FAULT            KVM_ARCH_REQ(2)
72 #define KVM_REQ_MMU_SYNC                KVM_ARCH_REQ(3)
73 #define KVM_REQ_CLOCK_UPDATE            KVM_ARCH_REQ(4)
74 #define KVM_REQ_LOAD_MMU_PGD            KVM_ARCH_REQ(5)
75 #define KVM_REQ_EVENT                   KVM_ARCH_REQ(6)
76 #define KVM_REQ_APF_HALT                KVM_ARCH_REQ(7)
77 #define KVM_REQ_STEAL_UPDATE            KVM_ARCH_REQ(8)
78 #define KVM_REQ_NMI                     KVM_ARCH_REQ(9)
79 #define KVM_REQ_PMU                     KVM_ARCH_REQ(10)
80 #define KVM_REQ_PMI                     KVM_ARCH_REQ(11)
81 #define KVM_REQ_SMI                     KVM_ARCH_REQ(12)
82 #define KVM_REQ_MASTERCLOCK_UPDATE      KVM_ARCH_REQ(13)
83 #define KVM_REQ_MCLOCK_INPROGRESS \
84         KVM_ARCH_REQ_FLAGS(14, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
85 #define KVM_REQ_SCAN_IOAPIC \
86         KVM_ARCH_REQ_FLAGS(15, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
87 #define KVM_REQ_GLOBAL_CLOCK_UPDATE     KVM_ARCH_REQ(16)
88 #define KVM_REQ_APIC_PAGE_RELOAD \
89         KVM_ARCH_REQ_FLAGS(17, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
90 #define KVM_REQ_HV_CRASH                KVM_ARCH_REQ(18)
91 #define KVM_REQ_IOAPIC_EOI_EXIT         KVM_ARCH_REQ(19)
92 #define KVM_REQ_HV_RESET                KVM_ARCH_REQ(20)
93 #define KVM_REQ_HV_EXIT                 KVM_ARCH_REQ(21)
94 #define KVM_REQ_HV_STIMER               KVM_ARCH_REQ(22)
95 #define KVM_REQ_LOAD_EOI_EXITMAP        KVM_ARCH_REQ(23)
96 #define KVM_REQ_GET_NESTED_STATE_PAGES  KVM_ARCH_REQ(24)
97 #define KVM_REQ_APICV_UPDATE \
98         KVM_ARCH_REQ_FLAGS(25, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
99 #define KVM_REQ_TLB_FLUSH_CURRENT       KVM_ARCH_REQ(26)
100 #define KVM_REQ_TLB_FLUSH_GUEST \
101         KVM_ARCH_REQ_FLAGS(27, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
102 #define KVM_REQ_APF_READY               KVM_ARCH_REQ(28)
103 #define KVM_REQ_MSR_FILTER_CHANGED      KVM_ARCH_REQ(29)
104 #define KVM_REQ_UPDATE_CPU_DIRTY_LOGGING \
105         KVM_ARCH_REQ_FLAGS(30, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
106 #define KVM_REQ_MMU_FREE_OBSOLETE_ROOTS \
107         KVM_ARCH_REQ_FLAGS(31, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
108
109 #define CR0_RESERVED_BITS                                               \
110         (~(unsigned long)(X86_CR0_PE | X86_CR0_MP | X86_CR0_EM | X86_CR0_TS \
111                           | X86_CR0_ET | X86_CR0_NE | X86_CR0_WP | X86_CR0_AM \
112                           | X86_CR0_NW | X86_CR0_CD | X86_CR0_PG))
113
114 #define CR4_RESERVED_BITS                                               \
115         (~(unsigned long)(X86_CR4_VME | X86_CR4_PVI | X86_CR4_TSD | X86_CR4_DE\
116                           | X86_CR4_PSE | X86_CR4_PAE | X86_CR4_MCE     \
117                           | X86_CR4_PGE | X86_CR4_PCE | X86_CR4_OSFXSR | X86_CR4_PCIDE \
118                           | X86_CR4_OSXSAVE | X86_CR4_SMEP | X86_CR4_FSGSBASE \
119                           | X86_CR4_OSXMMEXCPT | X86_CR4_LA57 | X86_CR4_VMXE \
120                           | X86_CR4_SMAP | X86_CR4_PKE | X86_CR4_UMIP))
121
122 #define CR8_RESERVED_BITS (~(unsigned long)X86_CR8_TPR)
123
124
125
126 #define INVALID_PAGE (~(hpa_t)0)
127 #define VALID_PAGE(x) ((x) != INVALID_PAGE)
128
129 #define UNMAPPED_GVA (~(gpa_t)0)
130 #define INVALID_GPA (~(gpa_t)0)
131
132 /* KVM Hugepage definitions for x86 */
133 #define KVM_MAX_HUGEPAGE_LEVEL  PG_LEVEL_1G
134 #define KVM_NR_PAGE_SIZES       (KVM_MAX_HUGEPAGE_LEVEL - PG_LEVEL_4K + 1)
135 #define KVM_HPAGE_GFN_SHIFT(x)  (((x) - 1) * 9)
136 #define KVM_HPAGE_SHIFT(x)      (PAGE_SHIFT + KVM_HPAGE_GFN_SHIFT(x))
137 #define KVM_HPAGE_SIZE(x)       (1UL << KVM_HPAGE_SHIFT(x))
138 #define KVM_HPAGE_MASK(x)       (~(KVM_HPAGE_SIZE(x) - 1))
139 #define KVM_PAGES_PER_HPAGE(x)  (KVM_HPAGE_SIZE(x) / PAGE_SIZE)
140
141 #define KVM_MEMSLOT_PAGES_TO_MMU_PAGES_RATIO 50
142 #define KVM_MIN_ALLOC_MMU_PAGES 64UL
143 #define KVM_MMU_HASH_SHIFT 12
144 #define KVM_NUM_MMU_PAGES (1 << KVM_MMU_HASH_SHIFT)
145 #define KVM_MIN_FREE_MMU_PAGES 5
146 #define KVM_REFILL_PAGES 25
147 #define KVM_MAX_CPUID_ENTRIES 256
148 #define KVM_NR_FIXED_MTRR_REGION 88
149 #define KVM_NR_VAR_MTRR 8
150
151 #define ASYNC_PF_PER_VCPU 64
152
153 enum kvm_reg {
154         VCPU_REGS_RAX = __VCPU_REGS_RAX,
155         VCPU_REGS_RCX = __VCPU_REGS_RCX,
156         VCPU_REGS_RDX = __VCPU_REGS_RDX,
157         VCPU_REGS_RBX = __VCPU_REGS_RBX,
158         VCPU_REGS_RSP = __VCPU_REGS_RSP,
159         VCPU_REGS_RBP = __VCPU_REGS_RBP,
160         VCPU_REGS_RSI = __VCPU_REGS_RSI,
161         VCPU_REGS_RDI = __VCPU_REGS_RDI,
162 #ifdef CONFIG_X86_64
163         VCPU_REGS_R8  = __VCPU_REGS_R8,
164         VCPU_REGS_R9  = __VCPU_REGS_R9,
165         VCPU_REGS_R10 = __VCPU_REGS_R10,
166         VCPU_REGS_R11 = __VCPU_REGS_R11,
167         VCPU_REGS_R12 = __VCPU_REGS_R12,
168         VCPU_REGS_R13 = __VCPU_REGS_R13,
169         VCPU_REGS_R14 = __VCPU_REGS_R14,
170         VCPU_REGS_R15 = __VCPU_REGS_R15,
171 #endif
172         VCPU_REGS_RIP,
173         NR_VCPU_REGS,
174
175         VCPU_EXREG_PDPTR = NR_VCPU_REGS,
176         VCPU_EXREG_CR0,
177         VCPU_EXREG_CR3,
178         VCPU_EXREG_CR4,
179         VCPU_EXREG_RFLAGS,
180         VCPU_EXREG_SEGMENTS,
181         VCPU_EXREG_EXIT_INFO_1,
182         VCPU_EXREG_EXIT_INFO_2,
183 };
184
185 enum {
186         VCPU_SREG_ES,
187         VCPU_SREG_CS,
188         VCPU_SREG_SS,
189         VCPU_SREG_DS,
190         VCPU_SREG_FS,
191         VCPU_SREG_GS,
192         VCPU_SREG_TR,
193         VCPU_SREG_LDTR,
194 };
195
196 enum exit_fastpath_completion {
197         EXIT_FASTPATH_NONE,
198         EXIT_FASTPATH_REENTER_GUEST,
199         EXIT_FASTPATH_EXIT_HANDLED,
200 };
201 typedef enum exit_fastpath_completion fastpath_t;
202
203 struct x86_emulate_ctxt;
204 struct x86_exception;
205 enum x86_intercept;
206 enum x86_intercept_stage;
207
208 #define KVM_NR_DB_REGS  4
209
210 #define DR6_BUS_LOCK   (1 << 11)
211 #define DR6_BD          (1 << 13)
212 #define DR6_BS          (1 << 14)
213 #define DR6_BT          (1 << 15)
214 #define DR6_RTM         (1 << 16)
215 /*
216  * DR6_ACTIVE_LOW combines fixed-1 and active-low bits.
217  * We can regard all the bits in DR6_FIXED_1 as active_low bits;
218  * they will never be 0 for now, but when they are defined
219  * in the future it will require no code change.
220  *
221  * DR6_ACTIVE_LOW is also used as the init/reset value for DR6.
222  */
223 #define DR6_ACTIVE_LOW  0xffff0ff0
224 #define DR6_VOLATILE    0x0001e80f
225 #define DR6_FIXED_1     (DR6_ACTIVE_LOW & ~DR6_VOLATILE)
226
227 #define DR7_BP_EN_MASK  0x000000ff
228 #define DR7_GE          (1 << 9)
229 #define DR7_GD          (1 << 13)
230 #define DR7_FIXED_1     0x00000400
231 #define DR7_VOLATILE    0xffff2bff
232
233 #define KVM_GUESTDBG_VALID_MASK \
234         (KVM_GUESTDBG_ENABLE | \
235         KVM_GUESTDBG_SINGLESTEP | \
236         KVM_GUESTDBG_USE_HW_BP | \
237         KVM_GUESTDBG_USE_SW_BP | \
238         KVM_GUESTDBG_INJECT_BP | \
239         KVM_GUESTDBG_INJECT_DB | \
240         KVM_GUESTDBG_BLOCKIRQ)
241
242
243 #define PFERR_PRESENT_BIT 0
244 #define PFERR_WRITE_BIT 1
245 #define PFERR_USER_BIT 2
246 #define PFERR_RSVD_BIT 3
247 #define PFERR_FETCH_BIT 4
248 #define PFERR_PK_BIT 5
249 #define PFERR_SGX_BIT 15
250 #define PFERR_GUEST_FINAL_BIT 32
251 #define PFERR_GUEST_PAGE_BIT 33
252 #define PFERR_IMPLICIT_ACCESS_BIT 48
253
254 #define PFERR_PRESENT_MASK (1U << PFERR_PRESENT_BIT)
255 #define PFERR_WRITE_MASK (1U << PFERR_WRITE_BIT)
256 #define PFERR_USER_MASK (1U << PFERR_USER_BIT)
257 #define PFERR_RSVD_MASK (1U << PFERR_RSVD_BIT)
258 #define PFERR_FETCH_MASK (1U << PFERR_FETCH_BIT)
259 #define PFERR_PK_MASK (1U << PFERR_PK_BIT)
260 #define PFERR_SGX_MASK (1U << PFERR_SGX_BIT)
261 #define PFERR_GUEST_FINAL_MASK (1ULL << PFERR_GUEST_FINAL_BIT)
262 #define PFERR_GUEST_PAGE_MASK (1ULL << PFERR_GUEST_PAGE_BIT)
263 #define PFERR_IMPLICIT_ACCESS (1ULL << PFERR_IMPLICIT_ACCESS_BIT)
264
265 #define PFERR_NESTED_GUEST_PAGE (PFERR_GUEST_PAGE_MASK |        \
266                                  PFERR_WRITE_MASK |             \
267                                  PFERR_PRESENT_MASK)
268
269 /* apic attention bits */
270 #define KVM_APIC_CHECK_VAPIC    0
271 /*
272  * The following bit is set with PV-EOI, unset on EOI.
273  * We detect PV-EOI changes by guest by comparing
274  * this bit with PV-EOI in guest memory.
275  * See the implementation in apic_update_pv_eoi.
276  */
277 #define KVM_APIC_PV_EOI_PENDING 1
278
279 struct kvm_kernel_irq_routing_entry;
280
281 /*
282  * kvm_mmu_page_role tracks the properties of a shadow page (where shadow page
283  * also includes TDP pages) to determine whether or not a page can be used in
284  * the given MMU context.  This is a subset of the overall kvm_cpu_role to
285  * minimize the size of kvm_memory_slot.arch.gfn_track, i.e. allows allocating
286  * 2 bytes per gfn instead of 4 bytes per gfn.
287  *
288  * Upper-level shadow pages having gptes are tracked for write-protection via
289  * gfn_track.  As above, gfn_track is a 16 bit counter, so KVM must not create
290  * more than 2^16-1 upper-level shadow pages at a single gfn, otherwise
291  * gfn_track will overflow and explosions will ensure.
292  *
293  * A unique shadow page (SP) for a gfn is created if and only if an existing SP
294  * cannot be reused.  The ability to reuse a SP is tracked by its role, which
295  * incorporates various mode bits and properties of the SP.  Roughly speaking,
296  * the number of unique SPs that can theoretically be created is 2^n, where n
297  * is the number of bits that are used to compute the role.
298  *
299  * But, even though there are 19 bits in the mask below, not all combinations
300  * of modes and flags are possible:
301  *
302  *   - invalid shadow pages are not accounted, so the bits are effectively 18
303  *
304  *   - quadrant will only be used if has_4_byte_gpte=1 (non-PAE paging);
305  *     execonly and ad_disabled are only used for nested EPT which has
306  *     has_4_byte_gpte=0.  Therefore, 2 bits are always unused.
307  *
308  *   - the 4 bits of level are effectively limited to the values 2/3/4/5,
309  *     as 4k SPs are not tracked (allowed to go unsync).  In addition non-PAE
310  *     paging has exactly one upper level, making level completely redundant
311  *     when has_4_byte_gpte=1.
312  *
313  *   - on top of this, smep_andnot_wp and smap_andnot_wp are only set if
314  *     cr0_wp=0, therefore these three bits only give rise to 5 possibilities.
315  *
316  * Therefore, the maximum number of possible upper-level shadow pages for a
317  * single gfn is a bit less than 2^13.
318  */
319 union kvm_mmu_page_role {
320         u32 word;
321         struct {
322                 unsigned level:4;
323                 unsigned has_4_byte_gpte:1;
324                 unsigned quadrant:2;
325                 unsigned direct:1;
326                 unsigned access:3;
327                 unsigned invalid:1;
328                 unsigned efer_nx:1;
329                 unsigned cr0_wp:1;
330                 unsigned smep_andnot_wp:1;
331                 unsigned smap_andnot_wp:1;
332                 unsigned ad_disabled:1;
333                 unsigned guest_mode:1;
334                 unsigned passthrough:1;
335                 unsigned :5;
336
337                 /*
338                  * This is left at the top of the word so that
339                  * kvm_memslots_for_spte_role can extract it with a
340                  * simple shift.  While there is room, give it a whole
341                  * byte so it is also faster to load it from memory.
342                  */
343                 unsigned smm:8;
344         };
345 };
346
347 /*
348  * kvm_mmu_extended_role complements kvm_mmu_page_role, tracking properties
349  * relevant to the current MMU configuration.   When loading CR0, CR4, or EFER,
350  * including on nested transitions, if nothing in the full role changes then
351  * MMU re-configuration can be skipped. @valid bit is set on first usage so we
352  * don't treat all-zero structure as valid data.
353  *
354  * The properties that are tracked in the extended role but not the page role
355  * are for things that either (a) do not affect the validity of the shadow page
356  * or (b) are indirectly reflected in the shadow page's role.  For example,
357  * CR4.PKE only affects permission checks for software walks of the guest page
358  * tables (because KVM doesn't support Protection Keys with shadow paging), and
359  * CR0.PG, CR4.PAE, and CR4.PSE are indirectly reflected in role.level.
360  *
361  * Note, SMEP and SMAP are not redundant with sm*p_andnot_wp in the page role.
362  * If CR0.WP=1, KVM can reuse shadow pages for the guest regardless of SMEP and
363  * SMAP, but the MMU's permission checks for software walks need to be SMEP and
364  * SMAP aware regardless of CR0.WP.
365  */
366 union kvm_mmu_extended_role {
367         u32 word;
368         struct {
369                 unsigned int valid:1;
370                 unsigned int execonly:1;
371                 unsigned int cr4_pse:1;
372                 unsigned int cr4_pke:1;
373                 unsigned int cr4_smap:1;
374                 unsigned int cr4_smep:1;
375                 unsigned int cr4_la57:1;
376                 unsigned int efer_lma:1;
377         };
378 };
379
380 union kvm_cpu_role {
381         u64 as_u64;
382         struct {
383                 union kvm_mmu_page_role base;
384                 union kvm_mmu_extended_role ext;
385         };
386 };
387
388 struct kvm_rmap_head {
389         unsigned long val;
390 };
391
392 struct kvm_pio_request {
393         unsigned long linear_rip;
394         unsigned long count;
395         int in;
396         int port;
397         int size;
398 };
399
400 #define PT64_ROOT_MAX_LEVEL 5
401
402 struct rsvd_bits_validate {
403         u64 rsvd_bits_mask[2][PT64_ROOT_MAX_LEVEL];
404         u64 bad_mt_xwr;
405 };
406
407 struct kvm_mmu_root_info {
408         gpa_t pgd;
409         hpa_t hpa;
410 };
411
412 #define KVM_MMU_ROOT_INFO_INVALID \
413         ((struct kvm_mmu_root_info) { .pgd = INVALID_PAGE, .hpa = INVALID_PAGE })
414
415 #define KVM_MMU_NUM_PREV_ROOTS 3
416
417 #define KVM_HAVE_MMU_RWLOCK
418
419 struct kvm_mmu_page;
420 struct kvm_page_fault;
421
422 /*
423  * x86 supports 4 paging modes (5-level 64-bit, 4-level 64-bit, 3-level 32-bit,
424  * and 2-level 32-bit).  The kvm_mmu structure abstracts the details of the
425  * current mmu mode.
426  */
427 struct kvm_mmu {
428         unsigned long (*get_guest_pgd)(struct kvm_vcpu *vcpu);
429         u64 (*get_pdptr)(struct kvm_vcpu *vcpu, int index);
430         int (*page_fault)(struct kvm_vcpu *vcpu, struct kvm_page_fault *fault);
431         void (*inject_page_fault)(struct kvm_vcpu *vcpu,
432                                   struct x86_exception *fault);
433         gpa_t (*gva_to_gpa)(struct kvm_vcpu *vcpu, struct kvm_mmu *mmu,
434                             gpa_t gva_or_gpa, u64 access,
435                             struct x86_exception *exception);
436         int (*sync_page)(struct kvm_vcpu *vcpu,
437                          struct kvm_mmu_page *sp);
438         void (*invlpg)(struct kvm_vcpu *vcpu, gva_t gva, hpa_t root_hpa);
439         struct kvm_mmu_root_info root;
440         union kvm_cpu_role cpu_role;
441         union kvm_mmu_page_role root_role;
442
443         /*
444         * The pkru_mask indicates if protection key checks are needed.  It
445         * consists of 16 domains indexed by page fault error code bits [4:1],
446         * with PFEC.RSVD replaced by ACC_USER_MASK from the page tables.
447         * Each domain has 2 bits which are ANDed with AD and WD from PKRU.
448         */
449         u32 pkru_mask;
450
451         struct kvm_mmu_root_info prev_roots[KVM_MMU_NUM_PREV_ROOTS];
452
453         /*
454          * Bitmap; bit set = permission fault
455          * Byte index: page fault error code [4:1]
456          * Bit index: pte permissions in ACC_* format
457          */
458         u8 permissions[16];
459
460         u64 *pae_root;
461         u64 *pml4_root;
462         u64 *pml5_root;
463
464         /*
465          * check zero bits on shadow page table entries, these
466          * bits include not only hardware reserved bits but also
467          * the bits spte never used.
468          */
469         struct rsvd_bits_validate shadow_zero_check;
470
471         struct rsvd_bits_validate guest_rsvd_check;
472
473         u64 pdptrs[4]; /* pae */
474 };
475
476 struct kvm_tlb_range {
477         u64 start_gfn;
478         u64 pages;
479 };
480
481 enum pmc_type {
482         KVM_PMC_GP = 0,
483         KVM_PMC_FIXED,
484 };
485
486 struct kvm_pmc {
487         enum pmc_type type;
488         u8 idx;
489         u64 counter;
490         u64 eventsel;
491         struct perf_event *perf_event;
492         struct kvm_vcpu *vcpu;
493         /*
494          * eventsel value for general purpose counters,
495          * ctrl value for fixed counters.
496          */
497         u64 current_config;
498         bool is_paused;
499         bool intr;
500 };
501
502 #define KVM_PMC_MAX_FIXED       3
503 struct kvm_pmu {
504         unsigned nr_arch_gp_counters;
505         unsigned nr_arch_fixed_counters;
506         unsigned available_event_types;
507         u64 fixed_ctr_ctrl;
508         u64 fixed_ctr_ctrl_mask;
509         u64 global_ctrl;
510         u64 global_status;
511         u64 counter_bitmask[2];
512         u64 global_ctrl_mask;
513         u64 global_ovf_ctrl_mask;
514         u64 reserved_bits;
515         u64 raw_event_mask;
516         u8 version;
517         struct kvm_pmc gp_counters[INTEL_PMC_MAX_GENERIC];
518         struct kvm_pmc fixed_counters[KVM_PMC_MAX_FIXED];
519         struct irq_work irq_work;
520         DECLARE_BITMAP(reprogram_pmi, X86_PMC_IDX_MAX);
521         DECLARE_BITMAP(all_valid_pmc_idx, X86_PMC_IDX_MAX);
522         DECLARE_BITMAP(pmc_in_use, X86_PMC_IDX_MAX);
523
524         u64 pebs_enable;
525         u64 pebs_enable_mask;
526
527         /*
528          * The gate to release perf_events not marked in
529          * pmc_in_use only once in a vcpu time slice.
530          */
531         bool need_cleanup;
532
533         /*
534          * The total number of programmed perf_events and it helps to avoid
535          * redundant check before cleanup if guest don't use vPMU at all.
536          */
537         u8 event_count;
538 };
539
540 struct kvm_pmu_ops;
541
542 enum {
543         KVM_DEBUGREG_BP_ENABLED = 1,
544         KVM_DEBUGREG_WONT_EXIT = 2,
545 };
546
547 struct kvm_mtrr_range {
548         u64 base;
549         u64 mask;
550         struct list_head node;
551 };
552
553 struct kvm_mtrr {
554         struct kvm_mtrr_range var_ranges[KVM_NR_VAR_MTRR];
555         mtrr_type fixed_ranges[KVM_NR_FIXED_MTRR_REGION];
556         u64 deftype;
557
558         struct list_head head;
559 };
560
561 /* Hyper-V SynIC timer */
562 struct kvm_vcpu_hv_stimer {
563         struct hrtimer timer;
564         int index;
565         union hv_stimer_config config;
566         u64 count;
567         u64 exp_time;
568         struct hv_message msg;
569         bool msg_pending;
570 };
571
572 /* Hyper-V synthetic interrupt controller (SynIC)*/
573 struct kvm_vcpu_hv_synic {
574         u64 version;
575         u64 control;
576         u64 msg_page;
577         u64 evt_page;
578         atomic64_t sint[HV_SYNIC_SINT_COUNT];
579         atomic_t sint_to_gsi[HV_SYNIC_SINT_COUNT];
580         DECLARE_BITMAP(auto_eoi_bitmap, 256);
581         DECLARE_BITMAP(vec_bitmap, 256);
582         bool active;
583         bool dont_zero_synic_pages;
584 };
585
586 /* Hyper-V per vcpu emulation context */
587 struct kvm_vcpu_hv {
588         struct kvm_vcpu *vcpu;
589         u32 vp_index;
590         u64 hv_vapic;
591         s64 runtime_offset;
592         struct kvm_vcpu_hv_synic synic;
593         struct kvm_hyperv_exit exit;
594         struct kvm_vcpu_hv_stimer stimer[HV_SYNIC_STIMER_COUNT];
595         DECLARE_BITMAP(stimer_pending_bitmap, HV_SYNIC_STIMER_COUNT);
596         bool enforce_cpuid;
597         struct {
598                 u32 features_eax; /* HYPERV_CPUID_FEATURES.EAX */
599                 u32 features_ebx; /* HYPERV_CPUID_FEATURES.EBX */
600                 u32 features_edx; /* HYPERV_CPUID_FEATURES.EDX */
601                 u32 enlightenments_eax; /* HYPERV_CPUID_ENLIGHTMENT_INFO.EAX */
602                 u32 enlightenments_ebx; /* HYPERV_CPUID_ENLIGHTMENT_INFO.EBX */
603                 u32 syndbg_cap_eax; /* HYPERV_CPUID_SYNDBG_PLATFORM_CAPABILITIES.EAX */
604         } cpuid_cache;
605 };
606
607 /* Xen HVM per vcpu emulation context */
608 struct kvm_vcpu_xen {
609         u64 hypercall_rip;
610         u32 current_runstate;
611         u8 upcall_vector;
612         struct gfn_to_pfn_cache vcpu_info_cache;
613         struct gfn_to_pfn_cache vcpu_time_info_cache;
614         struct gfn_to_pfn_cache runstate_cache;
615         u64 last_steal;
616         u64 runstate_entry_time;
617         u64 runstate_times[4];
618         unsigned long evtchn_pending_sel;
619         u32 vcpu_id; /* The Xen / ACPI vCPU ID */
620         u32 timer_virq;
621         u64 timer_expires; /* In guest epoch */
622         atomic_t timer_pending;
623         struct hrtimer timer;
624         int poll_evtchn;
625         struct timer_list poll_timer;
626 };
627
628 struct kvm_vcpu_arch {
629         /*
630          * rip and regs accesses must go through
631          * kvm_{register,rip}_{read,write} functions.
632          */
633         unsigned long regs[NR_VCPU_REGS];
634         u32 regs_avail;
635         u32 regs_dirty;
636
637         unsigned long cr0;
638         unsigned long cr0_guest_owned_bits;
639         unsigned long cr2;
640         unsigned long cr3;
641         unsigned long cr4;
642         unsigned long cr4_guest_owned_bits;
643         unsigned long cr4_guest_rsvd_bits;
644         unsigned long cr8;
645         u32 host_pkru;
646         u32 pkru;
647         u32 hflags;
648         u64 efer;
649         u64 apic_base;
650         struct kvm_lapic *apic;    /* kernel irqchip context */
651         bool apicv_active;
652         bool load_eoi_exitmap_pending;
653         DECLARE_BITMAP(ioapic_handled_vectors, 256);
654         unsigned long apic_attention;
655         int32_t apic_arb_prio;
656         int mp_state;
657         u64 ia32_misc_enable_msr;
658         u64 smbase;
659         u64 smi_count;
660         bool tpr_access_reporting;
661         bool xsaves_enabled;
662         bool xfd_no_write_intercept;
663         u64 ia32_xss;
664         u64 microcode_version;
665         u64 arch_capabilities;
666         u64 perf_capabilities;
667
668         /*
669          * Paging state of the vcpu
670          *
671          * If the vcpu runs in guest mode with two level paging this still saves
672          * the paging mode of the l1 guest. This context is always used to
673          * handle faults.
674          */
675         struct kvm_mmu *mmu;
676
677         /* Non-nested MMU for L1 */
678         struct kvm_mmu root_mmu;
679
680         /* L1 MMU when running nested */
681         struct kvm_mmu guest_mmu;
682
683         /*
684          * Paging state of an L2 guest (used for nested npt)
685          *
686          * This context will save all necessary information to walk page tables
687          * of an L2 guest. This context is only initialized for page table
688          * walking and not for faulting since we never handle l2 page faults on
689          * the host.
690          */
691         struct kvm_mmu nested_mmu;
692
693         /*
694          * Pointer to the mmu context currently used for
695          * gva_to_gpa translations.
696          */
697         struct kvm_mmu *walk_mmu;
698
699         struct kvm_mmu_memory_cache mmu_pte_list_desc_cache;
700         struct kvm_mmu_memory_cache mmu_shadow_page_cache;
701         struct kvm_mmu_memory_cache mmu_gfn_array_cache;
702         struct kvm_mmu_memory_cache mmu_page_header_cache;
703
704         /*
705          * QEMU userspace and the guest each have their own FPU state.
706          * In vcpu_run, we switch between the user and guest FPU contexts.
707          * While running a VCPU, the VCPU thread will have the guest FPU
708          * context.
709          *
710          * Note that while the PKRU state lives inside the fpu registers,
711          * it is switched out separately at VMENTER and VMEXIT time. The
712          * "guest_fpstate" state here contains the guest FPU context, with the
713          * host PRKU bits.
714          */
715         struct fpu_guest guest_fpu;
716
717         u64 xcr0;
718
719         struct kvm_pio_request pio;
720         void *pio_data;
721         void *sev_pio_data;
722         unsigned sev_pio_count;
723
724         u8 event_exit_inst_len;
725
726         struct kvm_queued_exception {
727                 bool pending;
728                 bool injected;
729                 bool has_error_code;
730                 u8 nr;
731                 u32 error_code;
732                 unsigned long payload;
733                 bool has_payload;
734                 u8 nested_apf;
735         } exception;
736
737         struct kvm_queued_interrupt {
738                 bool injected;
739                 bool soft;
740                 u8 nr;
741         } interrupt;
742
743         int halt_request; /* real mode on Intel only */
744
745         int cpuid_nent;
746         struct kvm_cpuid_entry2 *cpuid_entries;
747         u32 kvm_cpuid_base;
748
749         u64 reserved_gpa_bits;
750         int maxphyaddr;
751
752         /* emulate context */
753
754         struct x86_emulate_ctxt *emulate_ctxt;
755         bool emulate_regs_need_sync_to_vcpu;
756         bool emulate_regs_need_sync_from_vcpu;
757         int (*complete_userspace_io)(struct kvm_vcpu *vcpu);
758
759         gpa_t time;
760         struct pvclock_vcpu_time_info hv_clock;
761         unsigned int hw_tsc_khz;
762         struct gfn_to_pfn_cache pv_time;
763         /* set guest stopped flag in pvclock flags field */
764         bool pvclock_set_guest_stopped_request;
765
766         struct {
767                 u8 preempted;
768                 u64 msr_val;
769                 u64 last_steal;
770                 struct gfn_to_hva_cache cache;
771         } st;
772
773         u64 l1_tsc_offset;
774         u64 tsc_offset; /* current tsc offset */
775         u64 last_guest_tsc;
776         u64 last_host_tsc;
777         u64 tsc_offset_adjustment;
778         u64 this_tsc_nsec;
779         u64 this_tsc_write;
780         u64 this_tsc_generation;
781         bool tsc_catchup;
782         bool tsc_always_catchup;
783         s8 virtual_tsc_shift;
784         u32 virtual_tsc_mult;
785         u32 virtual_tsc_khz;
786         s64 ia32_tsc_adjust_msr;
787         u64 msr_ia32_power_ctl;
788         u64 l1_tsc_scaling_ratio;
789         u64 tsc_scaling_ratio; /* current scaling ratio */
790
791         atomic_t nmi_queued;  /* unprocessed asynchronous NMIs */
792         unsigned nmi_pending; /* NMI queued after currently running handler */
793         bool nmi_injected;    /* Trying to inject an NMI this entry */
794         bool smi_pending;    /* SMI queued after currently running handler */
795         u8 handling_intr_from_guest;
796
797         struct kvm_mtrr mtrr_state;
798         u64 pat;
799
800         unsigned switch_db_regs;
801         unsigned long db[KVM_NR_DB_REGS];
802         unsigned long dr6;
803         unsigned long dr7;
804         unsigned long eff_db[KVM_NR_DB_REGS];
805         unsigned long guest_debug_dr7;
806         u64 msr_platform_info;
807         u64 msr_misc_features_enables;
808
809         u64 mcg_cap;
810         u64 mcg_status;
811         u64 mcg_ctl;
812         u64 mcg_ext_ctl;
813         u64 *mce_banks;
814
815         /* Cache MMIO info */
816         u64 mmio_gva;
817         unsigned mmio_access;
818         gfn_t mmio_gfn;
819         u64 mmio_gen;
820
821         struct kvm_pmu pmu;
822
823         /* used for guest single stepping over the given code position */
824         unsigned long singlestep_rip;
825
826         bool hyperv_enabled;
827         struct kvm_vcpu_hv *hyperv;
828         struct kvm_vcpu_xen xen;
829
830         cpumask_var_t wbinvd_dirty_mask;
831
832         unsigned long last_retry_eip;
833         unsigned long last_retry_addr;
834
835         struct {
836                 bool halted;
837                 gfn_t gfns[ASYNC_PF_PER_VCPU];
838                 struct gfn_to_hva_cache data;
839                 u64 msr_en_val; /* MSR_KVM_ASYNC_PF_EN */
840                 u64 msr_int_val; /* MSR_KVM_ASYNC_PF_INT */
841                 u16 vec;
842                 u32 id;
843                 bool send_user_only;
844                 u32 host_apf_flags;
845                 unsigned long nested_apf_token;
846                 bool delivery_as_pf_vmexit;
847                 bool pageready_pending;
848         } apf;
849
850         /* OSVW MSRs (AMD only) */
851         struct {
852                 u64 length;
853                 u64 status;
854         } osvw;
855
856         struct {
857                 u64 msr_val;
858                 struct gfn_to_hva_cache data;
859         } pv_eoi;
860
861         u64 msr_kvm_poll_control;
862
863         /*
864          * Indicates the guest is trying to write a gfn that contains one or
865          * more of the PTEs used to translate the write itself, i.e. the access
866          * is changing its own translation in the guest page tables.  KVM exits
867          * to userspace if emulation of the faulting instruction fails and this
868          * flag is set, as KVM cannot make forward progress.
869          *
870          * If emulation fails for a write to guest page tables, KVM unprotects
871          * (zaps) the shadow page for the target gfn and resumes the guest to
872          * retry the non-emulatable instruction (on hardware).  Unprotecting the
873          * gfn doesn't allow forward progress for a self-changing access because
874          * doing so also zaps the translation for the gfn, i.e. retrying the
875          * instruction will hit a !PRESENT fault, which results in a new shadow
876          * page and sends KVM back to square one.
877          */
878         bool write_fault_to_shadow_pgtable;
879
880         /* set at EPT violation at this point */
881         unsigned long exit_qualification;
882
883         /* pv related host specific info */
884         struct {
885                 bool pv_unhalted;
886         } pv;
887
888         int pending_ioapic_eoi;
889         int pending_external_vector;
890
891         /* be preempted when it's in kernel-mode(cpl=0) */
892         bool preempted_in_kernel;
893
894         /* Flush the L1 Data cache for L1TF mitigation on VMENTER */
895         bool l1tf_flush_l1d;
896
897         /* Host CPU on which VM-entry was most recently attempted */
898         int last_vmentry_cpu;
899
900         /* AMD MSRC001_0015 Hardware Configuration */
901         u64 msr_hwcr;
902
903         /* pv related cpuid info */
904         struct {
905                 /*
906                  * value of the eax register in the KVM_CPUID_FEATURES CPUID
907                  * leaf.
908                  */
909                 u32 features;
910
911                 /*
912                  * indicates whether pv emulation should be disabled if features
913                  * are not present in the guest's cpuid
914                  */
915                 bool enforce;
916         } pv_cpuid;
917
918         /* Protected Guests */
919         bool guest_state_protected;
920
921         /*
922          * Set when PDPTS were loaded directly by the userspace without
923          * reading the guest memory
924          */
925         bool pdptrs_from_userspace;
926
927 #if IS_ENABLED(CONFIG_HYPERV)
928         hpa_t hv_root_tdp;
929 #endif
930 };
931
932 struct kvm_lpage_info {
933         int disallow_lpage;
934 };
935
936 struct kvm_arch_memory_slot {
937         struct kvm_rmap_head *rmap[KVM_NR_PAGE_SIZES];
938         struct kvm_lpage_info *lpage_info[KVM_NR_PAGE_SIZES - 1];
939         unsigned short *gfn_track[KVM_PAGE_TRACK_MAX];
940 };
941
942 /*
943  * We use as the mode the number of bits allocated in the LDR for the
944  * logical processor ID.  It happens that these are all powers of two.
945  * This makes it is very easy to detect cases where the APICs are
946  * configured for multiple modes; in that case, we cannot use the map and
947  * hence cannot use kvm_irq_delivery_to_apic_fast either.
948  */
949 #define KVM_APIC_MODE_XAPIC_CLUSTER          4
950 #define KVM_APIC_MODE_XAPIC_FLAT             8
951 #define KVM_APIC_MODE_X2APIC                16
952
953 struct kvm_apic_map {
954         struct rcu_head rcu;
955         u8 mode;
956         u32 max_apic_id;
957         union {
958                 struct kvm_lapic *xapic_flat_map[8];
959                 struct kvm_lapic *xapic_cluster_map[16][4];
960         };
961         struct kvm_lapic *phys_map[];
962 };
963
964 /* Hyper-V synthetic debugger (SynDbg)*/
965 struct kvm_hv_syndbg {
966         struct {
967                 u64 control;
968                 u64 status;
969                 u64 send_page;
970                 u64 recv_page;
971                 u64 pending_page;
972         } control;
973         u64 options;
974 };
975
976 /* Current state of Hyper-V TSC page clocksource */
977 enum hv_tsc_page_status {
978         /* TSC page was not set up or disabled */
979         HV_TSC_PAGE_UNSET = 0,
980         /* TSC page MSR was written by the guest, update pending */
981         HV_TSC_PAGE_GUEST_CHANGED,
982         /* TSC page update was triggered from the host side */
983         HV_TSC_PAGE_HOST_CHANGED,
984         /* TSC page was properly set up and is currently active  */
985         HV_TSC_PAGE_SET,
986         /* TSC page was set up with an inaccessible GPA */
987         HV_TSC_PAGE_BROKEN,
988 };
989
990 /* Hyper-V emulation context */
991 struct kvm_hv {
992         struct mutex hv_lock;
993         u64 hv_guest_os_id;
994         u64 hv_hypercall;
995         u64 hv_tsc_page;
996         enum hv_tsc_page_status hv_tsc_page_status;
997
998         /* Hyper-v based guest crash (NT kernel bugcheck) parameters */
999         u64 hv_crash_param[HV_X64_MSR_CRASH_PARAMS];
1000         u64 hv_crash_ctl;
1001
1002         struct ms_hyperv_tsc_page tsc_ref;
1003
1004         struct idr conn_to_evt;
1005
1006         u64 hv_reenlightenment_control;
1007         u64 hv_tsc_emulation_control;
1008         u64 hv_tsc_emulation_status;
1009
1010         /* How many vCPUs have VP index != vCPU index */
1011         atomic_t num_mismatched_vp_indexes;
1012
1013         /*
1014          * How many SynICs use 'AutoEOI' feature
1015          * (protected by arch.apicv_update_lock)
1016          */
1017         unsigned int synic_auto_eoi_used;
1018
1019         struct hv_partition_assist_pg *hv_pa_pg;
1020         struct kvm_hv_syndbg hv_syndbg;
1021 };
1022
1023 struct msr_bitmap_range {
1024         u32 flags;
1025         u32 nmsrs;
1026         u32 base;
1027         unsigned long *bitmap;
1028 };
1029
1030 /* Xen emulation context */
1031 struct kvm_xen {
1032         u32 xen_version;
1033         bool long_mode;
1034         u8 upcall_vector;
1035         struct gfn_to_pfn_cache shinfo_cache;
1036         struct idr evtchn_ports;
1037         unsigned long poll_mask[BITS_TO_LONGS(KVM_MAX_VCPUS)];
1038 };
1039
1040 enum kvm_irqchip_mode {
1041         KVM_IRQCHIP_NONE,
1042         KVM_IRQCHIP_KERNEL,       /* created with KVM_CREATE_IRQCHIP */
1043         KVM_IRQCHIP_SPLIT,        /* created with KVM_CAP_SPLIT_IRQCHIP */
1044 };
1045
1046 struct kvm_x86_msr_filter {
1047         u8 count;
1048         bool default_allow:1;
1049         struct msr_bitmap_range ranges[16];
1050 };
1051
1052 enum kvm_apicv_inhibit {
1053         APICV_INHIBIT_REASON_DISABLE,
1054         APICV_INHIBIT_REASON_HYPERV,
1055         APICV_INHIBIT_REASON_NESTED,
1056         APICV_INHIBIT_REASON_IRQWIN,
1057         APICV_INHIBIT_REASON_PIT_REINJ,
1058         APICV_INHIBIT_REASON_X2APIC,
1059         APICV_INHIBIT_REASON_BLOCKIRQ,
1060         APICV_INHIBIT_REASON_ABSENT,
1061         APICV_INHIBIT_REASON_SEV,
1062 };
1063
1064 struct kvm_arch {
1065         unsigned long n_used_mmu_pages;
1066         unsigned long n_requested_mmu_pages;
1067         unsigned long n_max_mmu_pages;
1068         unsigned int indirect_shadow_pages;
1069         u8 mmu_valid_gen;
1070         struct hlist_head mmu_page_hash[KVM_NUM_MMU_PAGES];
1071         struct list_head active_mmu_pages;
1072         struct list_head zapped_obsolete_pages;
1073         struct list_head lpage_disallowed_mmu_pages;
1074         struct kvm_page_track_notifier_node mmu_sp_tracker;
1075         struct kvm_page_track_notifier_head track_notifier_head;
1076         /*
1077          * Protects marking pages unsync during page faults, as TDP MMU page
1078          * faults only take mmu_lock for read.  For simplicity, the unsync
1079          * pages lock is always taken when marking pages unsync regardless of
1080          * whether mmu_lock is held for read or write.
1081          */
1082         spinlock_t mmu_unsync_pages_lock;
1083
1084         struct list_head assigned_dev_head;
1085         struct iommu_domain *iommu_domain;
1086         bool iommu_noncoherent;
1087 #define __KVM_HAVE_ARCH_NONCOHERENT_DMA
1088         atomic_t noncoherent_dma_count;
1089 #define __KVM_HAVE_ARCH_ASSIGNED_DEVICE
1090         atomic_t assigned_device_count;
1091         struct kvm_pic *vpic;
1092         struct kvm_ioapic *vioapic;
1093         struct kvm_pit *vpit;
1094         atomic_t vapics_in_nmi_mode;
1095         struct mutex apic_map_lock;
1096         struct kvm_apic_map __rcu *apic_map;
1097         atomic_t apic_map_dirty;
1098
1099         /* Protects apic_access_memslot_enabled and apicv_inhibit_reasons */
1100         struct rw_semaphore apicv_update_lock;
1101
1102         bool apic_access_memslot_enabled;
1103         unsigned long apicv_inhibit_reasons;
1104
1105         gpa_t wall_clock;
1106
1107         bool mwait_in_guest;
1108         bool hlt_in_guest;
1109         bool pause_in_guest;
1110         bool cstate_in_guest;
1111
1112         unsigned long irq_sources_bitmap;
1113         s64 kvmclock_offset;
1114
1115         /*
1116          * This also protects nr_vcpus_matched_tsc which is read from a
1117          * preemption-disabled region, so it must be a raw spinlock.
1118          */
1119         raw_spinlock_t tsc_write_lock;
1120         u64 last_tsc_nsec;
1121         u64 last_tsc_write;
1122         u32 last_tsc_khz;
1123         u64 last_tsc_offset;
1124         u64 cur_tsc_nsec;
1125         u64 cur_tsc_write;
1126         u64 cur_tsc_offset;
1127         u64 cur_tsc_generation;
1128         int nr_vcpus_matched_tsc;
1129
1130         u32 default_tsc_khz;
1131
1132         seqcount_raw_spinlock_t pvclock_sc;
1133         bool use_master_clock;
1134         u64 master_kernel_ns;
1135         u64 master_cycle_now;
1136         struct delayed_work kvmclock_update_work;
1137         struct delayed_work kvmclock_sync_work;
1138
1139         struct kvm_xen_hvm_config xen_hvm_config;
1140
1141         /* reads protected by irq_srcu, writes by irq_lock */
1142         struct hlist_head mask_notifier_list;
1143
1144         struct kvm_hv hyperv;
1145         struct kvm_xen xen;
1146
1147         bool backwards_tsc_observed;
1148         bool boot_vcpu_runs_old_kvmclock;
1149         u32 bsp_vcpu_id;
1150
1151         u64 disabled_quirks;
1152         int cpu_dirty_logging_count;
1153
1154         enum kvm_irqchip_mode irqchip_mode;
1155         u8 nr_reserved_ioapic_pins;
1156
1157         bool disabled_lapic_found;
1158
1159         bool x2apic_format;
1160         bool x2apic_broadcast_quirk_disabled;
1161
1162         bool guest_can_read_msr_platform_info;
1163         bool exception_payload_enabled;
1164
1165         bool bus_lock_detection_enabled;
1166         bool enable_pmu;
1167         /*
1168          * If exit_on_emulation_error is set, and the in-kernel instruction
1169          * emulator fails to emulate an instruction, allow userspace
1170          * the opportunity to look at it.
1171          */
1172         bool exit_on_emulation_error;
1173
1174         /* Deflect RDMSR and WRMSR to user space when they trigger a #GP */
1175         u32 user_space_msr_mask;
1176         struct kvm_x86_msr_filter __rcu *msr_filter;
1177
1178         u32 hypercall_exit_enabled;
1179
1180         /* Guest can access the SGX PROVISIONKEY. */
1181         bool sgx_provisioning_allowed;
1182
1183         struct kvm_pmu_event_filter __rcu *pmu_event_filter;
1184         struct task_struct *nx_lpage_recovery_thread;
1185
1186 #ifdef CONFIG_X86_64
1187         /*
1188          * Whether the TDP MMU is enabled for this VM. This contains a
1189          * snapshot of the TDP MMU module parameter from when the VM was
1190          * created and remains unchanged for the life of the VM. If this is
1191          * true, TDP MMU handler functions will run for various MMU
1192          * operations.
1193          */
1194         bool tdp_mmu_enabled;
1195
1196         /*
1197          * List of struct kvm_mmu_pages being used as roots.
1198          * All struct kvm_mmu_pages in the list should have
1199          * tdp_mmu_page set.
1200          *
1201          * For reads, this list is protected by:
1202          *      the MMU lock in read mode + RCU or
1203          *      the MMU lock in write mode
1204          *
1205          * For writes, this list is protected by:
1206          *      the MMU lock in read mode + the tdp_mmu_pages_lock or
1207          *      the MMU lock in write mode
1208          *
1209          * Roots will remain in the list until their tdp_mmu_root_count
1210          * drops to zero, at which point the thread that decremented the
1211          * count to zero should removed the root from the list and clean
1212          * it up, freeing the root after an RCU grace period.
1213          */
1214         struct list_head tdp_mmu_roots;
1215
1216         /*
1217          * List of struct kvmp_mmu_pages not being used as roots.
1218          * All struct kvm_mmu_pages in the list should have
1219          * tdp_mmu_page set and a tdp_mmu_root_count of 0.
1220          */
1221         struct list_head tdp_mmu_pages;
1222
1223         /*
1224          * Protects accesses to the following fields when the MMU lock
1225          * is held in read mode:
1226          *  - tdp_mmu_roots (above)
1227          *  - tdp_mmu_pages (above)
1228          *  - the link field of struct kvm_mmu_pages used by the TDP MMU
1229          *  - lpage_disallowed_mmu_pages
1230          *  - the lpage_disallowed_link field of struct kvm_mmu_pages used
1231          *    by the TDP MMU
1232          * It is acceptable, but not necessary, to acquire this lock when
1233          * the thread holds the MMU lock in write mode.
1234          */
1235         spinlock_t tdp_mmu_pages_lock;
1236         struct workqueue_struct *tdp_mmu_zap_wq;
1237 #endif /* CONFIG_X86_64 */
1238
1239         /*
1240          * If set, at least one shadow root has been allocated. This flag
1241          * is used as one input when determining whether certain memslot
1242          * related allocations are necessary.
1243          */
1244         bool shadow_root_allocated;
1245
1246 #if IS_ENABLED(CONFIG_HYPERV)
1247         hpa_t   hv_root_tdp;
1248         spinlock_t hv_root_tdp_lock;
1249 #endif
1250         /*
1251          * VM-scope maximum vCPU ID. Used to determine the size of structures
1252          * that increase along with the maximum vCPU ID, in which case, using
1253          * the global KVM_MAX_VCPU_IDS may lead to significant memory waste.
1254          */
1255         u32 max_vcpu_ids;
1256 };
1257
1258 struct kvm_vm_stat {
1259         struct kvm_vm_stat_generic generic;
1260         u64 mmu_shadow_zapped;
1261         u64 mmu_pte_write;
1262         u64 mmu_pde_zapped;
1263         u64 mmu_flooded;
1264         u64 mmu_recycled;
1265         u64 mmu_cache_miss;
1266         u64 mmu_unsync;
1267         union {
1268                 struct {
1269                         atomic64_t pages_4k;
1270                         atomic64_t pages_2m;
1271                         atomic64_t pages_1g;
1272                 };
1273                 atomic64_t pages[KVM_NR_PAGE_SIZES];
1274         };
1275         u64 nx_lpage_splits;
1276         u64 max_mmu_page_hash_collisions;
1277         u64 max_mmu_rmap_size;
1278 };
1279
1280 struct kvm_vcpu_stat {
1281         struct kvm_vcpu_stat_generic generic;
1282         u64 pf_taken;
1283         u64 pf_fixed;
1284         u64 pf_emulate;
1285         u64 pf_spurious;
1286         u64 pf_fast;
1287         u64 pf_mmio_spte_created;
1288         u64 pf_guest;
1289         u64 tlb_flush;
1290         u64 invlpg;
1291
1292         u64 exits;
1293         u64 io_exits;
1294         u64 mmio_exits;
1295         u64 signal_exits;
1296         u64 irq_window_exits;
1297         u64 nmi_window_exits;
1298         u64 l1d_flush;
1299         u64 halt_exits;
1300         u64 request_irq_exits;
1301         u64 irq_exits;
1302         u64 host_state_reload;
1303         u64 fpu_reload;
1304         u64 insn_emulation;
1305         u64 insn_emulation_fail;
1306         u64 hypercalls;
1307         u64 irq_injections;
1308         u64 nmi_injections;
1309         u64 req_event;
1310         u64 nested_run;
1311         u64 directed_yield_attempted;
1312         u64 directed_yield_successful;
1313         u64 guest_mode;
1314 };
1315
1316 struct x86_instruction_info;
1317
1318 struct msr_data {
1319         bool host_initiated;
1320         u32 index;
1321         u64 data;
1322 };
1323
1324 struct kvm_lapic_irq {
1325         u32 vector;
1326         u16 delivery_mode;
1327         u16 dest_mode;
1328         bool level;
1329         u16 trig_mode;
1330         u32 shorthand;
1331         u32 dest_id;
1332         bool msi_redir_hint;
1333 };
1334
1335 static inline u16 kvm_lapic_irq_dest_mode(bool dest_mode_logical)
1336 {
1337         return dest_mode_logical ? APIC_DEST_LOGICAL : APIC_DEST_PHYSICAL;
1338 }
1339
1340 struct kvm_x86_ops {
1341         const char *name;
1342
1343         int (*hardware_enable)(void);
1344         void (*hardware_disable)(void);
1345         void (*hardware_unsetup)(void);
1346         bool (*has_emulated_msr)(struct kvm *kvm, u32 index);
1347         void (*vcpu_after_set_cpuid)(struct kvm_vcpu *vcpu);
1348
1349         unsigned int vm_size;
1350         int (*vm_init)(struct kvm *kvm);
1351         void (*vm_destroy)(struct kvm *kvm);
1352
1353         /* Create, but do not attach this VCPU */
1354         int (*vcpu_precreate)(struct kvm *kvm);
1355         int (*vcpu_create)(struct kvm_vcpu *vcpu);
1356         void (*vcpu_free)(struct kvm_vcpu *vcpu);
1357         void (*vcpu_reset)(struct kvm_vcpu *vcpu, bool init_event);
1358
1359         void (*prepare_switch_to_guest)(struct kvm_vcpu *vcpu);
1360         void (*vcpu_load)(struct kvm_vcpu *vcpu, int cpu);
1361         void (*vcpu_put)(struct kvm_vcpu *vcpu);
1362
1363         void (*update_exception_bitmap)(struct kvm_vcpu *vcpu);
1364         int (*get_msr)(struct kvm_vcpu *vcpu, struct msr_data *msr);
1365         int (*set_msr)(struct kvm_vcpu *vcpu, struct msr_data *msr);
1366         u64 (*get_segment_base)(struct kvm_vcpu *vcpu, int seg);
1367         void (*get_segment)(struct kvm_vcpu *vcpu,
1368                             struct kvm_segment *var, int seg);
1369         int (*get_cpl)(struct kvm_vcpu *vcpu);
1370         void (*set_segment)(struct kvm_vcpu *vcpu,
1371                             struct kvm_segment *var, int seg);
1372         void (*get_cs_db_l_bits)(struct kvm_vcpu *vcpu, int *db, int *l);
1373         void (*set_cr0)(struct kvm_vcpu *vcpu, unsigned long cr0);
1374         void (*post_set_cr3)(struct kvm_vcpu *vcpu, unsigned long cr3);
1375         bool (*is_valid_cr4)(struct kvm_vcpu *vcpu, unsigned long cr0);
1376         void (*set_cr4)(struct kvm_vcpu *vcpu, unsigned long cr4);
1377         int (*set_efer)(struct kvm_vcpu *vcpu, u64 efer);
1378         void (*get_idt)(struct kvm_vcpu *vcpu, struct desc_ptr *dt);
1379         void (*set_idt)(struct kvm_vcpu *vcpu, struct desc_ptr *dt);
1380         void (*get_gdt)(struct kvm_vcpu *vcpu, struct desc_ptr *dt);
1381         void (*set_gdt)(struct kvm_vcpu *vcpu, struct desc_ptr *dt);
1382         void (*sync_dirty_debug_regs)(struct kvm_vcpu *vcpu);
1383         void (*set_dr7)(struct kvm_vcpu *vcpu, unsigned long value);
1384         void (*cache_reg)(struct kvm_vcpu *vcpu, enum kvm_reg reg);
1385         unsigned long (*get_rflags)(struct kvm_vcpu *vcpu);
1386         void (*set_rflags)(struct kvm_vcpu *vcpu, unsigned long rflags);
1387         bool (*get_if_flag)(struct kvm_vcpu *vcpu);
1388
1389         void (*flush_tlb_all)(struct kvm_vcpu *vcpu);
1390         void (*flush_tlb_current)(struct kvm_vcpu *vcpu);
1391         int  (*tlb_remote_flush)(struct kvm *kvm);
1392         int  (*tlb_remote_flush_with_range)(struct kvm *kvm,
1393                         struct kvm_tlb_range *range);
1394
1395         /*
1396          * Flush any TLB entries associated with the given GVA.
1397          * Does not need to flush GPA->HPA mappings.
1398          * Can potentially get non-canonical addresses through INVLPGs, which
1399          * the implementation may choose to ignore if appropriate.
1400          */
1401         void (*flush_tlb_gva)(struct kvm_vcpu *vcpu, gva_t addr);
1402
1403         /*
1404          * Flush any TLB entries created by the guest.  Like tlb_flush_gva(),
1405          * does not need to flush GPA->HPA mappings.
1406          */
1407         void (*flush_tlb_guest)(struct kvm_vcpu *vcpu);
1408
1409         int (*vcpu_pre_run)(struct kvm_vcpu *vcpu);
1410         enum exit_fastpath_completion (*vcpu_run)(struct kvm_vcpu *vcpu);
1411         int (*handle_exit)(struct kvm_vcpu *vcpu,
1412                 enum exit_fastpath_completion exit_fastpath);
1413         int (*skip_emulated_instruction)(struct kvm_vcpu *vcpu);
1414         void (*update_emulated_instruction)(struct kvm_vcpu *vcpu);
1415         void (*set_interrupt_shadow)(struct kvm_vcpu *vcpu, int mask);
1416         u32 (*get_interrupt_shadow)(struct kvm_vcpu *vcpu);
1417         void (*patch_hypercall)(struct kvm_vcpu *vcpu,
1418                                 unsigned char *hypercall_addr);
1419         void (*inject_irq)(struct kvm_vcpu *vcpu, bool reinjected);
1420         void (*inject_nmi)(struct kvm_vcpu *vcpu);
1421         void (*queue_exception)(struct kvm_vcpu *vcpu);
1422         void (*cancel_injection)(struct kvm_vcpu *vcpu);
1423         int (*interrupt_allowed)(struct kvm_vcpu *vcpu, bool for_injection);
1424         int (*nmi_allowed)(struct kvm_vcpu *vcpu, bool for_injection);
1425         bool (*get_nmi_mask)(struct kvm_vcpu *vcpu);
1426         void (*set_nmi_mask)(struct kvm_vcpu *vcpu, bool masked);
1427         void (*enable_nmi_window)(struct kvm_vcpu *vcpu);
1428         void (*enable_irq_window)(struct kvm_vcpu *vcpu);
1429         void (*update_cr8_intercept)(struct kvm_vcpu *vcpu, int tpr, int irr);
1430         bool (*check_apicv_inhibit_reasons)(enum kvm_apicv_inhibit reason);
1431         void (*refresh_apicv_exec_ctrl)(struct kvm_vcpu *vcpu);
1432         void (*hwapic_irr_update)(struct kvm_vcpu *vcpu, int max_irr);
1433         void (*hwapic_isr_update)(struct kvm_vcpu *vcpu, int isr);
1434         bool (*guest_apic_has_interrupt)(struct kvm_vcpu *vcpu);
1435         void (*load_eoi_exitmap)(struct kvm_vcpu *vcpu, u64 *eoi_exit_bitmap);
1436         void (*set_virtual_apic_mode)(struct kvm_vcpu *vcpu);
1437         void (*set_apic_access_page_addr)(struct kvm_vcpu *vcpu);
1438         void (*deliver_interrupt)(struct kvm_lapic *apic, int delivery_mode,
1439                                   int trig_mode, int vector);
1440         int (*sync_pir_to_irr)(struct kvm_vcpu *vcpu);
1441         int (*set_tss_addr)(struct kvm *kvm, unsigned int addr);
1442         int (*set_identity_map_addr)(struct kvm *kvm, u64 ident_addr);
1443         u64 (*get_mt_mask)(struct kvm_vcpu *vcpu, gfn_t gfn, bool is_mmio);
1444
1445         void (*load_mmu_pgd)(struct kvm_vcpu *vcpu, hpa_t root_hpa,
1446                              int root_level);
1447
1448         bool (*has_wbinvd_exit)(void);
1449
1450         u64 (*get_l2_tsc_offset)(struct kvm_vcpu *vcpu);
1451         u64 (*get_l2_tsc_multiplier)(struct kvm_vcpu *vcpu);
1452         void (*write_tsc_offset)(struct kvm_vcpu *vcpu, u64 offset);
1453         void (*write_tsc_multiplier)(struct kvm_vcpu *vcpu, u64 multiplier);
1454
1455         /*
1456          * Retrieve somewhat arbitrary exit information.  Intended to
1457          * be used only from within tracepoints or error paths.
1458          */
1459         void (*get_exit_info)(struct kvm_vcpu *vcpu, u32 *reason,
1460                               u64 *info1, u64 *info2,
1461                               u32 *exit_int_info, u32 *exit_int_info_err_code);
1462
1463         int (*check_intercept)(struct kvm_vcpu *vcpu,
1464                                struct x86_instruction_info *info,
1465                                enum x86_intercept_stage stage,
1466                                struct x86_exception *exception);
1467         void (*handle_exit_irqoff)(struct kvm_vcpu *vcpu);
1468
1469         void (*request_immediate_exit)(struct kvm_vcpu *vcpu);
1470
1471         void (*sched_in)(struct kvm_vcpu *kvm, int cpu);
1472
1473         /*
1474          * Size of the CPU's dirty log buffer, i.e. VMX's PML buffer.  A zero
1475          * value indicates CPU dirty logging is unsupported or disabled.
1476          */
1477         int cpu_dirty_log_size;
1478         void (*update_cpu_dirty_logging)(struct kvm_vcpu *vcpu);
1479
1480         const struct kvm_x86_nested_ops *nested_ops;
1481
1482         void (*vcpu_blocking)(struct kvm_vcpu *vcpu);
1483         void (*vcpu_unblocking)(struct kvm_vcpu *vcpu);
1484
1485         int (*pi_update_irte)(struct kvm *kvm, unsigned int host_irq,
1486                               uint32_t guest_irq, bool set);
1487         void (*pi_start_assignment)(struct kvm *kvm);
1488         void (*apicv_post_state_restore)(struct kvm_vcpu *vcpu);
1489         bool (*dy_apicv_has_pending_interrupt)(struct kvm_vcpu *vcpu);
1490
1491         int (*set_hv_timer)(struct kvm_vcpu *vcpu, u64 guest_deadline_tsc,
1492                             bool *expired);
1493         void (*cancel_hv_timer)(struct kvm_vcpu *vcpu);
1494
1495         void (*setup_mce)(struct kvm_vcpu *vcpu);
1496
1497         int (*smi_allowed)(struct kvm_vcpu *vcpu, bool for_injection);
1498         int (*enter_smm)(struct kvm_vcpu *vcpu, char *smstate);
1499         int (*leave_smm)(struct kvm_vcpu *vcpu, const char *smstate);
1500         void (*enable_smi_window)(struct kvm_vcpu *vcpu);
1501
1502         int (*mem_enc_ioctl)(struct kvm *kvm, void __user *argp);
1503         int (*mem_enc_register_region)(struct kvm *kvm, struct kvm_enc_region *argp);
1504         int (*mem_enc_unregister_region)(struct kvm *kvm, struct kvm_enc_region *argp);
1505         int (*vm_copy_enc_context_from)(struct kvm *kvm, unsigned int source_fd);
1506         int (*vm_move_enc_context_from)(struct kvm *kvm, unsigned int source_fd);
1507         void (*guest_memory_reclaimed)(struct kvm *kvm);
1508
1509         int (*get_msr_feature)(struct kvm_msr_entry *entry);
1510
1511         bool (*can_emulate_instruction)(struct kvm_vcpu *vcpu, int emul_type,
1512                                         void *insn, int insn_len);
1513
1514         bool (*apic_init_signal_blocked)(struct kvm_vcpu *vcpu);
1515         int (*enable_direct_tlbflush)(struct kvm_vcpu *vcpu);
1516
1517         void (*migrate_timers)(struct kvm_vcpu *vcpu);
1518         void (*msr_filter_changed)(struct kvm_vcpu *vcpu);
1519         int (*complete_emulated_msr)(struct kvm_vcpu *vcpu, int err);
1520
1521         void (*vcpu_deliver_sipi_vector)(struct kvm_vcpu *vcpu, u8 vector);
1522
1523         /*
1524          * Returns vCPU specific APICv inhibit reasons
1525          */
1526         unsigned long (*vcpu_get_apicv_inhibit_reasons)(struct kvm_vcpu *vcpu);
1527 };
1528
1529 struct kvm_x86_nested_ops {
1530         void (*leave_nested)(struct kvm_vcpu *vcpu);
1531         int (*check_events)(struct kvm_vcpu *vcpu);
1532         bool (*handle_page_fault_workaround)(struct kvm_vcpu *vcpu,
1533                                              struct x86_exception *fault);
1534         bool (*hv_timer_pending)(struct kvm_vcpu *vcpu);
1535         void (*triple_fault)(struct kvm_vcpu *vcpu);
1536         int (*get_state)(struct kvm_vcpu *vcpu,
1537                          struct kvm_nested_state __user *user_kvm_nested_state,
1538                          unsigned user_data_size);
1539         int (*set_state)(struct kvm_vcpu *vcpu,
1540                          struct kvm_nested_state __user *user_kvm_nested_state,
1541                          struct kvm_nested_state *kvm_state);
1542         bool (*get_nested_state_pages)(struct kvm_vcpu *vcpu);
1543         int (*write_log_dirty)(struct kvm_vcpu *vcpu, gpa_t l2_gpa);
1544
1545         int (*enable_evmcs)(struct kvm_vcpu *vcpu,
1546                             uint16_t *vmcs_version);
1547         uint16_t (*get_evmcs_version)(struct kvm_vcpu *vcpu);
1548 };
1549
1550 struct kvm_x86_init_ops {
1551         int (*cpu_has_kvm_support)(void);
1552         int (*disabled_by_bios)(void);
1553         int (*check_processor_compatibility)(void);
1554         int (*hardware_setup)(void);
1555         unsigned int (*handle_intel_pt_intr)(void);
1556
1557         struct kvm_x86_ops *runtime_ops;
1558         struct kvm_pmu_ops *pmu_ops;
1559 };
1560
1561 struct kvm_arch_async_pf {
1562         u32 token;
1563         gfn_t gfn;
1564         unsigned long cr3;
1565         bool direct_map;
1566 };
1567
1568 extern u32 __read_mostly kvm_nr_uret_msrs;
1569 extern u64 __read_mostly host_efer;
1570 extern bool __read_mostly allow_smaller_maxphyaddr;
1571 extern bool __read_mostly enable_apicv;
1572 extern struct kvm_x86_ops kvm_x86_ops;
1573
1574 #define KVM_X86_OP(func) \
1575         DECLARE_STATIC_CALL(kvm_x86_##func, *(((struct kvm_x86_ops *)0)->func));
1576 #define KVM_X86_OP_OPTIONAL KVM_X86_OP
1577 #define KVM_X86_OP_OPTIONAL_RET0 KVM_X86_OP
1578 #include <asm/kvm-x86-ops.h>
1579
1580 #define __KVM_HAVE_ARCH_VM_ALLOC
1581 static inline struct kvm *kvm_arch_alloc_vm(void)
1582 {
1583         return __vmalloc(kvm_x86_ops.vm_size, GFP_KERNEL_ACCOUNT | __GFP_ZERO);
1584 }
1585
1586 #define __KVM_HAVE_ARCH_VM_FREE
1587 void kvm_arch_free_vm(struct kvm *kvm);
1588
1589 #define __KVM_HAVE_ARCH_FLUSH_REMOTE_TLB
1590 static inline int kvm_arch_flush_remote_tlb(struct kvm *kvm)
1591 {
1592         if (kvm_x86_ops.tlb_remote_flush &&
1593             !static_call(kvm_x86_tlb_remote_flush)(kvm))
1594                 return 0;
1595         else
1596                 return -ENOTSUPP;
1597 }
1598
1599 #define kvm_arch_pmi_in_guest(vcpu) \
1600         ((vcpu) && (vcpu)->arch.handling_intr_from_guest)
1601
1602 void kvm_mmu_x86_module_init(void);
1603 int kvm_mmu_vendor_module_init(void);
1604 void kvm_mmu_vendor_module_exit(void);
1605
1606 void kvm_mmu_destroy(struct kvm_vcpu *vcpu);
1607 int kvm_mmu_create(struct kvm_vcpu *vcpu);
1608 int kvm_mmu_init_vm(struct kvm *kvm);
1609 void kvm_mmu_uninit_vm(struct kvm *kvm);
1610
1611 void kvm_mmu_after_set_cpuid(struct kvm_vcpu *vcpu);
1612 void kvm_mmu_reset_context(struct kvm_vcpu *vcpu);
1613 void kvm_mmu_slot_remove_write_access(struct kvm *kvm,
1614                                       const struct kvm_memory_slot *memslot,
1615                                       int start_level);
1616 void kvm_mmu_slot_try_split_huge_pages(struct kvm *kvm,
1617                                        const struct kvm_memory_slot *memslot,
1618                                        int target_level);
1619 void kvm_mmu_try_split_huge_pages(struct kvm *kvm,
1620                                   const struct kvm_memory_slot *memslot,
1621                                   u64 start, u64 end,
1622                                   int target_level);
1623 void kvm_mmu_zap_collapsible_sptes(struct kvm *kvm,
1624                                    const struct kvm_memory_slot *memslot);
1625 void kvm_mmu_slot_leaf_clear_dirty(struct kvm *kvm,
1626                                    const struct kvm_memory_slot *memslot);
1627 void kvm_mmu_zap_all(struct kvm *kvm);
1628 void kvm_mmu_invalidate_mmio_sptes(struct kvm *kvm, u64 gen);
1629 void kvm_mmu_change_mmu_pages(struct kvm *kvm, unsigned long kvm_nr_mmu_pages);
1630
1631 int load_pdptrs(struct kvm_vcpu *vcpu, unsigned long cr3);
1632
1633 int emulator_write_phys(struct kvm_vcpu *vcpu, gpa_t gpa,
1634                           const void *val, int bytes);
1635
1636 struct kvm_irq_mask_notifier {
1637         void (*func)(struct kvm_irq_mask_notifier *kimn, bool masked);
1638         int irq;
1639         struct hlist_node link;
1640 };
1641
1642 void kvm_register_irq_mask_notifier(struct kvm *kvm, int irq,
1643                                     struct kvm_irq_mask_notifier *kimn);
1644 void kvm_unregister_irq_mask_notifier(struct kvm *kvm, int irq,
1645                                       struct kvm_irq_mask_notifier *kimn);
1646 void kvm_fire_mask_notifiers(struct kvm *kvm, unsigned irqchip, unsigned pin,
1647                              bool mask);
1648
1649 extern bool tdp_enabled;
1650
1651 u64 vcpu_tsc_khz(struct kvm_vcpu *vcpu);
1652
1653 /* control of guest tsc rate supported? */
1654 extern bool kvm_has_tsc_control;
1655 /* maximum supported tsc_khz for guests */
1656 extern u32  kvm_max_guest_tsc_khz;
1657 /* number of bits of the fractional part of the TSC scaling ratio */
1658 extern u8   kvm_tsc_scaling_ratio_frac_bits;
1659 /* maximum allowed value of TSC scaling ratio */
1660 extern u64  kvm_max_tsc_scaling_ratio;
1661 /* 1ull << kvm_tsc_scaling_ratio_frac_bits */
1662 extern u64  kvm_default_tsc_scaling_ratio;
1663 /* bus lock detection supported? */
1664 extern bool kvm_has_bus_lock_exit;
1665
1666 extern u64 kvm_mce_cap_supported;
1667
1668 /*
1669  * EMULTYPE_NO_DECODE - Set when re-emulating an instruction (after completing
1670  *                      userspace I/O) to indicate that the emulation context
1671  *                      should be reused as is, i.e. skip initialization of
1672  *                      emulation context, instruction fetch and decode.
1673  *
1674  * EMULTYPE_TRAP_UD - Set when emulating an intercepted #UD from hardware.
1675  *                    Indicates that only select instructions (tagged with
1676  *                    EmulateOnUD) should be emulated (to minimize the emulator
1677  *                    attack surface).  See also EMULTYPE_TRAP_UD_FORCED.
1678  *
1679  * EMULTYPE_SKIP - Set when emulating solely to skip an instruction, i.e. to
1680  *                 decode the instruction length.  For use *only* by
1681  *                 kvm_x86_ops.skip_emulated_instruction() implementations if
1682  *                 EMULTYPE_COMPLETE_USER_EXIT is not set.
1683  *
1684  * EMULTYPE_ALLOW_RETRY_PF - Set when the emulator should resume the guest to
1685  *                           retry native execution under certain conditions,
1686  *                           Can only be set in conjunction with EMULTYPE_PF.
1687  *
1688  * EMULTYPE_TRAP_UD_FORCED - Set when emulating an intercepted #UD that was
1689  *                           triggered by KVM's magic "force emulation" prefix,
1690  *                           which is opt in via module param (off by default).
1691  *                           Bypasses EmulateOnUD restriction despite emulating
1692  *                           due to an intercepted #UD (see EMULTYPE_TRAP_UD).
1693  *                           Used to test the full emulator from userspace.
1694  *
1695  * EMULTYPE_VMWARE_GP - Set when emulating an intercepted #GP for VMware
1696  *                      backdoor emulation, which is opt in via module param.
1697  *                      VMware backdoor emulation handles select instructions
1698  *                      and reinjects the #GP for all other cases.
1699  *
1700  * EMULTYPE_PF - Set when emulating MMIO by way of an intercepted #PF, in which
1701  *               case the CR2/GPA value pass on the stack is valid.
1702  *
1703  * EMULTYPE_COMPLETE_USER_EXIT - Set when the emulator should update interruptibility
1704  *                               state and inject single-step #DBs after skipping
1705  *                               an instruction (after completing userspace I/O).
1706  */
1707 #define EMULTYPE_NO_DECODE          (1 << 0)
1708 #define EMULTYPE_TRAP_UD            (1 << 1)
1709 #define EMULTYPE_SKIP               (1 << 2)
1710 #define EMULTYPE_ALLOW_RETRY_PF     (1 << 3)
1711 #define EMULTYPE_TRAP_UD_FORCED     (1 << 4)
1712 #define EMULTYPE_VMWARE_GP          (1 << 5)
1713 #define EMULTYPE_PF                 (1 << 6)
1714 #define EMULTYPE_COMPLETE_USER_EXIT (1 << 7)
1715
1716 int kvm_emulate_instruction(struct kvm_vcpu *vcpu, int emulation_type);
1717 int kvm_emulate_instruction_from_buffer(struct kvm_vcpu *vcpu,
1718                                         void *insn, int insn_len);
1719 void __kvm_prepare_emulation_failure_exit(struct kvm_vcpu *vcpu,
1720                                           u64 *data, u8 ndata);
1721 void kvm_prepare_emulation_failure_exit(struct kvm_vcpu *vcpu);
1722
1723 void kvm_enable_efer_bits(u64);
1724 bool kvm_valid_efer(struct kvm_vcpu *vcpu, u64 efer);
1725 int __kvm_get_msr(struct kvm_vcpu *vcpu, u32 index, u64 *data, bool host_initiated);
1726 int kvm_get_msr(struct kvm_vcpu *vcpu, u32 index, u64 *data);
1727 int kvm_set_msr(struct kvm_vcpu *vcpu, u32 index, u64 data);
1728 int kvm_emulate_rdmsr(struct kvm_vcpu *vcpu);
1729 int kvm_emulate_wrmsr(struct kvm_vcpu *vcpu);
1730 int kvm_emulate_as_nop(struct kvm_vcpu *vcpu);
1731 int kvm_emulate_invd(struct kvm_vcpu *vcpu);
1732 int kvm_emulate_mwait(struct kvm_vcpu *vcpu);
1733 int kvm_handle_invalid_op(struct kvm_vcpu *vcpu);
1734 int kvm_emulate_monitor(struct kvm_vcpu *vcpu);
1735
1736 int kvm_fast_pio(struct kvm_vcpu *vcpu, int size, unsigned short port, int in);
1737 int kvm_emulate_cpuid(struct kvm_vcpu *vcpu);
1738 int kvm_emulate_halt(struct kvm_vcpu *vcpu);
1739 int kvm_emulate_halt_noskip(struct kvm_vcpu *vcpu);
1740 int kvm_emulate_ap_reset_hold(struct kvm_vcpu *vcpu);
1741 int kvm_emulate_wbinvd(struct kvm_vcpu *vcpu);
1742
1743 void kvm_get_segment(struct kvm_vcpu *vcpu, struct kvm_segment *var, int seg);
1744 int kvm_load_segment_descriptor(struct kvm_vcpu *vcpu, u16 selector, int seg);
1745 void kvm_vcpu_deliver_sipi_vector(struct kvm_vcpu *vcpu, u8 vector);
1746
1747 int kvm_task_switch(struct kvm_vcpu *vcpu, u16 tss_selector, int idt_index,
1748                     int reason, bool has_error_code, u32 error_code);
1749
1750 void kvm_post_set_cr0(struct kvm_vcpu *vcpu, unsigned long old_cr0, unsigned long cr0);
1751 void kvm_post_set_cr4(struct kvm_vcpu *vcpu, unsigned long old_cr4, unsigned long cr4);
1752 int kvm_set_cr0(struct kvm_vcpu *vcpu, unsigned long cr0);
1753 int kvm_set_cr3(struct kvm_vcpu *vcpu, unsigned long cr3);
1754 int kvm_set_cr4(struct kvm_vcpu *vcpu, unsigned long cr4);
1755 int kvm_set_cr8(struct kvm_vcpu *vcpu, unsigned long cr8);
1756 int kvm_set_dr(struct kvm_vcpu *vcpu, int dr, unsigned long val);
1757 void kvm_get_dr(struct kvm_vcpu *vcpu, int dr, unsigned long *val);
1758 unsigned long kvm_get_cr8(struct kvm_vcpu *vcpu);
1759 void kvm_lmsw(struct kvm_vcpu *vcpu, unsigned long msw);
1760 int kvm_emulate_xsetbv(struct kvm_vcpu *vcpu);
1761
1762 int kvm_get_msr_common(struct kvm_vcpu *vcpu, struct msr_data *msr);
1763 int kvm_set_msr_common(struct kvm_vcpu *vcpu, struct msr_data *msr);
1764
1765 unsigned long kvm_get_rflags(struct kvm_vcpu *vcpu);
1766 void kvm_set_rflags(struct kvm_vcpu *vcpu, unsigned long rflags);
1767 int kvm_emulate_rdpmc(struct kvm_vcpu *vcpu);
1768
1769 void kvm_queue_exception(struct kvm_vcpu *vcpu, unsigned nr);
1770 void kvm_queue_exception_e(struct kvm_vcpu *vcpu, unsigned nr, u32 error_code);
1771 void kvm_queue_exception_p(struct kvm_vcpu *vcpu, unsigned nr, unsigned long payload);
1772 void kvm_requeue_exception(struct kvm_vcpu *vcpu, unsigned nr);
1773 void kvm_requeue_exception_e(struct kvm_vcpu *vcpu, unsigned nr, u32 error_code);
1774 void kvm_inject_page_fault(struct kvm_vcpu *vcpu, struct x86_exception *fault);
1775 bool kvm_inject_emulated_page_fault(struct kvm_vcpu *vcpu,
1776                                     struct x86_exception *fault);
1777 bool kvm_require_cpl(struct kvm_vcpu *vcpu, int required_cpl);
1778 bool kvm_require_dr(struct kvm_vcpu *vcpu, int dr);
1779
1780 static inline int __kvm_irq_line_state(unsigned long *irq_state,
1781                                        int irq_source_id, int level)
1782 {
1783         /* Logical OR for level trig interrupt */
1784         if (level)
1785                 __set_bit(irq_source_id, irq_state);
1786         else
1787                 __clear_bit(irq_source_id, irq_state);
1788
1789         return !!(*irq_state);
1790 }
1791
1792 #define KVM_MMU_ROOT_CURRENT            BIT(0)
1793 #define KVM_MMU_ROOT_PREVIOUS(i)        BIT(1+i)
1794 #define KVM_MMU_ROOTS_ALL               (~0UL)
1795
1796 int kvm_pic_set_irq(struct kvm_pic *pic, int irq, int irq_source_id, int level);
1797 void kvm_pic_clear_all(struct kvm_pic *pic, int irq_source_id);
1798
1799 void kvm_inject_nmi(struct kvm_vcpu *vcpu);
1800
1801 void kvm_update_dr7(struct kvm_vcpu *vcpu);
1802
1803 int kvm_mmu_unprotect_page(struct kvm *kvm, gfn_t gfn);
1804 void kvm_mmu_free_roots(struct kvm *kvm, struct kvm_mmu *mmu,
1805                         ulong roots_to_free);
1806 void kvm_mmu_free_guest_mode_roots(struct kvm *kvm, struct kvm_mmu *mmu);
1807 gpa_t kvm_mmu_gva_to_gpa_read(struct kvm_vcpu *vcpu, gva_t gva,
1808                               struct x86_exception *exception);
1809 gpa_t kvm_mmu_gva_to_gpa_fetch(struct kvm_vcpu *vcpu, gva_t gva,
1810                                struct x86_exception *exception);
1811 gpa_t kvm_mmu_gva_to_gpa_write(struct kvm_vcpu *vcpu, gva_t gva,
1812                                struct x86_exception *exception);
1813 gpa_t kvm_mmu_gva_to_gpa_system(struct kvm_vcpu *vcpu, gva_t gva,
1814                                 struct x86_exception *exception);
1815
1816 bool kvm_apicv_activated(struct kvm *kvm);
1817 bool kvm_vcpu_apicv_activated(struct kvm_vcpu *vcpu);
1818 void kvm_vcpu_update_apicv(struct kvm_vcpu *vcpu);
1819 void __kvm_set_or_clear_apicv_inhibit(struct kvm *kvm,
1820                                       enum kvm_apicv_inhibit reason, bool set);
1821 void kvm_set_or_clear_apicv_inhibit(struct kvm *kvm,
1822                                     enum kvm_apicv_inhibit reason, bool set);
1823
1824 static inline void kvm_set_apicv_inhibit(struct kvm *kvm,
1825                                          enum kvm_apicv_inhibit reason)
1826 {
1827         kvm_set_or_clear_apicv_inhibit(kvm, reason, true);
1828 }
1829
1830 static inline void kvm_clear_apicv_inhibit(struct kvm *kvm,
1831                                            enum kvm_apicv_inhibit reason)
1832 {
1833         kvm_set_or_clear_apicv_inhibit(kvm, reason, false);
1834 }
1835
1836 int kvm_emulate_hypercall(struct kvm_vcpu *vcpu);
1837
1838 int kvm_mmu_page_fault(struct kvm_vcpu *vcpu, gpa_t cr2_or_gpa, u64 error_code,
1839                        void *insn, int insn_len);
1840 void kvm_mmu_invlpg(struct kvm_vcpu *vcpu, gva_t gva);
1841 void kvm_mmu_invalidate_gva(struct kvm_vcpu *vcpu, struct kvm_mmu *mmu,
1842                             gva_t gva, hpa_t root_hpa);
1843 void kvm_mmu_invpcid_gva(struct kvm_vcpu *vcpu, gva_t gva, unsigned long pcid);
1844 void kvm_mmu_new_pgd(struct kvm_vcpu *vcpu, gpa_t new_pgd);
1845
1846 void kvm_configure_mmu(bool enable_tdp, int tdp_forced_root_level,
1847                        int tdp_max_root_level, int tdp_huge_page_level);
1848
1849 static inline u16 kvm_read_ldt(void)
1850 {
1851         u16 ldt;
1852         asm("sldt %0" : "=g"(ldt));
1853         return ldt;
1854 }
1855
1856 static inline void kvm_load_ldt(u16 sel)
1857 {
1858         asm("lldt %0" : : "rm"(sel));
1859 }
1860
1861 #ifdef CONFIG_X86_64
1862 static inline unsigned long read_msr(unsigned long msr)
1863 {
1864         u64 value;
1865
1866         rdmsrl(msr, value);
1867         return value;
1868 }
1869 #endif
1870
1871 static inline void kvm_inject_gp(struct kvm_vcpu *vcpu, u32 error_code)
1872 {
1873         kvm_queue_exception_e(vcpu, GP_VECTOR, error_code);
1874 }
1875
1876 #define TSS_IOPB_BASE_OFFSET 0x66
1877 #define TSS_BASE_SIZE 0x68
1878 #define TSS_IOPB_SIZE (65536 / 8)
1879 #define TSS_REDIRECTION_SIZE (256 / 8)
1880 #define RMODE_TSS_SIZE                                                  \
1881         (TSS_BASE_SIZE + TSS_REDIRECTION_SIZE + TSS_IOPB_SIZE + 1)
1882
1883 enum {
1884         TASK_SWITCH_CALL = 0,
1885         TASK_SWITCH_IRET = 1,
1886         TASK_SWITCH_JMP = 2,
1887         TASK_SWITCH_GATE = 3,
1888 };
1889
1890 #define HF_GIF_MASK             (1 << 0)
1891 #define HF_NMI_MASK             (1 << 3)
1892 #define HF_IRET_MASK            (1 << 4)
1893 #define HF_GUEST_MASK           (1 << 5) /* VCPU is in guest-mode */
1894 #define HF_SMM_MASK             (1 << 6)
1895 #define HF_SMM_INSIDE_NMI_MASK  (1 << 7)
1896
1897 #define __KVM_VCPU_MULTIPLE_ADDRESS_SPACE
1898 #define KVM_ADDRESS_SPACE_NUM 2
1899
1900 #define kvm_arch_vcpu_memslots_id(vcpu) ((vcpu)->arch.hflags & HF_SMM_MASK ? 1 : 0)
1901 #define kvm_memslots_for_spte_role(kvm, role) __kvm_memslots(kvm, (role).smm)
1902
1903 #define KVM_ARCH_WANT_MMU_NOTIFIER
1904
1905 int kvm_cpu_has_injectable_intr(struct kvm_vcpu *v);
1906 int kvm_cpu_has_interrupt(struct kvm_vcpu *vcpu);
1907 int kvm_cpu_has_extint(struct kvm_vcpu *v);
1908 int kvm_arch_interrupt_allowed(struct kvm_vcpu *vcpu);
1909 int kvm_cpu_get_interrupt(struct kvm_vcpu *v);
1910 void kvm_vcpu_reset(struct kvm_vcpu *vcpu, bool init_event);
1911
1912 int kvm_pv_send_ipi(struct kvm *kvm, unsigned long ipi_bitmap_low,
1913                     unsigned long ipi_bitmap_high, u32 min,
1914                     unsigned long icr, int op_64_bit);
1915
1916 int kvm_add_user_return_msr(u32 msr);
1917 int kvm_find_user_return_msr(u32 msr);
1918 int kvm_set_user_return_msr(unsigned index, u64 val, u64 mask);
1919
1920 static inline bool kvm_is_supported_user_return_msr(u32 msr)
1921 {
1922         return kvm_find_user_return_msr(msr) >= 0;
1923 }
1924
1925 u64 kvm_scale_tsc(u64 tsc, u64 ratio);
1926 u64 kvm_read_l1_tsc(struct kvm_vcpu *vcpu, u64 host_tsc);
1927 u64 kvm_calc_nested_tsc_offset(u64 l1_offset, u64 l2_offset, u64 l2_multiplier);
1928 u64 kvm_calc_nested_tsc_multiplier(u64 l1_multiplier, u64 l2_multiplier);
1929
1930 unsigned long kvm_get_linear_rip(struct kvm_vcpu *vcpu);
1931 bool kvm_is_linear_rip(struct kvm_vcpu *vcpu, unsigned long linear_rip);
1932
1933 void kvm_make_scan_ioapic_request(struct kvm *kvm);
1934 void kvm_make_scan_ioapic_request_mask(struct kvm *kvm,
1935                                        unsigned long *vcpu_bitmap);
1936
1937 bool kvm_arch_async_page_not_present(struct kvm_vcpu *vcpu,
1938                                      struct kvm_async_pf *work);
1939 void kvm_arch_async_page_present(struct kvm_vcpu *vcpu,
1940                                  struct kvm_async_pf *work);
1941 void kvm_arch_async_page_ready(struct kvm_vcpu *vcpu,
1942                                struct kvm_async_pf *work);
1943 void kvm_arch_async_page_present_queued(struct kvm_vcpu *vcpu);
1944 bool kvm_arch_can_dequeue_async_page_present(struct kvm_vcpu *vcpu);
1945 extern bool kvm_find_async_pf_gfn(struct kvm_vcpu *vcpu, gfn_t gfn);
1946
1947 int kvm_skip_emulated_instruction(struct kvm_vcpu *vcpu);
1948 int kvm_complete_insn_gp(struct kvm_vcpu *vcpu, int err);
1949 void __kvm_request_immediate_exit(struct kvm_vcpu *vcpu);
1950
1951 void __user *__x86_set_memory_region(struct kvm *kvm, int id, gpa_t gpa,
1952                                      u32 size);
1953 bool kvm_vcpu_is_reset_bsp(struct kvm_vcpu *vcpu);
1954 bool kvm_vcpu_is_bsp(struct kvm_vcpu *vcpu);
1955
1956 bool kvm_intr_is_single_vcpu(struct kvm *kvm, struct kvm_lapic_irq *irq,
1957                              struct kvm_vcpu **dest_vcpu);
1958
1959 void kvm_set_msi_irq(struct kvm *kvm, struct kvm_kernel_irq_routing_entry *e,
1960                      struct kvm_lapic_irq *irq);
1961
1962 static inline bool kvm_irq_is_postable(struct kvm_lapic_irq *irq)
1963 {
1964         /* We can only post Fixed and LowPrio IRQs */
1965         return (irq->delivery_mode == APIC_DM_FIXED ||
1966                 irq->delivery_mode == APIC_DM_LOWEST);
1967 }
1968
1969 static inline void kvm_arch_vcpu_blocking(struct kvm_vcpu *vcpu)
1970 {
1971         static_call_cond(kvm_x86_vcpu_blocking)(vcpu);
1972 }
1973
1974 static inline void kvm_arch_vcpu_unblocking(struct kvm_vcpu *vcpu)
1975 {
1976         static_call_cond(kvm_x86_vcpu_unblocking)(vcpu);
1977 }
1978
1979 static inline int kvm_cpu_get_apicid(int mps_cpu)
1980 {
1981 #ifdef CONFIG_X86_LOCAL_APIC
1982         return default_cpu_present_to_apicid(mps_cpu);
1983 #else
1984         WARN_ON_ONCE(1);
1985         return BAD_APICID;
1986 #endif
1987 }
1988
1989 #define put_smstate(type, buf, offset, val)                      \
1990         *(type *)((buf) + (offset) - 0x7e00) = val
1991
1992 #define GET_SMSTATE(type, buf, offset)          \
1993         (*(type *)((buf) + (offset) - 0x7e00))
1994
1995 int kvm_cpu_dirty_log_size(void);
1996
1997 int memslot_rmap_alloc(struct kvm_memory_slot *slot, unsigned long npages);
1998
1999 #define KVM_CLOCK_VALID_FLAGS                                           \
2000         (KVM_CLOCK_TSC_STABLE | KVM_CLOCK_REALTIME | KVM_CLOCK_HOST_TSC)
2001
2002 #define KVM_X86_VALID_QUIRKS                    \
2003         (KVM_X86_QUIRK_LINT0_REENABLED |        \
2004          KVM_X86_QUIRK_CD_NW_CLEARED |          \
2005          KVM_X86_QUIRK_LAPIC_MMIO_HOLE |        \
2006          KVM_X86_QUIRK_OUT_7E_INC_RIP |         \
2007          KVM_X86_QUIRK_MISC_ENABLE_NO_MWAIT |   \
2008          KVM_X86_QUIRK_FIX_HYPERCALL_INSN)
2009
2010 #endif /* _ASM_X86_KVM_HOST_H */