70a4e903f7e2bf41c35b17a460c594bb43a42785
[linux-block.git] / arch / powerpc / platforms / cell / setup.c
1 /*
2  *  linux/arch/powerpc/platforms/cell/cell_setup.c
3  *
4  *  Copyright (C) 1995  Linus Torvalds
5  *  Adapted from 'alpha' version by Gary Thomas
6  *  Modified by Cort Dougan (cort@cs.nmt.edu)
7  *  Modified by PPC64 Team, IBM Corp
8  *  Modified by Cell Team, IBM Deutschland Entwicklung GmbH
9  *
10  * This program is free software; you can redistribute it and/or
11  * modify it under the terms of the GNU General Public License
12  * as published by the Free Software Foundation; either version
13  * 2 of the License, or (at your option) any later version.
14  */
15 #undef DEBUG
16
17 #include <linux/sched.h>
18 #include <linux/kernel.h>
19 #include <linux/mm.h>
20 #include <linux/stddef.h>
21 #include <linux/unistd.h>
22 #include <linux/slab.h>
23 #include <linux/user.h>
24 #include <linux/reboot.h>
25 #include <linux/init.h>
26 #include <linux/delay.h>
27 #include <linux/irq.h>
28 #include <linux/seq_file.h>
29 #include <linux/root_dev.h>
30 #include <linux/console.h>
31 #include <linux/mutex.h>
32 #include <linux/memory_hotplug.h>
33
34 #include <asm/mmu.h>
35 #include <asm/processor.h>
36 #include <asm/io.h>
37 #include <asm/kexec.h>
38 #include <asm/pgtable.h>
39 #include <asm/prom.h>
40 #include <asm/rtas.h>
41 #include <asm/pci-bridge.h>
42 #include <asm/iommu.h>
43 #include <asm/dma.h>
44 #include <asm/machdep.h>
45 #include <asm/time.h>
46 #include <asm/nvram.h>
47 #include <asm/cputable.h>
48 #include <asm/ppc-pci.h>
49 #include <asm/irq.h>
50 #include <asm/spu.h>
51 #include <asm/spu_priv1.h>
52 #include <asm/udbg.h>
53
54 #include "interrupt.h"
55 #include "iommu.h"
56 #include "cbe_regs.h"
57 #include "pervasive.h"
58 #include "ras.h"
59
60 #ifdef DEBUG
61 #define DBG(fmt...) udbg_printf(fmt)
62 #else
63 #define DBG(fmt...)
64 #endif
65
66 static void cell_show_cpuinfo(struct seq_file *m)
67 {
68         struct device_node *root;
69         const char *model = "";
70
71         root = of_find_node_by_path("/");
72         if (root)
73                 model = get_property(root, "model", NULL);
74         seq_printf(m, "machine\t\t: CHRP %s\n", model);
75         of_node_put(root);
76 }
77
78 static void cell_progress(char *s, unsigned short hex)
79 {
80         printk("*** %04x : %s\n", hex, s ? s : "");
81 }
82
83 static void __init cell_init_irq(void)
84 {
85         iic_init_IRQ();
86         spider_init_IRQ();
87 }
88
89 static void __init cell_setup_arch(void)
90 {
91 #ifdef CONFIG_SPU_BASE
92         spu_priv1_ops         = &spu_priv1_mmio_ops;
93 #endif
94
95         cbe_regs_init();
96
97 #ifdef CONFIG_CBE_RAS
98         cbe_ras_init();
99 #endif
100
101 #ifdef CONFIG_SMP
102         smp_init_cell();
103 #endif
104
105         /* init to some ~sane value until calibrate_delay() runs */
106         loops_per_jiffy = 50000000;
107
108         if (ROOT_DEV == 0) {
109                 printk("No ramdisk, default root is /dev/hda2\n");
110                 ROOT_DEV = Root_HDA2;
111         }
112
113         /* Find and initialize PCI host bridges */
114         init_pci_config_tokens();
115         find_and_init_phbs();
116         cbe_pervasive_init();
117 #ifdef CONFIG_DUMMY_CONSOLE
118         conswitchp = &dummy_con;
119 #endif
120
121         mmio_nvram_init();
122 }
123
124 /*
125  * Early initialization.  Relocation is on but do not reference unbolted pages
126  */
127 static void __init cell_init_early(void)
128 {
129         DBG(" -> cell_init_early()\n");
130
131         cell_init_iommu();
132
133         ppc64_interrupt_controller = IC_CELL_PIC;
134
135         DBG(" <- cell_init_early()\n");
136 }
137
138
139 static int __init cell_probe(void)
140 {
141         unsigned long root = of_get_flat_dt_root();
142
143         if (!of_flat_dt_is_compatible(root, "IBM,CBEA") &&
144             !of_flat_dt_is_compatible(root, "IBM,CPBW-1.0"))
145                 return 0;
146
147 #ifdef CONFIG_UDBG_RTAS_CONSOLE
148         udbg_init_rtas_console();
149 #endif
150
151         hpte_init_native();
152
153         return 1;
154 }
155
156 /*
157  * Cell has no legacy IO; anything calling this function has to
158  * fail or bad things will happen
159  */
160 static int cell_check_legacy_ioport(unsigned int baseport)
161 {
162         return -ENODEV;
163 }
164
165 define_machine(cell) {
166         .name                   = "Cell",
167         .probe                  = cell_probe,
168         .setup_arch             = cell_setup_arch,
169         .init_early             = cell_init_early,
170         .show_cpuinfo           = cell_show_cpuinfo,
171         .restart                = rtas_restart,
172         .power_off              = rtas_power_off,
173         .halt                   = rtas_halt,
174         .get_boot_time          = rtas_get_boot_time,
175         .get_rtc_time           = rtas_get_rtc_time,
176         .set_rtc_time           = rtas_set_rtc_time,
177         .calibrate_decr         = generic_calibrate_decr,
178         .check_legacy_ioport    = cell_check_legacy_ioport,
179         .progress               = cell_progress,
180         .init_IRQ               = cell_init_irq,
181         .get_irq                = iic_get_irq,
182
183 #ifdef CONFIG_KEXEC
184         .machine_kexec          = default_machine_kexec,
185         .machine_kexec_prepare  = default_machine_kexec_prepare,
186         .machine_crash_shutdown = default_machine_crash_shutdown,
187 #endif
188 };