drm/exynos: clean up register definions for fimd and decon
authorInki Dae <inki.dae@samsung.com>
Tue, 12 Apr 2016 00:59:11 +0000 (09:59 +0900)
committerInki Dae <daeinki@gmail.com>
Sat, 30 Apr 2016 02:34:14 +0000 (11:34 +0900)
This patch removes suffixes from I80 relevant register definitions,
which are misleading.

This is based on top of below patch set,
     http://www.spinics.net/lists/dri-devel/msg104057.html

Signed-off-by: Inki Dae <inki.dae@samsung.com>
drivers/gpu/drm/exynos/exynos5433_drm_decon.c
drivers/gpu/drm/exynos/exynos_drm_fimd.c
include/video/exynos5433_decon.h

index 9051c9ac685a2276be625d6b274b60a5e22d5272..4ab5bfc236477ccea9b9a9f10c417935c96ec76b 100644 (file)
@@ -121,7 +121,7 @@ static void decon_setup_trigger(struct decon_context *ctx)
                ? TRIGCON_TRIGEN_PER_F | TRIGCON_TRIGEN_F |
                  TRIGCON_TE_AUTO_MASK | TRIGCON_SWTRIGEN
                : TRIGCON_TRIGEN_PER_F | TRIGCON_TRIGEN_F |
-                 TRIGCON_HWTRIGMASK_I80_RGB | TRIGCON_HWTRIGEN_I80_RGB;
+                 TRIGCON_HWTRIGMASK | TRIGCON_HWTRIGEN;
        writel(val, ctx->addr + DECON_TRIGCON);
 }
 
index c9828eb8c9c9646bc44241d2e113ad3d7d29cd9f..547d759a0a6fb528683510e853d441388f3ca5b8 100644 (file)
 /* color key value register for hardware window 1 ~ 4. */
 #define WKEYCON1_BASE(x)               ((WKEYCON1 + 0x140) + ((x - 1) * 8))
 
-/* I80 / RGB trigger control register */
+/* I80 trigger control register */
 #define TRIGCON                                0x1A4
-#define TRGMODE_I80_RGB_ENABLE_I80     (1 << 0)
-#define SWTRGCMD_I80_RGB_ENABLE                (1 << 1)
+#define TRGMODE_ENABLE                 (1 << 0)
+#define SWTRGCMD_ENABLE                        (1 << 1)
 /* Exynos3250, 3472, 4415, 5260 5410, 5420 and 5422 only supported. */
-#define HWTRGEN_I80_RGB_ENABLE         (1 << 3)
-#define HWTRGMASK_I80_RGB_ENABLE       (1 << 4)
+#define HWTRGEN_ENABLE                 (1 << 3)
+#define HWTRGMASK_ENABLE               (1 << 4)
 /* Exynos3250, 3472, 4415, 5260, 5420 and 5422 only supported. */
-#define HWTRIGEN_PER_RGB_ENABLE                (1 << 31)
+#define HWTRIGEN_PER_ENABLE            (1 << 31)
 
 /* display mode change control register except exynos4 */
 #define VIDOUT_CON                     0x000
@@ -420,16 +420,15 @@ static void fimd_setup_trigger(struct fimd_context *ctx)
        u32 trg_type = ctx->driver_data->trg_type;
        u32 val = readl(timing_base + TRIGCON);
 
-       val &= ~(TRGMODE_I80_RGB_ENABLE_I80);
+       val &= ~(TRGMODE_ENABLE);
 
        if (trg_type == I80_HW_TRG) {
                if (ctx->driver_data->has_hw_trigger)
-                       val |= HWTRGEN_I80_RGB_ENABLE |
-                               HWTRGMASK_I80_RGB_ENABLE;
+                       val |= HWTRGEN_ENABLE | HWTRGMASK_ENABLE;
                if (ctx->driver_data->has_trigger_per_te)
-                       val |= HWTRIGEN_PER_RGB_ENABLE;
+                       val |= HWTRIGEN_PER_ENABLE;
        } else {
-               val |= TRGMODE_I80_RGB_ENABLE_I80;
+               val |= TRGMODE_ENABLE;
        }
 
        writel(val, timing_base + TRIGCON);
@@ -879,7 +878,7 @@ static void fimd_trigger(struct device *dev)
        atomic_set(&ctx->triggering, 1);
 
        reg = readl(timing_base + TRIGCON);
-       reg |= (TRGMODE_I80_RGB_ENABLE_I80 | SWTRGCMD_I80_RGB_ENABLE);
+       reg |= (TRGMODE_ENABLE | SWTRGCMD_ENABLE);
        writel(reg, timing_base + TRIGCON);
 
        /*
index c1c1ca18abc0a140814941a2d91abcaf029068c1..0098a522d9f48bd77e82a314c1d45b7cf77b0586 100644 (file)
 #define TRIGCON_TRIGMODE_W1BUF         (1 << 10)
 #define TRIGCON_SWTRIGCMD_W0BUF                (1 << 6)
 #define TRIGCON_TRIGMODE_W0BUF         (1 << 5)
-#define TRIGCON_HWTRIGMASK_I80_RGB     (1 << 4)
-#define TRIGCON_HWTRIGEN_I80_RGB       (1 << 3)
-#define TRIGCON_HWTRIG_INV_I80_RGB     (1 << 2)
+#define TRIGCON_HWTRIGMASK             (1 << 4)
+#define TRIGCON_HWTRIGEN               (1 << 3)
+#define TRIGCON_HWTRIG_INV             (1 << 2)
 #define TRIGCON_SWTRIGCMD              (1 << 1)
 #define TRIGCON_SWTRIGEN               (1 << 0)