x86/cpu: Enable FSGSBASE on 64bit by default and add a chicken bit
authorAndy Lutomirski <luto@kernel.org>
Wed, 8 May 2019 10:02:31 +0000 (03:02 -0700)
committerThomas Gleixner <tglx@linutronix.de>
Sat, 22 Jun 2019 09:38:56 +0000 (11:38 +0200)
Now that FSGSBASE is fully supported, remove unsafe_fsgsbase, enable
FSGSBASE by default, and add nofsgsbase to disable it.

Signed-off-by: Andy Lutomirski <luto@kernel.org>
Signed-off-by: Chang S. Bae <chang.seok.bae@intel.com>
Signed-off-by: Thomas Gleixner <tglx@linutronix.de>
Reviewed-by: Andi Kleen <ak@linux.intel.com>
Cc: Ravi Shankar <ravi.v.shankar@intel.com>
Cc: H. Peter Anvin <hpa@zytor.com>
Link: https://lkml.kernel.org/r/1557309753-24073-17-git-send-email-chang.seok.bae@intel.com
Documentation/admin-guide/kernel-parameters.txt
arch/x86/kernel/cpu/common.c

index b0fa5273b0fca63b494e687437080ae64e5f4b88..35bc3c3574c6d87f5db1905879273fe0b06c3125 100644 (file)
        no5lvl          [X86-64] Disable 5-level paging mode. Forces
                        kernel to use 4-level paging instead.
 
-       unsafe_fsgsbase [X86] Allow FSGSBASE instructions.  This will be
-                       replaced with a nofsgsbase flag.
+       nofsgsbase      [X86] Disables FSGSBASE instructions.
 
        no_console_suspend
                        [HW] Never suspend the console
index 71defe2d1b7c01dec1b34a3a6dbb6c597f8f662a..1305f16b6105d6c60d146ec2bdd342b1152c9950 100644 (file)
@@ -366,21 +366,21 @@ out:
        cr4_clear_bits(X86_CR4_UMIP);
 }
 
-/*
- * Temporary hack: FSGSBASE is unsafe until a few kernel code paths are
- * updated. This allows us to get the kernel ready incrementally.
- *
- * Once all the pieces are in place, these will go away and be replaced with
- * a nofsgsbase chicken flag.
- */
-static bool unsafe_fsgsbase;
-
-static __init int setup_unsafe_fsgsbase(char *arg)
+static __init int x86_nofsgsbase_setup(char *arg)
 {
-       unsafe_fsgsbase = true;
+       /* Require an exact match without trailing characters. */
+       if (strlen(arg))
+               return 0;
+
+       /* Do not emit a message if the feature is not present. */
+       if (!boot_cpu_has(X86_FEATURE_FSGSBASE))
+               return 1;
+
+       setup_clear_cpu_cap(X86_FEATURE_FSGSBASE);
+       pr_info("FSGSBASE disabled via kernel command line\n");
        return 1;
 }
-__setup("unsafe_fsgsbase", setup_unsafe_fsgsbase);
+__setup("nofsgsbase", x86_nofsgsbase_setup);
 
 /*
  * Protection Keys are not available in 32-bit mode.
@@ -1387,12 +1387,8 @@ static void identify_cpu(struct cpuinfo_x86 *c)
        setup_umip(c);
 
        /* Enable FSGSBASE instructions if available. */
-       if (cpu_has(c, X86_FEATURE_FSGSBASE)) {
-               if (unsafe_fsgsbase)
-                       cr4_set_bits(X86_CR4_FSGSBASE);
-               else
-                       clear_cpu_cap(c, X86_FEATURE_FSGSBASE);
-       }
+       if (cpu_has(c, X86_FEATURE_FSGSBASE))
+               cr4_set_bits(X86_CR4_FSGSBASE);
 
        /*
         * The vendor-specific functions might have changed features.