x86, apic: Handle a bad TSC more gracefully
authorAndy Lutomirski <luto@amacapital.net>
Wed, 15 Oct 2014 17:12:07 +0000 (10:12 -0700)
committerThomas Gleixner <tglx@linutronix.de>
Wed, 22 Oct 2014 19:31:46 +0000 (21:31 +0200)
commitb47dcbdc5161d3d5756f430191e2840d9b855492
treeea77258bd506a4f59ac0575828d016dfdba2414e
parent961b6a7003acec4f9d70dabc1a253b783cb74272
x86, apic: Handle a bad TSC more gracefully

If the TSC is unusable or disabled, then this patch fixes:

 - Confusion while trying to clear old APIC interrupts.
 - Division by zero and incorrect programming of the TSC deadline
   timer.

This fixes boot if the CPU has a TSC deadline timer but a missing or
broken TSC.  The failure to boot can be observed with qemu using
-cpu qemu64,-tsc,+tsc-deadline

This also happens to me in nested KVM for unknown reasons.
With this patch, I can boot cleanly (although without a TSC).

Signed-off-by: Andy Lutomirski <luto@amacapital.net>
Cc: Bandan Das <bsd@redhat.com>
Cc: stable@vger.kernel.org
Link: http://lkml.kernel.org/r/e2fa274e498c33988efac0ba8b7e3120f7f92d78.1413393027.git.luto@amacapital.net
Signed-off-by: Thomas Gleixner <tglx@linutronix.de>
arch/x86/kernel/apic/apic.c
arch/x86/kernel/tsc.c