drm/radeon/radeon_device: remove unused function
[linux-2.6-block.git] / drivers / gpu / drm / radeon / radeon_drv.c
1 /**
2  * \file radeon_drv.c
3  * ATI Radeon driver
4  *
5  * \author Gareth Hughes <gareth@valinux.com>
6  */
7
8 /*
9  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
10  * All Rights Reserved.
11  *
12  * Permission is hereby granted, free of charge, to any person obtaining a
13  * copy of this software and associated documentation files (the "Software"),
14  * to deal in the Software without restriction, including without limitation
15  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
16  * and/or sell copies of the Software, and to permit persons to whom the
17  * Software is furnished to do so, subject to the following conditions:
18  *
19  * The above copyright notice and this permission notice (including the next
20  * paragraph) shall be included in all copies or substantial portions of the
21  * Software.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
24  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
25  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
26  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
27  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
28  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
29  * OTHER DEALINGS IN THE SOFTWARE.
30  */
31
32 #include <drm/drmP.h>
33 #include <drm/radeon_drm.h>
34 #include "radeon_drv.h"
35
36 #include <drm/drm_pciids.h>
37 #include <linux/console.h>
38 #include <linux/module.h>
39 #include <linux/pm_runtime.h>
40 #include <linux/vga_switcheroo.h>
41 #include <drm/drm_gem.h>
42
43 #include "drm_crtc_helper.h"
44 #include "radeon_kfd.h"
45
46 /*
47  * KMS wrapper.
48  * - 2.0.0 - initial interface
49  * - 2.1.0 - add square tiling interface
50  * - 2.2.0 - add r6xx/r7xx const buffer support
51  * - 2.3.0 - add MSPOS + 3D texture + r500 VAP regs
52  * - 2.4.0 - add crtc id query
53  * - 2.5.0 - add get accel 2 to work around ddx breakage for evergreen
54  * - 2.6.0 - add tiling config query (r6xx+), add initial HiZ support (r300->r500)
55  *   2.7.0 - fixups for r600 2D tiling support. (no external ABI change), add eg dyn gpr regs
56  *   2.8.0 - pageflip support, r500 US_FORMAT regs. r500 ARGB2101010 colorbuf, r300->r500 CMASK, clock crystal query
57  *   2.9.0 - r600 tiling (s3tc,rgtc) working, SET_PREDICATION packet 3 on r600 + eg, backend query
58  *   2.10.0 - fusion 2D tiling
59  *   2.11.0 - backend map, initial compute support for the CS checker
60  *   2.12.0 - RADEON_CS_KEEP_TILING_FLAGS
61  *   2.13.0 - virtual memory support, streamout
62  *   2.14.0 - add evergreen tiling informations
63  *   2.15.0 - add max_pipes query
64  *   2.16.0 - fix evergreen 2D tiled surface calculation
65  *   2.17.0 - add STRMOUT_BASE_UPDATE for r7xx
66  *   2.18.0 - r600-eg: allow "invalid" DB formats
67  *   2.19.0 - r600-eg: MSAA textures
68  *   2.20.0 - r600-si: RADEON_INFO_TIMESTAMP query
69  *   2.21.0 - r600-r700: FMASK and CMASK
70  *   2.22.0 - r600 only: RESOLVE_BOX allowed
71  *   2.23.0 - allow STRMOUT_BASE_UPDATE on RS780 and RS880
72  *   2.24.0 - eg only: allow MIP_ADDRESS=0 for MSAA textures
73  *   2.25.0 - eg+: new info request for num SE and num SH
74  *   2.26.0 - r600-eg: fix htile size computation
75  *   2.27.0 - r600-SI: Add CS ioctl support for async DMA
76  *   2.28.0 - r600-eg: Add MEM_WRITE packet support
77  *   2.29.0 - R500 FP16 color clear registers
78  *   2.30.0 - fix for FMASK texturing
79  *   2.31.0 - Add fastfb support for rs690
80  *   2.32.0 - new info request for rings working
81  *   2.33.0 - Add SI tiling mode array query
82  *   2.34.0 - Add CIK tiling mode array query
83  *   2.35.0 - Add CIK macrotile mode array query
84  *   2.36.0 - Fix CIK DCE tiling setup
85  *   2.37.0 - allow GS ring setup on r6xx/r7xx
86  *   2.38.0 - RADEON_GEM_OP (GET_INITIAL_DOMAIN, SET_INITIAL_DOMAIN),
87  *            CIK: 1D and linear tiling modes contain valid PIPE_CONFIG
88  *   2.39.0 - Add INFO query for number of active CUs
89  *   2.40.0 - Add RADEON_GEM_GTT_WC/UC, flush HDP cache before submitting
90  *            CS to GPU on >= r600
91  *   2.41.0 - evergreen/cayman: Add SET_BASE/DRAW_INDIRECT command parsing support
92  *   2.42.0 - Add VCE/VUI (Video Usability Information) support
93  *   2.43.0 - RADEON_INFO_GPU_RESET_COUNTER
94  *   2.44.0 - SET_APPEND_CNT packet3 support
95  *   2.45.0 - Allow setting shader registers using DMA/COPY packet3 on SI
96  *   2.46.0 - Add PFP_SYNC_ME support on evergreen
97  *   2.47.0 - Add UVD_NO_OP register support
98  */
99 #define KMS_DRIVER_MAJOR        2
100 #define KMS_DRIVER_MINOR        47
101 #define KMS_DRIVER_PATCHLEVEL   0
102 int radeon_driver_load_kms(struct drm_device *dev, unsigned long flags);
103 int radeon_driver_unload_kms(struct drm_device *dev);
104 void radeon_driver_lastclose_kms(struct drm_device *dev);
105 int radeon_driver_open_kms(struct drm_device *dev, struct drm_file *file_priv);
106 void radeon_driver_postclose_kms(struct drm_device *dev,
107                                  struct drm_file *file_priv);
108 void radeon_driver_preclose_kms(struct drm_device *dev,
109                                 struct drm_file *file_priv);
110 int radeon_suspend_kms(struct drm_device *dev, bool suspend,
111                        bool fbcon, bool freeze);
112 int radeon_resume_kms(struct drm_device *dev, bool resume, bool fbcon);
113 u32 radeon_get_vblank_counter_kms(struct drm_device *dev, unsigned int pipe);
114 int radeon_enable_vblank_kms(struct drm_device *dev, unsigned int pipe);
115 void radeon_disable_vblank_kms(struct drm_device *dev, unsigned int pipe);
116 int radeon_get_vblank_timestamp_kms(struct drm_device *dev, unsigned int pipe,
117                                     int *max_error,
118                                     struct timeval *vblank_time,
119                                     unsigned flags);
120 void radeon_driver_irq_preinstall_kms(struct drm_device *dev);
121 int radeon_driver_irq_postinstall_kms(struct drm_device *dev);
122 void radeon_driver_irq_uninstall_kms(struct drm_device *dev);
123 irqreturn_t radeon_driver_irq_handler_kms(int irq, void *arg);
124 void radeon_gem_object_free(struct drm_gem_object *obj);
125 int radeon_gem_object_open(struct drm_gem_object *obj,
126                                 struct drm_file *file_priv);
127 void radeon_gem_object_close(struct drm_gem_object *obj,
128                                 struct drm_file *file_priv);
129 struct dma_buf *radeon_gem_prime_export(struct drm_device *dev,
130                                         struct drm_gem_object *gobj,
131                                         int flags);
132 extern int radeon_get_crtc_scanoutpos(struct drm_device *dev, unsigned int crtc,
133                                       unsigned int flags, int *vpos, int *hpos,
134                                       ktime_t *stime, ktime_t *etime,
135                                       const struct drm_display_mode *mode);
136 extern bool radeon_is_px(struct drm_device *dev);
137 extern const struct drm_ioctl_desc radeon_ioctls_kms[];
138 extern int radeon_max_kms_ioctl;
139 int radeon_mmap(struct file *filp, struct vm_area_struct *vma);
140 int radeon_mode_dumb_mmap(struct drm_file *filp,
141                           struct drm_device *dev,
142                           uint32_t handle, uint64_t *offset_p);
143 int radeon_mode_dumb_create(struct drm_file *file_priv,
144                             struct drm_device *dev,
145                             struct drm_mode_create_dumb *args);
146 struct sg_table *radeon_gem_prime_get_sg_table(struct drm_gem_object *obj);
147 struct drm_gem_object *radeon_gem_prime_import_sg_table(struct drm_device *dev,
148                                                         struct dma_buf_attachment *,
149                                                         struct sg_table *sg);
150 int radeon_gem_prime_pin(struct drm_gem_object *obj);
151 void radeon_gem_prime_unpin(struct drm_gem_object *obj);
152 struct reservation_object *radeon_gem_prime_res_obj(struct drm_gem_object *);
153 void *radeon_gem_prime_vmap(struct drm_gem_object *obj);
154 void radeon_gem_prime_vunmap(struct drm_gem_object *obj, void *vaddr);
155 extern long radeon_kms_compat_ioctl(struct file *filp, unsigned int cmd,
156                                     unsigned long arg);
157
158 /* atpx handler */
159 #if defined(CONFIG_VGA_SWITCHEROO)
160 void radeon_register_atpx_handler(void);
161 void radeon_unregister_atpx_handler(void);
162 bool radeon_has_atpx_dgpu_power_cntl(void);
163 bool radeon_is_atpx_hybrid(void);
164 #else
165 static inline void radeon_register_atpx_handler(void) {}
166 static inline void radeon_unregister_atpx_handler(void) {}
167 static inline bool radeon_has_atpx_dgpu_power_cntl(void) { return false; }
168 static inline bool radeon_is_atpx_hybrid(void) { return false; }
169 #endif
170
171 int radeon_no_wb;
172 int radeon_modeset = -1;
173 int radeon_dynclks = -1;
174 int radeon_r4xx_atom = 0;
175 int radeon_agpmode = 0;
176 int radeon_vram_limit = 0;
177 int radeon_gart_size = -1; /* auto */
178 int radeon_benchmarking = 0;
179 int radeon_testing = 0;
180 int radeon_connector_table = 0;
181 int radeon_tv = 1;
182 int radeon_audio = -1;
183 int radeon_disp_priority = 0;
184 int radeon_hw_i2c = 0;
185 int radeon_pcie_gen2 = -1;
186 int radeon_msi = -1;
187 int radeon_lockup_timeout = 10000;
188 int radeon_fastfb = 0;
189 int radeon_dpm = -1;
190 int radeon_aspm = -1;
191 int radeon_runtime_pm = -1;
192 int radeon_hard_reset = 0;
193 int radeon_vm_size = 8;
194 int radeon_vm_block_size = -1;
195 int radeon_deep_color = 0;
196 int radeon_use_pflipirq = 2;
197 int radeon_bapm = -1;
198 int radeon_backlight = -1;
199 int radeon_auxch = -1;
200 int radeon_mst = 0;
201 int radeon_uvd = 1;
202 int radeon_vce = 1;
203
204 MODULE_PARM_DESC(no_wb, "Disable AGP writeback for scratch registers");
205 module_param_named(no_wb, radeon_no_wb, int, 0444);
206
207 MODULE_PARM_DESC(modeset, "Disable/Enable modesetting");
208 module_param_named(modeset, radeon_modeset, int, 0400);
209
210 MODULE_PARM_DESC(dynclks, "Disable/Enable dynamic clocks");
211 module_param_named(dynclks, radeon_dynclks, int, 0444);
212
213 MODULE_PARM_DESC(r4xx_atom, "Enable ATOMBIOS modesetting for R4xx");
214 module_param_named(r4xx_atom, radeon_r4xx_atom, int, 0444);
215
216 MODULE_PARM_DESC(vramlimit, "Restrict VRAM for testing, in megabytes");
217 module_param_named(vramlimit, radeon_vram_limit, int, 0600);
218
219 MODULE_PARM_DESC(agpmode, "AGP Mode (-1 == PCI)");
220 module_param_named(agpmode, radeon_agpmode, int, 0444);
221
222 MODULE_PARM_DESC(gartsize, "Size of PCIE/IGP gart to setup in megabytes (32, 64, etc., -1 = auto)");
223 module_param_named(gartsize, radeon_gart_size, int, 0600);
224
225 MODULE_PARM_DESC(benchmark, "Run benchmark");
226 module_param_named(benchmark, radeon_benchmarking, int, 0444);
227
228 MODULE_PARM_DESC(test, "Run tests");
229 module_param_named(test, radeon_testing, int, 0444);
230
231 MODULE_PARM_DESC(connector_table, "Force connector table");
232 module_param_named(connector_table, radeon_connector_table, int, 0444);
233
234 MODULE_PARM_DESC(tv, "TV enable (0 = disable)");
235 module_param_named(tv, radeon_tv, int, 0444);
236
237 MODULE_PARM_DESC(audio, "Audio enable (-1 = auto, 0 = disable, 1 = enable)");
238 module_param_named(audio, radeon_audio, int, 0444);
239
240 MODULE_PARM_DESC(disp_priority, "Display Priority (0 = auto, 1 = normal, 2 = high)");
241 module_param_named(disp_priority, radeon_disp_priority, int, 0444);
242
243 MODULE_PARM_DESC(hw_i2c, "hw i2c engine enable (0 = disable)");
244 module_param_named(hw_i2c, radeon_hw_i2c, int, 0444);
245
246 MODULE_PARM_DESC(pcie_gen2, "PCIE Gen2 mode (-1 = auto, 0 = disable, 1 = enable)");
247 module_param_named(pcie_gen2, radeon_pcie_gen2, int, 0444);
248
249 MODULE_PARM_DESC(msi, "MSI support (1 = enable, 0 = disable, -1 = auto)");
250 module_param_named(msi, radeon_msi, int, 0444);
251
252 MODULE_PARM_DESC(lockup_timeout, "GPU lockup timeout in ms (default 10000 = 10 seconds, 0 = disable)");
253 module_param_named(lockup_timeout, radeon_lockup_timeout, int, 0444);
254
255 MODULE_PARM_DESC(fastfb, "Direct FB access for IGP chips (0 = disable, 1 = enable)");
256 module_param_named(fastfb, radeon_fastfb, int, 0444);
257
258 MODULE_PARM_DESC(dpm, "DPM support (1 = enable, 0 = disable, -1 = auto)");
259 module_param_named(dpm, radeon_dpm, int, 0444);
260
261 MODULE_PARM_DESC(aspm, "ASPM support (1 = enable, 0 = disable, -1 = auto)");
262 module_param_named(aspm, radeon_aspm, int, 0444);
263
264 MODULE_PARM_DESC(runpm, "PX runtime pm (1 = force enable, 0 = disable, -1 = PX only default)");
265 module_param_named(runpm, radeon_runtime_pm, int, 0444);
266
267 MODULE_PARM_DESC(hard_reset, "PCI config reset (1 = force enable, 0 = disable (default))");
268 module_param_named(hard_reset, radeon_hard_reset, int, 0444);
269
270 MODULE_PARM_DESC(vm_size, "VM address space size in gigabytes (default 4GB)");
271 module_param_named(vm_size, radeon_vm_size, int, 0444);
272
273 MODULE_PARM_DESC(vm_block_size, "VM page table size in bits (default depending on vm_size)");
274 module_param_named(vm_block_size, radeon_vm_block_size, int, 0444);
275
276 MODULE_PARM_DESC(deep_color, "Deep Color support (1 = enable, 0 = disable (default))");
277 module_param_named(deep_color, radeon_deep_color, int, 0444);
278
279 MODULE_PARM_DESC(use_pflipirq, "Pflip irqs for pageflip completion (0 = disable, 1 = as fallback, 2 = exclusive (default))");
280 module_param_named(use_pflipirq, radeon_use_pflipirq, int, 0444);
281
282 MODULE_PARM_DESC(bapm, "BAPM support (1 = enable, 0 = disable, -1 = auto)");
283 module_param_named(bapm, radeon_bapm, int, 0444);
284
285 MODULE_PARM_DESC(backlight, "backlight support (1 = enable, 0 = disable, -1 = auto)");
286 module_param_named(backlight, radeon_backlight, int, 0444);
287
288 MODULE_PARM_DESC(auxch, "Use native auxch experimental support (1 = enable, 0 = disable, -1 = auto)");
289 module_param_named(auxch, radeon_auxch, int, 0444);
290
291 MODULE_PARM_DESC(mst, "DisplayPort MST experimental support (1 = enable, 0 = disable)");
292 module_param_named(mst, radeon_mst, int, 0444);
293
294 MODULE_PARM_DESC(uvd, "uvd enable/disable uvd support (1 = enable, 0 = disable)");
295 module_param_named(uvd, radeon_uvd, int, 0444);
296
297 MODULE_PARM_DESC(vce, "vce enable/disable vce support (1 = enable, 0 = disable)");
298 module_param_named(vce, radeon_vce, int, 0444);
299
300 static struct pci_device_id pciidlist[] = {
301         radeon_PCI_IDS
302 };
303
304 MODULE_DEVICE_TABLE(pci, pciidlist);
305
306 static struct drm_driver kms_driver;
307
308 bool radeon_device_is_virtual(void);
309
310 static int radeon_kick_out_firmware_fb(struct pci_dev *pdev)
311 {
312         struct apertures_struct *ap;
313         bool primary = false;
314
315         ap = alloc_apertures(1);
316         if (!ap)
317                 return -ENOMEM;
318
319         ap->ranges[0].base = pci_resource_start(pdev, 0);
320         ap->ranges[0].size = pci_resource_len(pdev, 0);
321
322 #ifdef CONFIG_X86
323         primary = pdev->resource[PCI_ROM_RESOURCE].flags & IORESOURCE_ROM_SHADOW;
324 #endif
325         remove_conflicting_framebuffers(ap, "radeondrmfb", primary);
326         kfree(ap);
327
328         return 0;
329 }
330
331 static int radeon_pci_probe(struct pci_dev *pdev,
332                             const struct pci_device_id *ent)
333 {
334         int ret;
335
336         /*
337          * Initialize amdkfd before starting radeon. If it was not loaded yet,
338          * defer radeon probing
339          */
340         ret = radeon_kfd_init();
341         if (ret == -EPROBE_DEFER)
342                 return ret;
343
344         if (vga_switcheroo_client_probe_defer(pdev))
345                 return -EPROBE_DEFER;
346
347         /* Get rid of things like offb */
348         ret = radeon_kick_out_firmware_fb(pdev);
349         if (ret)
350                 return ret;
351
352         return drm_get_pci_dev(pdev, ent, &kms_driver);
353 }
354
355 static void
356 radeon_pci_remove(struct pci_dev *pdev)
357 {
358         struct drm_device *dev = pci_get_drvdata(pdev);
359
360         drm_put_dev(dev);
361 }
362
363 static void
364 radeon_pci_shutdown(struct pci_dev *pdev)
365 {
366         /* if we are running in a VM, make sure the device
367          * torn down properly on reboot/shutdown
368          */
369         if (radeon_device_is_virtual())
370                 radeon_pci_remove(pdev);
371 }
372
373 static int radeon_pmops_suspend(struct device *dev)
374 {
375         struct pci_dev *pdev = to_pci_dev(dev);
376         struct drm_device *drm_dev = pci_get_drvdata(pdev);
377         return radeon_suspend_kms(drm_dev, true, true, false);
378 }
379
380 static int radeon_pmops_resume(struct device *dev)
381 {
382         struct pci_dev *pdev = to_pci_dev(dev);
383         struct drm_device *drm_dev = pci_get_drvdata(pdev);
384
385         /* GPU comes up enabled by the bios on resume */
386         if (radeon_is_px(drm_dev)) {
387                 pm_runtime_disable(dev);
388                 pm_runtime_set_active(dev);
389                 pm_runtime_enable(dev);
390         }
391
392         return radeon_resume_kms(drm_dev, true, true);
393 }
394
395 static int radeon_pmops_freeze(struct device *dev)
396 {
397         struct pci_dev *pdev = to_pci_dev(dev);
398         struct drm_device *drm_dev = pci_get_drvdata(pdev);
399         return radeon_suspend_kms(drm_dev, false, true, true);
400 }
401
402 static int radeon_pmops_thaw(struct device *dev)
403 {
404         struct pci_dev *pdev = to_pci_dev(dev);
405         struct drm_device *drm_dev = pci_get_drvdata(pdev);
406         return radeon_resume_kms(drm_dev, false, true);
407 }
408
409 static int radeon_pmops_runtime_suspend(struct device *dev)
410 {
411         struct pci_dev *pdev = to_pci_dev(dev);
412         struct drm_device *drm_dev = pci_get_drvdata(pdev);
413         int ret;
414
415         if (!radeon_is_px(drm_dev)) {
416                 pm_runtime_forbid(dev);
417                 return -EBUSY;
418         }
419
420         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
421         drm_kms_helper_poll_disable(drm_dev);
422         vga_switcheroo_set_dynamic_switch(pdev, VGA_SWITCHEROO_OFF);
423
424         ret = radeon_suspend_kms(drm_dev, false, false, false);
425         pci_save_state(pdev);
426         pci_disable_device(pdev);
427         pci_ignore_hotplug(pdev);
428         if (radeon_is_atpx_hybrid())
429                 pci_set_power_state(pdev, PCI_D3cold);
430         else if (!radeon_has_atpx_dgpu_power_cntl())
431                 pci_set_power_state(pdev, PCI_D3hot);
432         drm_dev->switch_power_state = DRM_SWITCH_POWER_DYNAMIC_OFF;
433
434         return 0;
435 }
436
437 static int radeon_pmops_runtime_resume(struct device *dev)
438 {
439         struct pci_dev *pdev = to_pci_dev(dev);
440         struct drm_device *drm_dev = pci_get_drvdata(pdev);
441         int ret;
442
443         if (!radeon_is_px(drm_dev))
444                 return -EINVAL;
445
446         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
447
448         if (radeon_is_atpx_hybrid() ||
449             !radeon_has_atpx_dgpu_power_cntl())
450                 pci_set_power_state(pdev, PCI_D0);
451         pci_restore_state(pdev);
452         ret = pci_enable_device(pdev);
453         if (ret)
454                 return ret;
455         pci_set_master(pdev);
456
457         ret = radeon_resume_kms(drm_dev, false, false);
458         drm_kms_helper_poll_enable(drm_dev);
459         vga_switcheroo_set_dynamic_switch(pdev, VGA_SWITCHEROO_ON);
460         drm_dev->switch_power_state = DRM_SWITCH_POWER_ON;
461         return 0;
462 }
463
464 static int radeon_pmops_runtime_idle(struct device *dev)
465 {
466         struct pci_dev *pdev = to_pci_dev(dev);
467         struct drm_device *drm_dev = pci_get_drvdata(pdev);
468         struct drm_crtc *crtc;
469
470         if (!radeon_is_px(drm_dev)) {
471                 pm_runtime_forbid(dev);
472                 return -EBUSY;
473         }
474
475         list_for_each_entry(crtc, &drm_dev->mode_config.crtc_list, head) {
476                 if (crtc->enabled) {
477                         DRM_DEBUG_DRIVER("failing to power off - crtc active\n");
478                         return -EBUSY;
479                 }
480         }
481
482         pm_runtime_mark_last_busy(dev);
483         pm_runtime_autosuspend(dev);
484         /* we don't want the main rpm_idle to call suspend - we want to autosuspend */
485         return 1;
486 }
487
488 long radeon_drm_ioctl(struct file *filp,
489                       unsigned int cmd, unsigned long arg)
490 {
491         struct drm_file *file_priv = filp->private_data;
492         struct drm_device *dev;
493         long ret;
494         dev = file_priv->minor->dev;
495         ret = pm_runtime_get_sync(dev->dev);
496         if (ret < 0)
497                 return ret;
498
499         ret = drm_ioctl(filp, cmd, arg);
500         
501         pm_runtime_mark_last_busy(dev->dev);
502         pm_runtime_put_autosuspend(dev->dev);
503         return ret;
504 }
505
506 static const struct dev_pm_ops radeon_pm_ops = {
507         .suspend = radeon_pmops_suspend,
508         .resume = radeon_pmops_resume,
509         .freeze = radeon_pmops_freeze,
510         .thaw = radeon_pmops_thaw,
511         .poweroff = radeon_pmops_freeze,
512         .restore = radeon_pmops_resume,
513         .runtime_suspend = radeon_pmops_runtime_suspend,
514         .runtime_resume = radeon_pmops_runtime_resume,
515         .runtime_idle = radeon_pmops_runtime_idle,
516 };
517
518 static const struct file_operations radeon_driver_kms_fops = {
519         .owner = THIS_MODULE,
520         .open = drm_open,
521         .release = drm_release,
522         .unlocked_ioctl = radeon_drm_ioctl,
523         .mmap = radeon_mmap,
524         .poll = drm_poll,
525         .read = drm_read,
526 #ifdef CONFIG_COMPAT
527         .compat_ioctl = radeon_kms_compat_ioctl,
528 #endif
529 };
530
531 static struct drm_driver kms_driver = {
532         .driver_features =
533             DRIVER_USE_AGP |
534             DRIVER_HAVE_IRQ | DRIVER_IRQ_SHARED | DRIVER_GEM |
535             DRIVER_PRIME | DRIVER_RENDER,
536         .load = radeon_driver_load_kms,
537         .open = radeon_driver_open_kms,
538         .preclose = radeon_driver_preclose_kms,
539         .postclose = radeon_driver_postclose_kms,
540         .lastclose = radeon_driver_lastclose_kms,
541         .set_busid = drm_pci_set_busid,
542         .unload = radeon_driver_unload_kms,
543         .get_vblank_counter = radeon_get_vblank_counter_kms,
544         .enable_vblank = radeon_enable_vblank_kms,
545         .disable_vblank = radeon_disable_vblank_kms,
546         .get_vblank_timestamp = radeon_get_vblank_timestamp_kms,
547         .get_scanout_position = radeon_get_crtc_scanoutpos,
548         .irq_preinstall = radeon_driver_irq_preinstall_kms,
549         .irq_postinstall = radeon_driver_irq_postinstall_kms,
550         .irq_uninstall = radeon_driver_irq_uninstall_kms,
551         .irq_handler = radeon_driver_irq_handler_kms,
552         .ioctls = radeon_ioctls_kms,
553         .gem_free_object_unlocked = radeon_gem_object_free,
554         .gem_open_object = radeon_gem_object_open,
555         .gem_close_object = radeon_gem_object_close,
556         .dumb_create = radeon_mode_dumb_create,
557         .dumb_map_offset = radeon_mode_dumb_mmap,
558         .dumb_destroy = drm_gem_dumb_destroy,
559         .fops = &radeon_driver_kms_fops,
560
561         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
562         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
563         .gem_prime_export = radeon_gem_prime_export,
564         .gem_prime_import = drm_gem_prime_import,
565         .gem_prime_pin = radeon_gem_prime_pin,
566         .gem_prime_unpin = radeon_gem_prime_unpin,
567         .gem_prime_res_obj = radeon_gem_prime_res_obj,
568         .gem_prime_get_sg_table = radeon_gem_prime_get_sg_table,
569         .gem_prime_import_sg_table = radeon_gem_prime_import_sg_table,
570         .gem_prime_vmap = radeon_gem_prime_vmap,
571         .gem_prime_vunmap = radeon_gem_prime_vunmap,
572
573         .name = DRIVER_NAME,
574         .desc = DRIVER_DESC,
575         .date = DRIVER_DATE,
576         .major = KMS_DRIVER_MAJOR,
577         .minor = KMS_DRIVER_MINOR,
578         .patchlevel = KMS_DRIVER_PATCHLEVEL,
579 };
580
581 static struct drm_driver *driver;
582 static struct pci_driver *pdriver;
583
584 static struct pci_driver radeon_kms_pci_driver = {
585         .name = DRIVER_NAME,
586         .id_table = pciidlist,
587         .probe = radeon_pci_probe,
588         .remove = radeon_pci_remove,
589         .shutdown = radeon_pci_shutdown,
590         .driver.pm = &radeon_pm_ops,
591 };
592
593 static int __init radeon_init(void)
594 {
595         if (vgacon_text_force() && radeon_modeset == -1) {
596                 DRM_INFO("VGACON disable radeon kernel modesetting.\n");
597                 radeon_modeset = 0;
598         }
599         /* set to modesetting by default if not nomodeset */
600         if (radeon_modeset == -1)
601                 radeon_modeset = 1;
602
603         if (radeon_modeset == 1) {
604                 DRM_INFO("radeon kernel modesetting enabled.\n");
605                 driver = &kms_driver;
606                 pdriver = &radeon_kms_pci_driver;
607                 driver->driver_features |= DRIVER_MODESET;
608                 driver->num_ioctls = radeon_max_kms_ioctl;
609                 radeon_register_atpx_handler();
610
611         } else {
612                 DRM_ERROR("No UMS support in radeon module!\n");
613                 return -EINVAL;
614         }
615
616         /* let modprobe override vga console setting */
617         return drm_pci_init(driver, pdriver);
618 }
619
620 static void __exit radeon_exit(void)
621 {
622         radeon_kfd_fini();
623         drm_pci_exit(driver, pdriver);
624         radeon_unregister_atpx_handler();
625 }
626
627 module_init(radeon_init);
628 module_exit(radeon_exit);
629
630 MODULE_AUTHOR(DRIVER_AUTHOR);
631 MODULE_DESCRIPTION(DRIVER_DESC);
632 MODULE_LICENSE("GPL and additional rights");