License cleanup: add SPDX GPL-2.0 license identifier to files with no license
[linux-2.6-block.git] / arch / cris / include / arch-v32 / arch / hwregs / iop / asm / iop_sw_cpu_defs_asm.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 #ifndef __iop_sw_cpu_defs_asm_h
3 #define __iop_sw_cpu_defs_asm_h
4
5 /*
6  * This file is autogenerated from
7  *   file:           ../../inst/io_proc/rtl/guinness/iop_sw_cpu.r
8  *     id:           <not found>
9  *     last modfied: Mon Apr 11 16:10:19 2005
10  *
11  *   by /n/asic/design/tools/rdesc/src/rdes2c -asm --outfile asm/iop_sw_cpu_defs_asm.h ../../inst/io_proc/rtl/guinness/iop_sw_cpu.r
12  *      id: $Id: iop_sw_cpu_defs_asm.h,v 1.5 2005/04/24 18:31:07 starvik Exp $
13  * Any changes here will be lost.
14  *
15  * -*- buffer-read-only: t -*-
16  */
17
18 #ifndef REG_FIELD
19 #define REG_FIELD( scope, reg, field, value ) \
20   REG_FIELD_X_( value, reg_##scope##_##reg##___##field##___lsb )
21 #define REG_FIELD_X_( value, shift ) ((value) << shift)
22 #endif
23
24 #ifndef REG_STATE
25 #define REG_STATE( scope, reg, field, symbolic_value ) \
26   REG_STATE_X_( regk_##scope##_##symbolic_value, reg_##scope##_##reg##___##field##___lsb )
27 #define REG_STATE_X_( k, shift ) (k << shift)
28 #endif
29
30 #ifndef REG_MASK
31 #define REG_MASK( scope, reg, field ) \
32   REG_MASK_X_( reg_##scope##_##reg##___##field##___width, reg_##scope##_##reg##___##field##___lsb )
33 #define REG_MASK_X_( width, lsb ) (((1 << width)-1) << lsb)
34 #endif
35
36 #ifndef REG_LSB
37 #define REG_LSB( scope, reg, field ) reg_##scope##_##reg##___##field##___lsb
38 #endif
39
40 #ifndef REG_BIT
41 #define REG_BIT( scope, reg, field ) reg_##scope##_##reg##___##field##___bit
42 #endif
43
44 #ifndef REG_ADDR
45 #define REG_ADDR( scope, inst, reg ) REG_ADDR_X_(inst, reg_##scope##_##reg##_offset)
46 #define REG_ADDR_X_( inst, offs ) ((inst) + offs)
47 #endif
48
49 #ifndef REG_ADDR_VECT
50 #define REG_ADDR_VECT( scope, inst, reg, index ) \
51          REG_ADDR_VECT_X_(inst, reg_##scope##_##reg##_offset, index, \
52                          STRIDE_##scope##_##reg )
53 #define REG_ADDR_VECT_X_( inst, offs, index, stride ) \
54                           ((inst) + offs + (index) * stride)
55 #endif
56
57 /* Register rw_mc_ctrl, scope iop_sw_cpu, type rw */
58 #define reg_iop_sw_cpu_rw_mc_ctrl___keep_owner___lsb 0
59 #define reg_iop_sw_cpu_rw_mc_ctrl___keep_owner___width 1
60 #define reg_iop_sw_cpu_rw_mc_ctrl___keep_owner___bit 0
61 #define reg_iop_sw_cpu_rw_mc_ctrl___cmd___lsb 1
62 #define reg_iop_sw_cpu_rw_mc_ctrl___cmd___width 2
63 #define reg_iop_sw_cpu_rw_mc_ctrl___size___lsb 3
64 #define reg_iop_sw_cpu_rw_mc_ctrl___size___width 3
65 #define reg_iop_sw_cpu_rw_mc_ctrl___wr_spu0_mem___lsb 6
66 #define reg_iop_sw_cpu_rw_mc_ctrl___wr_spu0_mem___width 1
67 #define reg_iop_sw_cpu_rw_mc_ctrl___wr_spu0_mem___bit 6
68 #define reg_iop_sw_cpu_rw_mc_ctrl___wr_spu1_mem___lsb 7
69 #define reg_iop_sw_cpu_rw_mc_ctrl___wr_spu1_mem___width 1
70 #define reg_iop_sw_cpu_rw_mc_ctrl___wr_spu1_mem___bit 7
71 #define reg_iop_sw_cpu_rw_mc_ctrl_offset 0
72
73 /* Register rw_mc_data, scope iop_sw_cpu, type rw */
74 #define reg_iop_sw_cpu_rw_mc_data___val___lsb 0
75 #define reg_iop_sw_cpu_rw_mc_data___val___width 32
76 #define reg_iop_sw_cpu_rw_mc_data_offset 4
77
78 /* Register rw_mc_addr, scope iop_sw_cpu, type rw */
79 #define reg_iop_sw_cpu_rw_mc_addr_offset 8
80
81 /* Register rs_mc_data, scope iop_sw_cpu, type rs */
82 #define reg_iop_sw_cpu_rs_mc_data_offset 12
83
84 /* Register r_mc_data, scope iop_sw_cpu, type r */
85 #define reg_iop_sw_cpu_r_mc_data_offset 16
86
87 /* Register r_mc_stat, scope iop_sw_cpu, type r */
88 #define reg_iop_sw_cpu_r_mc_stat___busy_cpu___lsb 0
89 #define reg_iop_sw_cpu_r_mc_stat___busy_cpu___width 1
90 #define reg_iop_sw_cpu_r_mc_stat___busy_cpu___bit 0
91 #define reg_iop_sw_cpu_r_mc_stat___busy_mpu___lsb 1
92 #define reg_iop_sw_cpu_r_mc_stat___busy_mpu___width 1
93 #define reg_iop_sw_cpu_r_mc_stat___busy_mpu___bit 1
94 #define reg_iop_sw_cpu_r_mc_stat___busy_spu0___lsb 2
95 #define reg_iop_sw_cpu_r_mc_stat___busy_spu0___width 1
96 #define reg_iop_sw_cpu_r_mc_stat___busy_spu0___bit 2
97 #define reg_iop_sw_cpu_r_mc_stat___busy_spu1___lsb 3
98 #define reg_iop_sw_cpu_r_mc_stat___busy_spu1___width 1
99 #define reg_iop_sw_cpu_r_mc_stat___busy_spu1___bit 3
100 #define reg_iop_sw_cpu_r_mc_stat___owned_by_cpu___lsb 4
101 #define reg_iop_sw_cpu_r_mc_stat___owned_by_cpu___width 1
102 #define reg_iop_sw_cpu_r_mc_stat___owned_by_cpu___bit 4
103 #define reg_iop_sw_cpu_r_mc_stat___owned_by_mpu___lsb 5
104 #define reg_iop_sw_cpu_r_mc_stat___owned_by_mpu___width 1
105 #define reg_iop_sw_cpu_r_mc_stat___owned_by_mpu___bit 5
106 #define reg_iop_sw_cpu_r_mc_stat___owned_by_spu0___lsb 6
107 #define reg_iop_sw_cpu_r_mc_stat___owned_by_spu0___width 1
108 #define reg_iop_sw_cpu_r_mc_stat___owned_by_spu0___bit 6
109 #define reg_iop_sw_cpu_r_mc_stat___owned_by_spu1___lsb 7
110 #define reg_iop_sw_cpu_r_mc_stat___owned_by_spu1___width 1
111 #define reg_iop_sw_cpu_r_mc_stat___owned_by_spu1___bit 7
112 #define reg_iop_sw_cpu_r_mc_stat_offset 20
113
114 /* Register rw_bus0_clr_mask, scope iop_sw_cpu, type rw */
115 #define reg_iop_sw_cpu_rw_bus0_clr_mask___byte0___lsb 0
116 #define reg_iop_sw_cpu_rw_bus0_clr_mask___byte0___width 8
117 #define reg_iop_sw_cpu_rw_bus0_clr_mask___byte1___lsb 8
118 #define reg_iop_sw_cpu_rw_bus0_clr_mask___byte1___width 8
119 #define reg_iop_sw_cpu_rw_bus0_clr_mask___byte2___lsb 16
120 #define reg_iop_sw_cpu_rw_bus0_clr_mask___byte2___width 8
121 #define reg_iop_sw_cpu_rw_bus0_clr_mask___byte3___lsb 24
122 #define reg_iop_sw_cpu_rw_bus0_clr_mask___byte3___width 8
123 #define reg_iop_sw_cpu_rw_bus0_clr_mask_offset 24
124
125 /* Register rw_bus0_set_mask, scope iop_sw_cpu, type rw */
126 #define reg_iop_sw_cpu_rw_bus0_set_mask___byte0___lsb 0
127 #define reg_iop_sw_cpu_rw_bus0_set_mask___byte0___width 8
128 #define reg_iop_sw_cpu_rw_bus0_set_mask___byte1___lsb 8
129 #define reg_iop_sw_cpu_rw_bus0_set_mask___byte1___width 8
130 #define reg_iop_sw_cpu_rw_bus0_set_mask___byte2___lsb 16
131 #define reg_iop_sw_cpu_rw_bus0_set_mask___byte2___width 8
132 #define reg_iop_sw_cpu_rw_bus0_set_mask___byte3___lsb 24
133 #define reg_iop_sw_cpu_rw_bus0_set_mask___byte3___width 8
134 #define reg_iop_sw_cpu_rw_bus0_set_mask_offset 28
135
136 /* Register rw_bus0_oe_clr_mask, scope iop_sw_cpu, type rw */
137 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask___byte0___lsb 0
138 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask___byte0___width 1
139 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask___byte0___bit 0
140 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask___byte1___lsb 1
141 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask___byte1___width 1
142 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask___byte1___bit 1
143 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask___byte2___lsb 2
144 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask___byte2___width 1
145 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask___byte2___bit 2
146 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask___byte3___lsb 3
147 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask___byte3___width 1
148 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask___byte3___bit 3
149 #define reg_iop_sw_cpu_rw_bus0_oe_clr_mask_offset 32
150
151 /* Register rw_bus0_oe_set_mask, scope iop_sw_cpu, type rw */
152 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask___byte0___lsb 0
153 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask___byte0___width 1
154 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask___byte0___bit 0
155 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask___byte1___lsb 1
156 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask___byte1___width 1
157 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask___byte1___bit 1
158 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask___byte2___lsb 2
159 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask___byte2___width 1
160 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask___byte2___bit 2
161 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask___byte3___lsb 3
162 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask___byte3___width 1
163 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask___byte3___bit 3
164 #define reg_iop_sw_cpu_rw_bus0_oe_set_mask_offset 36
165
166 /* Register r_bus0_in, scope iop_sw_cpu, type r */
167 #define reg_iop_sw_cpu_r_bus0_in_offset 40
168
169 /* Register rw_bus1_clr_mask, scope iop_sw_cpu, type rw */
170 #define reg_iop_sw_cpu_rw_bus1_clr_mask___byte0___lsb 0
171 #define reg_iop_sw_cpu_rw_bus1_clr_mask___byte0___width 8
172 #define reg_iop_sw_cpu_rw_bus1_clr_mask___byte1___lsb 8
173 #define reg_iop_sw_cpu_rw_bus1_clr_mask___byte1___width 8
174 #define reg_iop_sw_cpu_rw_bus1_clr_mask___byte2___lsb 16
175 #define reg_iop_sw_cpu_rw_bus1_clr_mask___byte2___width 8
176 #define reg_iop_sw_cpu_rw_bus1_clr_mask___byte3___lsb 24
177 #define reg_iop_sw_cpu_rw_bus1_clr_mask___byte3___width 8
178 #define reg_iop_sw_cpu_rw_bus1_clr_mask_offset 44
179
180 /* Register rw_bus1_set_mask, scope iop_sw_cpu, type rw */
181 #define reg_iop_sw_cpu_rw_bus1_set_mask___byte0___lsb 0
182 #define reg_iop_sw_cpu_rw_bus1_set_mask___byte0___width 8
183 #define reg_iop_sw_cpu_rw_bus1_set_mask___byte1___lsb 8
184 #define reg_iop_sw_cpu_rw_bus1_set_mask___byte1___width 8
185 #define reg_iop_sw_cpu_rw_bus1_set_mask___byte2___lsb 16
186 #define reg_iop_sw_cpu_rw_bus1_set_mask___byte2___width 8
187 #define reg_iop_sw_cpu_rw_bus1_set_mask___byte3___lsb 24
188 #define reg_iop_sw_cpu_rw_bus1_set_mask___byte3___width 8
189 #define reg_iop_sw_cpu_rw_bus1_set_mask_offset 48
190
191 /* Register rw_bus1_oe_clr_mask, scope iop_sw_cpu, type rw */
192 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask___byte0___lsb 0
193 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask___byte0___width 1
194 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask___byte0___bit 0
195 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask___byte1___lsb 1
196 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask___byte1___width 1
197 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask___byte1___bit 1
198 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask___byte2___lsb 2
199 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask___byte2___width 1
200 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask___byte2___bit 2
201 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask___byte3___lsb 3
202 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask___byte3___width 1
203 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask___byte3___bit 3
204 #define reg_iop_sw_cpu_rw_bus1_oe_clr_mask_offset 52
205
206 /* Register rw_bus1_oe_set_mask, scope iop_sw_cpu, type rw */
207 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask___byte0___lsb 0
208 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask___byte0___width 1
209 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask___byte0___bit 0
210 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask___byte1___lsb 1
211 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask___byte1___width 1
212 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask___byte1___bit 1
213 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask___byte2___lsb 2
214 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask___byte2___width 1
215 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask___byte2___bit 2
216 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask___byte3___lsb 3
217 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask___byte3___width 1
218 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask___byte3___bit 3
219 #define reg_iop_sw_cpu_rw_bus1_oe_set_mask_offset 56
220
221 /* Register r_bus1_in, scope iop_sw_cpu, type r */
222 #define reg_iop_sw_cpu_r_bus1_in_offset 60
223
224 /* Register rw_gio_clr_mask, scope iop_sw_cpu, type rw */
225 #define reg_iop_sw_cpu_rw_gio_clr_mask___val___lsb 0
226 #define reg_iop_sw_cpu_rw_gio_clr_mask___val___width 32
227 #define reg_iop_sw_cpu_rw_gio_clr_mask_offset 64
228
229 /* Register rw_gio_set_mask, scope iop_sw_cpu, type rw */
230 #define reg_iop_sw_cpu_rw_gio_set_mask___val___lsb 0
231 #define reg_iop_sw_cpu_rw_gio_set_mask___val___width 32
232 #define reg_iop_sw_cpu_rw_gio_set_mask_offset 68
233
234 /* Register rw_gio_oe_clr_mask, scope iop_sw_cpu, type rw */
235 #define reg_iop_sw_cpu_rw_gio_oe_clr_mask___val___lsb 0
236 #define reg_iop_sw_cpu_rw_gio_oe_clr_mask___val___width 32
237 #define reg_iop_sw_cpu_rw_gio_oe_clr_mask_offset 72
238
239 /* Register rw_gio_oe_set_mask, scope iop_sw_cpu, type rw */
240 #define reg_iop_sw_cpu_rw_gio_oe_set_mask___val___lsb 0
241 #define reg_iop_sw_cpu_rw_gio_oe_set_mask___val___width 32
242 #define reg_iop_sw_cpu_rw_gio_oe_set_mask_offset 76
243
244 /* Register r_gio_in, scope iop_sw_cpu, type r */
245 #define reg_iop_sw_cpu_r_gio_in_offset 80
246
247 /* Register rw_intr0_mask, scope iop_sw_cpu, type rw */
248 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_0___lsb 0
249 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_0___width 1
250 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_0___bit 0
251 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_1___lsb 1
252 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_1___width 1
253 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_1___bit 1
254 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_2___lsb 2
255 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_2___width 1
256 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_2___bit 2
257 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_3___lsb 3
258 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_3___width 1
259 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_3___bit 3
260 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_4___lsb 4
261 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_4___width 1
262 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_4___bit 4
263 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_5___lsb 5
264 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_5___width 1
265 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_5___bit 5
266 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_6___lsb 6
267 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_6___width 1
268 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_6___bit 6
269 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_7___lsb 7
270 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_7___width 1
271 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_7___bit 7
272 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_8___lsb 8
273 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_8___width 1
274 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_8___bit 8
275 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_9___lsb 9
276 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_9___width 1
277 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_9___bit 9
278 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_10___lsb 10
279 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_10___width 1
280 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_10___bit 10
281 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_11___lsb 11
282 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_11___width 1
283 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_11___bit 11
284 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_12___lsb 12
285 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_12___width 1
286 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_12___bit 12
287 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_13___lsb 13
288 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_13___width 1
289 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_13___bit 13
290 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_14___lsb 14
291 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_14___width 1
292 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_14___bit 14
293 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_15___lsb 15
294 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_15___width 1
295 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_15___bit 15
296 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_0___lsb 16
297 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_0___width 1
298 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_0___bit 16
299 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_1___lsb 17
300 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_1___width 1
301 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_1___bit 17
302 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_2___lsb 18
303 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_2___width 1
304 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_2___bit 18
305 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_3___lsb 19
306 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_3___width 1
307 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_3___bit 19
308 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_4___lsb 20
309 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_4___width 1
310 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_4___bit 20
311 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_5___lsb 21
312 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_5___width 1
313 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_5___bit 21
314 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_6___lsb 22
315 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_6___width 1
316 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_6___bit 22
317 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_7___lsb 23
318 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_7___width 1
319 #define reg_iop_sw_cpu_rw_intr0_mask___spu0_7___bit 23
320 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_8___lsb 24
321 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_8___width 1
322 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_8___bit 24
323 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_9___lsb 25
324 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_9___width 1
325 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_9___bit 25
326 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_10___lsb 26
327 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_10___width 1
328 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_10___bit 26
329 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_11___lsb 27
330 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_11___width 1
331 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_11___bit 27
332 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_12___lsb 28
333 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_12___width 1
334 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_12___bit 28
335 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_13___lsb 29
336 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_13___width 1
337 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_13___bit 29
338 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_14___lsb 30
339 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_14___width 1
340 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_14___bit 30
341 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_15___lsb 31
342 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_15___width 1
343 #define reg_iop_sw_cpu_rw_intr0_mask___spu1_15___bit 31
344 #define reg_iop_sw_cpu_rw_intr0_mask_offset 84
345
346 /* Register rw_ack_intr0, scope iop_sw_cpu, type rw */
347 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_0___lsb 0
348 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_0___width 1
349 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_0___bit 0
350 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_1___lsb 1
351 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_1___width 1
352 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_1___bit 1
353 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_2___lsb 2
354 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_2___width 1
355 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_2___bit 2
356 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_3___lsb 3
357 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_3___width 1
358 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_3___bit 3
359 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_4___lsb 4
360 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_4___width 1
361 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_4___bit 4
362 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_5___lsb 5
363 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_5___width 1
364 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_5___bit 5
365 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_6___lsb 6
366 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_6___width 1
367 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_6___bit 6
368 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_7___lsb 7
369 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_7___width 1
370 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_7___bit 7
371 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_8___lsb 8
372 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_8___width 1
373 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_8___bit 8
374 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_9___lsb 9
375 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_9___width 1
376 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_9___bit 9
377 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_10___lsb 10
378 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_10___width 1
379 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_10___bit 10
380 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_11___lsb 11
381 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_11___width 1
382 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_11___bit 11
383 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_12___lsb 12
384 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_12___width 1
385 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_12___bit 12
386 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_13___lsb 13
387 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_13___width 1
388 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_13___bit 13
389 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_14___lsb 14
390 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_14___width 1
391 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_14___bit 14
392 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_15___lsb 15
393 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_15___width 1
394 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_15___bit 15
395 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_0___lsb 16
396 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_0___width 1
397 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_0___bit 16
398 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_1___lsb 17
399 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_1___width 1
400 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_1___bit 17
401 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_2___lsb 18
402 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_2___width 1
403 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_2___bit 18
404 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_3___lsb 19
405 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_3___width 1
406 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_3___bit 19
407 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_4___lsb 20
408 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_4___width 1
409 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_4___bit 20
410 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_5___lsb 21
411 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_5___width 1
412 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_5___bit 21
413 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_6___lsb 22
414 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_6___width 1
415 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_6___bit 22
416 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_7___lsb 23
417 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_7___width 1
418 #define reg_iop_sw_cpu_rw_ack_intr0___spu0_7___bit 23
419 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_8___lsb 24
420 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_8___width 1
421 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_8___bit 24
422 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_9___lsb 25
423 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_9___width 1
424 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_9___bit 25
425 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_10___lsb 26
426 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_10___width 1
427 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_10___bit 26
428 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_11___lsb 27
429 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_11___width 1
430 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_11___bit 27
431 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_12___lsb 28
432 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_12___width 1
433 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_12___bit 28
434 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_13___lsb 29
435 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_13___width 1
436 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_13___bit 29
437 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_14___lsb 30
438 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_14___width 1
439 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_14___bit 30
440 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_15___lsb 31
441 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_15___width 1
442 #define reg_iop_sw_cpu_rw_ack_intr0___spu1_15___bit 31
443 #define reg_iop_sw_cpu_rw_ack_intr0_offset 88
444
445 /* Register r_intr0, scope iop_sw_cpu, type r */
446 #define reg_iop_sw_cpu_r_intr0___mpu_0___lsb 0
447 #define reg_iop_sw_cpu_r_intr0___mpu_0___width 1
448 #define reg_iop_sw_cpu_r_intr0___mpu_0___bit 0
449 #define reg_iop_sw_cpu_r_intr0___mpu_1___lsb 1
450 #define reg_iop_sw_cpu_r_intr0___mpu_1___width 1
451 #define reg_iop_sw_cpu_r_intr0___mpu_1___bit 1
452 #define reg_iop_sw_cpu_r_intr0___mpu_2___lsb 2
453 #define reg_iop_sw_cpu_r_intr0___mpu_2___width 1
454 #define reg_iop_sw_cpu_r_intr0___mpu_2___bit 2
455 #define reg_iop_sw_cpu_r_intr0___mpu_3___lsb 3
456 #define reg_iop_sw_cpu_r_intr0___mpu_3___width 1
457 #define reg_iop_sw_cpu_r_intr0___mpu_3___bit 3
458 #define reg_iop_sw_cpu_r_intr0___mpu_4___lsb 4
459 #define reg_iop_sw_cpu_r_intr0___mpu_4___width 1
460 #define reg_iop_sw_cpu_r_intr0___mpu_4___bit 4
461 #define reg_iop_sw_cpu_r_intr0___mpu_5___lsb 5
462 #define reg_iop_sw_cpu_r_intr0___mpu_5___width 1
463 #define reg_iop_sw_cpu_r_intr0___mpu_5___bit 5
464 #define reg_iop_sw_cpu_r_intr0___mpu_6___lsb 6
465 #define reg_iop_sw_cpu_r_intr0___mpu_6___width 1
466 #define reg_iop_sw_cpu_r_intr0___mpu_6___bit 6
467 #define reg_iop_sw_cpu_r_intr0___mpu_7___lsb 7
468 #define reg_iop_sw_cpu_r_intr0___mpu_7___width 1
469 #define reg_iop_sw_cpu_r_intr0___mpu_7___bit 7
470 #define reg_iop_sw_cpu_r_intr0___mpu_8___lsb 8
471 #define reg_iop_sw_cpu_r_intr0___mpu_8___width 1
472 #define reg_iop_sw_cpu_r_intr0___mpu_8___bit 8
473 #define reg_iop_sw_cpu_r_intr0___mpu_9___lsb 9
474 #define reg_iop_sw_cpu_r_intr0___mpu_9___width 1
475 #define reg_iop_sw_cpu_r_intr0___mpu_9___bit 9
476 #define reg_iop_sw_cpu_r_intr0___mpu_10___lsb 10
477 #define reg_iop_sw_cpu_r_intr0___mpu_10___width 1
478 #define reg_iop_sw_cpu_r_intr0___mpu_10___bit 10
479 #define reg_iop_sw_cpu_r_intr0___mpu_11___lsb 11
480 #define reg_iop_sw_cpu_r_intr0___mpu_11___width 1
481 #define reg_iop_sw_cpu_r_intr0___mpu_11___bit 11
482 #define reg_iop_sw_cpu_r_intr0___mpu_12___lsb 12
483 #define reg_iop_sw_cpu_r_intr0___mpu_12___width 1
484 #define reg_iop_sw_cpu_r_intr0___mpu_12___bit 12
485 #define reg_iop_sw_cpu_r_intr0___mpu_13___lsb 13
486 #define reg_iop_sw_cpu_r_intr0___mpu_13___width 1
487 #define reg_iop_sw_cpu_r_intr0___mpu_13___bit 13
488 #define reg_iop_sw_cpu_r_intr0___mpu_14___lsb 14
489 #define reg_iop_sw_cpu_r_intr0___mpu_14___width 1
490 #define reg_iop_sw_cpu_r_intr0___mpu_14___bit 14
491 #define reg_iop_sw_cpu_r_intr0___mpu_15___lsb 15
492 #define reg_iop_sw_cpu_r_intr0___mpu_15___width 1
493 #define reg_iop_sw_cpu_r_intr0___mpu_15___bit 15
494 #define reg_iop_sw_cpu_r_intr0___spu0_0___lsb 16
495 #define reg_iop_sw_cpu_r_intr0___spu0_0___width 1
496 #define reg_iop_sw_cpu_r_intr0___spu0_0___bit 16
497 #define reg_iop_sw_cpu_r_intr0___spu0_1___lsb 17
498 #define reg_iop_sw_cpu_r_intr0___spu0_1___width 1
499 #define reg_iop_sw_cpu_r_intr0___spu0_1___bit 17
500 #define reg_iop_sw_cpu_r_intr0___spu0_2___lsb 18
501 #define reg_iop_sw_cpu_r_intr0___spu0_2___width 1
502 #define reg_iop_sw_cpu_r_intr0___spu0_2___bit 18
503 #define reg_iop_sw_cpu_r_intr0___spu0_3___lsb 19
504 #define reg_iop_sw_cpu_r_intr0___spu0_3___width 1
505 #define reg_iop_sw_cpu_r_intr0___spu0_3___bit 19
506 #define reg_iop_sw_cpu_r_intr0___spu0_4___lsb 20
507 #define reg_iop_sw_cpu_r_intr0___spu0_4___width 1
508 #define reg_iop_sw_cpu_r_intr0___spu0_4___bit 20
509 #define reg_iop_sw_cpu_r_intr0___spu0_5___lsb 21
510 #define reg_iop_sw_cpu_r_intr0___spu0_5___width 1
511 #define reg_iop_sw_cpu_r_intr0___spu0_5___bit 21
512 #define reg_iop_sw_cpu_r_intr0___spu0_6___lsb 22
513 #define reg_iop_sw_cpu_r_intr0___spu0_6___width 1
514 #define reg_iop_sw_cpu_r_intr0___spu0_6___bit 22
515 #define reg_iop_sw_cpu_r_intr0___spu0_7___lsb 23
516 #define reg_iop_sw_cpu_r_intr0___spu0_7___width 1
517 #define reg_iop_sw_cpu_r_intr0___spu0_7___bit 23
518 #define reg_iop_sw_cpu_r_intr0___spu1_8___lsb 24
519 #define reg_iop_sw_cpu_r_intr0___spu1_8___width 1
520 #define reg_iop_sw_cpu_r_intr0___spu1_8___bit 24
521 #define reg_iop_sw_cpu_r_intr0___spu1_9___lsb 25
522 #define reg_iop_sw_cpu_r_intr0___spu1_9___width 1
523 #define reg_iop_sw_cpu_r_intr0___spu1_9___bit 25
524 #define reg_iop_sw_cpu_r_intr0___spu1_10___lsb 26
525 #define reg_iop_sw_cpu_r_intr0___spu1_10___width 1
526 #define reg_iop_sw_cpu_r_intr0___spu1_10___bit 26
527 #define reg_iop_sw_cpu_r_intr0___spu1_11___lsb 27
528 #define reg_iop_sw_cpu_r_intr0___spu1_11___width 1
529 #define reg_iop_sw_cpu_r_intr0___spu1_11___bit 27
530 #define reg_iop_sw_cpu_r_intr0___spu1_12___lsb 28
531 #define reg_iop_sw_cpu_r_intr0___spu1_12___width 1
532 #define reg_iop_sw_cpu_r_intr0___spu1_12___bit 28
533 #define reg_iop_sw_cpu_r_intr0___spu1_13___lsb 29
534 #define reg_iop_sw_cpu_r_intr0___spu1_13___width 1
535 #define reg_iop_sw_cpu_r_intr0___spu1_13___bit 29
536 #define reg_iop_sw_cpu_r_intr0___spu1_14___lsb 30
537 #define reg_iop_sw_cpu_r_intr0___spu1_14___width 1
538 #define reg_iop_sw_cpu_r_intr0___spu1_14___bit 30
539 #define reg_iop_sw_cpu_r_intr0___spu1_15___lsb 31
540 #define reg_iop_sw_cpu_r_intr0___spu1_15___width 1
541 #define reg_iop_sw_cpu_r_intr0___spu1_15___bit 31
542 #define reg_iop_sw_cpu_r_intr0_offset 92
543
544 /* Register r_masked_intr0, scope iop_sw_cpu, type r */
545 #define reg_iop_sw_cpu_r_masked_intr0___mpu_0___lsb 0
546 #define reg_iop_sw_cpu_r_masked_intr0___mpu_0___width 1
547 #define reg_iop_sw_cpu_r_masked_intr0___mpu_0___bit 0
548 #define reg_iop_sw_cpu_r_masked_intr0___mpu_1___lsb 1
549 #define reg_iop_sw_cpu_r_masked_intr0___mpu_1___width 1
550 #define reg_iop_sw_cpu_r_masked_intr0___mpu_1___bit 1
551 #define reg_iop_sw_cpu_r_masked_intr0___mpu_2___lsb 2
552 #define reg_iop_sw_cpu_r_masked_intr0___mpu_2___width 1
553 #define reg_iop_sw_cpu_r_masked_intr0___mpu_2___bit 2
554 #define reg_iop_sw_cpu_r_masked_intr0___mpu_3___lsb 3
555 #define reg_iop_sw_cpu_r_masked_intr0___mpu_3___width 1
556 #define reg_iop_sw_cpu_r_masked_intr0___mpu_3___bit 3
557 #define reg_iop_sw_cpu_r_masked_intr0___mpu_4___lsb 4
558 #define reg_iop_sw_cpu_r_masked_intr0___mpu_4___width 1
559 #define reg_iop_sw_cpu_r_masked_intr0___mpu_4___bit 4
560 #define reg_iop_sw_cpu_r_masked_intr0___mpu_5___lsb 5
561 #define reg_iop_sw_cpu_r_masked_intr0___mpu_5___width 1
562 #define reg_iop_sw_cpu_r_masked_intr0___mpu_5___bit 5
563 #define reg_iop_sw_cpu_r_masked_intr0___mpu_6___lsb 6
564 #define reg_iop_sw_cpu_r_masked_intr0___mpu_6___width 1
565 #define reg_iop_sw_cpu_r_masked_intr0___mpu_6___bit 6
566 #define reg_iop_sw_cpu_r_masked_intr0___mpu_7___lsb 7
567 #define reg_iop_sw_cpu_r_masked_intr0___mpu_7___width 1
568 #define reg_iop_sw_cpu_r_masked_intr0___mpu_7___bit 7
569 #define reg_iop_sw_cpu_r_masked_intr0___mpu_8___lsb 8
570 #define reg_iop_sw_cpu_r_masked_intr0___mpu_8___width 1
571 #define reg_iop_sw_cpu_r_masked_intr0___mpu_8___bit 8
572 #define reg_iop_sw_cpu_r_masked_intr0___mpu_9___lsb 9
573 #define reg_iop_sw_cpu_r_masked_intr0___mpu_9___width 1
574 #define reg_iop_sw_cpu_r_masked_intr0___mpu_9___bit 9
575 #define reg_iop_sw_cpu_r_masked_intr0___mpu_10___lsb 10
576 #define reg_iop_sw_cpu_r_masked_intr0___mpu_10___width 1
577 #define reg_iop_sw_cpu_r_masked_intr0___mpu_10___bit 10
578 #define reg_iop_sw_cpu_r_masked_intr0___mpu_11___lsb 11
579 #define reg_iop_sw_cpu_r_masked_intr0___mpu_11___width 1
580 #define reg_iop_sw_cpu_r_masked_intr0___mpu_11___bit 11
581 #define reg_iop_sw_cpu_r_masked_intr0___mpu_12___lsb 12
582 #define reg_iop_sw_cpu_r_masked_intr0___mpu_12___width 1
583 #define reg_iop_sw_cpu_r_masked_intr0___mpu_12___bit 12
584 #define reg_iop_sw_cpu_r_masked_intr0___mpu_13___lsb 13
585 #define reg_iop_sw_cpu_r_masked_intr0___mpu_13___width 1
586 #define reg_iop_sw_cpu_r_masked_intr0___mpu_13___bit 13
587 #define reg_iop_sw_cpu_r_masked_intr0___mpu_14___lsb 14
588 #define reg_iop_sw_cpu_r_masked_intr0___mpu_14___width 1
589 #define reg_iop_sw_cpu_r_masked_intr0___mpu_14___bit 14
590 #define reg_iop_sw_cpu_r_masked_intr0___mpu_15___lsb 15
591 #define reg_iop_sw_cpu_r_masked_intr0___mpu_15___width 1
592 #define reg_iop_sw_cpu_r_masked_intr0___mpu_15___bit 15
593 #define reg_iop_sw_cpu_r_masked_intr0___spu0_0___lsb 16
594 #define reg_iop_sw_cpu_r_masked_intr0___spu0_0___width 1
595 #define reg_iop_sw_cpu_r_masked_intr0___spu0_0___bit 16
596 #define reg_iop_sw_cpu_r_masked_intr0___spu0_1___lsb 17
597 #define reg_iop_sw_cpu_r_masked_intr0___spu0_1___width 1
598 #define reg_iop_sw_cpu_r_masked_intr0___spu0_1___bit 17
599 #define reg_iop_sw_cpu_r_masked_intr0___spu0_2___lsb 18
600 #define reg_iop_sw_cpu_r_masked_intr0___spu0_2___width 1
601 #define reg_iop_sw_cpu_r_masked_intr0___spu0_2___bit 18
602 #define reg_iop_sw_cpu_r_masked_intr0___spu0_3___lsb 19
603 #define reg_iop_sw_cpu_r_masked_intr0___spu0_3___width 1
604 #define reg_iop_sw_cpu_r_masked_intr0___spu0_3___bit 19
605 #define reg_iop_sw_cpu_r_masked_intr0___spu0_4___lsb 20
606 #define reg_iop_sw_cpu_r_masked_intr0___spu0_4___width 1
607 #define reg_iop_sw_cpu_r_masked_intr0___spu0_4___bit 20
608 #define reg_iop_sw_cpu_r_masked_intr0___spu0_5___lsb 21
609 #define reg_iop_sw_cpu_r_masked_intr0___spu0_5___width 1
610 #define reg_iop_sw_cpu_r_masked_intr0___spu0_5___bit 21
611 #define reg_iop_sw_cpu_r_masked_intr0___spu0_6___lsb 22
612 #define reg_iop_sw_cpu_r_masked_intr0___spu0_6___width 1
613 #define reg_iop_sw_cpu_r_masked_intr0___spu0_6___bit 22
614 #define reg_iop_sw_cpu_r_masked_intr0___spu0_7___lsb 23
615 #define reg_iop_sw_cpu_r_masked_intr0___spu0_7___width 1
616 #define reg_iop_sw_cpu_r_masked_intr0___spu0_7___bit 23
617 #define reg_iop_sw_cpu_r_masked_intr0___spu1_8___lsb 24
618 #define reg_iop_sw_cpu_r_masked_intr0___spu1_8___width 1
619 #define reg_iop_sw_cpu_r_masked_intr0___spu1_8___bit 24
620 #define reg_iop_sw_cpu_r_masked_intr0___spu1_9___lsb 25
621 #define reg_iop_sw_cpu_r_masked_intr0___spu1_9___width 1
622 #define reg_iop_sw_cpu_r_masked_intr0___spu1_9___bit 25
623 #define reg_iop_sw_cpu_r_masked_intr0___spu1_10___lsb 26
624 #define reg_iop_sw_cpu_r_masked_intr0___spu1_10___width 1
625 #define reg_iop_sw_cpu_r_masked_intr0___spu1_10___bit 26
626 #define reg_iop_sw_cpu_r_masked_intr0___spu1_11___lsb 27
627 #define reg_iop_sw_cpu_r_masked_intr0___spu1_11___width 1
628 #define reg_iop_sw_cpu_r_masked_intr0___spu1_11___bit 27
629 #define reg_iop_sw_cpu_r_masked_intr0___spu1_12___lsb 28
630 #define reg_iop_sw_cpu_r_masked_intr0___spu1_12___width 1
631 #define reg_iop_sw_cpu_r_masked_intr0___spu1_12___bit 28
632 #define reg_iop_sw_cpu_r_masked_intr0___spu1_13___lsb 29
633 #define reg_iop_sw_cpu_r_masked_intr0___spu1_13___width 1
634 #define reg_iop_sw_cpu_r_masked_intr0___spu1_13___bit 29
635 #define reg_iop_sw_cpu_r_masked_intr0___spu1_14___lsb 30
636 #define reg_iop_sw_cpu_r_masked_intr0___spu1_14___width 1
637 #define reg_iop_sw_cpu_r_masked_intr0___spu1_14___bit 30
638 #define reg_iop_sw_cpu_r_masked_intr0___spu1_15___lsb 31
639 #define reg_iop_sw_cpu_r_masked_intr0___spu1_15___width 1
640 #define reg_iop_sw_cpu_r_masked_intr0___spu1_15___bit 31
641 #define reg_iop_sw_cpu_r_masked_intr0_offset 96
642
643 /* Register rw_intr1_mask, scope iop_sw_cpu, type rw */
644 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_16___lsb 0
645 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_16___width 1
646 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_16___bit 0
647 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_17___lsb 1
648 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_17___width 1
649 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_17___bit 1
650 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_18___lsb 2
651 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_18___width 1
652 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_18___bit 2
653 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_19___lsb 3
654 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_19___width 1
655 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_19___bit 3
656 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_20___lsb 4
657 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_20___width 1
658 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_20___bit 4
659 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_21___lsb 5
660 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_21___width 1
661 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_21___bit 5
662 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_22___lsb 6
663 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_22___width 1
664 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_22___bit 6
665 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_23___lsb 7
666 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_23___width 1
667 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_23___bit 7
668 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_24___lsb 8
669 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_24___width 1
670 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_24___bit 8
671 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_25___lsb 9
672 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_25___width 1
673 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_25___bit 9
674 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_26___lsb 10
675 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_26___width 1
676 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_26___bit 10
677 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_27___lsb 11
678 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_27___width 1
679 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_27___bit 11
680 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_28___lsb 12
681 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_28___width 1
682 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_28___bit 12
683 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_29___lsb 13
684 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_29___width 1
685 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_29___bit 13
686 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_30___lsb 14
687 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_30___width 1
688 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_30___bit 14
689 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_31___lsb 15
690 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_31___width 1
691 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_31___bit 15
692 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_8___lsb 16
693 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_8___width 1
694 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_8___bit 16
695 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_9___lsb 17
696 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_9___width 1
697 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_9___bit 17
698 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_10___lsb 18
699 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_10___width 1
700 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_10___bit 18
701 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_11___lsb 19
702 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_11___width 1
703 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_11___bit 19
704 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_12___lsb 20
705 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_12___width 1
706 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_12___bit 20
707 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_13___lsb 21
708 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_13___width 1
709 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_13___bit 21
710 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_14___lsb 22
711 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_14___width 1
712 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_14___bit 22
713 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_15___lsb 23
714 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_15___width 1
715 #define reg_iop_sw_cpu_rw_intr1_mask___spu0_15___bit 23
716 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_0___lsb 24
717 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_0___width 1
718 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_0___bit 24
719 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_1___lsb 25
720 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_1___width 1
721 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_1___bit 25
722 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_2___lsb 26
723 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_2___width 1
724 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_2___bit 26
725 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_3___lsb 27
726 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_3___width 1
727 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_3___bit 27
728 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_4___lsb 28
729 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_4___width 1
730 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_4___bit 28
731 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_5___lsb 29
732 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_5___width 1
733 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_5___bit 29
734 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_6___lsb 30
735 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_6___width 1
736 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_6___bit 30
737 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_7___lsb 31
738 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_7___width 1
739 #define reg_iop_sw_cpu_rw_intr1_mask___spu1_7___bit 31
740 #define reg_iop_sw_cpu_rw_intr1_mask_offset 100
741
742 /* Register rw_ack_intr1, scope iop_sw_cpu, type rw */
743 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_16___lsb 0
744 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_16___width 1
745 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_16___bit 0
746 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_17___lsb 1
747 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_17___width 1
748 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_17___bit 1
749 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_18___lsb 2
750 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_18___width 1
751 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_18___bit 2
752 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_19___lsb 3
753 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_19___width 1
754 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_19___bit 3
755 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_20___lsb 4
756 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_20___width 1
757 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_20___bit 4
758 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_21___lsb 5
759 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_21___width 1
760 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_21___bit 5
761 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_22___lsb 6
762 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_22___width 1
763 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_22___bit 6
764 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_23___lsb 7
765 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_23___width 1
766 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_23___bit 7
767 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_24___lsb 8
768 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_24___width 1
769 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_24___bit 8
770 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_25___lsb 9
771 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_25___width 1
772 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_25___bit 9
773 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_26___lsb 10
774 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_26___width 1
775 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_26___bit 10
776 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_27___lsb 11
777 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_27___width 1
778 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_27___bit 11
779 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_28___lsb 12
780 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_28___width 1
781 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_28___bit 12
782 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_29___lsb 13
783 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_29___width 1
784 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_29___bit 13
785 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_30___lsb 14
786 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_30___width 1
787 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_30___bit 14
788 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_31___lsb 15
789 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_31___width 1
790 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_31___bit 15
791 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_8___lsb 16
792 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_8___width 1
793 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_8___bit 16
794 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_9___lsb 17
795 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_9___width 1
796 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_9___bit 17
797 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_10___lsb 18
798 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_10___width 1
799 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_10___bit 18
800 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_11___lsb 19
801 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_11___width 1
802 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_11___bit 19
803 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_12___lsb 20
804 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_12___width 1
805 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_12___bit 20
806 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_13___lsb 21
807 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_13___width 1
808 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_13___bit 21
809 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_14___lsb 22
810 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_14___width 1
811 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_14___bit 22
812 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_15___lsb 23
813 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_15___width 1
814 #define reg_iop_sw_cpu_rw_ack_intr1___spu0_15___bit 23
815 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_0___lsb 24
816 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_0___width 1
817 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_0___bit 24
818 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_1___lsb 25
819 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_1___width 1
820 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_1___bit 25
821 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_2___lsb 26
822 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_2___width 1
823 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_2___bit 26
824 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_3___lsb 27
825 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_3___width 1
826 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_3___bit 27
827 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_4___lsb 28
828 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_4___width 1
829 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_4___bit 28
830 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_5___lsb 29
831 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_5___width 1
832 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_5___bit 29
833 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_6___lsb 30
834 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_6___width 1
835 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_6___bit 30
836 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_7___lsb 31
837 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_7___width 1
838 #define reg_iop_sw_cpu_rw_ack_intr1___spu1_7___bit 31
839 #define reg_iop_sw_cpu_rw_ack_intr1_offset 104
840
841 /* Register r_intr1, scope iop_sw_cpu, type r */
842 #define reg_iop_sw_cpu_r_intr1___mpu_16___lsb 0
843 #define reg_iop_sw_cpu_r_intr1___mpu_16___width 1
844 #define reg_iop_sw_cpu_r_intr1___mpu_16___bit 0
845 #define reg_iop_sw_cpu_r_intr1___mpu_17___lsb 1
846 #define reg_iop_sw_cpu_r_intr1___mpu_17___width 1
847 #define reg_iop_sw_cpu_r_intr1___mpu_17___bit 1
848 #define reg_iop_sw_cpu_r_intr1___mpu_18___lsb 2
849 #define reg_iop_sw_cpu_r_intr1___mpu_18___width 1
850 #define reg_iop_sw_cpu_r_intr1___mpu_18___bit 2
851 #define reg_iop_sw_cpu_r_intr1___mpu_19___lsb 3
852 #define reg_iop_sw_cpu_r_intr1___mpu_19___width 1
853 #define reg_iop_sw_cpu_r_intr1___mpu_19___bit 3
854 #define reg_iop_sw_cpu_r_intr1___mpu_20___lsb 4
855 #define reg_iop_sw_cpu_r_intr1___mpu_20___width 1
856 #define reg_iop_sw_cpu_r_intr1___mpu_20___bit 4
857 #define reg_iop_sw_cpu_r_intr1___mpu_21___lsb 5
858 #define reg_iop_sw_cpu_r_intr1___mpu_21___width 1
859 #define reg_iop_sw_cpu_r_intr1___mpu_21___bit 5
860 #define reg_iop_sw_cpu_r_intr1___mpu_22___lsb 6
861 #define reg_iop_sw_cpu_r_intr1___mpu_22___width 1
862 #define reg_iop_sw_cpu_r_intr1___mpu_22___bit 6
863 #define reg_iop_sw_cpu_r_intr1___mpu_23___lsb 7
864 #define reg_iop_sw_cpu_r_intr1___mpu_23___width 1
865 #define reg_iop_sw_cpu_r_intr1___mpu_23___bit 7
866 #define reg_iop_sw_cpu_r_intr1___mpu_24___lsb 8
867 #define reg_iop_sw_cpu_r_intr1___mpu_24___width 1
868 #define reg_iop_sw_cpu_r_intr1___mpu_24___bit 8
869 #define reg_iop_sw_cpu_r_intr1___mpu_25___lsb 9
870 #define reg_iop_sw_cpu_r_intr1___mpu_25___width 1
871 #define reg_iop_sw_cpu_r_intr1___mpu_25___bit 9
872 #define reg_iop_sw_cpu_r_intr1___mpu_26___lsb 10
873 #define reg_iop_sw_cpu_r_intr1___mpu_26___width 1
874 #define reg_iop_sw_cpu_r_intr1___mpu_26___bit 10
875 #define reg_iop_sw_cpu_r_intr1___mpu_27___lsb 11
876 #define reg_iop_sw_cpu_r_intr1___mpu_27___width 1
877 #define reg_iop_sw_cpu_r_intr1___mpu_27___bit 11
878 #define reg_iop_sw_cpu_r_intr1___mpu_28___lsb 12
879 #define reg_iop_sw_cpu_r_intr1___mpu_28___width 1
880 #define reg_iop_sw_cpu_r_intr1___mpu_28___bit 12
881 #define reg_iop_sw_cpu_r_intr1___mpu_29___lsb 13
882 #define reg_iop_sw_cpu_r_intr1___mpu_29___width 1
883 #define reg_iop_sw_cpu_r_intr1___mpu_29___bit 13
884 #define reg_iop_sw_cpu_r_intr1___mpu_30___lsb 14
885 #define reg_iop_sw_cpu_r_intr1___mpu_30___width 1
886 #define reg_iop_sw_cpu_r_intr1___mpu_30___bit 14
887 #define reg_iop_sw_cpu_r_intr1___mpu_31___lsb 15
888 #define reg_iop_sw_cpu_r_intr1___mpu_31___width 1
889 #define reg_iop_sw_cpu_r_intr1___mpu_31___bit 15
890 #define reg_iop_sw_cpu_r_intr1___spu0_8___lsb 16
891 #define reg_iop_sw_cpu_r_intr1___spu0_8___width 1
892 #define reg_iop_sw_cpu_r_intr1___spu0_8___bit 16
893 #define reg_iop_sw_cpu_r_intr1___spu0_9___lsb 17
894 #define reg_iop_sw_cpu_r_intr1___spu0_9___width 1
895 #define reg_iop_sw_cpu_r_intr1___spu0_9___bit 17
896 #define reg_iop_sw_cpu_r_intr1___spu0_10___lsb 18
897 #define reg_iop_sw_cpu_r_intr1___spu0_10___width 1
898 #define reg_iop_sw_cpu_r_intr1___spu0_10___bit 18
899 #define reg_iop_sw_cpu_r_intr1___spu0_11___lsb 19
900 #define reg_iop_sw_cpu_r_intr1___spu0_11___width 1
901 #define reg_iop_sw_cpu_r_intr1___spu0_11___bit 19
902 #define reg_iop_sw_cpu_r_intr1___spu0_12___lsb 20
903 #define reg_iop_sw_cpu_r_intr1___spu0_12___width 1
904 #define reg_iop_sw_cpu_r_intr1___spu0_12___bit 20
905 #define reg_iop_sw_cpu_r_intr1___spu0_13___lsb 21
906 #define reg_iop_sw_cpu_r_intr1___spu0_13___width 1
907 #define reg_iop_sw_cpu_r_intr1___spu0_13___bit 21
908 #define reg_iop_sw_cpu_r_intr1___spu0_14___lsb 22
909 #define reg_iop_sw_cpu_r_intr1___spu0_14___width 1
910 #define reg_iop_sw_cpu_r_intr1___spu0_14___bit 22
911 #define reg_iop_sw_cpu_r_intr1___spu0_15___lsb 23
912 #define reg_iop_sw_cpu_r_intr1___spu0_15___width 1
913 #define reg_iop_sw_cpu_r_intr1___spu0_15___bit 23
914 #define reg_iop_sw_cpu_r_intr1___spu1_0___lsb 24
915 #define reg_iop_sw_cpu_r_intr1___spu1_0___width 1
916 #define reg_iop_sw_cpu_r_intr1___spu1_0___bit 24
917 #define reg_iop_sw_cpu_r_intr1___spu1_1___lsb 25
918 #define reg_iop_sw_cpu_r_intr1___spu1_1___width 1
919 #define reg_iop_sw_cpu_r_intr1___spu1_1___bit 25
920 #define reg_iop_sw_cpu_r_intr1___spu1_2___lsb 26
921 #define reg_iop_sw_cpu_r_intr1___spu1_2___width 1
922 #define reg_iop_sw_cpu_r_intr1___spu1_2___bit 26
923 #define reg_iop_sw_cpu_r_intr1___spu1_3___lsb 27
924 #define reg_iop_sw_cpu_r_intr1___spu1_3___width 1
925 #define reg_iop_sw_cpu_r_intr1___spu1_3___bit 27
926 #define reg_iop_sw_cpu_r_intr1___spu1_4___lsb 28
927 #define reg_iop_sw_cpu_r_intr1___spu1_4___width 1
928 #define reg_iop_sw_cpu_r_intr1___spu1_4___bit 28
929 #define reg_iop_sw_cpu_r_intr1___spu1_5___lsb 29
930 #define reg_iop_sw_cpu_r_intr1___spu1_5___width 1
931 #define reg_iop_sw_cpu_r_intr1___spu1_5___bit 29
932 #define reg_iop_sw_cpu_r_intr1___spu1_6___lsb 30
933 #define reg_iop_sw_cpu_r_intr1___spu1_6___width 1
934 #define reg_iop_sw_cpu_r_intr1___spu1_6___bit 30
935 #define reg_iop_sw_cpu_r_intr1___spu1_7___lsb 31
936 #define reg_iop_sw_cpu_r_intr1___spu1_7___width 1
937 #define reg_iop_sw_cpu_r_intr1___spu1_7___bit 31
938 #define reg_iop_sw_cpu_r_intr1_offset 108
939
940 /* Register r_masked_intr1, scope iop_sw_cpu, type r */
941 #define reg_iop_sw_cpu_r_masked_intr1___mpu_16___lsb 0
942 #define reg_iop_sw_cpu_r_masked_intr1___mpu_16___width 1
943 #define reg_iop_sw_cpu_r_masked_intr1___mpu_16___bit 0
944 #define reg_iop_sw_cpu_r_masked_intr1___mpu_17___lsb 1
945 #define reg_iop_sw_cpu_r_masked_intr1___mpu_17___width 1
946 #define reg_iop_sw_cpu_r_masked_intr1___mpu_17___bit 1
947 #define reg_iop_sw_cpu_r_masked_intr1___mpu_18___lsb 2
948 #define reg_iop_sw_cpu_r_masked_intr1___mpu_18___width 1
949 #define reg_iop_sw_cpu_r_masked_intr1___mpu_18___bit 2
950 #define reg_iop_sw_cpu_r_masked_intr1___mpu_19___lsb 3
951 #define reg_iop_sw_cpu_r_masked_intr1___mpu_19___width 1
952 #define reg_iop_sw_cpu_r_masked_intr1___mpu_19___bit 3
953 #define reg_iop_sw_cpu_r_masked_intr1___mpu_20___lsb 4
954 #define reg_iop_sw_cpu_r_masked_intr1___mpu_20___width 1
955 #define reg_iop_sw_cpu_r_masked_intr1___mpu_20___bit 4
956 #define reg_iop_sw_cpu_r_masked_intr1___mpu_21___lsb 5
957 #define reg_iop_sw_cpu_r_masked_intr1___mpu_21___width 1
958 #define reg_iop_sw_cpu_r_masked_intr1___mpu_21___bit 5
959 #define reg_iop_sw_cpu_r_masked_intr1___mpu_22___lsb 6
960 #define reg_iop_sw_cpu_r_masked_intr1___mpu_22___width 1
961 #define reg_iop_sw_cpu_r_masked_intr1___mpu_22___bit 6
962 #define reg_iop_sw_cpu_r_masked_intr1___mpu_23___lsb 7
963 #define reg_iop_sw_cpu_r_masked_intr1___mpu_23___width 1
964 #define reg_iop_sw_cpu_r_masked_intr1___mpu_23___bit 7
965 #define reg_iop_sw_cpu_r_masked_intr1___mpu_24___lsb 8
966 #define reg_iop_sw_cpu_r_masked_intr1___mpu_24___width 1
967 #define reg_iop_sw_cpu_r_masked_intr1___mpu_24___bit 8
968 #define reg_iop_sw_cpu_r_masked_intr1___mpu_25___lsb 9
969 #define reg_iop_sw_cpu_r_masked_intr1___mpu_25___width 1
970 #define reg_iop_sw_cpu_r_masked_intr1___mpu_25___bit 9
971 #define reg_iop_sw_cpu_r_masked_intr1___mpu_26___lsb 10
972 #define reg_iop_sw_cpu_r_masked_intr1___mpu_26___width 1
973 #define reg_iop_sw_cpu_r_masked_intr1___mpu_26___bit 10
974 #define reg_iop_sw_cpu_r_masked_intr1___mpu_27___lsb 11
975 #define reg_iop_sw_cpu_r_masked_intr1___mpu_27___width 1
976 #define reg_iop_sw_cpu_r_masked_intr1___mpu_27___bit 11
977 #define reg_iop_sw_cpu_r_masked_intr1___mpu_28___lsb 12
978 #define reg_iop_sw_cpu_r_masked_intr1___mpu_28___width 1
979 #define reg_iop_sw_cpu_r_masked_intr1___mpu_28___bit 12
980 #define reg_iop_sw_cpu_r_masked_intr1___mpu_29___lsb 13
981 #define reg_iop_sw_cpu_r_masked_intr1___mpu_29___width 1
982 #define reg_iop_sw_cpu_r_masked_intr1___mpu_29___bit 13
983 #define reg_iop_sw_cpu_r_masked_intr1___mpu_30___lsb 14
984 #define reg_iop_sw_cpu_r_masked_intr1___mpu_30___width 1
985 #define reg_iop_sw_cpu_r_masked_intr1___mpu_30___bit 14
986 #define reg_iop_sw_cpu_r_masked_intr1___mpu_31___lsb 15
987 #define reg_iop_sw_cpu_r_masked_intr1___mpu_31___width 1
988 #define reg_iop_sw_cpu_r_masked_intr1___mpu_31___bit 15
989 #define reg_iop_sw_cpu_r_masked_intr1___spu0_8___lsb 16
990 #define reg_iop_sw_cpu_r_masked_intr1___spu0_8___width 1
991 #define reg_iop_sw_cpu_r_masked_intr1___spu0_8___bit 16
992 #define reg_iop_sw_cpu_r_masked_intr1___spu0_9___lsb 17
993 #define reg_iop_sw_cpu_r_masked_intr1___spu0_9___width 1
994 #define reg_iop_sw_cpu_r_masked_intr1___spu0_9___bit 17
995 #define reg_iop_sw_cpu_r_masked_intr1___spu0_10___lsb 18
996 #define reg_iop_sw_cpu_r_masked_intr1___spu0_10___width 1
997 #define reg_iop_sw_cpu_r_masked_intr1___spu0_10___bit 18
998 #define reg_iop_sw_cpu_r_masked_intr1___spu0_11___lsb 19
999 #define reg_iop_sw_cpu_r_masked_intr1___spu0_11___width 1
1000 #define reg_iop_sw_cpu_r_masked_intr1___spu0_11___bit 19
1001 #define reg_iop_sw_cpu_r_masked_intr1___spu0_12___lsb 20
1002 #define reg_iop_sw_cpu_r_masked_intr1___spu0_12___width 1
1003 #define reg_iop_sw_cpu_r_masked_intr1___spu0_12___bit 20
1004 #define reg_iop_sw_cpu_r_masked_intr1___spu0_13___lsb 21
1005 #define reg_iop_sw_cpu_r_masked_intr1___spu0_13___width 1
1006 #define reg_iop_sw_cpu_r_masked_intr1___spu0_13___bit 21
1007 #define reg_iop_sw_cpu_r_masked_intr1___spu0_14___lsb 22
1008 #define reg_iop_sw_cpu_r_masked_intr1___spu0_14___width 1
1009 #define reg_iop_sw_cpu_r_masked_intr1___spu0_14___bit 22
1010 #define reg_iop_sw_cpu_r_masked_intr1___spu0_15___lsb 23
1011 #define reg_iop_sw_cpu_r_masked_intr1___spu0_15___width 1
1012 #define reg_iop_sw_cpu_r_masked_intr1___spu0_15___bit 23
1013 #define reg_iop_sw_cpu_r_masked_intr1___spu1_0___lsb 24
1014 #define reg_iop_sw_cpu_r_masked_intr1___spu1_0___width 1
1015 #define reg_iop_sw_cpu_r_masked_intr1___spu1_0___bit 24
1016 #define reg_iop_sw_cpu_r_masked_intr1___spu1_1___lsb 25
1017 #define reg_iop_sw_cpu_r_masked_intr1___spu1_1___width 1
1018 #define reg_iop_sw_cpu_r_masked_intr1___spu1_1___bit 25
1019 #define reg_iop_sw_cpu_r_masked_intr1___spu1_2___lsb 26
1020 #define reg_iop_sw_cpu_r_masked_intr1___spu1_2___width 1
1021 #define reg_iop_sw_cpu_r_masked_intr1___spu1_2___bit 26
1022 #define reg_iop_sw_cpu_r_masked_intr1___spu1_3___lsb 27
1023 #define reg_iop_sw_cpu_r_masked_intr1___spu1_3___width 1
1024 #define reg_iop_sw_cpu_r_masked_intr1___spu1_3___bit 27
1025 #define reg_iop_sw_cpu_r_masked_intr1___spu1_4___lsb 28
1026 #define reg_iop_sw_cpu_r_masked_intr1___spu1_4___width 1
1027 #define reg_iop_sw_cpu_r_masked_intr1___spu1_4___bit 28
1028 #define reg_iop_sw_cpu_r_masked_intr1___spu1_5___lsb 29
1029 #define reg_iop_sw_cpu_r_masked_intr1___spu1_5___width 1
1030 #define reg_iop_sw_cpu_r_masked_intr1___spu1_5___bit 29
1031 #define reg_iop_sw_cpu_r_masked_intr1___spu1_6___lsb 30
1032 #define reg_iop_sw_cpu_r_masked_intr1___spu1_6___width 1
1033 #define reg_iop_sw_cpu_r_masked_intr1___spu1_6___bit 30
1034 #define reg_iop_sw_cpu_r_masked_intr1___spu1_7___lsb 31
1035 #define reg_iop_sw_cpu_r_masked_intr1___spu1_7___width 1
1036 #define reg_iop_sw_cpu_r_masked_intr1___spu1_7___bit 31
1037 #define reg_iop_sw_cpu_r_masked_intr1_offset 112
1038
1039 /* Register rw_intr2_mask, scope iop_sw_cpu, type rw */
1040 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_0___lsb 0
1041 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_0___width 1
1042 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_0___bit 0
1043 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_1___lsb 1
1044 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_1___width 1
1045 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_1___bit 1
1046 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_2___lsb 2
1047 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_2___width 1
1048 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_2___bit 2
1049 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_3___lsb 3
1050 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_3___width 1
1051 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_3___bit 3
1052 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_4___lsb 4
1053 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_4___width 1
1054 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_4___bit 4
1055 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_5___lsb 5
1056 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_5___width 1
1057 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_5___bit 5
1058 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_6___lsb 6
1059 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_6___width 1
1060 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_6___bit 6
1061 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_7___lsb 7
1062 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_7___width 1
1063 #define reg_iop_sw_cpu_rw_intr2_mask___mpu_7___bit 7
1064 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_0___lsb 8
1065 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_0___width 1
1066 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_0___bit 8
1067 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_1___lsb 9
1068 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_1___width 1
1069 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_1___bit 9
1070 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_2___lsb 10
1071 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_2___width 1
1072 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_2___bit 10
1073 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_3___lsb 11
1074 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_3___width 1
1075 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_3___bit 11
1076 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_4___lsb 12
1077 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_4___width 1
1078 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_4___bit 12
1079 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_5___lsb 13
1080 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_5___width 1
1081 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_5___bit 13
1082 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_6___lsb 14
1083 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_6___width 1
1084 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_6___bit 14
1085 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_7___lsb 15
1086 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_7___width 1
1087 #define reg_iop_sw_cpu_rw_intr2_mask___spu0_7___bit 15
1088 #define reg_iop_sw_cpu_rw_intr2_mask___dmc_in0___lsb 16
1089 #define reg_iop_sw_cpu_rw_intr2_mask___dmc_in0___width 1
1090 #define reg_iop_sw_cpu_rw_intr2_mask___dmc_in0___bit 16
1091 #define reg_iop_sw_cpu_rw_intr2_mask___dmc_out0___lsb 17
1092 #define reg_iop_sw_cpu_rw_intr2_mask___dmc_out0___width 1
1093 #define reg_iop_sw_cpu_rw_intr2_mask___dmc_out0___bit 17
1094 #define reg_iop_sw_cpu_rw_intr2_mask___fifo_in0___lsb 18
1095 #define reg_iop_sw_cpu_rw_intr2_mask___fifo_in0___width 1
1096 #define reg_iop_sw_cpu_rw_intr2_mask___fifo_in0___bit 18
1097 #define reg_iop_sw_cpu_rw_intr2_mask___fifo_out0___lsb 19
1098 #define reg_iop_sw_cpu_rw_intr2_mask___fifo_out0___width 1
1099 #define reg_iop_sw_cpu_rw_intr2_mask___fifo_out0___bit 19
1100 #define reg_iop_sw_cpu_rw_intr2_mask___fifo_in0_extra___lsb 20
1101 #define reg_iop_sw_cpu_rw_intr2_mask___fifo_in0_extra___width 1
1102 #define reg_iop_sw_cpu_rw_intr2_mask___fifo_in0_extra___bit 20
1103 #define reg_iop_sw_cpu_rw_intr2_mask___fifo_out0_extra___lsb 21
1104 #define reg_iop_sw_cpu_rw_intr2_mask___fifo_out0_extra___width 1
1105 #define reg_iop_sw_cpu_rw_intr2_mask___fifo_out0_extra___bit 21
1106 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp0___lsb 22
1107 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp0___width 1
1108 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp0___bit 22
1109 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp1___lsb 23
1110 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp1___width 1
1111 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp1___bit 23
1112 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp2___lsb 24
1113 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp2___width 1
1114 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp2___bit 24
1115 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp3___lsb 25
1116 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp3___width 1
1117 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp3___bit 25
1118 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp4___lsb 26
1119 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp4___width 1
1120 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp4___bit 26
1121 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp5___lsb 27
1122 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp5___width 1
1123 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp5___bit 27
1124 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp6___lsb 28
1125 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp6___width 1
1126 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp6___bit 28
1127 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp7___lsb 29
1128 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp7___width 1
1129 #define reg_iop_sw_cpu_rw_intr2_mask___trigger_grp7___bit 29
1130 #define reg_iop_sw_cpu_rw_intr2_mask___timer_grp0___lsb 30
1131 #define reg_iop_sw_cpu_rw_intr2_mask___timer_grp0___width 1
1132 #define reg_iop_sw_cpu_rw_intr2_mask___timer_grp0___bit 30
1133 #define reg_iop_sw_cpu_rw_intr2_mask___timer_grp1___lsb 31
1134 #define reg_iop_sw_cpu_rw_intr2_mask___timer_grp1___width 1
1135 #define reg_iop_sw_cpu_rw_intr2_mask___timer_grp1___bit 31
1136 #define reg_iop_sw_cpu_rw_intr2_mask_offset 116
1137
1138 /* Register rw_ack_intr2, scope iop_sw_cpu, type rw */
1139 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_0___lsb 0
1140 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_0___width 1
1141 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_0___bit 0
1142 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_1___lsb 1
1143 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_1___width 1
1144 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_1___bit 1
1145 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_2___lsb 2
1146 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_2___width 1
1147 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_2___bit 2
1148 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_3___lsb 3
1149 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_3___width 1
1150 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_3___bit 3
1151 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_4___lsb 4
1152 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_4___width 1
1153 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_4___bit 4
1154 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_5___lsb 5
1155 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_5___width 1
1156 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_5___bit 5
1157 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_6___lsb 6
1158 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_6___width 1
1159 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_6___bit 6
1160 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_7___lsb 7
1161 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_7___width 1
1162 #define reg_iop_sw_cpu_rw_ack_intr2___mpu_7___bit 7
1163 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_0___lsb 8
1164 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_0___width 1
1165 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_0___bit 8
1166 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_1___lsb 9
1167 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_1___width 1
1168 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_1___bit 9
1169 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_2___lsb 10
1170 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_2___width 1
1171 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_2___bit 10
1172 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_3___lsb 11
1173 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_3___width 1
1174 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_3___bit 11
1175 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_4___lsb 12
1176 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_4___width 1
1177 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_4___bit 12
1178 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_5___lsb 13
1179 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_5___width 1
1180 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_5___bit 13
1181 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_6___lsb 14
1182 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_6___width 1
1183 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_6___bit 14
1184 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_7___lsb 15
1185 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_7___width 1
1186 #define reg_iop_sw_cpu_rw_ack_intr2___spu0_7___bit 15
1187 #define reg_iop_sw_cpu_rw_ack_intr2_offset 120
1188
1189 /* Register r_intr2, scope iop_sw_cpu, type r */
1190 #define reg_iop_sw_cpu_r_intr2___mpu_0___lsb 0
1191 #define reg_iop_sw_cpu_r_intr2___mpu_0___width 1
1192 #define reg_iop_sw_cpu_r_intr2___mpu_0___bit 0
1193 #define reg_iop_sw_cpu_r_intr2___mpu_1___lsb 1
1194 #define reg_iop_sw_cpu_r_intr2___mpu_1___width 1
1195 #define reg_iop_sw_cpu_r_intr2___mpu_1___bit 1
1196 #define reg_iop_sw_cpu_r_intr2___mpu_2___lsb 2
1197 #define reg_iop_sw_cpu_r_intr2___mpu_2___width 1
1198 #define reg_iop_sw_cpu_r_intr2___mpu_2___bit 2
1199 #define reg_iop_sw_cpu_r_intr2___mpu_3___lsb 3
1200 #define reg_iop_sw_cpu_r_intr2___mpu_3___width 1
1201 #define reg_iop_sw_cpu_r_intr2___mpu_3___bit 3
1202 #define reg_iop_sw_cpu_r_intr2___mpu_4___lsb 4
1203 #define reg_iop_sw_cpu_r_intr2___mpu_4___width 1
1204 #define reg_iop_sw_cpu_r_intr2___mpu_4___bit 4
1205 #define reg_iop_sw_cpu_r_intr2___mpu_5___lsb 5
1206 #define reg_iop_sw_cpu_r_intr2___mpu_5___width 1
1207 #define reg_iop_sw_cpu_r_intr2___mpu_5___bit 5
1208 #define reg_iop_sw_cpu_r_intr2___mpu_6___lsb 6
1209 #define reg_iop_sw_cpu_r_intr2___mpu_6___width 1
1210 #define reg_iop_sw_cpu_r_intr2___mpu_6___bit 6
1211 #define reg_iop_sw_cpu_r_intr2___mpu_7___lsb 7
1212 #define reg_iop_sw_cpu_r_intr2___mpu_7___width 1
1213 #define reg_iop_sw_cpu_r_intr2___mpu_7___bit 7
1214 #define reg_iop_sw_cpu_r_intr2___spu0_0___lsb 8
1215 #define reg_iop_sw_cpu_r_intr2___spu0_0___width 1
1216 #define reg_iop_sw_cpu_r_intr2___spu0_0___bit 8
1217 #define reg_iop_sw_cpu_r_intr2___spu0_1___lsb 9
1218 #define reg_iop_sw_cpu_r_intr2___spu0_1___width 1
1219 #define reg_iop_sw_cpu_r_intr2___spu0_1___bit 9
1220 #define reg_iop_sw_cpu_r_intr2___spu0_2___lsb 10
1221 #define reg_iop_sw_cpu_r_intr2___spu0_2___width 1
1222 #define reg_iop_sw_cpu_r_intr2___spu0_2___bit 10
1223 #define reg_iop_sw_cpu_r_intr2___spu0_3___lsb 11
1224 #define reg_iop_sw_cpu_r_intr2___spu0_3___width 1
1225 #define reg_iop_sw_cpu_r_intr2___spu0_3___bit 11
1226 #define reg_iop_sw_cpu_r_intr2___spu0_4___lsb 12
1227 #define reg_iop_sw_cpu_r_intr2___spu0_4___width 1
1228 #define reg_iop_sw_cpu_r_intr2___spu0_4___bit 12
1229 #define reg_iop_sw_cpu_r_intr2___spu0_5___lsb 13
1230 #define reg_iop_sw_cpu_r_intr2___spu0_5___width 1
1231 #define reg_iop_sw_cpu_r_intr2___spu0_5___bit 13
1232 #define reg_iop_sw_cpu_r_intr2___spu0_6___lsb 14
1233 #define reg_iop_sw_cpu_r_intr2___spu0_6___width 1
1234 #define reg_iop_sw_cpu_r_intr2___spu0_6___bit 14
1235 #define reg_iop_sw_cpu_r_intr2___spu0_7___lsb 15
1236 #define reg_iop_sw_cpu_r_intr2___spu0_7___width 1
1237 #define reg_iop_sw_cpu_r_intr2___spu0_7___bit 15
1238 #define reg_iop_sw_cpu_r_intr2___dmc_in0___lsb 16
1239 #define reg_iop_sw_cpu_r_intr2___dmc_in0___width 1
1240 #define reg_iop_sw_cpu_r_intr2___dmc_in0___bit 16
1241 #define reg_iop_sw_cpu_r_intr2___dmc_out0___lsb 17
1242 #define reg_iop_sw_cpu_r_intr2___dmc_out0___width 1
1243 #define reg_iop_sw_cpu_r_intr2___dmc_out0___bit 17
1244 #define reg_iop_sw_cpu_r_intr2___fifo_in0___lsb 18
1245 #define reg_iop_sw_cpu_r_intr2___fifo_in0___width 1
1246 #define reg_iop_sw_cpu_r_intr2___fifo_in0___bit 18
1247 #define reg_iop_sw_cpu_r_intr2___fifo_out0___lsb 19
1248 #define reg_iop_sw_cpu_r_intr2___fifo_out0___width 1
1249 #define reg_iop_sw_cpu_r_intr2___fifo_out0___bit 19
1250 #define reg_iop_sw_cpu_r_intr2___fifo_in0_extra___lsb 20
1251 #define reg_iop_sw_cpu_r_intr2___fifo_in0_extra___width 1
1252 #define reg_iop_sw_cpu_r_intr2___fifo_in0_extra___bit 20
1253 #define reg_iop_sw_cpu_r_intr2___fifo_out0_extra___lsb 21
1254 #define reg_iop_sw_cpu_r_intr2___fifo_out0_extra___width 1
1255 #define reg_iop_sw_cpu_r_intr2___fifo_out0_extra___bit 21
1256 #define reg_iop_sw_cpu_r_intr2___trigger_grp0___lsb 22
1257 #define reg_iop_sw_cpu_r_intr2___trigger_grp0___width 1
1258 #define reg_iop_sw_cpu_r_intr2___trigger_grp0___bit 22
1259 #define reg_iop_sw_cpu_r_intr2___trigger_grp1___lsb 23
1260 #define reg_iop_sw_cpu_r_intr2___trigger_grp1___width 1
1261 #define reg_iop_sw_cpu_r_intr2___trigger_grp1___bit 23
1262 #define reg_iop_sw_cpu_r_intr2___trigger_grp2___lsb 24
1263 #define reg_iop_sw_cpu_r_intr2___trigger_grp2___width 1
1264 #define reg_iop_sw_cpu_r_intr2___trigger_grp2___bit 24
1265 #define reg_iop_sw_cpu_r_intr2___trigger_grp3___lsb 25
1266 #define reg_iop_sw_cpu_r_intr2___trigger_grp3___width 1
1267 #define reg_iop_sw_cpu_r_intr2___trigger_grp3___bit 25
1268 #define reg_iop_sw_cpu_r_intr2___trigger_grp4___lsb 26
1269 #define reg_iop_sw_cpu_r_intr2___trigger_grp4___width 1
1270 #define reg_iop_sw_cpu_r_intr2___trigger_grp4___bit 26
1271 #define reg_iop_sw_cpu_r_intr2___trigger_grp5___lsb 27
1272 #define reg_iop_sw_cpu_r_intr2___trigger_grp5___width 1
1273 #define reg_iop_sw_cpu_r_intr2___trigger_grp5___bit 27
1274 #define reg_iop_sw_cpu_r_intr2___trigger_grp6___lsb 28
1275 #define reg_iop_sw_cpu_r_intr2___trigger_grp6___width 1
1276 #define reg_iop_sw_cpu_r_intr2___trigger_grp6___bit 28
1277 #define reg_iop_sw_cpu_r_intr2___trigger_grp7___lsb 29
1278 #define reg_iop_sw_cpu_r_intr2___trigger_grp7___width 1
1279 #define reg_iop_sw_cpu_r_intr2___trigger_grp7___bit 29
1280 #define reg_iop_sw_cpu_r_intr2___timer_grp0___lsb 30
1281 #define reg_iop_sw_cpu_r_intr2___timer_grp0___width 1
1282 #define reg_iop_sw_cpu_r_intr2___timer_grp0___bit 30
1283 #define reg_iop_sw_cpu_r_intr2___timer_grp1___lsb 31
1284 #define reg_iop_sw_cpu_r_intr2___timer_grp1___width 1
1285 #define reg_iop_sw_cpu_r_intr2___timer_grp1___bit 31
1286 #define reg_iop_sw_cpu_r_intr2_offset 124
1287
1288 /* Register r_masked_intr2, scope iop_sw_cpu, type r */
1289 #define reg_iop_sw_cpu_r_masked_intr2___mpu_0___lsb 0
1290 #define reg_iop_sw_cpu_r_masked_intr2___mpu_0___width 1
1291 #define reg_iop_sw_cpu_r_masked_intr2___mpu_0___bit 0
1292 #define reg_iop_sw_cpu_r_masked_intr2___mpu_1___lsb 1
1293 #define reg_iop_sw_cpu_r_masked_intr2___mpu_1___width 1
1294 #define reg_iop_sw_cpu_r_masked_intr2___mpu_1___bit 1
1295 #define reg_iop_sw_cpu_r_masked_intr2___mpu_2___lsb 2
1296 #define reg_iop_sw_cpu_r_masked_intr2___mpu_2___width 1
1297 #define reg_iop_sw_cpu_r_masked_intr2___mpu_2___bit 2
1298 #define reg_iop_sw_cpu_r_masked_intr2___mpu_3___lsb 3
1299 #define reg_iop_sw_cpu_r_masked_intr2___mpu_3___width 1
1300 #define reg_iop_sw_cpu_r_masked_intr2___mpu_3___bit 3
1301 #define reg_iop_sw_cpu_r_masked_intr2___mpu_4___lsb 4
1302 #define reg_iop_sw_cpu_r_masked_intr2___mpu_4___width 1
1303 #define reg_iop_sw_cpu_r_masked_intr2___mpu_4___bit 4
1304 #define reg_iop_sw_cpu_r_masked_intr2___mpu_5___lsb 5
1305 #define reg_iop_sw_cpu_r_masked_intr2___mpu_5___width 1
1306 #define reg_iop_sw_cpu_r_masked_intr2___mpu_5___bit 5
1307 #define reg_iop_sw_cpu_r_masked_intr2___mpu_6___lsb 6
1308 #define reg_iop_sw_cpu_r_masked_intr2___mpu_6___width 1
1309 #define reg_iop_sw_cpu_r_masked_intr2___mpu_6___bit 6
1310 #define reg_iop_sw_cpu_r_masked_intr2___mpu_7___lsb 7
1311 #define reg_iop_sw_cpu_r_masked_intr2___mpu_7___width 1
1312 #define reg_iop_sw_cpu_r_masked_intr2___mpu_7___bit 7
1313 #define reg_iop_sw_cpu_r_masked_intr2___spu0_0___lsb 8
1314 #define reg_iop_sw_cpu_r_masked_intr2___spu0_0___width 1
1315 #define reg_iop_sw_cpu_r_masked_intr2___spu0_0___bit 8
1316 #define reg_iop_sw_cpu_r_masked_intr2___spu0_1___lsb 9
1317 #define reg_iop_sw_cpu_r_masked_intr2___spu0_1___width 1
1318 #define reg_iop_sw_cpu_r_masked_intr2___spu0_1___bit 9
1319 #define reg_iop_sw_cpu_r_masked_intr2___spu0_2___lsb 10
1320 #define reg_iop_sw_cpu_r_masked_intr2___spu0_2___width 1
1321 #define reg_iop_sw_cpu_r_masked_intr2___spu0_2___bit 10
1322 #define reg_iop_sw_cpu_r_masked_intr2___spu0_3___lsb 11
1323 #define reg_iop_sw_cpu_r_masked_intr2___spu0_3___width 1
1324 #define reg_iop_sw_cpu_r_masked_intr2___spu0_3___bit 11
1325 #define reg_iop_sw_cpu_r_masked_intr2___spu0_4___lsb 12
1326 #define reg_iop_sw_cpu_r_masked_intr2___spu0_4___width 1
1327 #define reg_iop_sw_cpu_r_masked_intr2___spu0_4___bit 12
1328 #define reg_iop_sw_cpu_r_masked_intr2___spu0_5___lsb 13
1329 #define reg_iop_sw_cpu_r_masked_intr2___spu0_5___width 1
1330 #define reg_iop_sw_cpu_r_masked_intr2___spu0_5___bit 13
1331 #define reg_iop_sw_cpu_r_masked_intr2___spu0_6___lsb 14
1332 #define reg_iop_sw_cpu_r_masked_intr2___spu0_6___width 1
1333 #define reg_iop_sw_cpu_r_masked_intr2___spu0_6___bit 14
1334 #define reg_iop_sw_cpu_r_masked_intr2___spu0_7___lsb 15
1335 #define reg_iop_sw_cpu_r_masked_intr2___spu0_7___width 1
1336 #define reg_iop_sw_cpu_r_masked_intr2___spu0_7___bit 15
1337 #define reg_iop_sw_cpu_r_masked_intr2___dmc_in0___lsb 16
1338 #define reg_iop_sw_cpu_r_masked_intr2___dmc_in0___width 1
1339 #define reg_iop_sw_cpu_r_masked_intr2___dmc_in0___bit 16
1340 #define reg_iop_sw_cpu_r_masked_intr2___dmc_out0___lsb 17
1341 #define reg_iop_sw_cpu_r_masked_intr2___dmc_out0___width 1
1342 #define reg_iop_sw_cpu_r_masked_intr2___dmc_out0___bit 17
1343 #define reg_iop_sw_cpu_r_masked_intr2___fifo_in0___lsb 18
1344 #define reg_iop_sw_cpu_r_masked_intr2___fifo_in0___width 1
1345 #define reg_iop_sw_cpu_r_masked_intr2___fifo_in0___bit 18
1346 #define reg_iop_sw_cpu_r_masked_intr2___fifo_out0___lsb 19
1347 #define reg_iop_sw_cpu_r_masked_intr2___fifo_out0___width 1
1348 #define reg_iop_sw_cpu_r_masked_intr2___fifo_out0___bit 19
1349 #define reg_iop_sw_cpu_r_masked_intr2___fifo_in0_extra___lsb 20
1350 #define reg_iop_sw_cpu_r_masked_intr2___fifo_in0_extra___width 1
1351 #define reg_iop_sw_cpu_r_masked_intr2___fifo_in0_extra___bit 20
1352 #define reg_iop_sw_cpu_r_masked_intr2___fifo_out0_extra___lsb 21
1353 #define reg_iop_sw_cpu_r_masked_intr2___fifo_out0_extra___width 1
1354 #define reg_iop_sw_cpu_r_masked_intr2___fifo_out0_extra___bit 21
1355 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp0___lsb 22
1356 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp0___width 1
1357 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp0___bit 22
1358 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp1___lsb 23
1359 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp1___width 1
1360 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp1___bit 23
1361 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp2___lsb 24
1362 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp2___width 1
1363 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp2___bit 24
1364 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp3___lsb 25
1365 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp3___width 1
1366 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp3___bit 25
1367 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp4___lsb 26
1368 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp4___width 1
1369 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp4___bit 26
1370 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp5___lsb 27
1371 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp5___width 1
1372 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp5___bit 27
1373 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp6___lsb 28
1374 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp6___width 1
1375 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp6___bit 28
1376 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp7___lsb 29
1377 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp7___width 1
1378 #define reg_iop_sw_cpu_r_masked_intr2___trigger_grp7___bit 29
1379 #define reg_iop_sw_cpu_r_masked_intr2___timer_grp0___lsb 30
1380 #define reg_iop_sw_cpu_r_masked_intr2___timer_grp0___width 1
1381 #define reg_iop_sw_cpu_r_masked_intr2___timer_grp0___bit 30
1382 #define reg_iop_sw_cpu_r_masked_intr2___timer_grp1___lsb 31
1383 #define reg_iop_sw_cpu_r_masked_intr2___timer_grp1___width 1
1384 #define reg_iop_sw_cpu_r_masked_intr2___timer_grp1___bit 31
1385 #define reg_iop_sw_cpu_r_masked_intr2_offset 128
1386
1387 /* Register rw_intr3_mask, scope iop_sw_cpu, type rw */
1388 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_16___lsb 0
1389 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_16___width 1
1390 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_16___bit 0
1391 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_17___lsb 1
1392 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_17___width 1
1393 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_17___bit 1
1394 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_18___lsb 2
1395 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_18___width 1
1396 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_18___bit 2
1397 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_19___lsb 3
1398 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_19___width 1
1399 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_19___bit 3
1400 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_20___lsb 4
1401 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_20___width 1
1402 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_20___bit 4
1403 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_21___lsb 5
1404 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_21___width 1
1405 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_21___bit 5
1406 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_22___lsb 6
1407 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_22___width 1
1408 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_22___bit 6
1409 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_23___lsb 7
1410 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_23___width 1
1411 #define reg_iop_sw_cpu_rw_intr3_mask___mpu_23___bit 7
1412 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_0___lsb 8
1413 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_0___width 1
1414 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_0___bit 8
1415 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_1___lsb 9
1416 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_1___width 1
1417 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_1___bit 9
1418 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_2___lsb 10
1419 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_2___width 1
1420 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_2___bit 10
1421 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_3___lsb 11
1422 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_3___width 1
1423 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_3___bit 11
1424 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_4___lsb 12
1425 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_4___width 1
1426 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_4___bit 12
1427 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_5___lsb 13
1428 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_5___width 1
1429 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_5___bit 13
1430 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_6___lsb 14
1431 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_6___width 1
1432 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_6___bit 14
1433 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_7___lsb 15
1434 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_7___width 1
1435 #define reg_iop_sw_cpu_rw_intr3_mask___spu1_7___bit 15
1436 #define reg_iop_sw_cpu_rw_intr3_mask___dmc_in1___lsb 16
1437 #define reg_iop_sw_cpu_rw_intr3_mask___dmc_in1___width 1
1438 #define reg_iop_sw_cpu_rw_intr3_mask___dmc_in1___bit 16
1439 #define reg_iop_sw_cpu_rw_intr3_mask___dmc_out1___lsb 17
1440 #define reg_iop_sw_cpu_rw_intr3_mask___dmc_out1___width 1
1441 #define reg_iop_sw_cpu_rw_intr3_mask___dmc_out1___bit 17
1442 #define reg_iop_sw_cpu_rw_intr3_mask___fifo_in1___lsb 18
1443 #define reg_iop_sw_cpu_rw_intr3_mask___fifo_in1___width 1
1444 #define reg_iop_sw_cpu_rw_intr3_mask___fifo_in1___bit 18
1445 #define reg_iop_sw_cpu_rw_intr3_mask___fifo_out1___lsb 19
1446 #define reg_iop_sw_cpu_rw_intr3_mask___fifo_out1___width 1
1447 #define reg_iop_sw_cpu_rw_intr3_mask___fifo_out1___bit 19
1448 #define reg_iop_sw_cpu_rw_intr3_mask___fifo_in1_extra___lsb 20
1449 #define reg_iop_sw_cpu_rw_intr3_mask___fifo_in1_extra___width 1
1450 #define reg_iop_sw_cpu_rw_intr3_mask___fifo_in1_extra___bit 20
1451 #define reg_iop_sw_cpu_rw_intr3_mask___fifo_out1_extra___lsb 21
1452 #define reg_iop_sw_cpu_rw_intr3_mask___fifo_out1_extra___width 1
1453 #define reg_iop_sw_cpu_rw_intr3_mask___fifo_out1_extra___bit 21
1454 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp0___lsb 22
1455 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp0___width 1
1456 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp0___bit 22
1457 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp1___lsb 23
1458 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp1___width 1
1459 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp1___bit 23
1460 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp2___lsb 24
1461 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp2___width 1
1462 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp2___bit 24
1463 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp3___lsb 25
1464 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp3___width 1
1465 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp3___bit 25
1466 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp4___lsb 26
1467 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp4___width 1
1468 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp4___bit 26
1469 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp5___lsb 27
1470 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp5___width 1
1471 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp5___bit 27
1472 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp6___lsb 28
1473 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp6___width 1
1474 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp6___bit 28
1475 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp7___lsb 29
1476 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp7___width 1
1477 #define reg_iop_sw_cpu_rw_intr3_mask___trigger_grp7___bit 29
1478 #define reg_iop_sw_cpu_rw_intr3_mask___timer_grp2___lsb 30
1479 #define reg_iop_sw_cpu_rw_intr3_mask___timer_grp2___width 1
1480 #define reg_iop_sw_cpu_rw_intr3_mask___timer_grp2___bit 30
1481 #define reg_iop_sw_cpu_rw_intr3_mask___timer_grp3___lsb 31
1482 #define reg_iop_sw_cpu_rw_intr3_mask___timer_grp3___width 1
1483 #define reg_iop_sw_cpu_rw_intr3_mask___timer_grp3___bit 31
1484 #define reg_iop_sw_cpu_rw_intr3_mask_offset 132
1485
1486 /* Register rw_ack_intr3, scope iop_sw_cpu, type rw */
1487 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_16___lsb 0
1488 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_16___width 1
1489 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_16___bit 0
1490 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_17___lsb 1
1491 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_17___width 1
1492 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_17___bit 1
1493 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_18___lsb 2
1494 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_18___width 1
1495 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_18___bit 2
1496 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_19___lsb 3
1497 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_19___width 1
1498 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_19___bit 3
1499 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_20___lsb 4
1500 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_20___width 1
1501 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_20___bit 4
1502 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_21___lsb 5
1503 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_21___width 1
1504 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_21___bit 5
1505 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_22___lsb 6
1506 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_22___width 1
1507 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_22___bit 6
1508 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_23___lsb 7
1509 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_23___width 1
1510 #define reg_iop_sw_cpu_rw_ack_intr3___mpu_23___bit 7
1511 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_0___lsb 8
1512 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_0___width 1
1513 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_0___bit 8
1514 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_1___lsb 9
1515 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_1___width 1
1516 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_1___bit 9
1517 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_2___lsb 10
1518 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_2___width 1
1519 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_2___bit 10
1520 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_3___lsb 11
1521 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_3___width 1
1522 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_3___bit 11
1523 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_4___lsb 12
1524 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_4___width 1
1525 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_4___bit 12
1526 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_5___lsb 13
1527 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_5___width 1
1528 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_5___bit 13
1529 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_6___lsb 14
1530 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_6___width 1
1531 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_6___bit 14
1532 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_7___lsb 15
1533 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_7___width 1
1534 #define reg_iop_sw_cpu_rw_ack_intr3___spu1_7___bit 15
1535 #define reg_iop_sw_cpu_rw_ack_intr3_offset 136
1536
1537 /* Register r_intr3, scope iop_sw_cpu, type r */
1538 #define reg_iop_sw_cpu_r_intr3___mpu_16___lsb 0
1539 #define reg_iop_sw_cpu_r_intr3___mpu_16___width 1
1540 #define reg_iop_sw_cpu_r_intr3___mpu_16___bit 0
1541 #define reg_iop_sw_cpu_r_intr3___mpu_17___lsb 1
1542 #define reg_iop_sw_cpu_r_intr3___mpu_17___width 1
1543 #define reg_iop_sw_cpu_r_intr3___mpu_17___bit 1
1544 #define reg_iop_sw_cpu_r_intr3___mpu_18___lsb 2
1545 #define reg_iop_sw_cpu_r_intr3___mpu_18___width 1
1546 #define reg_iop_sw_cpu_r_intr3___mpu_18___bit 2
1547 #define reg_iop_sw_cpu_r_intr3___mpu_19___lsb 3
1548 #define reg_iop_sw_cpu_r_intr3___mpu_19___width 1
1549 #define reg_iop_sw_cpu_r_intr3___mpu_19___bit 3
1550 #define reg_iop_sw_cpu_r_intr3___mpu_20___lsb 4
1551 #define reg_iop_sw_cpu_r_intr3___mpu_20___width 1
1552 #define reg_iop_sw_cpu_r_intr3___mpu_20___bit 4
1553 #define reg_iop_sw_cpu_r_intr3___mpu_21___lsb 5
1554 #define reg_iop_sw_cpu_r_intr3___mpu_21___width 1
1555 #define reg_iop_sw_cpu_r_intr3___mpu_21___bit 5
1556 #define reg_iop_sw_cpu_r_intr3___mpu_22___lsb 6
1557 #define reg_iop_sw_cpu_r_intr3___mpu_22___width 1
1558 #define reg_iop_sw_cpu_r_intr3___mpu_22___bit 6
1559 #define reg_iop_sw_cpu_r_intr3___mpu_23___lsb 7
1560 #define reg_iop_sw_cpu_r_intr3___mpu_23___width 1
1561 #define reg_iop_sw_cpu_r_intr3___mpu_23___bit 7
1562 #define reg_iop_sw_cpu_r_intr3___spu1_0___lsb 8
1563 #define reg_iop_sw_cpu_r_intr3___spu1_0___width 1
1564 #define reg_iop_sw_cpu_r_intr3___spu1_0___bit 8
1565 #define reg_iop_sw_cpu_r_intr3___spu1_1___lsb 9
1566 #define reg_iop_sw_cpu_r_intr3___spu1_1___width 1
1567 #define reg_iop_sw_cpu_r_intr3___spu1_1___bit 9
1568 #define reg_iop_sw_cpu_r_intr3___spu1_2___lsb 10
1569 #define reg_iop_sw_cpu_r_intr3___spu1_2___width 1
1570 #define reg_iop_sw_cpu_r_intr3___spu1_2___bit 10
1571 #define reg_iop_sw_cpu_r_intr3___spu1_3___lsb 11
1572 #define reg_iop_sw_cpu_r_intr3___spu1_3___width 1
1573 #define reg_iop_sw_cpu_r_intr3___spu1_3___bit 11
1574 #define reg_iop_sw_cpu_r_intr3___spu1_4___lsb 12
1575 #define reg_iop_sw_cpu_r_intr3___spu1_4___width 1
1576 #define reg_iop_sw_cpu_r_intr3___spu1_4___bit 12
1577 #define reg_iop_sw_cpu_r_intr3___spu1_5___lsb 13
1578 #define reg_iop_sw_cpu_r_intr3___spu1_5___width 1
1579 #define reg_iop_sw_cpu_r_intr3___spu1_5___bit 13
1580 #define reg_iop_sw_cpu_r_intr3___spu1_6___lsb 14
1581 #define reg_iop_sw_cpu_r_intr3___spu1_6___width 1
1582 #define reg_iop_sw_cpu_r_intr3___spu1_6___bit 14
1583 #define reg_iop_sw_cpu_r_intr3___spu1_7___lsb 15
1584 #define reg_iop_sw_cpu_r_intr3___spu1_7___width 1
1585 #define reg_iop_sw_cpu_r_intr3___spu1_7___bit 15
1586 #define reg_iop_sw_cpu_r_intr3___dmc_in1___lsb 16
1587 #define reg_iop_sw_cpu_r_intr3___dmc_in1___width 1
1588 #define reg_iop_sw_cpu_r_intr3___dmc_in1___bit 16
1589 #define reg_iop_sw_cpu_r_intr3___dmc_out1___lsb 17
1590 #define reg_iop_sw_cpu_r_intr3___dmc_out1___width 1
1591 #define reg_iop_sw_cpu_r_intr3___dmc_out1___bit 17
1592 #define reg_iop_sw_cpu_r_intr3___fifo_in1___lsb 18
1593 #define reg_iop_sw_cpu_r_intr3___fifo_in1___width 1
1594 #define reg_iop_sw_cpu_r_intr3___fifo_in1___bit 18
1595 #define reg_iop_sw_cpu_r_intr3___fifo_out1___lsb 19
1596 #define reg_iop_sw_cpu_r_intr3___fifo_out1___width 1
1597 #define reg_iop_sw_cpu_r_intr3___fifo_out1___bit 19
1598 #define reg_iop_sw_cpu_r_intr3___fifo_in1_extra___lsb 20
1599 #define reg_iop_sw_cpu_r_intr3___fifo_in1_extra___width 1
1600 #define reg_iop_sw_cpu_r_intr3___fifo_in1_extra___bit 20
1601 #define reg_iop_sw_cpu_r_intr3___fifo_out1_extra___lsb 21
1602 #define reg_iop_sw_cpu_r_intr3___fifo_out1_extra___width 1
1603 #define reg_iop_sw_cpu_r_intr3___fifo_out1_extra___bit 21
1604 #define reg_iop_sw_cpu_r_intr3___trigger_grp0___lsb 22
1605 #define reg_iop_sw_cpu_r_intr3___trigger_grp0___width 1
1606 #define reg_iop_sw_cpu_r_intr3___trigger_grp0___bit 22
1607 #define reg_iop_sw_cpu_r_intr3___trigger_grp1___lsb 23
1608 #define reg_iop_sw_cpu_r_intr3___trigger_grp1___width 1
1609 #define reg_iop_sw_cpu_r_intr3___trigger_grp1___bit 23
1610 #define reg_iop_sw_cpu_r_intr3___trigger_grp2___lsb 24
1611 #define reg_iop_sw_cpu_r_intr3___trigger_grp2___width 1
1612 #define reg_iop_sw_cpu_r_intr3___trigger_grp2___bit 24
1613 #define reg_iop_sw_cpu_r_intr3___trigger_grp3___lsb 25
1614 #define reg_iop_sw_cpu_r_intr3___trigger_grp3___width 1
1615 #define reg_iop_sw_cpu_r_intr3___trigger_grp3___bit 25
1616 #define reg_iop_sw_cpu_r_intr3___trigger_grp4___lsb 26
1617 #define reg_iop_sw_cpu_r_intr3___trigger_grp4___width 1
1618 #define reg_iop_sw_cpu_r_intr3___trigger_grp4___bit 26
1619 #define reg_iop_sw_cpu_r_intr3___trigger_grp5___lsb 27
1620 #define reg_iop_sw_cpu_r_intr3___trigger_grp5___width 1
1621 #define reg_iop_sw_cpu_r_intr3___trigger_grp5___bit 27
1622 #define reg_iop_sw_cpu_r_intr3___trigger_grp6___lsb 28
1623 #define reg_iop_sw_cpu_r_intr3___trigger_grp6___width 1
1624 #define reg_iop_sw_cpu_r_intr3___trigger_grp6___bit 28
1625 #define reg_iop_sw_cpu_r_intr3___trigger_grp7___lsb 29
1626 #define reg_iop_sw_cpu_r_intr3___trigger_grp7___width 1
1627 #define reg_iop_sw_cpu_r_intr3___trigger_grp7___bit 29
1628 #define reg_iop_sw_cpu_r_intr3___timer_grp2___lsb 30
1629 #define reg_iop_sw_cpu_r_intr3___timer_grp2___width 1
1630 #define reg_iop_sw_cpu_r_intr3___timer_grp2___bit 30
1631 #define reg_iop_sw_cpu_r_intr3___timer_grp3___lsb 31
1632 #define reg_iop_sw_cpu_r_intr3___timer_grp3___width 1
1633 #define reg_iop_sw_cpu_r_intr3___timer_grp3___bit 31
1634 #define reg_iop_sw_cpu_r_intr3_offset 140
1635
1636 /* Register r_masked_intr3, scope iop_sw_cpu, type r */
1637 #define reg_iop_sw_cpu_r_masked_intr3___mpu_16___lsb 0
1638 #define reg_iop_sw_cpu_r_masked_intr3___mpu_16___width 1
1639 #define reg_iop_sw_cpu_r_masked_intr3___mpu_16___bit 0
1640 #define reg_iop_sw_cpu_r_masked_intr3___mpu_17___lsb 1
1641 #define reg_iop_sw_cpu_r_masked_intr3___mpu_17___width 1
1642 #define reg_iop_sw_cpu_r_masked_intr3___mpu_17___bit 1
1643 #define reg_iop_sw_cpu_r_masked_intr3___mpu_18___lsb 2
1644 #define reg_iop_sw_cpu_r_masked_intr3___mpu_18___width 1
1645 #define reg_iop_sw_cpu_r_masked_intr3___mpu_18___bit 2
1646 #define reg_iop_sw_cpu_r_masked_intr3___mpu_19___lsb 3
1647 #define reg_iop_sw_cpu_r_masked_intr3___mpu_19___width 1
1648 #define reg_iop_sw_cpu_r_masked_intr3___mpu_19___bit 3
1649 #define reg_iop_sw_cpu_r_masked_intr3___mpu_20___lsb 4
1650 #define reg_iop_sw_cpu_r_masked_intr3___mpu_20___width 1
1651 #define reg_iop_sw_cpu_r_masked_intr3___mpu_20___bit 4
1652 #define reg_iop_sw_cpu_r_masked_intr3___mpu_21___lsb 5
1653 #define reg_iop_sw_cpu_r_masked_intr3___mpu_21___width 1
1654 #define reg_iop_sw_cpu_r_masked_intr3___mpu_21___bit 5
1655 #define reg_iop_sw_cpu_r_masked_intr3___mpu_22___lsb 6
1656 #define reg_iop_sw_cpu_r_masked_intr3___mpu_22___width 1
1657 #define reg_iop_sw_cpu_r_masked_intr3___mpu_22___bit 6
1658 #define reg_iop_sw_cpu_r_masked_intr3___mpu_23___lsb 7
1659 #define reg_iop_sw_cpu_r_masked_intr3___mpu_23___width 1
1660 #define reg_iop_sw_cpu_r_masked_intr3___mpu_23___bit 7
1661 #define reg_iop_sw_cpu_r_masked_intr3___spu1_0___lsb 8
1662 #define reg_iop_sw_cpu_r_masked_intr3___spu1_0___width 1
1663 #define reg_iop_sw_cpu_r_masked_intr3___spu1_0___bit 8
1664 #define reg_iop_sw_cpu_r_masked_intr3___spu1_1___lsb 9
1665 #define reg_iop_sw_cpu_r_masked_intr3___spu1_1___width 1
1666 #define reg_iop_sw_cpu_r_masked_intr3___spu1_1___bit 9
1667 #define reg_iop_sw_cpu_r_masked_intr3___spu1_2___lsb 10
1668 #define reg_iop_sw_cpu_r_masked_intr3___spu1_2___width 1
1669 #define reg_iop_sw_cpu_r_masked_intr3___spu1_2___bit 10
1670 #define reg_iop_sw_cpu_r_masked_intr3___spu1_3___lsb 11
1671 #define reg_iop_sw_cpu_r_masked_intr3___spu1_3___width 1
1672 #define reg_iop_sw_cpu_r_masked_intr3___spu1_3___bit 11
1673 #define reg_iop_sw_cpu_r_masked_intr3___spu1_4___lsb 12
1674 #define reg_iop_sw_cpu_r_masked_intr3___spu1_4___width 1
1675 #define reg_iop_sw_cpu_r_masked_intr3___spu1_4___bit 12
1676 #define reg_iop_sw_cpu_r_masked_intr3___spu1_5___lsb 13
1677 #define reg_iop_sw_cpu_r_masked_intr3___spu1_5___width 1
1678 #define reg_iop_sw_cpu_r_masked_intr3___spu1_5___bit 13
1679 #define reg_iop_sw_cpu_r_masked_intr3___spu1_6___lsb 14
1680 #define reg_iop_sw_cpu_r_masked_intr3___spu1_6___width 1
1681 #define reg_iop_sw_cpu_r_masked_intr3___spu1_6___bit 14
1682 #define reg_iop_sw_cpu_r_masked_intr3___spu1_7___lsb 15
1683 #define reg_iop_sw_cpu_r_masked_intr3___spu1_7___width 1
1684 #define reg_iop_sw_cpu_r_masked_intr3___spu1_7___bit 15
1685 #define reg_iop_sw_cpu_r_masked_intr3___dmc_in1___lsb 16
1686 #define reg_iop_sw_cpu_r_masked_intr3___dmc_in1___width 1
1687 #define reg_iop_sw_cpu_r_masked_intr3___dmc_in1___bit 16
1688 #define reg_iop_sw_cpu_r_masked_intr3___dmc_out1___lsb 17
1689 #define reg_iop_sw_cpu_r_masked_intr3___dmc_out1___width 1
1690 #define reg_iop_sw_cpu_r_masked_intr3___dmc_out1___bit 17
1691 #define reg_iop_sw_cpu_r_masked_intr3___fifo_in1___lsb 18
1692 #define reg_iop_sw_cpu_r_masked_intr3___fifo_in1___width 1
1693 #define reg_iop_sw_cpu_r_masked_intr3___fifo_in1___bit 18
1694 #define reg_iop_sw_cpu_r_masked_intr3___fifo_out1___lsb 19
1695 #define reg_iop_sw_cpu_r_masked_intr3___fifo_out1___width 1
1696 #define reg_iop_sw_cpu_r_masked_intr3___fifo_out1___bit 19
1697 #define reg_iop_sw_cpu_r_masked_intr3___fifo_in1_extra___lsb 20
1698 #define reg_iop_sw_cpu_r_masked_intr3___fifo_in1_extra___width 1
1699 #define reg_iop_sw_cpu_r_masked_intr3___fifo_in1_extra___bit 20
1700 #define reg_iop_sw_cpu_r_masked_intr3___fifo_out1_extra___lsb 21
1701 #define reg_iop_sw_cpu_r_masked_intr3___fifo_out1_extra___width 1
1702 #define reg_iop_sw_cpu_r_masked_intr3___fifo_out1_extra___bit 21
1703 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp0___lsb 22
1704 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp0___width 1
1705 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp0___bit 22
1706 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp1___lsb 23
1707 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp1___width 1
1708 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp1___bit 23
1709 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp2___lsb 24
1710 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp2___width 1
1711 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp2___bit 24
1712 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp3___lsb 25
1713 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp3___width 1
1714 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp3___bit 25
1715 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp4___lsb 26
1716 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp4___width 1
1717 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp4___bit 26
1718 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp5___lsb 27
1719 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp5___width 1
1720 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp5___bit 27
1721 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp6___lsb 28
1722 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp6___width 1
1723 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp6___bit 28
1724 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp7___lsb 29
1725 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp7___width 1
1726 #define reg_iop_sw_cpu_r_masked_intr3___trigger_grp7___bit 29
1727 #define reg_iop_sw_cpu_r_masked_intr3___timer_grp2___lsb 30
1728 #define reg_iop_sw_cpu_r_masked_intr3___timer_grp2___width 1
1729 #define reg_iop_sw_cpu_r_masked_intr3___timer_grp2___bit 30
1730 #define reg_iop_sw_cpu_r_masked_intr3___timer_grp3___lsb 31
1731 #define reg_iop_sw_cpu_r_masked_intr3___timer_grp3___width 1
1732 #define reg_iop_sw_cpu_r_masked_intr3___timer_grp3___bit 31
1733 #define reg_iop_sw_cpu_r_masked_intr3_offset 144
1734
1735
1736 /* Constants */
1737 #define regk_iop_sw_cpu_copy                      0x00000000
1738 #define regk_iop_sw_cpu_no                        0x00000000
1739 #define regk_iop_sw_cpu_rd                        0x00000002
1740 #define regk_iop_sw_cpu_reg_copy                  0x00000001
1741 #define regk_iop_sw_cpu_rw_bus0_clr_mask_default  0x00000000
1742 #define regk_iop_sw_cpu_rw_bus0_oe_clr_mask_default  0x00000000
1743 #define regk_iop_sw_cpu_rw_bus0_oe_set_mask_default  0x00000000
1744 #define regk_iop_sw_cpu_rw_bus0_set_mask_default  0x00000000
1745 #define regk_iop_sw_cpu_rw_bus1_clr_mask_default  0x00000000
1746 #define regk_iop_sw_cpu_rw_bus1_oe_clr_mask_default  0x00000000
1747 #define regk_iop_sw_cpu_rw_bus1_oe_set_mask_default  0x00000000
1748 #define regk_iop_sw_cpu_rw_bus1_set_mask_default  0x00000000
1749 #define regk_iop_sw_cpu_rw_gio_clr_mask_default   0x00000000
1750 #define regk_iop_sw_cpu_rw_gio_oe_clr_mask_default  0x00000000
1751 #define regk_iop_sw_cpu_rw_gio_oe_set_mask_default  0x00000000
1752 #define regk_iop_sw_cpu_rw_gio_set_mask_default   0x00000000
1753 #define regk_iop_sw_cpu_rw_intr0_mask_default     0x00000000
1754 #define regk_iop_sw_cpu_rw_intr1_mask_default     0x00000000
1755 #define regk_iop_sw_cpu_rw_intr2_mask_default     0x00000000
1756 #define regk_iop_sw_cpu_rw_intr3_mask_default     0x00000000
1757 #define regk_iop_sw_cpu_wr                        0x00000003
1758 #define regk_iop_sw_cpu_yes                       0x00000001
1759 #endif /* __iop_sw_cpu_defs_asm_h */